CN111613523A - 一种提高原子层沉积介质薄膜的介电常数的方法 - Google Patents

一种提高原子层沉积介质薄膜的介电常数的方法 Download PDF

Info

Publication number
CN111613523A
CN111613523A CN202010431522.2A CN202010431522A CN111613523A CN 111613523 A CN111613523 A CN 111613523A CN 202010431522 A CN202010431522 A CN 202010431522A CN 111613523 A CN111613523 A CN 111613523A
Authority
CN
China
Prior art keywords
dielectric
reaction
substrate
atomic layer
layer deposition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010431522.2A
Other languages
English (en)
Inventor
乌李瑛
程秀兰
付学成
马玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jiaotong University
Original Assignee
Shanghai Jiaotong University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Jiaotong University filed Critical Shanghai Jiaotong University
Priority to CN202010431522.2A priority Critical patent/CN111613523A/zh
Publication of CN111613523A publication Critical patent/CN111613523A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本发明提供了一种提高原子层沉积介质薄膜的介电常数的方法,包括如下步骤:A、将衬底清洗后,放入原子层沉积的反应腔;B、将第一反应前驱体通入反应腔,在衬底上形成单分子层;C、将第二反应前驱体通入反应腔,与単分子层反应形成高介电栅介质层;D、重复步骤B和C,以形成一定厚度的高介电栅介质层薄膜;E、在反应腔中通入氟基等离子体,使高介电栅介质层进行氧缺陷修复,得氟化的高介电栅介质层薄膜。本发明通过在原子层沉积的反应过程中,在反应腔体里引入氟基等离子体来实现。氟基等离子体可以用以修补高介电栅介质的氧缺陷从而有效的减少界面态及减少漏电流,提高栅介质的介电常数。

Description

一种提高原子层沉积介质薄膜的介电常数的方法
技术领域
本发明涉及一种提高薄膜的介电常数的方法,尤其涉及一种提高原子层沉积介质薄膜的介电常数的方法,属于工业生产技术领域。
背景技术
原子层沉积工艺是将反应气体顺序地引入到放置了衬底的真空反应腔体中,通常是将第一反应物引入反应腔中,并吸附在衬底表面上发生自限制反应;之后通过吹扫的方式移除残留的反应物和气态反应的副产物;然后再将第二反应物引入反应腔,并与第一反应物间接产物反应以形成沉积材料,之后再通过吹扫的方式移除残留反应物及反应副产物。在每种反应气体的输送之间执行吹扫步骤,以确保发生的反应仅在衬底表面上。吹扫既可以是载气连续的吹扫,也可以是反应气体输送之间的脉冲吹扫。
集成电路是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构。集成电路最主要的元件为互补式金属-氧化物-半导体场效应晶体管(CMOS),它的重要组成部分为源漏级之间的控制栅道的栅闸结构。栅闸结构通常由栅金属电极和栅绝缘介质组成。栅金属电极是沉积在栅绝缘介质之上的,电极上所加的电压大小用于控制栅绝缘电介质下的栅道的载流子电荷的流量的大小(电流)。
随着集成电路技术的发展和芯片集成度的增加,其特征尺寸不断减小,要求绝缘电介质的等效厚度越来越薄,如仍采用传统的二氧化硅(SiO2)作为绝缘氧化层介质,由于其介电常数(k)较低为3.9,电子的直接隧穿效应和绝缘介质承受的电场将变得很大,由此引起介质的漏电流增大和可靠性下降等严重问题,严重阻碍了器件的进一步发展。为了解决这一难题,选用高介电常数(high-k)介质材料来替代SiO2已成为微电子技术发展的必然趋势。与传统的SiO2相比,high-k介质与硅衬底的界面特性并不是很好,常规的SiO2与Si的界面态密度大约为2×1010eV-1·cm-2,而high-k栅介质与Si的界面接触并没有SiO2与Si完美,通常会存在更多的界面态。高介电常数材料常与衬底材料间产生许多氧缺陷,从而引起界面态。界面处氧缺陷的存在进一步使得high-k介质材料内存在体缺陷。界面态的存在会使器件的阙值电压发生漂移,同时会在禁带引入缺陷能级,这些能级的存在会增加载流子的隧穿几率,导致栅漏电流增大。因此,high-k材料和衬底间需要保持较低的界面态。
随着人工智能及集成电路芯片的研制的重要性的不断提高,人们对芯片加工中high-k介质材料的研究热度将有增无减,这是先进工艺发展的必然趋势。
发明内容
针对现有技术的缺点,本发明的目的在于提供一种提高原子层沉积介质薄膜的介电常数的方法。具体为一种在CMOS或DRAM晶体管中形成高介电栅介质材料薄膜的原子层沉积方法。高介电栅材料通过在原子层沉积过程中引入氟基等离子体来制备。
本发明采用的氟基等离子体是氟基气体分子被电离形成的“等离子态”,是具有高位能动能的气体团,等离子体的总电量仍为中性,由电场或磁场的高动能将外层的电子击出,形成高位能的自由电子和氟自由基。由此氟分子、氟等离子体或氟自由基可以用以修补氧缺陷从而有效的减少界面态及减少漏电流,提高栅介质的介电常数。
本发明的原理在于:
晶格中的氧脱离导致氧缺失,形成氧缺陷,缺陷方程可以表示为O=1/2O2+Vo。对于high-k氧化物,其氧空位是缺陷的一种。不同情况下,导致氧空位Vo的电离,释放出一个或者两个电子,缺陷方程为Vo=Vo++e-,Vo+=Vo+++e-,总的缺陷方程为:O=1/2O2+Vo+++2e-。从缺陷方程可以看出,氧空位带正电。
氟单质及氟离子都具有很强的氧化性(电负性),氟分子或氟离子在有氧缺陷表面的物质上易发生吸附反应与带正电氧空位缺陷进行修复反应,填充氧空位,与金属原子形成价键,从而有效减少界面态。
本发明的目的是通过以下技术方案实现的:
本发明提供了一种提高原子层沉积介质薄膜的介电常数的方法,包括如下步骤:
A、将衬底清洗后,放入原子层沉积的反应腔;
B、将第一反应前驱体通入反应腔,在衬底上形成单分子层;
C、将第二反应前驱体通入反应腔,与单分子层反应形成高介电栅介质层;
D、重复步骤B和C,以形成一定厚度的高介电栅介质层薄膜;
E、在反应腔中通入氟基等离子体,使高介电栅介质层进行氧缺陷修复,得氟化的高介电栅介质层薄膜。
优选地,步骤A中,所述衬底选自CMOS或DRAM晶体管。
优选地,步骤B中,所述第一反应前驱体为高介电常数的金属前驱体;具体包括氧化铪的前驱体TEMAHf(四(甲乙胺)铪)。
优选地,步骤B中,所述第一反应前驱体加热后,采用惰性气体作为载气,以脉冲形式引入反应腔。
优选地,步骤C中,所述第二反应前驱体选自氧气、臭氧、氧等离子体、水蒸气。
优选地,步骤C中,所述与单分子层反应的温度条件为200-300℃。
优选地,所述步骤B、步骤C、步骤E之后,均各需采用通入惰性气体脉冲以冲洗反应残留及副产物的步骤中。
优选地,所述惰性气体选自氮气、氩气。
优选地,所述方法还包括步骤E之后,重复步骤B-E,以形成所需厚度的氟化的高介电栅介质层薄膜。
优选地,所述方法中,衬底温度保持在恒温,且温度低于500℃。
与现有技术相比,本发明具有如下有益效果:
1、本发明通过在原子层沉积的反应过程中引入氟基等离子体用以修补高介电栅介质的氧缺陷从而有效的减少界面态及减少漏电流,提高栅介质的介电常数。
2、本发明通过对基底进行表面调控和对high-k薄膜沉积工艺优化两方面,来抑制基底和high-k介质之间的界面层厚度增加,同时降低界面态来提高器件的性能。
3、采用本发明方法能进一步提高原子层沉积high-k薄膜的介电常数,能够有效提高电子元件的单位体积电容量,减小设备的体积以及增强信号的稳定性,因而在微电子、能源、电气工程、生物医学工程、航空航天等各个领域都具有重大的应用价值。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为本发明方法的具体操作步骤;
图2为各实施例和对比例的二氧化铪介质薄膜在硅基底上所形成的MOS器件结构的电容-电压(C-V)曲线。
具体实施方式
下面结合具体实施例对本发明进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本发明,但不以任何形式限制本发明。应当指出的是,对本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变化和改进。这些都属于本发明的保护范围。
以下实施例涉及提高原子层沉积介质薄膜的介电常数的方法,所述方法的操作步骤100如图1所示,具体包括如下步骤:
步骤101,先将衬底经过标准RCA清洗后,放置进入原子层沉积的反应腔。此反应腔应适用于沉积high-k介质材料,腔体内无任何金属或其他导电材料污染。此衬底可能为CMOS或DRAM晶体管的一部分,high-k材料需要沉积在CMOS沟道正上方或DRAM电极上方。
步骤102,给反应腔通入第一个反应前驱体,此前驱体为可形成high-k材料的金属前驱体。以high-k物质氧化铪为例,为TEMAHf(四(甲乙胺)铪),将TEMAHf加热至80℃,用惰性气体做为载气(如氮气N2或氩气Ar等)后,以脉冲形式,引入至反应腔。第一反应前驱体与衬底发生吸附反应,生成一层单分子层膜。
步骤103,给反应腔通入惰性气体脉冲(如N2,Ar),用以冲洗掉第一反应物反应时的残留及副产物。
步骤104,将第二反应前驱体通入反应腔,此前驱体为可与第一反应前驱体形成high-k材料。以high-k物质氧化铪为例,第二反应物可以是氧气(O2),臭氧(O3),氧等离子体(O-),水蒸气(H2O)等。第二反应物也以脉冲的形式引入反应腔,与步骤104中生成的单分子层膜进行反应,生成high-k单分子层薄膜。
步骤105,给反应腔通入惰性气体脉冲(如N2,Ar),用以冲洗掉第二反应物反应时的残留及副产物。
步骤106,重复步骤102,103,104,105,当循环达到一定数量,使原子层沉积的high-k薄膜达到一定厚度,比如1nm,如果是氧等离子体所沉积的氧化铪薄膜,也就是8个循环。在循环中,反应衬底保持恒定温度,反应腔保持真空状态。以high-k物质氧化铪为例,沉积温度范围为200-300℃。
步骤107,为了修复high-k中氧缺陷,需将氟分子、氟离子或氟自由基引入反应腔。将high-k介质薄膜暴漏在氟基等离子体的气氛下。氟基等离子气体可以是任何适用的氟基气体等离子体,如氟气(F2)等离子体,四氟化碳(CF4)等离子体或者三氟化氮(NF3)等离子体。需控制衬底温度低于500℃,一般最好在400℃以下。因为如果温度高于500℃,氟基等离子体可能会对材料进行表面刻蚀。通常情况下,保持在整个100方法中衬底温度保持恒定。氟基等离子体则是被射频激发成为含氟等离子态,这时负离子和氟自由基被通入反应腔体进行反应。氟分子、氟离子或氟自由基都是以脉冲形式通入反应腔。
步骤108,给反应腔通入惰性气体脉冲(如N2,Ar),冲洗掉多余的氟基等离子体,并且避免氟基等离子体与第一反应物发生反应。
步骤109,再继续从102开始,直到一定数量的原子层沉积循环数后,high-k薄膜到一定厚度的后继续进行步骤107氟基等离子体的处理。
以下实施例和对比例的二氧化铪介质薄膜在硅基底上所形成的MOS器件结构的电容-电压(C-V)曲线如图2所示,根据此C-V曲线,我们可以得到实施例和对比例的饱和电容从而计算出实施例和对比例的二氧化铪介质薄膜的介电常数;薄膜的介电常数εr为无单位常量,由介质决定,其计算公式如下:
Figure BDA0002500775870000051
其中ε0=1/(4πk),静电力常量k=9.0×109牛顿·米^2/库仑^2,C为电容,S为电极面积,d为介质厚度。我们实验中设计的MOS器件结构为Si基底/HfO2介质/铝电极,铝电极面积S为0.8x0.8mm^2,电容C为C-V曲线测量所得的饱和电容,d为二氧化铪薄膜的厚度,实验中利用椭偏仪测量二氧化铪薄膜的厚度。
实施例1
采用上述的步骤100进行高介电常数原子层沉积薄膜的制备,具体采用的原料及条件如下:
采用的衬底为CMOS晶体管,衬底Si在整个反应过程中保持温度在200℃;
采用的第一反应前驱体为TEMAHf(四(甲乙胺)铪);
采用的第二反应前驱体为氧气等离子体(O-);
采用的惰性气体为氮气N2
采用的沉积温度为200℃;
所述步骤106中,重复步骤102-105的循环20次;
所述步骤107中,将四氟化碳(CF4)气体等离子体引入反应腔进行修复;
所述步骤109中,重复步骤102-107的循环1次。
制备得到厚度为5.6nm的high-k薄膜(氧化铪),其检测结果显示,介电常数为19,相比于完全相同沉积条件下,但未采用氟基等离子体处理(对比例1)的氧化铪薄膜,介电常数提高了5.5%。
实施例2
本实施例采用上述的步骤100进行高介电常数原子层沉积薄膜的制备,具体采用的原料及条件如下:
采用的衬底为CMOS晶体管,衬底Si在整个反应过程中保持温度在200℃;
采用的第一反应前驱体为TEMAHf(四(甲乙胺)铪);
采用的第二反应前驱体为氧气等离子体(O-);
采用的惰性气体为氩气N2
采用的沉积温度为200℃;
所述步骤106中,重复步骤102-105的循环10次;
所述步骤107中,将四氟化碳(CF4)气体等离子体引入反应腔进行修复;
所述步骤109中,重复步骤102-107的循环4次。
制备得到厚度为5.6nm的high-k薄膜(氧化铪),其检测结果显示,介电常数为20,相比于完全相同沉积条件下,但未采用氟基等离子体处理(对比例2)的氧化铪薄膜,介电常数提高了11%。
实施例3
本实施例采用上述的步骤100进行高介电常数原子层沉积薄膜的制备,具体采用的原料及条件如下:
采用的衬底为CMOS晶体管,衬底Si在整个反应过程中保持温度在300℃;
采用的第一反应前驱体为TEMAHf(四(甲乙胺)铪);
采用的第二反应前驱体为臭氧(O3);
采用的惰性气体为氩气Ar;
采用的沉积温度为300℃;
所述步骤106中,重复步骤102-105的循环15次;
所述步骤107中,将四氟化碳(CF4)气体等离子体引入反应腔进行修复;
所述步骤109中,重复步骤102-107的循环4次。
制备得到厚度为6.1nm的high-k薄膜(氧化铪),其检测结果显示,介电常数为17,相比于完全相同沉积条件下,但未采用氟基等离子体处理(对比例3)的氧化铪薄膜,介电常数提高了6.3%。
对比例1
本对比例与实施例1的方法基本相同,不同之处仅在于:本对比例不进行步骤107引入CF4气体等离子体进行修复的处理。
本对比例制备得到的high-k薄膜(氧化铪),其介电常数为18。
对比例2
本对比例与实施例2的方法基本相同,不同之处仅在于:本对比例不进行步骤107引入CF4气体等离子体进行修复的处理。
本对比例制备得到的high-k薄膜(氧化铪),其介电常数为18。
对比例3
本对比例与实施例3的方法基本相同,不同之处仅在于:本对比例不进行步骤107引入CF4气体等离子体进行修复的处理。
本对比例制备得到的high-k薄膜(氧化铪),其介电常数为16。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变化或修改,这并不影响本发明的实质内容。在不冲突的情况下,本申请的实施例和实施例中的特征可以任意相互组合。

Claims (10)

1.一种提高原子层沉积介质薄膜的介电常数的方法,其特征在于,包括如下步骤:
A、将衬底清洗后,放入原子层沉积的反应腔;
B、将第一反应前驱体通入反应腔,在衬底上形成单分子层;
C、将第二反应前驱体通入反应腔,与単分子层反应形成高介电栅介质层;
D、重复步骤B和C,以形成一定厚度的高介电栅介质层薄膜;
E、在反应腔中通入氟基等离子体,使高介电栅介质层进行氧缺陷修复,得氟化的高介电栅介质层薄膜。
2.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,步骤A中,所述衬底选自CMOS或DRAM晶体管。
3.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,步骤B中,所述第一反应前驱体为高介电常数的金属氧化物的前驱体。
4.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,步骤B中,所述第一反应前驱体加热后,采用惰性气体作为载气,以脉冲形式引入反应腔。
5.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,步骤C中,所述第二反应前驱体选自氧气、臭氧、氧等离子体、水蒸气。
6.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,步骤C中,所述与単分子层反应的温度条件为200-300℃。
7.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,所述步骤B、步骤C、步骤E之后,均各需采用通入惰性气体脉冲以冲洗反应残留及副产物的步骤中。
8.根据权利要求4或7所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,所述惰性气体选自氮气、氩气。
9.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,所述方法还包括步骤E之后,重复步骤B-E。
10.根据权利要求1所述的提高原子层沉积介质薄膜的介电常数的方法,其特征在于,所述方法中,衬底温度保持在恒温,且温度低于500℃。
CN202010431522.2A 2020-05-20 2020-05-20 一种提高原子层沉积介质薄膜的介电常数的方法 Pending CN111613523A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010431522.2A CN111613523A (zh) 2020-05-20 2020-05-20 一种提高原子层沉积介质薄膜的介电常数的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010431522.2A CN111613523A (zh) 2020-05-20 2020-05-20 一种提高原子层沉积介质薄膜的介电常数的方法

Publications (1)

Publication Number Publication Date
CN111613523A true CN111613523A (zh) 2020-09-01

Family

ID=72203452

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010431522.2A Pending CN111613523A (zh) 2020-05-20 2020-05-20 一种提高原子层沉积介质薄膜的介电常数的方法

Country Status (1)

Country Link
CN (1) CN111613523A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6147011A (en) * 1998-02-28 2000-11-14 Micron Technology, Inc. Methods of forming dielectric layers and methods of forming capacitors
WO2004008827A2 (en) * 2002-07-19 2004-01-29 Aviza Technology, Inc. Atomic layer deposition of high k dielectric films
JP2008078253A (ja) * 2006-09-20 2008-04-03 Sony Corp 半導体装置の製造方法
US20120269962A1 (en) * 2009-10-20 2012-10-25 Asm International N.V. Process for passivating dielectric films
US20170236702A1 (en) * 2016-02-16 2017-08-17 Applied Materials, Inc. Fluorination during ald high-k, fluorination post high-k and use of a post fluorination anneal to engineer fluorine bonding and incorporation

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6147011A (en) * 1998-02-28 2000-11-14 Micron Technology, Inc. Methods of forming dielectric layers and methods of forming capacitors
WO2004008827A2 (en) * 2002-07-19 2004-01-29 Aviza Technology, Inc. Atomic layer deposition of high k dielectric films
JP2008078253A (ja) * 2006-09-20 2008-04-03 Sony Corp 半導体装置の製造方法
US20120269962A1 (en) * 2009-10-20 2012-10-25 Asm International N.V. Process for passivating dielectric films
US20170236702A1 (en) * 2016-02-16 2017-08-17 Applied Materials, Inc. Fluorination during ald high-k, fluorination post high-k and use of a post fluorination anneal to engineer fluorine bonding and incorporation

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
WOEI-CHERNG WU等: "Fluorinated HfO 2 Gate Dielectrics Engineering for CMOS by pre- and post-CF 4 Plasma Passivation", 《IEEE INTERNATIONAL ELECTRON DEVICES MEETING》 *

Similar Documents

Publication Publication Date Title
KR100547248B1 (ko) 알루미나를 사용한 반도체 소자의 게이트 절연막 형성방법
US7888217B2 (en) Method for fabricating a gate dielectric of a field effect transistor
KR100993124B1 (ko) 플라즈마 질화된 게이트 유전체의 두 단계 포스트 질화어닐링을 위한 개선된 제조 방법
JP4850871B2 (ja) 絶縁膜の形成方法
US9224594B2 (en) Surface preparation with remote plasma
KR101573205B1 (ko) 하이 유전 상수 막을 제조하기 위한 방법
WO2017070192A1 (en) METHODS OF DEPOSITING FLOWABLE FILMS COMPRISING SiO and SiN
US20170154975A1 (en) Graphene transistor and related methods
US20090291232A1 (en) Method and apparatus for growing plasma atomic layer
KR101078498B1 (ko) 절연체 박막의 제조 방법
US20070071894A1 (en) Method for atomic layer deposition of materials using a pre-treatment for semiconductor devices
Misra High k dielectrics on high-mobility substrates: The interface!
US10580643B2 (en) Fluorination during ALD high-k, fluorination post high-k and use of a post fluorination anneal to engineer fluorine bonding and incorporation
KR101690434B1 (ko) 질소 함유 산화물 막 및 이의 형성 방법
US8633119B2 (en) Methods for manufacturing high dielectric constant films
CN111613523A (zh) 一种提高原子层沉积介质薄膜的介电常数的方法
Kim et al. Characteristics of atomic layer deposition grown HfO2 films after exposure to plasma treatments
Ishikawa et al. Extended scalability of HfON/SiON gate stack down to 0.57 nm equivalent oxide thickness with high carrier mobility by post-deposition annealing
US20120289052A1 (en) Methods for Manufacturing High Dielectric Constant Films
US20080128833A1 (en) High-Dielectric-Constant Film, Field-Effect Transistor and Semiconductor Integrated Circuit Device Using the Same, and Method for Producing High-Dielectric-Constant Film
CN113355648A (zh) 碳基膜的气相沉积
KR20040059878A (ko) 반도체 소자의 절연박막 형성방법
US20140273519A1 (en) Hydrogen-plasma process for surface preparation prior to insulator deposition on compound semiconductor materials
KR100791197B1 (ko) 유전체막의 형성 방법, 반도체 장치의 제조 방법 및 반도체 장치
RU2450385C1 (ru) Состав газовой смеси для формирования нитрид танталового металлического затвора методом плазмохимического травления

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200901

RJ01 Rejection of invention patent application after publication