CN111600614A - 基于连续帧的3/4码率的编、译码方法、装置及系统 - Google Patents

基于连续帧的3/4码率的编、译码方法、装置及系统 Download PDF

Info

Publication number
CN111600614A
CN111600614A CN202010500787.3A CN202010500787A CN111600614A CN 111600614 A CN111600614 A CN 111600614A CN 202010500787 A CN202010500787 A CN 202010500787A CN 111600614 A CN111600614 A CN 111600614A
Authority
CN
China
Prior art keywords
data
queue
rate
decoded
decoding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010500787.3A
Other languages
English (en)
Other versions
CN111600614B (zh
Inventor
杨郭龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Runke General Technology Co Ltd
Original Assignee
Beijing Runke General Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Runke General Technology Co Ltd filed Critical Beijing Runke General Technology Co Ltd
Priority to CN202010500787.3A priority Critical patent/CN111600614B/zh
Publication of CN111600614A publication Critical patent/CN111600614A/zh
Application granted granted Critical
Publication of CN111600614B publication Critical patent/CN111600614B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2939Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using convolutional codes

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本发明提供了一种基于连续帧的3/4码率的编、译码方法、装置及系统,在编码端,将1/2码率的卷积编码后得到的第一编码数据缓存到第一队列中,通过控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,并将并串转换后得到的第二编码数据缓存到第二队列中,通过控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率。

Description

基于连续帧的3/4码率的编、译码方法、装置及系统
技术领域
本发明涉及通信技术领域,更具体的,涉及一种基于连续帧的3/4码率的编、译码方法、装置及系统。
背景技术
一般情况下,卷积编译码多使用1/2码率进行编/译码,但是在特殊场景下也会用到3/4码率的编码方案。3/4码率的卷积编码是对数据比特先进行1/2码率的卷积编码后,再按照约定好的打孔序列,删除了固定位置的比特,从而组成新的编码序列。
目前的3/4码率的编译码方案为:原始数据经过并串转换等预处理后可以直接使用开发工具ISE(Integrated Software Environment,集成软件环境)提供的IPcore进行编码和译码。在编码时,RAM将缓存中的数据以每4个时钟输出3个有效比特的速率输入到编码模块,编码后的数据同样通过RAM缓存输出。
但是,上述3/4码率的编码实现方案仅适用于突发帧,因为突发帧是按照一定的帧间隔进行发送的,在下一数据帧发送之前当前数据帧已经得到及时处理,所以仅利用RAM进行数据读写即可,不会发生由于读写不同步造成的编码错误。但是当链路中的数据是以连续帧的形式进行传输,即原始数据完成组帧后按照一定的符号速率连续输出的时候,如果还是采用上述3/4码率的编码方案,使用RAM进行数据的读写,无法在有连续不断的数据帧缓存到RAM时控制读写速率,可能出现读速率过快导致有大量数据等待编码,或出现写速率过快导致的数据编码中断问题,就可能存在由于读写不同步导致的编码错误。
发明内容
有鉴于此,本发明提供了一种基于连续帧的3/4码率的编、译码方法、装置及系统,以提高编译码处理效率。
为了实现上述发明目的,本发明提供的具体技术方案如下:
一种基于连续帧的3/4码率的编码方法,应用于编码端,所述方法包括:
对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
将所述第一编码数据缓存到第一队列中;
控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
将所述第二编码数据缓存到第二队列中;
控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
可选的,所述控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,包括:
根据预设打孔序列,控制第一计数器输出与所述第二编码数据相对应的写使能;
控制所述第二队列读写速率的比值为1/3,根据所述第二编码数据对应的写使能的值对所述第二队列中的所述第二编码数据进行打孔删除和串并转换。
一种基于连续帧的3/4码率的译码方法,应用于译码端,所述方法包括:
对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用上述实施例公开的基于连续帧的3/4码率的编码方法得到的;
将所述第一待译码数据缓存到第三队列中;
控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
将每路所述第三待译码数据分别缓存到相应的译码队列中;
分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
可选的,所述对编码端输出的编码数据进行同步处理,包括:
将所述编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中;
控制所述第四队列的读速率与写速率相同,使所述第四队列输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述控制所述第四队列的读速率与写速率相同,包括:
对所述第四队列中可读数据进行计数;
当所述第四队列中可读数据的数量大于预设值时,控制所述第四队列的读速率与写速率相同,使对所述第四队列中的数据进行并串转换后输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据,包括:
根据打孔序列,确定所述第一待译码数据输入所述第三队列的多种可能形式;
控制第二计数器输出多种补零使能,每种补零使能与所述第一待译码数据输入所述第三队列的每种可能形式一一对应;
控制所述第三队列的读写速率的比值为3/2,分别根据每种补零使能对所述第三队列中的所述第一待译码数据进行并行补零,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
可选的,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
一种基于连续帧的3/4码率的编码装置,应用于编码端,包括:
第一编码单元,用于对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
第一缓存单元,用于将所述第一编码数据缓存到第一队列中;
第一速率控制单元,用于控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
第二缓存单元,用于将所述第二编码数据缓存到第二队列中;
第二速率控制单元,用于控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
数据发送单元,用于将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
可选的,所述第二速率控制单元,具体用于:
根据预设打孔序列,控制第一计数器输出与所述第二编码数据相对应的写使能;
控制所述第二队列读写速率的比值为1/3,根据所述第二编码数据对应的写使能的值对所述第二队列中的所述第二编码数据进行打孔删除和串并转换。
一种基于连续帧的3/4码率的译码装置,应用于译码端,包括:
数据接收单元,用于对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用上述实施例公开的基于连续帧的3/4码率的编码方法得到的;
第三缓存单元,用于将所述第一待译码数据缓存到第三队列中;
第三速率控制单元,用于控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
重映射单元,用于分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
第四缓存单元,用于将每路所述第三待译码数据分别缓存到相应的译码队列中;
第四速率控制单元,用于分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
软译码单元,用于分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
误比特检测单元,用于分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
可选的,所述数据接收单元包括同步处理子单元,所述同步处理子单元包括:
缓存子单元,用于将所述编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中;
速率控制子单元,用于控制所述第四队列的读速率与写速率相同,使所述第四队列输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述速率控制子单元,具体用于:
对所述第四队列中可读数据进行计数;
当所述第四队列中可读数据的数量大于预设值时,控制所述第四队列的读速率与写速率相同,使对所述第四队列中的数据进行并串转换后输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述第三速率控制单元,具体用于:
根据打孔序列,确定所述第一待译码数据输入所述第三队列的多种可能形式;
控制第二计数器输出多种补零使能,每种补零使能与所述第一待译码数据输入所述第三队列的每种可能形式一一对应;
控制所述第三队列的读写速率的比值为3/2,分别根据每种补零使能对所述第三队列中的所述第一待译码数据进行并行补零,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
可选的,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
一种基于连续帧的3/4码率的编译码系统,包括:编码端和译码端;
所述编码端,用于执行如上述实施例公开的基于连续帧的3/4码率的编译码方法;
所述译码端,用于执行如上述实施例公开的基于连续帧的3/4码率的译码方法。
相对于现有技术,本发明的有益效果如下:
本发明公开的一种基于连续帧的3/4码率的编、译码方法、装置及系统,在编码端,将1/2码率的卷积编码后得到的第一编码数据缓存到第一队列中,通过控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,并将并串转换后得到的第二编码数据缓存到第二队列中,通过控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例公开的一种基于连续帧的3/4码率的编码方法的流程示意图;
图2为本发明实施例公开的一种基于连续帧的3/4码率的译码方法的流程示意图;
图3为本发明实施例公开的一种基于连续帧的3/4码率的编码装置的结构示意图;
图4为本发明实施例公开的一种基于连续帧的3/4码率的译码装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为了保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,本发明提供了一种基于连续帧的3/4码率的编码方法,在编码端使用分段编码,先进行1/2码率的卷积编码,然后将编码数据按照打孔序列进行打孔删除输出,通过控制第一队列的读写速率,实现对1/2码率编码后的并串转换时读写同步,并通过控制第二队列的读写速率,实现对打孔删除和串并转换时读写同步,进而保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时的读写同步。
具体的,请参阅图1,本实施例公开的一种基于连续帧的3/4码率的编码方法,包括如下步骤:
S101:对原始数据流进行1/2码率的卷积编码,得到第一编码数据。
这里的1/2码率的卷积编码方法与现有的1/2码率的编码方法相同,在此不再赘述。
S102:将第一编码数据缓存到第一队列中。
这里的第一队列可以为FIFO(First Input First Output,先入先出)队列。
S103:控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,得到第二编码数据。
具体的,控制第一队列的读速率为写速率的2倍,即rdclk=2wrclk。对第一队列中的第一编码数据进行并串转换,2bit化为1bit的比特流输出,使对第一队列中的第一编码数据进行并串转换时读写同步。
S104:将第二编码数据缓存到第二队列中。
这里的第二队列可以为FIFO(First Input First Output,先入先出)队列。
S105:控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据。
为了保证对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,需要产生一个与第二编码数据严格对应的数据使能data_vld。这个数据使能通过一个位宽为2的计数器cnt_vld循环计数产生。按照预先设定的打孔序列的要求,如打孔序列为【110;101】,1表示保留,0表示删除,计数器将进行0/1/2循环计数。数据使能data_vld由计数器cnt_vld控制,计数器计0,1时,数据使能data_vld为1(高有效),计数器计2时,数据使能data_vld为0(无效)。数据使能data_vld的第一个上升沿与第二编码数据的第一个数对齐,进而使第二编码数据中对应于打孔序列中1的数据的数据使能data_vld为高有效;使第二编码数据中对应于打孔序列中0的数据的数据使能data_vld为无效。最后用这个数据使能data_vld作为第二队列的写使能,第二编码数据作为写数据,进行打孔删除,再做一次串并转换,这样就完成了连续帧的3/4码率的卷积编码。
同理,也可以用这个数据使能data_vld作为第二队列的读使能,第二编码数据作为读数据,进行打孔删除,再做一次串并转换,以完成连续帧的3/4码率的卷积编码。
由于在上一步中进行了固定位置比特的打孔删除,所以缓存在第二队列中的数据在做串并转换并输出时要做到速率匹配,就要使用使第二队列的读速率小于写速率,具体的,控制所述第二队列读写速率的比值为1/3,即:wrclk=3rdclk
S106:将第三编码数据进行调制、插值和滤波处理后发送到译码端。
本实施例公开的一种基于连续帧的3/4码率的编码方法,在编码端,将1/2码率的卷积编码后得到的第一编码数据缓存到第一队列中,通过控制第一队列的读写速率,使对第一队列中的第一编码数据进行并串转换时读写同步,并将并串转换后得到的第二编码数据缓存到第二队列中,通过控制第二队列的读写速率,使对第二队列中的第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率。
在译码端,缓存数据的读取要严格按照与编码端对应的打孔序列进行,但是译码端并不能确定接收到的数据流的起始位置,如打孔序列为【110;101】,实际3/4码率卷积编码输出的数据流可以表示为:11X11X11X……,X表示被删除的bit,则译码端接收到的数据流的起始位置的可能取值为11X,1X1和X11,译码端并不能确定实际接收到的数据流的起始位置为上述哪种起始位置取值方式。为了保证正确编码后能够实现正确的译码,请参阅图2,本实施例公开了一种应用于译码端的基于连续帧的3/4码率的译码方法,具体包括如下步骤:
S201:对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据。
其中,编码数据是编码端利用上述实施例公开的基于连续帧的3/4码率的编码方法得到的。
由于在对接收到的编码端输出的编码数据进行滤波和解调处理涉及对编码数据的调整和纠正,若不进行同步处理,输出的第一待译码数据并不总是严格与编码端输出的编码数据对齐,常表现为数据在某一段是不连续的,非等间隔的。
为了使第一待译码数据的输出速率与编码端输出的编码数据的速率同步,在译码前需要对滤波、解调处理后的数据先进行缓存再输出,具体的,将编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中,第四队列可以为FIFO(First Input FirstOutput,先入先出)队列,控制第四队列的读速率与写速率相同,使第四队列输出的第一待译码数据的速率与编码端输出的编码数据的速率同步。其中,第四队列还可以为其他用于缓存数据的队列。
还可以采用其他用于对滤波、解调处理后的数据进行同步处理的方式,如将滤波、解调处理后的数据缓存到其他存储器,调整读写速率后再输出。
进一步,为了保证第四队列中有足够可读数据等待后续并串转换,可以对第四队列中缓存到的可读数据进行计数,当第四队列中缓存到的可读数据的数量大于预设值,该预设值为预先设定的,如1000,表示第四队列中有足够多的可读数据,此时使读使能有效,开始从第四队列中将数据取出,第四队列的写数据位宽2倍于读数据,实现并串转换,控制第四队列的读速率与写速率相同,使对第四队列中的数据进行并串转换后输出的第一待译码数据的速率与编码端输出的编码数据的速率同步。
与上述实施例同理,第四队列还可以为其他用于缓存数据的队列。除利用第四队列缓存队列实现同步处理之外,还可以采用其他用于实现同步处理的方式,如将滤波、解调处理后的数据缓存到其他存储器,对经过预设时间后,确定存储器中有足够多的可读数据等待后续并串转换后,调整存储器的读写速率后再输出。
S202:将第一待译码数据缓存到第三队列中。
第三队列可以为FIFO(First Input First Output,先入先出)队列。
S203:控制第三队列的读写速率,使对第三队列中的第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
译码端在译码时往往并不能知晓数据流的起始位置,也就是说在译码时,并不能判断根据打孔序列进行删除时,删除的第一个bit数的位置,因此,在译码端需要对第一待译码数据进行盲译码。具体操作方法是:首先将第一待译码数据缓存在第三队列中。然后,根据给定的打孔序列【110;101】,实际3/4码率卷积编码输出的数据流可以表示为:11X11X11X……,X表示被删除的bit。实际上3/4码率卷积编码依次去掉了1/2码率卷积编码输出码字中,第二个码字的低位和第三个码字的高位,然后串行输出。
因此,在译码端数据流可能按照以下三种情况输入到译码模块①11X11X……;②1X11X1……;③X11X11……。所以,可以分三路并行分别进行补零。具体方法是:用第二计数器sup_cnt循环计数0、1、2。需要说明的是,第二计数器sup_cnt需要在已经有一段数据流缓存在第三队列中之后再开始计数。
然后用第二计数器sup_cnt控制产生了三个补零数据使能sup_vld1/2/3。这三个使能信号分别在第二计数器sup_cnt为0,1,2的时候为0,其他情况下均为1(高有效)。最后用三个补零数据使能sup_vld1/2/3分别并行读出第三队列缓存的数据流(即第一待译码数据),也就是说,每种补零使能与第一待译码数据输入第三队列的每种形式一一对应。然后,用生成一个数据使能data_rdy罩住整个补零使能的长度。在这个长度内,三个补零数据使能sup_vld1/2/3为高时输出读出的缓存数据流,为低时,输出0。至此,补零完成,得到多路第二待译码数据。
还可以通过其他方式对第三队列中的第一待译码数据进行多路并行补零,如分别为每路假设一种数据流起始位置的取值,并分别预先设定与其相应的补零规则,进而实现多路并行补零。
为了保证对第三队列中的第一待译码数据进行多路并行补零时读写同步,第三队列的读速率要比写速率快,控制第三队列的读写速率的比值为3/2,即3wrclk=2rdclk
S204:分别对每路第二待译码数据进行重映射,得到每路第三待译码数据。
具体的,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
S205:将每路第三待译码数据分别缓存到相应的译码队列中。
第四队列可以为FIFO(First Input First Output,先入先出)队列。
S206:分别控制每个译码队列的读写速率,使对每个译码队列中的第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据。
具体的,控制每个译码队列的读速率与写速率相同,使对每个译码队列中的第三待译码数据进行串并转换时读写同步。
S207:分别对每路第四待译码数据进行软译码,得到每路的译码结果;
具体的,通过输入维特比译码核进行软译码,即可得到译码结果。
S208:分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
本实施例公开的基于连续帧的3/4码率的译码方法,通过同步处理使滤波、解调后的第一待译码数据的速率与编码端输出的编码数据的速率同步,并在盲译码阶段在数据比特流起始位置未知的情况下,通过对第一待译码数据进行多路并行补零、重映射和软译码,并将每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流,保证了译码的准确性,进而提升了译码效率。
基于上述实施例公开的一种基于连续帧的3/4码率的编码方法,本实施例对应公开了一种基于连续帧的3/4码率的编码装置,请参阅图3,该装置包括:
第一编码单元301,用于对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
第一缓存单元302,用于将所述第一编码数据缓存到第一队列中;
第一速率控制单元303,用于控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
第二缓存单元304,用于将所述第二编码数据缓存到第二队列中;
第二速率控制单元305,用于控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
数据发送单元306,用于将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
可选的,所述第二速率控制单元305,具体用于:
根据预设打孔序列,控制第一计数器输出与所述第二编码数据相对应的写使能;
控制所述第二队列读写速率的比值为1/3,根据所述第二编码数据对应的写使能的值对所述第二队列中的所述第二编码数据进行打孔删除和串并转换。
基于上述实施例公开的一种基于连续帧的3/4码率的译码方法,本实施例对应公开了一种基于连续帧的3/4码率的译码装置,请参阅图4,该装置包括:
数据接收单元401,用于对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用上述实施例公开的基于连续帧的3/4码率的编码方法得到的;
第三缓存单元402,用于将所述第一待译码数据缓存到第三队列中;
第三速率控制单元403,用于控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
重映射单元404,用于分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
第四缓存单元405,用于将每路所述第三待译码数据分别缓存到相应的译码队列中;
第四速率控制单元406,用于分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
软译码单元407,用于分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
误比特检测单元408,用于分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
可选的,所述数据接收单元401包括同步处理子单元,所述同步处理子单元包括:
缓存子单元,用于将所述编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中;
速率控制子单元,用于控制所述第四队列的读速率与写速率相同,使所述第四队列输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述速率控制子单元,具体用于:
对所述第四队列中可读数据进行计数;
当所述第四队列中可读数据的数量大于预设值时,控制所述第四队列的读速率与写速率相同,使对所述第四队列中的数据进行并串转换后输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
可选的,所述第三速率控制单元,具体用于:
根据打孔序列,确定所述第一待译码数据输入所述第三队列的多种可能形式;
控制第二计数器输出多种补零使能,每种补零使能与所述第一待译码数据输入所述第三队列的每种可能形式一一对应;
控制所述第三队列的读写速率的比值为3/2,分别根据每种补零使能对所述第三队列中的所述第一待译码数据进行并行补零,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
可选的,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
本实施例还公开了一种基于连续帧的3/4码率的编译码系统,包括:编码端和译码端。
编码端,用于执行如下基于连续帧的3/4码率的编译码方法:
对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
将所述第一编码数据缓存到第一队列中;
控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
将所述第二编码数据缓存到第二队列中;
控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
进一步,所述控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,包括:
根据预设打孔序列,控制第一计数器输出与所述第二编码数据相对应的写使能;
控制所述第二队列读写速率的比值为1/3,根据所述第二编码数据对应的写使能的值对所述第二队列中的所述第二编码数据进行打孔删除和串并转换。
译码端,用于执行如下基于连续帧的3/4码率的译码方法:
对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用上述实施例公开的基于连续帧的3/4码率的编码方法得到的;
将所述第一待译码数据缓存到第三队列中;
控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
将每路所述第三待译码数据分别缓存到相应的译码队列中;
分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
进一步,所述对编码端输出的编码数据进行同步处理,包括:
将所述编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中;
控制所述第四队列的读速率与写速率相同,使所述第四队列输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
进一步,所述控制所述第四队列的读速率与写速率相同,包括:
对所述第四队列中可读数据进行计数;
当所述第四队列中可读数据的数量大于预设值时,控制所述第四队列的读速率与写速率相同,使对所述第四队列中的数据进行并串转换后输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
进一步,所述控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据,包括:
根据打孔序列,确定所述第一待译码数据输入所述第三队列的多种可能形式;
控制第二计数器输出多种补零使能,每种补零使能与所述第一待译码数据输入所述第三队列的每种可能形式一一对应;
控制所述第三队列的读写速率的比值为3/2,分别根据每种补零使能对所述第三队列中的所述第一待译码数据进行并行补零,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
进一步,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
本实施例公开的一种基于连续帧的3/4码率的编译码系统,保证在编码端可以对连续不断的数据进行3/4码率的卷积编译时,避免由于写速率过快导致数据编码中断,并避免由于读速率过快导致数据错位或溢出的问题,提高编码效率,并通过同步处理使滤波、解调后的第一待译码数据的速率与编码端输出的编码数据的速率同步,并在盲译码阶段在数据比特流起始位置未知的情况下,通过对第一待译码数据进行多路并行补零、重映射和软译码,并将每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流,保证了译码的准确性,进而提升了译码效率。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种基于连续帧的3/4码率的编码方法,其特征在于,应用于编码端,所述方法包括:
对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
将所述第一编码数据缓存到第一队列中;
控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
将所述第二编码数据缓存到第二队列中;
控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
2.根据权利要求1所述的方法,其特征在于,所述控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,包括:
根据预设打孔序列,控制第一计数器输出与所述第二编码数据相对应的写使能;
控制所述第二队列读写速率的比值为1/3,根据所述第二编码数据对应的写使能的值对所述第二队列中的所述第二编码数据进行打孔删除和串并转换。
3.一种基于连续帧的3/4码率的译码方法,其特征在于,应用于译码端,所述方法包括:
对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用权利要求1或2所述的基于连续帧的3/4码率的编码方法得到的;
将所述第一待译码数据缓存到第三队列中;
控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
将每路所述第三待译码数据分别缓存到相应的译码队列中;
分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
4.根据权利要求3所述的方法,其特征在于,所述对编码端输出的编码数据进行同步处理,包括:
将所述编码端输出的编码数据进行滤波和解调处理后,缓存到第四队列中;
控制所述第四队列的读速率与写速率相同,使所述第四队列输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
5.根据权利要求4所述的方法,其特征在于,所述控制所述第四队列的读速率与写速率相同,包括:
对所述第四队列中可读数据进行计数;
当所述第四队列中可读数据的数量大于预设值时,控制所述第四队列的读速率与写速率相同,使对所述第四队列中的数据进行并串转换后输出的所述第一待译码数据的速率与编码端输出的编码数据的速率同步。
6.根据权利要求3所述的方法,其特征在于,所述控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据,包括:
根据打孔序列,确定所述第一待译码数据输入所述第三队列的多种可能形式;
控制第二计数器输出多种补零使能,每种补零使能与所述第一待译码数据输入所述第三队列的每种可能形式一一对应;
控制所述第三队列的读写速率的比值为3/2,分别根据每种补零使能对所述第三队列中的所述第一待译码数据进行并行补零,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据。
7.根据权利要求3所述的方法,其特征在于,重映射的规则为:在非补零的位置,1对应111,0对应011;在补零的位置,0对应000。
8.一种基于连续帧的3/4码率的编码装置,其特征在于,应用于编码端,包括:
第一编码单元,用于对原始数据流进行1/2码率的卷积编码,得到第一编码数据;
第一缓存单元,用于将所述第一编码数据缓存到第一队列中;
第一速率控制单元,用于控制所述第一队列的读写速率,使对所述第一队列中的所述第一编码数据进行并串转换时读写同步,得到第二编码数据;
第二缓存单元,用于将所述第二编码数据缓存到第二队列中;
第二速率控制单元,用于控制所述第二队列的读写速率,使对所述第二队列中的所述第二编码数据进行打孔删除和串并转换时读写同步,完成3/4码率的卷积编码,得到第三编码数据;
数据发送单元,用于将所述第三编码数据进行调制、插值和滤波处理后发送到译码端。
9.一种基于连续帧的3/4码率的译码装置,其特征在于,应用于译码端,包括:
数据接收单元,用于对编码端输出的编码数据进行滤波、解调和同步处理,得到第一待译码数据,所述编码数据是编码端利用权利要求1或2所述的基于连续帧的3/4码率的编码方法得到的;
第三缓存单元,用于将所述第一待译码数据缓存到第三队列中;
第三速率控制单元,用于控制所述第三队列的读写速率,使对所述第三队列中的所述第一待译码数据进行多路并行补零时读写同步,得到多路第二待译码数据;
重映射单元,用于分别对每路所述第二待译码数据进行重映射,得到每路第三待译码数据;
第四缓存单元,用于将每路所述第三待译码数据分别缓存到相应的译码队列中;
第四速率控制单元,用于分别控制每个所述译码队列的读写速率,使对每个所述译码队列中的所述第三待译码数据进行串并转换时读写同步,得到每路第四待译码数据;
软译码单元,用于分别对每路所述第四待译码数据进行软译码,得到每路的译码结果;
误比特检测单元,用于分别对每路的译码结果进行误比特检测,并将误比特率最小的一路信号确定为最终译码输出比特流。
10.一种基于连续帧的3/4码率的编译码系统,其特征在于,包括:编码端和译码端;
所述编码端,用于执行如权利要求1或2所述的基于连续帧的3/4码率的编译码方法;
所述译码端,用于执行如权利要求3~7中任意一项所述的基于连续帧的3/4码率的译码方法。
CN202010500787.3A 2020-06-04 2020-06-04 基于连续帧的3/4码率的编、译码方法、装置及系统 Active CN111600614B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010500787.3A CN111600614B (zh) 2020-06-04 2020-06-04 基于连续帧的3/4码率的编、译码方法、装置及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010500787.3A CN111600614B (zh) 2020-06-04 2020-06-04 基于连续帧的3/4码率的编、译码方法、装置及系统

Publications (2)

Publication Number Publication Date
CN111600614A true CN111600614A (zh) 2020-08-28
CN111600614B CN111600614B (zh) 2023-09-05

Family

ID=72190011

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010500787.3A Active CN111600614B (zh) 2020-06-04 2020-06-04 基于连续帧的3/4码率的编、译码方法、装置及系统

Country Status (1)

Country Link
CN (1) CN111600614B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113541871A (zh) * 2021-07-13 2021-10-22 上海交通大学 一种生成码字的方法及编解码器

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1482803A (zh) * 2003-08-01 2004-03-17 清华大学 一种多码率纠错编码方法
US20090129153A1 (en) * 2007-11-21 2009-05-21 Vishal Sarin M+n bit programming and m+l bit read for m bit memory cells
CN101441703A (zh) * 2008-10-08 2009-05-27 湖南大学 一种超高频射频身份识别系统的编译码电路
CN101764622A (zh) * 2010-01-19 2010-06-30 清华大学 并行多码率卷积码译码方法及其实现装置
CN103532569A (zh) * 2013-08-09 2014-01-22 上海数字电视国家工程研究中心有限公司 译码装置以及对解析数据进行译码的方法
CN105634505A (zh) * 2014-11-27 2016-06-01 航天恒星科技有限公司 多用户编码复用方法及装置
CN105680871A (zh) * 2016-04-07 2016-06-15 武汉芯泰科技有限公司 用于数据串行传输的并串、串并转换装置
CN105744342A (zh) * 2016-01-28 2016-07-06 腾讯科技(深圳)有限公司 移动终端的数据传输方法和装置
US20170317691A1 (en) * 2016-04-29 2017-11-02 International Business Machines Corporation Hardware-assisted protection for synchronous input/output
CN108462561A (zh) * 2018-03-27 2018-08-28 东南大学 超高速通信系统中串并结合的信道编译码方法及装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1482803A (zh) * 2003-08-01 2004-03-17 清华大学 一种多码率纠错编码方法
US20090129153A1 (en) * 2007-11-21 2009-05-21 Vishal Sarin M+n bit programming and m+l bit read for m bit memory cells
CN101441703A (zh) * 2008-10-08 2009-05-27 湖南大学 一种超高频射频身份识别系统的编译码电路
CN101764622A (zh) * 2010-01-19 2010-06-30 清华大学 并行多码率卷积码译码方法及其实现装置
CN103532569A (zh) * 2013-08-09 2014-01-22 上海数字电视国家工程研究中心有限公司 译码装置以及对解析数据进行译码的方法
CN105634505A (zh) * 2014-11-27 2016-06-01 航天恒星科技有限公司 多用户编码复用方法及装置
CN105744342A (zh) * 2016-01-28 2016-07-06 腾讯科技(深圳)有限公司 移动终端的数据传输方法和装置
CN105680871A (zh) * 2016-04-07 2016-06-15 武汉芯泰科技有限公司 用于数据串行传输的并串、串并转换装置
US20170317691A1 (en) * 2016-04-29 2017-11-02 International Business Machines Corporation Hardware-assisted protection for synchronous input/output
CN108462561A (zh) * 2018-03-27 2018-08-28 东南大学 超高速通信系统中串并结合的信道编译码方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
赵明佳,等: "基于OFDM基带的自适应调制与编码硬件实现" *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113541871A (zh) * 2021-07-13 2021-10-22 上海交通大学 一种生成码字的方法及编解码器
CN113541871B (zh) * 2021-07-13 2022-08-23 上海交通大学 一种生成码字的方法及编解码器

Also Published As

Publication number Publication date
CN111600614B (zh) 2023-09-05

Similar Documents

Publication Publication Date Title
US10122561B2 (en) Orthogonal differential vector signaling codes with embedded clock
EP2544415A1 (en) Method and system for synchronously transmitting asynchronous data
CN112532306B (zh) 基于fpga的低延时vde星载下行数字信号处理系统
CN111600614B (zh) 基于连续帧的3/4码率的编、译码方法、装置及系统
CN110474692B (zh) 一种光通信设备、光通信系统、数据传输方法及存储介质
JPH1032498A (ja) 可変レートビタビ復号器
JP2011250183A (ja) シリアル受信装置並びにシリアル受信装置の制御方法及びプログラム
WO2014183683A1 (zh) 一种传输多路时分业务的方法及装置
KR100594043B1 (ko) 고속 터보 디코더에서 병행방식의 디 래이트 매칭을수행하는 입력 버퍼 장치
CN111475447B (zh) 一种基于lvds的高速串行传输的装置及数据传输方法
CN110995280A (zh) 一种并行Viterbi译码器
CN112511475B (zh) 一种报文同步精度补偿方法及系统
CN112637180B (zh) 接口协议数据转换方法
CN117914449B (zh) 一种基于纠错码的测控链路传输系统、方法、设备及介质
TWI690162B (zh) 時脈資料回復裝置及方法
WO2018076672A1 (zh) 一种光传送网络业务接入方法及装置、计算机存储介质
CN101944363A (zh) 一种ambe-2000声码器编码数据码流控制方法
RU196572U1 (ru) Функциональный прототип на программируемой логической интегральной схеме цифровой сверхбольшой интегральной схемы для радиосистем
CN108234078A (zh) 一种应用于数传电台的信息编码处理方法
CN114783475A (zh) 基于可编程芯片的usb麦克风阵列实时完整数据流方法
KR100686013B1 (ko) 이동통신 시스템에서의 전송 채널 다중화 방법 및 그 장치
CN117498948A (zh) 一种基于fpga的ldpc光通信高性能纠错系统
CN116318539A (zh) 一种基于流水并行标记的高带宽定帧传输系统和方法
CN115658573A (zh) 一种通过流设备接口实现外设的高效快速操作的方法和系统
CN113364738A (zh) 基于低速时钟的高速ft3报文动态自适应接收方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant