CN111554229B - 一种移位寄存器、显示面板和显示装置 - Google Patents

一种移位寄存器、显示面板和显示装置 Download PDF

Info

Publication number
CN111554229B
CN111554229B CN202010511867.9A CN202010511867A CN111554229B CN 111554229 B CN111554229 B CN 111554229B CN 202010511867 A CN202010511867 A CN 202010511867A CN 111554229 B CN111554229 B CN 111554229B
Authority
CN
China
Prior art keywords
pull
electrode
transistor
point
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010511867.9A
Other languages
English (en)
Other versions
CN111554229A (zh
Inventor
任锦宇
冯莎
刘凤娟
彭宽军
张方振
史鲁斌
彭锦涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010511867.9A priority Critical patent/CN111554229B/zh
Publication of CN111554229A publication Critical patent/CN111554229A/zh
Application granted granted Critical
Publication of CN111554229B publication Critical patent/CN111554229B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种移位寄存器、显示面板和显示装置,解决了现有的移位寄存驱动电路无法适用于高迁移率材料所制成的显示面板。本发明的主要技术方案为:包括:多个以联级方式相连接的移位寄存单元,移位寄存单元包括:输出控制模块,连接于上拉点、信号输出端和第一时钟信号端,输出控制模块用于在上拉点的电压的控制下使信号输出端与第一时钟信号端相连接;第一放电模块,连接于放电信号端、上拉点和第一低电平端,第一放电模块用于在放电信号端的电压控制下使上拉点和第一低电平端相连接;自举电容,自举电容的第一端连接于上拉点;电位控制模块,连接于自举电容的第二端,电位控制模块用于使第二端维持低电平。

Description

一种移位寄存器、显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器、显示面板和显示装置。
背景技术
现有技术中,为制作大尺寸显示屏,氧化物成为首选材料,目前常用的IGZO材料已经在产品投入大量使用,其迁移率在10左右,当显示屏分辨率及尺寸进一步增大时,就需要更高迁移率的氧化物材料,例如,有的产品采用迁移率为20左右的氧化物材料,例如ITZO材料制作更大尺寸的显示屏,但是由于迁移率增大,在使用原有的驱动电路驱动显示屏幕显示时,容易发生移位寄存驱动电路烧毁不良,因此,原有的移位寄存驱动电路已经不适合高迁移率氧化物材料制作的显示面板。
发明内容
有鉴于此,本发明提供一种移位寄存器、显示面板和显示装置,主要目的为由高迁移率氧化物材料做制成的显示面板提供驱动电路。
一方面,本发明提供了一种移位寄存器,该移位寄存器包括:包括:
多个以联级方式相连接的移位寄存单元,所述移位寄存单元包括:
输出控制模块,连接于上拉点、信号输出端和第一时钟信号端,所述第一时钟信号端用于接收第一时钟信号,所述输出控制模块用于在所述上拉点的电压的控制下使所述信号输出端与所述第一时钟信号端相连接;
第一放电模块,连接于放电信号端、所述上拉点和第一低电平端,所述第一放电模块用于在所述放电信号端的电压控制下使所述上拉点和所述第一低电平端相连接,以对所述上拉点放电,所述第一低电平端用于接收第一低电平信号;
自举电容,所述自举电容的第一端连接于所述上拉点;
电位控制模块,连接于所述自举电容的第二端,所述电位控制模块用于使所述第二端维持低电平。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
具体地,所述电位控制模块包括第二低电平端,所述第二端连接于所述第二低电平端,所述第二低电平端用于接收第二低电平信号。
具体地,所述电位控制模块包括第十四晶体管,所述第十四晶体管的栅极连接于第一信号输入端,第一电极连接于所述第一时钟信号端,第二电极连接于所述第二端,所述第十四晶体管用于根据所述第一信号输入端的电压控制所述第二端在预设时间段内写入所述第一时钟信号端的电压,其中,在所述预设时间段内,所述第一时钟信号为低电压。
具体地,所述第一信号输入端连接于上一级的所述移位寄存单元的所述信号输出端;
或所述第一信号输入端连接于第二时钟信号端,所述第二时钟信号端用于接收第二时钟信号,其中,所述第二时钟信号与所述第一时钟信号反向。
具体地,还包括:
上拉驱动模块,所述上拉驱动模块包括:第一晶体管,所述第一晶体管的栅极和第一电极连接于第二信号输入端,第二电极连接于所述上拉点;
其中,所述第二信号输入端连接于上级所述移位寄存单元的所述信号输出端。
具体地,还包括:
下拉驱动模块,所述下拉驱动模块包括:
第九晶体管,所述第九晶体管的栅极和第一电极连接于第三时钟信号端,第二电极连接于第一下拉点,所述第三时钟信号端用接收第三时钟信号;
第五晶体管,所述第五晶体管的栅极连接于所述第一下拉点,第一电极连接于所述第三时钟信号端,第二电极连接于第二下拉点;
其中,所述第三时钟信号与所述第一时钟信号反向。
具体地,所述第一放电模块包括:
第二晶体管,所述第二晶体管的栅极连接于第三信号输入端,第一电极连接于所述上拉点,第二电极连接于所述第一低电平端,其中,所述第三信号输入端连接于下一级所述移位寄存单元中的所述信号输出端;
第十晶体管,所述第十晶体管的栅极连接于所述第二下拉点,第一电极连接于所述上拉点,所述第二电极连接于所述第一低电平端;
第十三晶体管,所述第十三晶体管的栅极连接于所述第三时钟信号端,第一电极连接于所述第二信号输入端,第二电极连接于所述上拉点;
其中,所述第三信号输入端、所述第二下拉点和所述第三时钟信号端均为所述放电信号端。
具体地,还包括:
第二放电模块,所述第二放电模块还包括:第十一晶体管,所述第十一晶体管的栅极连接于所述第二下拉点,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端;
第四晶体管,所述第四晶体管的栅极连接于所述第三信号输入端,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端;
第十二晶体管,所述第十二晶体管的栅极连接于所述第三时钟信号端,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端。
具体地,还包括:
第三放电模块,所述第三放电模块包括:第六晶体管,所述第六晶体管的栅极连接于所述上拉点,第一电极连接于所述第二下拉点,第二电极连接于所述第一低电平端;
第八晶体管,所述第八晶体管的栅极连接于所述上拉点,第一电极连接于第一下拉点,第二电极连接于所述第一低电平端。
具体地,所述输出控制模块包括:
第三晶体管,所述第三晶体管的栅极连接于所述上拉点,第一电极连接于所述第一时钟信号端,第二电极连接于所述信号输出端。
另一方面,本发明还提供一种显示面板,该显示面板包括:以上任一项所述的移位寄存器。
另一方面,本发明还提供一种显示装置,该显示装置包括:以上所提供的显示面板。
本发明实施例提出的一种移位寄存器、显示面板和显示装置,采用高迁移率的氧化物材料制成移位寄存器中的晶体管,当晶体管的漏极电压过高时,会导致该晶体管被烧毁,而在现有技术中,上拉点在自举后电压翻倍,会导致对上拉点进行放电的晶体管被烧毁,使得目前所用的驱动电路无法适用于高迁移率材料所制成的移位寄存器。而本申请中自举电容的第二端连接于电位控制模块,电位控制模块能够使得第二端的电压始终维持在低电平,因此,当上拉点输入高电平时,不会使得上拉点的电压自举升高,进而不会导致第一放电模块中的晶体管被烧毁,保证驱动电路的可靠性。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。
附图说明
图1为本发明实施例提供的一种移位寄存器结构示意图;
图2为现有技术提供的一种移位寄存器结构示意图;
图3为本发明实施例提供的一种移位寄存器另一结构示意图;
图4为本发明实施例提供的一种移位寄存器又一结构示意图;
图5为本发明实施例提供的一种移位寄存器再一结构示意图;
图6为本发明实施例提供的一种移位寄存器另一结构示意图;
图7为本发明实施例提供的一种移位寄存器的电压时序示意图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的一种移位寄存器、显示面板和显示装置其具体实施方式、结构、特征及其功效,详细说明如后。
一方面,如图1、图3至图7本发明实施例提供了一种移位寄存器,该移位寄存器包括:多个以联级方式相连接的移位寄存单元,所述移位寄存单元包括:多个以联级方式相连接的移位寄存单元,所述移位寄存单元包括:输出控制模块,连接于上拉点PU、信号输出端和第一时钟信号端clk,所述第一时钟信号端clk用于接收第一时钟信号,所述输出控制模块用于在所述上拉点PU的电压的控制下使所述信号输出端与所述第一时钟信号端clk相连接;第一放电模块,连接于放电信号端、所述上拉点PU和第一低电平端,所述第一放电模块用于在所述放电信号端的电压控制下使所述上拉点PU和所述第一低电平端相连接,以对所述上拉点PU放电,所述第一低电平端用于接收第一低电平信号;自举电容C,所述自举电容C的第一端连接于所述上拉点PU;电位控制模块,连接于所述自举电容C的第二端,所述电位控制模块用于使所述第二端维持低电平。
其中,每个移位寄存器中都包括多个移位寄存单元,每个移位寄存单元都包括输出控制模块和第一放电模块,其中,输出模块用于根据上拉点PU的电压向本级移位寄存单元多对应的像素输出电压信号,当上拉点PU的电压为高电压时,此时,第一时钟信号端clk与信号输出端out-N相连接,此时,第一时钟信号为高电平,因而,信号输出端能够输出高电压信号,驱动本级移位寄存单元所对应的像素显示。当上拉点PU的电压为低电压时,输出控制模块使得第一时钟信号端clk与信号输出端断开连接,此时,第一时钟信号无法输入到信号输出端。而第一放电模块用于对下拉点进行放电,具体地,当放电信号端为高电压信号时,上拉点PU和第一低电平端相联通,使得上拉点PU的电压由高电压降为低电压,使得上拉点PU放电,当放电信号端为低电压信号时,此时,第一低电平端与信号输出端断开连接,即第一放电模块无法对上拉点PU进行放电。移位寄存单元中还包括自举电容C,自举电容C的第一端连接于上拉点PU,第二端连接于电位控制模块。其中,上拉模块能够向上拉点PU输入上拉信号,由于上拉信号的输入是瞬间的,而本级移位寄存单元的信号输出端out-N需要在一段时间内持续向像素施加高电压信号,通过自举电容C能够使得上拉点PU的高电压信号维持一端时间。而在现有技术中,如图2所示,自举电容C的第二端通过输出控制模块连接于第一时钟信号端clk,当上拉点PU输入VDD高电压信号之后,输出控制模块使得第一时钟信号端clk与信号输出端out-N相连接,同时,第一时钟信号端clk输入的第一时钟信号为高电压信号,此时,不仅信号输出端输出第一时钟信号的高电压信号,同时,第一时钟信号的高电压信号写入到自举电容C的第二端,即此时自举电容C的第二端的电压为高电压,而由于自举电容C的第一端与第二端的压差不变,因此自举电容C的第一端的电压也随即升高,进而使得上拉点PU的电压升高,此时上拉点PU的电压为VDD与clk的高电压之和,即上拉点PU的电压自举,造成上拉点PU的电压过高,当第一放电模块接收到来自放电信号端的高电压信号时,使得上拉点PU与第一低电平端相连接,本申请中由于采用高迁移率的氧化物制作GOA电路,因此,在第一放电模块与上拉点PU相连接的一端电压过高时,会导致第一放电模块被烧毁,进而导致整个GOA电路被烧毁,因此,目前所使用的GOA电路无法适用于高迁移率氧化物材料所制成的GOA电路。而本申请中,自举电容C的第二端连接于电位控制模块,电位控制模块能够使得第二端的电压始终维持在低电平,因此,自举电容C的第一端的电压,也就是上拉点PU的电压,不会因第二端的电压变化而上升,当上拉点PU输入VDD时,自举电容C依旧能够使得上拉点PU的高电平维持一段时间,但是却不会使得上拉点PU的电压自举升高,进而不会导致第一放电模块被烧毁,保证驱动电路的可靠性。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
具体地,如图1和图3所示,所述电位控制模块包括第二低电平端,所述第二端连接于所述第二低电平端,所述第二低电平端用于接收第二低电平信号。
其中,可以使得自举电容C的第二端与第二低电平端相连接,此时,能够保证自举电容C的第二端连接至固定电位,比如,第二低电平端可以为恒定负压的VGL负压信号端,即第二低电平信号为VGL信号,此时,第一时钟信号端clk输入的第一时钟信号的电压始终无法写入到第二端,并且由于第二端与始终接收VGL信号,因此能够保证第二端始终处于低电压,继而能够避免上拉点PU因自举而形成高电压,以此避免因上拉点PU电压过高造成第一放电模块被烧毁。此外,第一低电平端和第二低电平端可以连接至同一低电平端VSS。
具体地,如图4至图6所示,所述电位控制模块包括第十四晶体管M14,所述第十四晶体管M14的栅极连接于第一信号输入端,第一电极连接于所述第一时钟信号端clk,第二电极连接于所述第二端,所述第十四晶体管M14用于根据所述第一信号输入端的电压控制所述第二端在预设时间段内写入所述第一时钟信号端clk的电压,其中,在所述预设时间段内,所述第一时钟信号为低电压。
其中,在预设时间段内,第一时钟信号为低电压信号,而第十四晶体管M14的栅极连接于第一信号输入端,此时第一信号输入端输入高电压信号,使得第十四晶体管M14开启,第一电极与第二电极相联通,进而第一时钟信号端clk能够与第二端相连接,将第一时钟信号端clk输入的低电压写入到自举电容C的第二端。本实施例中,仅使得在预设时间段内,第一时钟信号端clk能够自举电容C的第二端,当第一时钟信号升至高电压,第二端与第一时钟信号端clk断开连接,即第二端无法写入第一时钟信号的高电压,以此保证第二端时钟维持在低电平,避免上拉点PU电压自举升高。
具体地,如图5所示,所述第一信号输入端连接于上一级的所述移位寄存单元的所述信号输出端out-N-1;或如图6所示,所述第一信号输入端连接于第二时钟信号端,所述第二时钟信号端用于接收第二时钟信号,其中,所述第二时钟信号与所述第一时钟信号反向。
其中,本级移位寄存单元的out-N输出高电压信号的开始时刻,为上一级移位寄存单元的out-N-1输出高电压信号的结束时刻,上一级移位寄存单元的信号输出端out-N-1输入高电压信号时,本级移位寄存单元的信号输出端out-N输出低电压信号,而下一级移位寄存单元中的信号输出端out-N+1输出低电压信号,如图5和图7所示,在t1内,out-N-1输出高电压信号,在t2内,out-N输出高电压信号,在t3内,out-N+1输出高电压信号。本实施例中,第一信号输入端连接于上一级的移位寄存单元的信号输出端out-N-1,t1内,上级移位寄存单元的信号输出端out-N-1输出高电压信号时,第十四晶体管M14打开,对应的第一时钟信号端clk为低电压信号,将低电压写入到自举电容C的第二端,同时拉高上拉点PU的电压,下一时间段t2内,out-N-1输出低电压信号,未达到第十四晶体管M14的开启电压,使得第十四晶体管M14关闭,第一时钟信号端clk与第二端断开连接,即使此刻第一时钟信号端clk为高电压信号,也无法写入到第二端,并且在out-N-1再次输出高电压之前,第十四晶体管M14处于断开状态,直至out-N-1再次输出高压第十四晶体管M14才能导通,使得第一电极和第二电极相连接,第一时钟信号端clk与第二端相连接,再次向第二端写入低电压,本实施例中,仅仅在上级移位寄存单元中的信号输出端out-N-1输出高压时,第一时钟信号端clk才能够与第二端相连接。
或者如图6所示,使得第一信号输入端连接于第二时钟信号输入端,当第二时钟信号为高电压信号时,第一时钟信号为低压信号,此时,第十四晶体管M14导通,能够使得第一时钟信号的低电压写入到第二端,而下一时间段,第二时钟信号为低电压信号,导致第十四晶体管M14断开,第一时钟信号无法与第二端相连接,因此,第一时钟信号的高电压无法写入到第二端,以此能够避免上拉点PU因自举电容C而电压升高。
具体地,还包括:上拉驱动模块,所述上拉驱动模块包括:第一晶体管M1,所述第一晶体管M1的栅极和第一电极连接于第二信号输入端,第二电极连接于所述上拉点PU;其中,所述第二信号输入端连接于上级所述移位寄存单元的所述信号输出端。
其中,如图1图5和图6所示,第一晶体管M1的栅极连接于上级移位寄存单元的信号输出端,当上级移位寄存单元的信号输出端out-N-1输出高电压信号时,第一晶体管M1才能导通,以此将上拉点PU的电位拉高。当上级移位寄存单元的信号输出端out-N-1输出的高压信号作为本级移位寄存单元的开启信号,将上拉点PU的电压拉高。
具体地,还包括:下拉驱动模块,所述下拉驱动模块包括:第九晶体管M9,所述第九晶体管M9的栅极和第一电极连接于第三时钟信号端clkc,第二电极连接于第一下拉点PD-CN,所述第三时钟信号端clkc用于接收第三时钟信号;第五晶体管M5,所述第五晶体管M5的栅极连接于所述第一下拉点PD-CN,第一电极连接于所述第三时钟信号端clkc,第二电极连接于第二下拉点PD;其中,所述第三时钟信号与所述第一时钟信号反向。
其中,第三时钟信号与第二时钟信号均与第一始终信号反向,因此,可以使得第三时钟信号端和第二时钟信号端连接于同一时钟信号输入端口,当第三时钟信号端clkc输入高电压信号时,第九晶体管M9导通,使得第三时钟信号端clkc与第一下拉点PD-CN相联通,由于此时第一下拉点PD-CN为高电压,会使得第五晶体管M5导通,使得第二下拉点PD连接于第三时钟信号端clkc。其中,第三时钟信号与第一时钟信号反向,即当第一时钟信号处于高电压时,第三时钟信号处于低电压,而第一时钟信号处于低电压时,第三时钟信号处于高电压。其中,第五晶体管M5是否导通由第一下拉点PD-CN的电压控制,第一下拉点PD-CN为高电压,第三时钟信号的电压能够写入到第二下拉点PD,第一下拉点PD-CN为低电压,第五晶体管M5断开,第三时钟信号端clkc无法与第二下拉点PD相连接。
具体地,如图1图5和图6所示,所述第一放电模块包括:第二晶体管M2,所述第二晶体管M2的栅极连接于所述第三信号输入端out-N+1,第一电极连接于所述上拉点PU,第二电极连接于所述第一低电平端,其中,所述第三信号输入端连接于下一级所述移位寄存单元中的所述信号输出端;第十晶体管M10,所述第十晶体管M10的栅极连接于所述第二下拉点PD,第一电极连接于所述上拉点PU,所述第二电极连接于所述第一低电平端;第十三晶体管M13,所述第十三晶体管M13的栅极连接于所述第三时钟信号端clkc,第一电极连接于所述第二信号输入端,第二电极连接于所述上拉点PU;其中,所述第三信号输入端、所述第二下拉点PD和所述第三时钟信号端clkc均为所述放电信号端。
其中,当下一级移位寄存单元的信号输出端out-N+1输出高电压信号,会反馈给本级移位寄存单元,使得本级移位寄存单元中的上拉点PU放电,进而控制本级移位寄存单元是否输出高电压信号。在下级移位寄存单元中的信号输出端out-N+1输出高电压时,第一时钟信号端输入低电压信号,第三时钟信号端输入高电压信号。当下级移位寄存单元中的信号输出端out-N+1输出高电压信号时,第二晶体管M2导通,使得上拉点PU与第一低电平端相连接,进而对上拉点PU进行放电。而第十晶体管M10的栅极连接于第二下拉点PD,此时,第十晶体管M10打开,使得上拉点PU通过第十晶体管M10连接于第一低电平端,由此,对上拉点PU进行放电。而第十三晶体管M13的栅极连接于第三时钟信号端clkc,第三时钟信号端clkc输入高电压信号时,第十三晶体管M13打开使得第十三时钟信号端与上拉点PU相连接,此时,第二信号输入端即上移位寄存单元的信号输出端out-N-1输入低电压信号,以此能够对上拉点PU进行放电,其中第二晶体管M2、第十晶体管M10和第十三晶体管M13能够同时对上拉点PU进行放电,进而能够加快上拉点PU的放电速度。第二晶体管M2、第十晶体管M10和第十三晶体各自的第一电机均连接至上拉点PU,当上拉点PU的电压过高时,容易导致第二晶体管M2、第十晶体管M10和第十三晶体被烧毁,进而导致GOA电路被烧毁。
具体地,还包括:第二放电模块,所述第二放电模块还包括:第十一晶体管M11,所述第十一晶体管M11的栅极连接于所述第二下拉点PD,第一电极连接于所述信号输出端out-N,第二电极连接于所述第一低电平端;第四晶体管M4,所述第四晶体管M4的栅极连接于所述第三信号输入端,第一电极连接于本级移位寄存单元中的信号输出端out-N,第二电极连接于所述第一低电平端;第十二晶体管M12,所述第十二晶体管M12的栅极连接于所述第三时钟信号端clkc,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端。
其中,第二放电模块用于对本级移位寄存单元中的信号输出端out-N进行放电,其中,当第二下拉点PD的电压为高电压,第十一晶体管M11打开,信号输出端通过第十一晶体管M11连接至第一低电平端,以此对信号输出端进行放电。当下级移位寄存单元中的信号输出端out-N+1输出高电平,本级移位寄存单元中的信号输出端out-N通过第四晶体管M4连接于第一低电平端,以此对信号输出端out-N进行放电。当第三时钟信号端clkc输入高电平,第十二晶体管M12打开,使得信号输出端out-N连接于第一低电平端,以此对out-N进行放电。
具体地,如图1图5和图6所示,第三放电模块还包括:第六晶体管M6,所述第六晶体管M6的栅极连接于所述上拉点PU,第一电极连接于所述第二下拉点PD,第二电极连接于所述第一低电平端;第八晶体管M8,所述第八晶体管M8的栅极连接于所述上拉点PU,第一电极连接于第一下拉点PD-CN,第二电极连接于所述第一低电平端。
其中,第六晶体管M6用于对第二下拉点PD进行放电,而第八晶体管M8用于对第一下拉点PD-CN进行放电,当上拉点PU为高电压,第八晶体管M8开启,使得第一下拉点PD-CN能够联通于第一低电平端,进而对第一下拉点PD-CN进行放电,同时,第六晶体管M6开启,使得第二下拉点PD能够与第一低电平端相连接,以此,对第二下拉点PD进行放电,本实施例能够保证,当上拉点PU为高电压时,第一下拉点PD-CN和第二下拉点PD为低电压。
具体地,如图1图5和图6所示,所述输出控制模块包括:第三晶体管M3,所述第三晶体管M3的栅极连接于所述上拉点PU,第一电极连接于所述第一时钟信号端clk,第二电极连接于所述信号输出端。
其中,当上拉点PU的为高电压时,第一时钟信号端clk的电压能够写入到信号输出端out-N,此时,若第一时钟信号端clk为高电压,那么,信号输出端out-N则输出高电压信号。而第十四晶体管M14的第一电极可以连接至第一时钟信号端clk,也可以连接至第三晶体管M3的第二电极。
其中,上述任一晶体管均可以为N型晶体管,也可以为P型晶体管,当为T型晶体管时,第一电极为漏极,而第二电极为源极,当为P型晶体管时,第一电极为源极,而第二电极为漏极。并且,上述任一晶体管均可以有高迁移率的氧化物制成。
以下,结合电压时序图对本实施例中移位寄存进行具体说明:
T1内,out-N-1输入高电压信号,第一晶体管M1开启,对自举电容C进行充电,进而逐渐使得上拉点PU的电压被拉高,上拉点PU写入高电压,使得第八晶体管M8和第六晶体管M6开启。第一时钟信号端clk输入低电压信号,第三晶体管M3关闭,本级移位寄存单元的信号输出端out-N不能输出第一时钟信号端clk的电压信号。第三时钟信号端clkc输入高电平,第九晶体管M9开启,同时由于第八晶体管M8开启,因此第一下拉点PD-CN连接于第一低电平端,因此,第一下拉点PD-CN处于低电平,继而使得第二下拉点PD处于低电平状态。此时,下级移位寄存单元的信号输出端out-N+1输出低电压信号,因此,第二晶体管M2和第四晶体管M4均处于断开状态。
T2内,上拉点PU依旧为高电压,因此,第三晶体管M3维持打开状态,同时,第一时钟信号处于高电压,因此,本级移位寄存单元中的信号输出端out-N输出高电压信号。而上级移位寄存单元输出低电压信号,因此第一晶体管M1关闭。而第三时钟信号端clkc输出低电压信号,第九晶体管M9断开,第五晶体管M5断开,第二下拉点PD维持低电压。
T3内,第三时钟信号端clkc输入高电平,第九晶体管M9打开,使得第一下拉点PD-CN电压升高,而第五晶体管M5打开,第三时钟信号高电平写入第二下拉点PD。由于第一下拉点PD-CN为高电平,因此第八晶体管M8打开,使得上拉点PU连接至第一低电平端,对上拉点PU进行放电,而由于第二下拉点PD为高电平,因此,第十晶体管M10打开,使得上拉点PU连接至第一低电平端,对上拉点PU进行放电,同时第十一晶体管M11打开,使得信号输出端ou-N连接至第一低电平,进而对信号输出端out-N进行放电。而下级移位寄存单元中的信号输出端out-N输出高电压信号,进而能够使得第二晶体管M2打开,对上拉点PU进行放电,同时使得第四晶体管M4打开,对本级移位寄存单元的信号输出端out-N进行放电。
另一方面,本发明实施例还提供一种显示面板,该显示面板包括:以上任一项所述的移位寄存器。因此,本实施例所提供的显示面板具有以上任一实施例所提供的移位寄存器的全部有益效果,在此不进行赘述。
另一方面,本发明还提供一种显示装置,该显示装置包括:以上所提供的显示面板。本实施例所提供的显示面板具有以上实施例所提供的显示面板的全部有益效果,在此不进行赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (9)

1.一种移位寄存器,其特征在于,包括:
多个以联级方式相连接的移位寄存单元,所述移位寄存单元包括:
输出控制模块,连接于上拉点、信号输出端和第一时钟信号端,所述第一时钟信号端用于接收第一时钟信号,所述输出控制模块用于在所述上拉点的电压的控制下使所述信号输出端与所述第一时钟信号端相连接;
第一放电模块,连接于放电信号端、所述上拉点和第一低电平端,所述第一放电模块用于在所述放电信号端的电压控制下使所述上拉点和所述第一低电平端相连接,以对所述上拉点放电,所述第一低电平端用于接收第一低电平信号;
自举电容,所述自举电容的第一端连接于所述上拉点;
电位控制模块,连接于所述自举电容的第二端,所述电位控制模块用于使所述第二端维持低电平;
所述电位控制模块包括第十四晶体管,所述第十四晶体管的栅极连接于第一信号输入端,第一电极连接于所述第一时钟信号端,第二电极连接于所述第二端,所述第十四晶体管用于根据所述第一信号输入端的电压控制所述第二端在预设时间段内写入所述第一时钟信号端的电压,其中,在所述预设时间段内,所述第一时钟信号为低电压;
其中,所述第一信号输入端连接于上一级的所述移位寄存单元的所述信号输出端;
或所述第一信号输入端连接于第二时钟信号端,所述第二时钟信号端用于接收第二时钟信号,其中,所述第二时钟信号与所述第一时钟信号反向。
2.根据权利要求1所述的移位寄存器,其特征在于,还包括:
上拉驱动模块,所述上拉驱动模块包括:第一晶体管,所述第一晶体管的栅极和第一电极连接于第二信号输入端,第二电极连接于所述上拉点;
其中,所述第二信号输入端连接于上级所述移位寄存单元的所述信号输出端。
3.根据权利要求2所述的移位寄存器,其特征在于,还包括:
下拉驱动模块,所述下拉驱动模块包括:
第九晶体管,所述第九晶体管的栅极和第一电极连接于第三时钟信号端,第二电极连接于第一下拉点,所述第三时钟信号端用接收第三时钟信号;
第五晶体管,所述第五晶体管的栅极连接于所述第一下拉点,第一电极连接于所述第三时钟信号端,第二电极连接于第二下拉点;
其中,所述第三时钟信号与所述第一时钟信号反向。
4.根据权利要求3所述的移位寄存器,其特征在于,
所述第一放电模块包括:
第二晶体管,所述第二晶体管的栅极连接于第三信号输入端,第一电极连接于所述上拉点,第二电极连接于所述第一低电平端,其中,所述第三信号输入端连接于下一级所述移位寄存单元中的所述信号输出端;
第十晶体管,所述第十晶体管的栅极连接于所述第二下拉点,第一电极连接于所述上拉点,所述第二电极连接于所述第一低电平端;
第十三晶体管,所述第十三晶体管的栅极连接于所述第三时钟信号端,第一电极连接于所述第二信号输入端,第二电极连接于所述上拉点;
其中,所述第三信号输入端、所述第二下拉点和所述第三时钟信号端均为所述放电信号端。
5.根据权利要求4所述的移位寄存器,其特征在于,还包括:
第二放电模块,所述第二放电模块还包括:第十一晶体管,所述第十一晶体管的栅极连接于所述第二下拉点,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端;
第四晶体管,所述第四晶体管的栅极连接于所述第三信号输入端,第一电极连接于本级移位寄存单元中的信号输出端,第二电极连接于所述第一低电平端;
第十二晶体管,所述第十二晶体管的栅极连接于所述第三时钟信号端,第一电极连接于所述信号输出端,第二电极连接于所述第一低电平端。
6.根据权利要求5所述的移位寄存器,其特征在于,还包括:
第三放电模块,所述第三放电模块包括:第六晶体管,所述第六晶体管的栅极连接于所述上拉点,第一电极连接于所述第二下拉点,第二电极连接于所述第一低电平端;
第八晶体管,所述第八晶体管的栅极连接于所述上拉点,第一电极连接于第一下拉点,第二电极连接于所述第一低电平端。
7.根据权利要求1所述的移位寄存器,其特征在于,
所述输出控制模块包括:
第三晶体管,所述第三晶体管的栅极连接于所述上拉点,第一电极连接于所述第一时钟信号端,第二电极连接于所述信号输出端。
8.一种显示面板,其特征在于,包括:
如权利要求1至7任一项所述的移位寄存器。
9.一种显示装置,其特征在于,包括:
如权利要求8所述的显示面板。
CN202010511867.9A 2020-06-08 2020-06-08 一种移位寄存器、显示面板和显示装置 Active CN111554229B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010511867.9A CN111554229B (zh) 2020-06-08 2020-06-08 一种移位寄存器、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010511867.9A CN111554229B (zh) 2020-06-08 2020-06-08 一种移位寄存器、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN111554229A CN111554229A (zh) 2020-08-18
CN111554229B true CN111554229B (zh) 2023-05-05

Family

ID=72002264

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010511867.9A Active CN111554229B (zh) 2020-06-08 2020-06-08 一种移位寄存器、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN111554229B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120043599A (ko) * 2010-10-26 2012-05-04 엘지디스플레이 주식회사 쉬프트 레지스터
CN102654986A (zh) * 2011-11-25 2012-09-05 京东方科技集团股份有限公司 移位寄存器的级、栅极驱动器、阵列基板以及显示装置
CN102915698A (zh) * 2012-10-18 2013-02-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN205028636U (zh) * 2015-10-20 2016-02-10 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置和显示装置
CN105427799A (zh) * 2016-01-05 2016-03-23 京东方科技集团股份有限公司 移位寄存单元、移位寄存器、栅极驱动电路及显示装置
CN106683632A (zh) * 2017-03-08 2017-05-17 合肥鑫晟光电科技有限公司 移位寄存器、栅极驱动电路及其驱动方法、显示装置
CN106683607A (zh) * 2017-01-05 2017-05-17 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板
CN107039017A (zh) * 2017-06-21 2017-08-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107134249A (zh) * 2017-07-04 2017-09-05 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路、显示装置
CN108766340A (zh) * 2018-08-06 2018-11-06 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN108962154A (zh) * 2017-05-17 2018-12-07 京东方科技集团股份有限公司 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI465039B (zh) * 2009-10-15 2014-12-11 Au Optronics Corp 移位暫存器電路

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120043599A (ko) * 2010-10-26 2012-05-04 엘지디스플레이 주식회사 쉬프트 레지스터
CN102654986A (zh) * 2011-11-25 2012-09-05 京东方科技集团股份有限公司 移位寄存器的级、栅极驱动器、阵列基板以及显示装置
CN102915698A (zh) * 2012-10-18 2013-02-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN205028636U (zh) * 2015-10-20 2016-02-10 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置和显示装置
CN105427799A (zh) * 2016-01-05 2016-03-23 京东方科技集团股份有限公司 移位寄存单元、移位寄存器、栅极驱动电路及显示装置
CN106683607A (zh) * 2017-01-05 2017-05-17 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板
CN106683632A (zh) * 2017-03-08 2017-05-17 合肥鑫晟光电科技有限公司 移位寄存器、栅极驱动电路及其驱动方法、显示装置
CN108962154A (zh) * 2017-05-17 2018-12-07 京东方科技集团股份有限公司 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法
CN107039017A (zh) * 2017-06-21 2017-08-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107134249A (zh) * 2017-07-04 2017-09-05 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路、显示装置
CN108766340A (zh) * 2018-08-06 2018-11-06 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

Also Published As

Publication number Publication date
CN111554229A (zh) 2020-08-18

Similar Documents

Publication Publication Date Title
CN109166600B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US11227524B2 (en) Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device
US10217427B2 (en) Gate drive unit circuit, gate drive circuit, display device and driving method
CN106898287B (zh) 移位寄存器及其驱动方法、栅极驱动电路
US7499518B2 (en) Shift register and image display apparatus containing the same
US7825888B2 (en) Shift register circuit and image display apparatus containing the same
CN108962154B (zh) 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法
US10210944B2 (en) Inverter and method for driving the inverter, gate on array unit and gate on array circuit
US11069274B2 (en) Shift register unit, gate driving circuit, driving method and display apparatus
CN109710113B (zh) 栅极驱动单元、栅极驱动电路及其驱动方法、显示装置
US11189243B2 (en) Shift register unit, driving method thereof, gate driving circuit and display device
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108364622B (zh) 移位寄存器单元及其驱动方法、驱动装置和显示装置
US20200302845A1 (en) Shift register unit, driving method thereof, gate driver on array and display apparatus
US11176863B2 (en) Shift register unit, gate driving circuit and display device
CN106991958B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US11308859B2 (en) Shift register circuit and method of driving the same, gate driver circuit, array substrate and display device
US11423823B2 (en) Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal
US11004526B2 (en) Shift register, gate drive circuit and display panel
CN109859701B (zh) 移位暂存器和栅极驱动电路
CN109215552B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN112927645B (zh) 驱动电路、驱动方法和显示装置
CN111613170B (zh) 移位寄存单元及其驱动方法、栅极驱动电路、显示装置
US10971102B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN111554229B (zh) 一种移位寄存器、显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant