CN111429829A - 一种显示面板 - Google Patents

一种显示面板 Download PDF

Info

Publication number
CN111429829A
CN111429829A CN202010285636.0A CN202010285636A CN111429829A CN 111429829 A CN111429829 A CN 111429829A CN 202010285636 A CN202010285636 A CN 202010285636A CN 111429829 A CN111429829 A CN 111429829A
Authority
CN
China
Prior art keywords
goa
bus
goa circuit
units
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010285636.0A
Other languages
English (en)
Inventor
朱静
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010285636.0A priority Critical patent/CN111429829A/zh
Priority to US16/763,535 priority patent/US11468811B2/en
Priority to PCT/CN2020/086035 priority patent/WO2021208120A1/zh
Publication of CN111429829A publication Critical patent/CN111429829A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种显示面板,包括显示区以及位于显示区外围的非显示区,显示区包括阵列分布的像素单元,显示区相对两侧的非显示区内设置有GOA总线单元;相邻两行像素单元之间并排的设置有两个GOA电路单元,且并排设置的两个GOA电路单元与像素单元电连接;GOA电路单元通过信号连接线与GOA总线单元电连接;其中,并排设置的两个GOA电路单元共用至少一条信号连接线。本申请减少了信号连接线的总数量,有利于增大像素单元的开口率,从而提高显示面板的穿透率。

Description

一种显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板。
背景技术
栅极驱动阵列(Gate Driver On Array,GOA)技术是直接将栅极驱动电路(GateDriver ICs)制作在阵列(Array)基板上,来代替由外接硅芯片制作的驱动芯片的一种技术。目前,大尺寸、高解析度的显示产品及极致窄边框的显示产品成为市场的趋势,拼接屏的需求对四边窄边宽的要求更是最求极致。并且,为了最求低成本和外观的极致,GOA InAA(GOA电路位于显示区)的技术越来越多的得到青睐。
然而,随着解析度变高和像素尺寸缩小,GOA布局空间随之变大,将GOA设计在AA区,导致开口率降低,穿透率严重不足。
因此,现有技术存在缺陷,急需解决。
发明内容
本申请提供一种显示面板,能够解决现有窄边框显示面板开口率较低,穿透率不足的问题。
为解决上述问题,本申请提供的技术方案如下:
本申请提供一种显示面板,包括显示区以及位于所述显示区外围的非显示区,所述显示区包括阵列分布的像素单元,所述显示区相对两侧的所述非显示区内设置有GOA总线单元;
相邻两行所述像素单元之间并排的设置有两个GOA电路单元,且并排设置的两个GOA电路单元与所述像素单元电连接;
所述GOA电路单元通过设置于所述显示区内的信号连接线与所述GOA总线单元电连接;
其中,并排设置的两个GOA电路单元共用至少一条信号连接线。
在本申请的显示面板中,所述GOA总线单元包括沿列方向延伸的至少一条信号总线,一所述信号连接线对应连接一所述信号总线。
在本申请的显示面板中,所述信号总线包括第一低频时钟信号总线、第二低频时钟信号总线,所述GOA电路单元通过第一低频时钟信号连接线和第二低频时钟信号连接线分别与所述第一低频时钟信号总线和所述第二低频时钟信号总线电连接;其中,并排设置的两个GOA电路单元共用所述第一低频时钟信号连接线和所述第二低频时钟信号连接线中的至少一种。
在本申请的显示面板中,所述信号总线包括复位信号总线,所述GOA电路单元通过复位信号连接线与所述复位信号总线电连接;其中,并排设置的两个GOA电路单元共用一条所述复位信号连接线。
在本申请的显示面板中,所述信号总线包括电源信号总线,所述GOA电路单元通过电源信号连接线与所述电源信号总线电连接;其中,并排设置的两个GOA电路单元共用一条所述电源信号连接线。
在本申请的显示面板中,并排设置的两个GOA电路单元与同一行所述像素单元电连接,或者并排设置的两个GOA电路单元与相邻两行的所述像素单元电连接。
在本申请的显示面板中,并排设置的两个GOA电路单元为第一GOA电路单元和第二GOA电路单元,所述GOA总线单元包括第一GOA总线单元和第二GOA总线单元,所述第一GOA电路单元与所述第一GOA总线单元电连接,所述第二GOA电路单元与所述第二GOA总线单元电连接。
在本申请的显示面板中,所述第一GOA总线单元和所述第二GOA总线单元中的一者包括所述第一低频时钟信号总线,另一者包括所述第二低频时钟信号总线;所述第一GOA总线单元和所述第二GOA总线单元中的一者包括所述复位信号总线,另一者包括所述电源信号总线。
在本申请的显示面板中,所述第一GOA总线单元和所述第二GOA总线单元中的所述信号总线的数量相等。
在本申请的显示面板中,所述GOA电路单元与所述信号连接线均位于相邻两行所述像素单元之间,所述GOA电路单元通过扫描线与所述像素单元电连接。
本申请的有益效果为:本申请提供的显示面板,通过在相邻两行像素单元之间并排设置两个GOA电路单元,将并排设置的两个GOA电路单元与同一行像素单元电连接,采用双向驱动以提高显示面板的驱动能力;另外,本申请并排设置的两个GOA电路单元共用至少一条信号连接线与GOA总线单元连接,从而减少了显示区内信号连接线的总数量,节省的空间可以用来增大像素单元的开口率,从而可以提高显示面板的穿透率。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例一提供的显示面板的结构示意图;
图2为本申请实施例二提供的显示面板的结构示意图;
图3为本申请实施例三提供的显示面板的结构示意图;
图4为本申请实施例四提供的显示面板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“纵向”、“横向”、“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。在本申请中,“/”表示“或者”的意思。
本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。
GOA型显示面板是采用GOA电路驱动显示面板进行显示,随着高解析度的显示产品及极致窄边框的显示产品成为市场的趋势,GOA In AA型显示面板应运而生。GOA电路包括GOA总线单元(GOA Busline)和GOA电路单元(GOA Circuit),但是随着显示面板的尺寸和解析度的逐渐增大,GOA总线单元的RC(Resistance-Capacitance,阻抗)负载较重,不适合放到显示区,一般将GOA总线单元设置在显示面板的边框区,将GOA电路单元设置在显示区,以实现窄边宽。
但是,由于多级GOA电路单元设置在显示区的像素之间,且每一级GOA电路单元都对应驱动一行像素单元,因此需要在像素之间布设多条信号连接线以传递信号。由于显示面板的解析度的增大,导致GOA电路单元和信号连接线的数量也会增大,并且GOA电路单元和信号连接线也需要一定的空间,从而使像素单元的开口率被压缩,进而影响显示面板的穿透率。
基于此,本申请提供一种显示面板以解决上述缺陷。
请参照图1~图4所示,本申请的显示面板包括显示区以及位于所述显示区外围的非显示区,所述显示区包括阵列分布的像素单元,所述显示区相对两侧的所述非显示区内设置有GOA总线单元。所述显示区内相邻两行所述像素单元之间并排的设置有两个GOA电路单元以及多条信号连接线,且并排设置的两个GOA电路单元与所述像素单元电连接。
本申请的显示面板为双向驱动型,即包括两套GOA电路,每套GOA电路均包括N级GOA电路单元,其中,N为大于零的正整数。每一级GOA电路单元对应连接一条扫描线。
由于所述GOA总线单元包括多条信号总线,分别用于传输不同的驱动信号,每一级GOA电路单元都需要通过多条信号连接线分别与多条信号总线一一对应电连接。例如,GOA总线单元包括第一低频时钟信号总线、第二低频时钟信号总线、复位信号总线和电源信号总线以及多级高频时钟信号总线。所述GOA电路单元通过信号连接线与所述GOA总线单元电连接,例如,每一个GOA电路单元与GOA总线单元之间均通过第一低频时钟信号连接线、第二低频时钟信号连接线、复位信号连接线和电源信号连接以及高频时钟信号连接线实现信号的传输。
在本申请中,所述显示面板的显示区内并排设置的两个GOA电路单元共用至少一条信号连接线。从而减少了显示区内信号连接线的总数量,节省的空间可以用来增大像素单元的开口率,从而可以提高显示面板的穿透率。
以下请结合具体实施例对本申请的显示面板进行详细描述。
实施例一
请参照图1所示,为本申请实施例一提供的显示面板的结构示意图。显示面板1包括位于显示区10内阵列分布的像素单元2,以及位于相邻两行像素单元2之间的GOA电路单元3以及信号连接线4,每一级GOA电路单元3通过扫描线6与一行像素单元2电连接,GOA电路单元3用于为与之相连的像素单元2提供栅极信号。
具体地,相邻两行所述像素单元2之间沿行方向并排的设置有两个GOA电路单元,且并排设置的两个GOA电路单元与同一行所述像素单元2电连接。其中,并排设置的两个GOA电路单元分别为两套GOA电路中的同一级GOA电路单元,因此可以同时驱动同一行所述像素单元2。
进一步,并排设置的两个GOA电路单元为第一GOA电路单元31和第二GOA电路单元32,所述第一GOA电路单元31与一行像素单元2中的部分像素单元2(例如与左半边像素单元)电连接,所述第二GOA电路单元32与该行像素单元2中的剩余的像素单元2(例如与右半边像素单元)电连接。
在本实施例中,不同行的所述第一GOA电路单元31位于同一列,不同行的所述第二GOA电路单元32位于同一列,当然并不以此为限。
所述显示区10相对两侧的非显示区11内设置有GOA总线单元5,所述GOA电路单元3通过所述信号连接线4与所述GOA总线单元5电连接。所述GOA总线单元5包括沿列方向延伸的至少一条信号总线,一所述信号连接线4对应连接一所述信号总线。其中,同一行并排设置的两个GOA电路单元共用至少一条信号连接线。
具体地,所述GOA总线单元5包括第一GOA总线单元51和第二GOA总线单元52,所述第一GOA总线单元51和所述第二GOA总线单元52分别位于所述显示区10的相对两侧。且所述第一GOA电路单元31与所述第一GOA总线单元51电连接,所述第二GOA电路单元32与所述第二GOA总线单元52电连接。
其中,所述信号总线包括沿列方向延伸的第一低频时钟信号总线501、第二低频时钟信号总线502、复位信号总线503、电源信号总线504以及多条高频时钟信号总线(CK),例如CK1~CKn,n为大于或等于2的正整数,本实施例中以n等于8为例说明。对应的,所述信号连接线4包括第一低频时钟信号连接线41、第二低频时钟信号连接线42、复位信号连接线43、电源信号连接线44以及高频时钟信号连接线45。
其中,所述第一低频时钟信号总线501用于传输第一低频时钟信号(LC1),所述第二低频时钟信号总线502用于传输第二低频时钟信号(LC2),所述复位信号总线503用于传输复位信号(RST),电源信号总线504用于传输电源信号(VSS),多条所述高频时钟信号总线(CK)用于传输高频时钟信号。
在本实施例中,所述第一GOA总线单元51和所述第二GOA总线单元52中均包括所述高频时钟信号总线(CK1......CK8)、所述复位信号总线503以及所述电源信号总线504。其中,所述第一GOA总线单元51和所述第二GOA总线单元52中的一者包括所述第一低频时钟信号总线501,另一者包括所述第二低频时钟信号总线502。所述第一GOA总线单元51和所述第二GOA总线单元52中的所述信号总线的数量相等。
具体地,所述第一GOA电路单元31通过第一组所述复位信号连接线43、所述电源信号连接线44以及所述高频时钟信号连接线45分别与所述第一GOA总线单元51中的所述复位信号总线503、所述电源信号总线504以及所述高频时钟信号总线(CK1......CK8中的一条,例如CK1)一一对应的电连接。所述第二GOA电路单元32通过第二组所述复位信号连接线43、所述电源信号连接线44以及所述高频时钟信号连接线45分别与所述第二GOA总线单元52中的所述复位信号总线503、所述电源信号总线504以及所述高频时钟信号总线(CK1......CK8中的一条,例如CK1)一一对应的电连接。
其中,所述第一GOA电路单元31与所述第二GOA电路单元32共用所述第一低频时钟信号连接线41和所述第二低频时钟信号连接线42中的至少一种。
在本实施例中,所述第一GOA电路单元31与所述第二GOA电路单元32共用所述第一低频时钟信号连接线41并通过所述第一低频时钟信号连接线41与所述第一低频时钟信号总线501电连接;并且,所述第一GOA电路单元31与所述第二GOA电路单元32共用所述第二低频时钟信号连接线42并通过所述第二低频时钟信号连接线42与所述第二低频时钟信号总线502电连接。也就是说,所述第一低频时钟信号总线501通过所述第一低频时钟信号连接线41分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第一低频时钟信号(LC1),所述第二低频时钟信号总线502通过所述第二低频时钟信号连接线42分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第二低频时钟信号(LC2)。
当然,在其他实施例中,所述第一GOA电路单元31与所述第二GOA电路单元32可以共用所述第一低频时钟信号连接线41和所述第二低频时钟信号连接线42中的一种。
传统显示面板中由于第一GOA总线单元和第二GOA总线单元中均包括第一低频时钟信号总线和第二低频时钟信号总线以及与之对应的信号连接线,因此使得显示面板的边框较宽以及像素的开口率和穿透率降低。而本申请通过上述设计,在显示区两侧的第一GOA总线单元和第二GOA总线单元中分别减少了一条信号总线,从而减小显示面板的边框,并且还减小了显示区内信号连接线的数量,进而增大了像素的开口率和穿透率。
在本实施例中,两套GOA电路中的同一级GOA电路单元对应连接同一条扫描线,从而实现两套GOA电路共同驱动同一行像素单元。由于显示面板的解析度及尺寸的增大,信号的衰减较为严重,而采用双向驱动可以很好的解决此问题,提升显示面板的驱动力。
实施例二
请参照图2所示,为本申请实施例二提供的显示面板的结构示意图。本实施例的显示面板与上述实施例一中的显示面板的结构相同/相似,区别仅在于:本实施例的显示面板中并排设置的两个GOA电路单元3与相邻两行的所述像素单元2电连接。
具体地,沿行的方向并排设置的第一GOA电路单元31和第二GOA电路单元32在级数上相差一级,例如,所述第一GOA电路单元31为第一套GOA电路中的第N级GOA电路单元,则第二GOA电路单元32为第二套GOA电路中的第N+1级GOA电路单元,N为大于0的正整数。因此位于同一行并排设置的所述第一GOA电路单元31和所述第二GOA电路单元32用于分别驱动相邻行的所述像素单元2。
进一步,并排设置的所述第一GOA电路单元31与所述第二GOA电路单元32中,所述第一GOA电路单元31与一行像素单元2中的部分像素单元2(例如与左半边像素单元)电连接,所述第二GOA电路单元32与上/下一行像素单元2中的部分像素单元2(例如与右半边像素单元)电连接。
在本实施例中,并排设置的两个GOA电路单元3电连接至相邻两条扫描线上,从而实现两套GOA电路共同驱动同一行像素单元。由于显示面板的解析度及尺寸的增大,信号的衰减较为严重,而采用双向驱动可以很好的解决此问题,提升显示面板的驱动力。
本实施例的显示面板通过上述设计,在显示区两侧的第一GOA总线单元和第二GOA总线单元中分别减少了一条信号总线,从而减小显示面板的边框,并且还减小了显示区内信号连接线的数量,进而增大了像素的开口率和穿透率。
实施例三
请参照图3所示,为本申请实施例三提供的显示面板的结构示意图。本实施例的显示面板与上述实施例一中的显示面板的结构相同/相似,区别仅在于:本实施例的显示面板中并排设置的两个GOA电路单元3共用一条所述复位信号连接线43,并且,所述第一GOA总线单元51和所述第二GOA总线单元52中的一者包括复位信号总线503,另一者不包括复位信号总线503。
也就是说,本实施例中,所述复位信号总线503通过共用的一条所述复位信号连接线43分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输复位信号(RST);所述第一低频时钟信号总线501通过共用的一条所述第一低频时钟信号连接线41分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第一低频时钟信号(LC1);所述第二低频时钟信号总线502通过共用的一条所述第二低频时钟信号连接线42分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第二低频时钟信号(LC2)。
本实施例的显示面板在第一GOA总线单元和第二GOA总线单元中分别减少了一条信号总线的基础上,又在第一GOA总线单元或第二GOA总线单元中减少了一条复位信号总线,因此进一步减小显示面板的边框,并且还减小了显示区内信号连接线的数量,从而进一步增大了像素的开口率和穿透率。
实施例四
请参照图4所示,为本申请实施例四提供的显示面板的结构示意图。本实施例的显示面板与上述实施例三中的显示面板的结构相同/相似,区别仅在于:本实施例的显示面板中并排设置的两个GOA电路单元3共用一条电源信号连接线44,并且,所述第一GOA总线单元51和所述第二GOA总线单元52中的一者包括电源信号总线504,另一者不包括电源信号总线504。
也就是说,本实施例中,所述电源信号总线504通过共用的一条所述电源信号连接线44分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输电源信号(VSS);所述复位信号总线503通过共用的一条所述复位信号连接线43分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输复位信号(RST);所述第一低频时钟信号总线501通过共用的一条所述第一低频时钟信号连接线41分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第一低频时钟信号(LC1);所述第二低频时钟信号总线502通过共用的一条所述第二低频时钟信号连接线42分别向所述第一GOA电路单元31和所述第二GOA电路单元32传输第二低频时钟信号(LC2)。
进一步,所述第一GOA总线单元51和所述第二GOA总线单元52中的一者包括所述复位信号总线503,另一者包括所述电源信号总线504。
本实施例的显示面板在上述实施例三的基础上,又在第一GOA总线单元或第二GOA总线单元中减少了一条电源信号总线,因此相较于上述实施例三可以进一步减小显示面板的边框,并且还减小了显示区内信号连接线的数量,从而更进一步增大了像素的开口率和穿透率。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种显示面板,其特征在于,包括显示区以及位于所述显示区外围的非显示区,所述显示区包括阵列分布的像素单元,所述显示区相对两侧的所述非显示区内设置有GOA总线单元;
相邻两行所述像素单元之间并排的设置有两个GOA电路单元,且并排设置的两个GOA电路单元与所述像素单元电连接;
所述GOA电路单元通过设置于所述显示区内的信号连接线与所述GOA总线单元电连接;
其中,并排设置的两个GOA电路单元共用至少一条信号连接线。
2.根据权利要求1所述的显示面板,其特征在于,所述GOA总线单元包括沿列方向延伸的至少一条信号总线,一所述信号连接线对应连接一所述信号总线。
3.根据权利要求2所述的显示面板,其特征在于,所述信号总线包括第一低频时钟信号总线、第二低频时钟信号总线,所述GOA电路单元通过第一低频时钟信号连接线和第二低频时钟信号连接线分别与所述第一低频时钟信号总线和所述第二低频时钟信号总线电连接;其中,并排设置的两个GOA电路单元共用所述第一低频时钟信号连接线和所述第二低频时钟信号连接线中的至少一种。
4.根据权利要求2所述的显示面板,其特征在于,所述信号总线包括复位信号总线,所述GOA电路单元通过复位信号连接线与所述复位信号总线电连接;其中,并排设置的两个GOA电路单元共用一条所述复位信号连接线。
5.根据权利要求2所述的显示面板,其特征在于,所述信号总线包括电源信号总线,所述GOA电路单元通过电源信号连接线与所述电源信号总线电连接;其中,并排设置的两个GOA电路单元共用一条所述电源信号连接线。
6.根据权利要求1所述的显示面板,其特征在于,并排设置的两个GOA电路单元与同一行所述像素单元电连接,或者并排设置的两个GOA电路单元与相邻两行的所述像素单元电连接。
7.根据权利要求1所述的显示面板,其特征在于,并排设置的两个GOA电路单元为第一GOA电路单元和第二GOA电路单元,所述GOA总线单元包括第一GOA总线单元和第二GOA总线单元,所述第一GOA电路单元与所述第一GOA总线单元电连接,所述第二GOA电路单元与所述第二GOA总线单元电连接。
8.根据权利要求7所述的显示面板,其特征在于,所述第一GOA总线单元和所述第二GOA总线单元中的一者包括所述第一低频时钟信号总线,另一者包括所述第二低频时钟信号总线;所述第一GOA总线单元和所述第二GOA总线单元中的一者包括所述复位信号总线,另一者包括所述电源信号总线。
9.根据权利要求8所述的显示面板,其特征在于,所述第一GOA总线单元和所述第二GOA总线单元中的所述信号总线的数量相等。
10.根据权利要求1所述的显示面板,其特征在于,所述GOA电路单元与所述信号连接线均位于相邻两行所述像素单元之间,所述GOA电路单元通过扫描线与所述像素单元电连接。
CN202010285636.0A 2020-04-13 2020-04-13 一种显示面板 Pending CN111429829A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010285636.0A CN111429829A (zh) 2020-04-13 2020-04-13 一种显示面板
US16/763,535 US11468811B2 (en) 2020-04-13 2020-04-22 Display panel containing GOA circuits arranged between adjacent rows of pixel units
PCT/CN2020/086035 WO2021208120A1 (zh) 2020-04-13 2020-04-22 一种显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010285636.0A CN111429829A (zh) 2020-04-13 2020-04-13 一种显示面板

Publications (1)

Publication Number Publication Date
CN111429829A true CN111429829A (zh) 2020-07-17

Family

ID=71554107

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010285636.0A Pending CN111429829A (zh) 2020-04-13 2020-04-13 一种显示面板

Country Status (3)

Country Link
US (1) US11468811B2 (zh)
CN (1) CN111429829A (zh)
WO (1) WO2021208120A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112180645A (zh) * 2020-10-19 2021-01-05 Tcl华星光电技术有限公司 阵列基板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106023944A (zh) * 2016-08-03 2016-10-12 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN106098698A (zh) * 2016-06-21 2016-11-09 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
US20170345373A1 (en) * 2016-05-25 2017-11-30 Samsung Display Co., Ltd. Display device
CN109637477A (zh) * 2019-01-09 2019-04-16 惠科股份有限公司 一种显示面板和显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6980184B1 (en) * 2000-09-27 2005-12-27 Alien Technology Corporation Display devices and integrated circuits
JP2010250265A (ja) * 2009-03-26 2010-11-04 Sony Corp 液晶表示装置および電子機器
KR101853022B1 (ko) * 2011-07-07 2018-04-30 엘지디스플레이 주식회사 액정표시장치와 그 공통전압 조정 방법
CN107492357B (zh) * 2012-10-30 2020-11-03 夏普株式会社 有源矩阵基板、显示面板以及具备该显示面板的显示装置
CN109661696B (zh) * 2016-09-05 2021-04-13 夏普株式会社 有源矩阵基板及其制造方法
CN106652948B (zh) * 2016-12-27 2019-04-12 深圳市华星光电技术有限公司 一种驱动电路及显示面板
CN106952607B (zh) * 2017-05-25 2020-04-17 京东方科技集团股份有限公司 显示基板、显示面板和显示装置
CN110007498A (zh) * 2019-05-07 2019-07-12 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及显示装置
CN110599898A (zh) * 2019-08-20 2019-12-20 深圳市华星光电技术有限公司 栅极驱动阵列型显示面板
CN110796124B (zh) * 2019-11-27 2022-07-01 厦门天马微电子有限公司 显示面板的驱动方法和显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170345373A1 (en) * 2016-05-25 2017-11-30 Samsung Display Co., Ltd. Display device
CN106098698A (zh) * 2016-06-21 2016-11-09 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN106023944A (zh) * 2016-08-03 2016-10-12 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN109637477A (zh) * 2019-01-09 2019-04-16 惠科股份有限公司 一种显示面板和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112180645A (zh) * 2020-10-19 2021-01-05 Tcl华星光电技术有限公司 阵列基板
CN112180645B (zh) * 2020-10-19 2022-02-01 Tcl华星光电技术有限公司 阵列基板
WO2022083000A1 (zh) * 2020-10-19 2022-04-28 Tcl华星光电技术有限公司 阵列基板以及显示面板

Also Published As

Publication number Publication date
WO2021208120A1 (zh) 2021-10-21
US11468811B2 (en) 2022-10-11
US20220108645A1 (en) 2022-04-07

Similar Documents

Publication Publication Date Title
CN104934005B (zh) 显示面板及显示装置
CN108376522B (zh) 一种异形显示面板及显示装置
CN107422509B (zh) 阵列基板、显示面板及显示器
CN109637477B (zh) 一种显示面板和显示装置
CN108492761B (zh) 一种显示面板和电子设备
US9647004B2 (en) Display
US11378851B2 (en) Display panel and display device
CN110599898A (zh) 栅极驱动阵列型显示面板
CN104464603A (zh) 一种显示面板及显示装置
KR20100053949A (ko) 액정 표시 장치
CN107703688B (zh) 一种阵列基板及显示装置
CN101251660A (zh) 显示装置
US20110261095A1 (en) Electronic Display Unit and Device for Actuating Pixels of a Display
CN111429829A (zh) 一种显示面板
CN106847097B (zh) 一种柔性显示基板及显示装置
CN109192121A (zh) 显示面板和显示装置
CN108469706B (zh) 显示面板
US11869410B2 (en) Display panel and display device
EP4358072A1 (en) Display panel, display apparatus and driver chip
CN110890051A (zh) 源极驱动装置及显示装置
CN204536699U (zh) 一种阵列基板、显示面板和显示装置
CN204348297U (zh) 一种显示面板及显示装置
KR100392603B1 (ko) 액정표시장치용 구동 아이씨 연결부
CN111540298B (zh) 一种显示面板及显示装置
CN210428006U (zh) 显示面板、驱动器及软性电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200717