CN111261500A - 一种功率器件的制作方法及制作功率器件的装置 - Google Patents

一种功率器件的制作方法及制作功率器件的装置 Download PDF

Info

Publication number
CN111261500A
CN111261500A CN202010068131.9A CN202010068131A CN111261500A CN 111261500 A CN111261500 A CN 111261500A CN 202010068131 A CN202010068131 A CN 202010068131A CN 111261500 A CN111261500 A CN 111261500A
Authority
CN
China
Prior art keywords
groove
power device
deposition
ray
trench
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010068131.9A
Other languages
English (en)
Other versions
CN111261500B (zh
Inventor
崔波
何钧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zibo Tianwei Nano Technology Co Ltd
Original Assignee
Zibo Tianwei Nano Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zibo Tianwei Nano Technology Co Ltd filed Critical Zibo Tianwei Nano Technology Co Ltd
Priority to CN202010068131.9A priority Critical patent/CN111261500B/zh
Publication of CN111261500A publication Critical patent/CN111261500A/zh
Application granted granted Critical
Publication of CN111261500B publication Critical patent/CN111261500B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/203
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Plasma & Fusion (AREA)
  • Ceramic Engineering (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

本发明公开了一种功率器件的制作方法及制作功率器件的装置,用于解决如何实现在沟槽底部进行工艺处理时能有效对沟槽侧壁进行保护的问题,包括:放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质;在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理;去除所述沟槽结构上的沉积物质,以得到所述功率器件,能够以达到在对沟槽底部进行具有射线类工艺时不对沟槽侧壁造成影响。

Description

一种功率器件的制作方法及制作功率器件的装置
技术领域
本发明涉及半导体技术领域,尤其涉及一种功率器件的制作方法及制作功率器件的装置。
背景技术
碳化硅(SiC)具有出色的物理和化学性质,由于其优良的材料性能,以碳化硅材料(SiC)为基础的功率器件正得到广泛的关注和应用,尤其是在功率器件件(整流二极管、MOSFET、JFET、BJT等)领域应用广泛。
在半导体功率器件件中,所谓的垂直结构器件,由于能够承受更大的电流和功率密度,在使用中占据了绝对的主导地位;具体使用时,在垂直结构的功率器件中,对垂直方向流动电流的控制,往往是采用沟槽式结构,导通电流沿垂直方向。而对该导通电流的控制,则采用在沟槽侧壁或者底部施加电场的方式(MOSFET,JFET),或者通过一个夹层(BJT)来控制电流。
在采用沟槽结构时,在相关的工艺中,首先需要通过干法刻蚀形成沟槽。为了达到良好的器件性能,在沟槽刻蚀中通常要求侧壁陡直、光滑,底部和侧壁的交角产生特定轮廓(例如直角或者弧度过渡);另外在沟槽形成后,往往还需要对沟槽的底部完成后续工艺。例如:对沟槽底部(包括C处)的离子注入、或对沟槽底部(包括C处附近)的沉积、或对沟槽底部(包括C处附近)的干法刻蚀;这些工艺一般涉及垂直或者准垂直下行的离子或者原子(团);在工艺中为了避免影响沟槽侧壁表面或近表面性质,其中,沟槽近表面指的是沿沟槽表面向沟槽反方向扩张的部分,一般要求尽量避免触及沟槽侧壁。为此,下宽上窄的倒梯形沟槽是理想的轮廓。但是在干法刻蚀中,由于反应机制的原因,一般都是上宽下窄的正梯形,尤其是对性质稳定,刻蚀难度极大的碳化硅材料,实现接近陡直的侧壁都很困难,要达到倒梯形轮廓更是难以实现,故如何在干法刻蚀中构成下宽上窄的倒梯形沟槽结构是本领域技术人员亟待解决的问题;或者在沟槽底部进行离子注入等工艺时如何对沟槽侧壁进行有效保护也是本领域技术人员亟待解决的问题。
发明内容
本发明实施例提供一种功率器件的制作方法及制作功率器件的装置,用于解决如何实现在沟槽底部进行工艺处理时能有效对沟槽侧壁进行保护的问题。
第一方面,本发明实施例还提供一种功率器件的制作方法,包括:
放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质;
在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理;
去除所述沟槽结构上的沉积物质,以得到所述功率器件。
本发明实施例采用下述技术方案:
进一步的,所述具有射线类工艺包括:金属溅射工艺、准直溅射工艺、离子注入工艺、物质沉积射线工艺或干法刻蚀工艺。
进一步的,若具有射线类工艺为物质沉积射线工艺,则在所述沟槽结构的开口处上形成的沉积物质,与沟槽底部的沉积物具有不同的腐蚀清除方法。
进一步的,沟槽结构的开口处上形成的沉积物质为镍或者铝,沟槽结构的沟槽底部处的沉积物质为氮化硅或者二氧化硅。
进一步的,去除所述沟槽结构上的沉积物质,以得到所述功率器件,具体包括:
通过酸洗方式,去除所述沟槽结构上的沉积物质,以得到所述功率器件。
第二方面,本发明实施例还提供一种制作功率器件的装置,包括:
载片台,其具有第一表面和与所述第一表面相对的第二表面,所述第一表面用于放置功率器件;
驱动结构,其驱动端设置在所述载片台的所述第二表面上,所述驱动结构用于驱动所述载片台倾斜,以使放置在载片台上的沟槽结构的槽壁与物质沉积射线相交。
本发明实施例采用下述技术方案:
进一步的,所述驱动结构包括:双推杆结构或转动电机。
进一步的,所述驱动结构为双推杆结构,在所述第二表面的中心线两侧上各设置一组推杆,所述推杆连接气缸活塞,通过控制气源进而控制推杆的上升或下降,以控制所述载片台的转动。
第三方面,本发明实施例还提供一种制作功率器件的装置,包括:
蒸发台,其具有穹顶;
连接结构,其将功率器件倾斜连接在所述穹顶上,以使功率器件的沟槽结构的槽壁与物质沉积射线相交。
本发明实施例采用下述技术方案:
进一步的,所述连接结构包括:两个不同旋合长度的螺栓、斜楔机构、凸轮机构或螺纹调节机构。
本发明实施例采用的上述至少一个技术方案能够达到以下有益效果:
本发明实施例通过放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质,在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理,去除所述沟槽结构上的沉积物质,以得到所述功率器件,能够以达到在对沟槽底部进行具有射线类工艺时不对沟槽侧壁造成影响。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1本说明书的一个实施例提供的功率器件的制作方法流程示意图;
图2本说明书的一个实施例提供的功率器件的结构示意图;
图3本说明书的一个实施例提供的功率器件的制作装置中载片台向左倾斜第一视角示意图;
图4本说明书的一个实施例提供的功率器件的制作装置中载片台向右倾斜第二视角示意图;
图5本说明书的一个实施例提供的功率器件的制作装置中功率器件沟槽底部处理示意图;
图6本说明书的一个实施例提供的功率器件的制作装置中驱动结构第一结构示意图;
图7本说明书的一个实施例提供的功率器件的制作装置中驱动结构第二结构示意图;
图8本说明书的一个实施例提供的功率器件的制作装置的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明具体实施例及相应的附图对本发明技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
以下结合附图,详细说明本发明各实施例提供的技术方案。
图1为本发明实施例提供的功率器件的制作方法的流程图,如图1所示,该方法可以包括:
步骤1、放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质。
放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,具体可实现为:旋转载片台使载片台上的沟槽结构的槽壁与物质沉积射线相交,或者,将沟槽结构倾斜设置在载片台上。
在所述沟槽结构的开口处上形成沉积物质,具体可实现为:采用物质沉积射线工艺,在所述沟槽结构的开口处上形成沉积物质。
其中,沉积物质用于保护沟槽结构的槽壁。该沉积物质的成分可以为镍或者铝。
步骤2、在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理。
其中,所述具有射线类工艺可以包括:金属溅射工艺、准直溅射工艺、离子注入工艺、物质沉积射线工艺或干法刻蚀工艺。
若具有射线类工艺为物质沉积射线工艺,则在所述沟槽结构的开口处上形成的沉积物质,与沟槽底部的沉积物具有不同的腐蚀清除方法。
如上所述,沟槽结构的开口处上形成的沉积物质为镍或者铝,则沟槽结构的沟槽底部处的沉积物质为氮化硅或者二氧化硅,以便用氢氟酸为基础的腐蚀液去除,而不影响沉积的镍或铝等金属物质,以免在后续清除沟槽开口障碍物步骤中,将沟槽底部的沉积物一同清除掉。
步骤3、去除所述沟槽结构上的沉积物质,以得到所述功率器件。
本步骤具体可实现为:通过酸洗方式,去除所述沟槽结构上的沉积物质,以得到所述功率器件。
当然,也可通过其它现有方式将表面沉积物质去掉。
具体实施时,示例1,结合图2至图5所示,本发明实施例提供的功率器件的制作方法具体实现过程为:将功率器件1经清洗后放置在载片台3;倾斜载片台3,值得注意的是本申请中倾斜角度较大,倾斜后沟槽开口处的侧沿投影到沟槽侧壁上而非投影到沟槽底部;现有技术中金属准直溅射准直性越好,本发明采用倾斜角度后效果越明显,相应需要的倾角也越小,通过对功率器件1的上表面进行物质沉积,形成沉积物质(阻碍物)2,以便于对功率器件1的沟槽侧壁进行保护;将功率器件1的沟槽底面正对金属溅射源,对沟槽底部进行工艺处理,其中工艺处理可选择现有技术中对沟槽底部的离子注入或对沟槽底部进行物质沉积或对沟槽底部的干法刻蚀;去除沉积物质(阻碍物)2,可通过酸洗方式,也可通过其它现有方式将表面沉积物质去掉。
具体实施时,示例2,结合图2至图5所示,本发明实施例提供的功率器件的制作方法具体实现过程为:将功率器件1经清洗后放置在载片台3;倾斜载片台3,倾斜后沟槽开口处的侧沿投影到沟槽侧壁上而非投影到沟槽底部;通过对功率器件1的上表面进行物质沉积,形成沉积物质(阻碍物)2,以便于对功率器件1的沟槽侧壁进行保护;将功率器件1的沟槽底面正对金属源,对沟槽底部进行工艺处理,其中,工艺处理同样可选择现有技术中对沟槽底部的离子注入或对沟槽底部进行物质沉积或对沟槽底部的干法刻蚀;去除沉积物质(阻碍物)2,可通过酸洗方式,也可通过其它现有方式将表面沉积物质去掉。
本发明实施例通过放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质,在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理,去除所述沟槽结构上的沉积物质,以得到所述功率器件,能够以达到在对沟槽底部进行具有射线类工艺时不对沟槽侧壁造成影响。
本发明实施例提供一种制作功率器件的装置,该装置可以包括:载片台和驱动结构。其中,载片台具有第一表面和与所述第一表面相对的第二表面,所述第一表面用于放置功率器件。驱动结构的驱动端设置在所述载片台的所述第二表面上,所述驱动结构用于驱动所述载片台倾斜,以使放置在载片台上的沟槽结构的槽壁与物质沉积射线相交。具体实施时,所述驱动结构可以包括:双推杆结构或转动电机。优选的,所述驱动结构为双推杆结构,在所述第二表面的中心线两侧上各设置一组推杆,所述推杆连接气缸活塞,通过控制气源进而控制推杆的上升或下降,以控制所述载片台的转动。
具体实施时,结合图6和图7所示,在半导体常用真空设备中,因为载片台3往往附带复杂的子系统完成复杂的功能,包括电压或功率加载和测量,提供真空吸附,提供芯片背面的气流,以控制温度,提供芯片抬升,以便芯片传输系统的机械臂舌取走芯片等等;故现有产品中均未设置载片台3的倾斜驱动结构4,以降低设备的复杂性和故障率;本申请为了对功率器件1的沟槽侧壁进行保护,通过设置驱动结构4,带动载片台3进行倾斜转动,其中驱动结构4可选择双推杆结构,如图6所示,载片台3下左右各设置一组推杆,推杆可连接气缸活塞,或者选择气缸活塞杆作为推杆,通过控制气源进而控制推杆的上升或下降,以控制载片台3的转动;如图7所示,也可以通过设置转动电机,转动电机与载片台3连接,驱动载片台3转动,为后续的沉积工序提供基础。
本发明实施例通过放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质,在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理,去除所述沟槽结构上的沉积物质,以得到所述功率器件,能够以达到在对沟槽底部进行具有射线类工艺时不对沟槽侧壁造成影响。
本发明实施例提供一种制作功率器件的装置,如图8所示,该装置可以包括:蒸发台和连接结构。其中,蒸发台具有穹顶。连接结构将功率器件倾斜连接在所述穹顶上,以使功率器件的沟槽结构的槽壁与物质沉积射线相交。具体实施时,所述连接结构可以包括:两个不同旋合长度的螺栓、斜楔机构、凸轮机构或螺纹调节机构。
具体实施时,选择金属蒸发设备和相关工艺、工装设置,其中金属蒸发设备和相关工艺、工装设置为本领域技术人员所熟知。首先将功率器件1经清洗后放置在金属蒸发台的穹顶上,穹顶上对碳化硅垂直结构功率器件1进行固定的结构可采用圆片放置夹具;在本申请中有所改进的是让两个紧定螺栓旋合长度不一致,从而让下臂倾斜,进而让设置在下臂上的碳化硅垂直结构功率器件1也发生倾斜,倾斜后沟槽开口处的侧沿投影到沟槽侧壁上而非投影到沟槽底部;通过对功率器件1的上表面进行物质沉积,形成沉积物质(阻碍物)2,以便于对功率器件1的沟槽侧壁进行保护;然后在另一现有设备中将碳化硅垂直结构功率器件1的沟槽底面正对金属源,对沟槽底部进行工艺处理,或者这一步骤中的工艺处理同样可选择现有技术中对沟槽底部的离子注入或对沟槽底部进行物质沉积或对沟槽底部的干法刻蚀;去除沉积物质(阻碍物)2,可通过酸洗方式,也可通过其它现有方式将表面沉积物去掉。
本发明实施例通过放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质,在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理,去除所述沟槽结构上的沉积物质,以得到所述功率器件,能够以达到在对沟槽底部进行具有射线类工艺时不对沟槽侧壁造成影响。
以上所述仅为本发明的实施例而已,并不用于限制本发明。对于本领域技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。
需要说明的是,除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“和/或”包括一个或多个相关的所列项目的任意的和所有的组合。本文所使用的术语“垂直的”、“水平的”、“第一”、“第二”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。

Claims (10)

1.一种功率器件的制作方法,其特征在于,包括:
放置在载片台上的沟槽结构的槽壁与物质沉积射线相交,并在所述沟槽结构的开口处上形成沉积物质;
在所述沉积物质的保护下对所述沟槽结构的槽底或近底部采用具有射线类工艺进行处理;
去除所述沟槽结构上的沉积物质,以得到所述功率器件。
2.如权利要求1所述的方法,其特征在于,所述具有射线类工艺包括:金属溅射工艺、准直溅射工艺、离子注入工艺、物质沉积射线工艺或干法刻蚀工艺。
3.如权利要求2所述的方法,其特征在于,
若具有射线类工艺为物质沉积射线工艺,则在所述沟槽结构的开口处上形成的沉积物质,与沟槽底部的沉积物具有不同的腐蚀清除方法。
4.如权利要求3所述的方法,其特征在于,沟槽结构的开口处上形成的沉积物质为镍或者铝,沟槽结构的沟槽底部处的沉积物质为氮化硅或者二氧化硅。
5.如权利要求1所述的方法,其特征在于,去除所述沟槽结构上的沉积物质,以得到所述功率器件,具体包括:
通过酸洗方式,去除所述沟槽结构上的沉积物质,以得到所述功率器件。
6.一种制作功率器件的装置,其特征在于,包括:
载片台,其具有第一表面和与所述第一表面相对的第二表面,所述第一表面用于放置功率器件;
驱动结构,其驱动端设置在所述载片台的所述第二表面上,所述驱动结构用于驱动所述载片台倾斜,以使放置在载片台上的沟槽结构的槽壁与物质沉积射线相交。
7.如权利要求6所述的装置,其特征在于,所述驱动结构包括:双推杆结构或转动电机。
8.如权利要求7所述的装置,其特征在于,
所述驱动结构为双推杆结构,在所述第二表面的中心线两侧上各设置一组推杆,所述推杆连接气缸活塞,通过控制气源进而控制推杆的上升或下降,以控制所述载片台的转动。
9.一种制作功率器件的装置,其特征在于,包括:
蒸发台,其具有穹顶;
连接结构,其将功率器件倾斜连接在所述穹顶上,以使功率器件的沟槽结构的槽壁与物质沉积射线相交。
10.如权利要求9所述的装置,其特征在于,所述连接结构包括:两个不同旋合长度的螺栓、斜楔机构、凸轮机构或螺纹调节机构。
CN202010068131.9A 2020-01-21 2020-01-21 一种功率器件的制作方法及制作功率器件的装置 Active CN111261500B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010068131.9A CN111261500B (zh) 2020-01-21 2020-01-21 一种功率器件的制作方法及制作功率器件的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010068131.9A CN111261500B (zh) 2020-01-21 2020-01-21 一种功率器件的制作方法及制作功率器件的装置

Publications (2)

Publication Number Publication Date
CN111261500A true CN111261500A (zh) 2020-06-09
CN111261500B CN111261500B (zh) 2023-11-17

Family

ID=70950839

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010068131.9A Active CN111261500B (zh) 2020-01-21 2020-01-21 一种功率器件的制作方法及制作功率器件的装置

Country Status (1)

Country Link
CN (1) CN111261500B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62162364A (ja) * 1986-01-13 1987-07-18 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2000306862A (ja) * 1999-04-19 2000-11-02 United Microelectronics Corp コンタクトホール側壁段階式被覆方法
KR20090005887A (ko) * 2007-07-10 2009-01-14 삼성전자주식회사 콘택 스페이서를 구비하는 콘택 구조체의 형성 방법 및이를 이용한 반도체 소자의 제조 방법
JP2011040746A (ja) * 2009-08-06 2011-02-24 Korea Iron & Steel Co Ltd 光起電力装置及びその製造方法
KR20110047815A (ko) * 2009-10-30 2011-05-09 주식회사 하이닉스반도체 반도체장치 제조 방법
JP2016186937A (ja) * 2012-04-24 2016-10-27 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 有機電界発光表示装置の製造方法
US20170069488A1 (en) * 2013-10-02 2017-03-09 Ellie Yieh Method and system for three-dimensional (3d) structure fill

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62162364A (ja) * 1986-01-13 1987-07-18 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2000306862A (ja) * 1999-04-19 2000-11-02 United Microelectronics Corp コンタクトホール側壁段階式被覆方法
KR20090005887A (ko) * 2007-07-10 2009-01-14 삼성전자주식회사 콘택 스페이서를 구비하는 콘택 구조체의 형성 방법 및이를 이용한 반도체 소자의 제조 방법
JP2011040746A (ja) * 2009-08-06 2011-02-24 Korea Iron & Steel Co Ltd 光起電力装置及びその製造方法
KR20110047815A (ko) * 2009-10-30 2011-05-09 주식회사 하이닉스반도체 반도체장치 제조 방법
JP2016186937A (ja) * 2012-04-24 2016-10-27 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 有機電界発光表示装置の製造方法
US20170069488A1 (en) * 2013-10-02 2017-03-09 Ellie Yieh Method and system for three-dimensional (3d) structure fill

Also Published As

Publication number Publication date
CN111261500B (zh) 2023-11-17

Similar Documents

Publication Publication Date Title
US8492256B2 (en) Method of manufacturing semiconductor apparatus
US7029977B2 (en) Fabrication method of semiconductor wafer
CN1306571C (zh) 金属硅化物膜的制作方法和金属氧化物半导体器件
JP5509520B2 (ja) 炭化珪素半導体装置の製造方法
TWI295816B (en) Hybrid pvd-cvd system
TWI386517B (zh) 射頻電極
TWI459462B (zh) 用於電漿處理設備之複合噴頭電極組件用之清理硬體套組
US7510975B2 (en) Method for manufacturing a semiconductor device having trenches defined in the substrate surface
US20070015333A1 (en) Method for manufacturing silicon carbide semiconductor devices
US20070119544A1 (en) Apparatus and method for single substrate processing using megasonic-assisted drying
CN1722373A (zh) 衬底弯月面界面及用于操作的方法
CN1221218A (zh) 半导体衬底和薄膜器件及其制造方法以及阳极化处理装置
JP2002506489A (ja) 表面を上にして半導体基板を処理するための枚様式電気化学的電着セル
KR20160089441A (ko) 기판 가공 방법 및 반도체 장치의 제조 방법
TWI248118B (en) Method for improving a semiconductor substrate having SiGe film and semiconductor device manufactured by using this method
CN111261500A (zh) 一种功率器件的制作方法及制作功率器件的装置
Renz et al. The improvement of Mo/4H-SiC Schottky diodes via a P2O5 surface passivation treatment
CN117096215A (zh) 用于处理半导体晶片的方法
CN1761047A (zh) 使用化学机械研磨法制造半导体元件的内连线结构的方法
US6214736B1 (en) Silicon processing method
CN112750684A (zh) 一种晶圆的清洗方法
CN110197799A (zh) 半导体制造装置及半导体装置的制造方法
CN112670207B (zh) 晶边处理设备及待处理晶圆结构的处理方法
CN108346599B (zh) 用于电化学处理半导体基底的方法和装置及装置维修方法
KR20140004232A (ko) 측면 확산 액상 에피택시에 의한 반도체 형성

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant