CN111179813B - 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 - Google Patents
移位寄存器单元、驱动方法、栅极驱动电路和显示装置 Download PDFInfo
- Publication number
- CN111179813B CN111179813B CN202010191578.5A CN202010191578A CN111179813B CN 111179813 B CN111179813 B CN 111179813B CN 202010191578 A CN202010191578 A CN 202010191578A CN 111179813 B CN111179813 B CN 111179813B
- Authority
- CN
- China
- Prior art keywords
- pull
- node
- control
- circuit
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 238000004891 communication Methods 0.000 claims description 59
- 239000003990 capacitor Substances 0.000 claims description 57
- 238000004146 energy storage Methods 0.000 claims description 34
- 101100134058 Caenorhabditis elegans nth-1 gene Proteins 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 15
- 230000003111 delayed effect Effects 0.000 description 14
- 239000010409 thin film Substances 0.000 description 8
- 230000005611 electricity Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。移位寄存器单元包括下拉节点控制电路;所述下拉节点控制电路分别与输入端、复位端、第一电压端、第二电压端和下拉节点电连接,用于在所述输入端提供的输入信号和所述复位端提供的复位信号的控制下,控制所述下拉节点与所述第一电压端或所述第二电压端连通,并控制维持所述下拉节点的电位。所述移位寄存器单元采用减少采用的晶体管的数目,信赖性高。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。
背景技术
在相关的移位寄存器单元中,需要通过反相器来控制下拉节点的电位,这种方法需要利用大量TFT(薄膜晶体管)形成反相器,采用的TFT的数目多从而不利于实现高PPI(Pixels Per Inch,每英寸所拥有的像素数量),同时反相器受到TFT的阈值电压漂移的影响,会导致电路信赖性较低。
发明内容
本发明的主要目的在于提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置,解决现有技术中需要通过反相器来控制下拉节点的电位,需要利用大量TFT形成反相器,同时反相器受到TFT的阈值电压漂移的影响,导致电路信赖性较低的问题。
为了达到上述目的,本发明提供了一种移位寄存器单元,包括下拉节点控制电路;
所述下拉节点控制电路分别与输入端、复位端、第一电压端、第二电压端和下拉节点电连接,用于在所述输入端提供的输入信号和所述复位端提供的复位信号的控制下,控制所述下拉节点与所述第一电压端或所述第二电压端连通,并控制维持所述下拉节点的电位。
可选的,所述下拉节点控制电路包括第一控制子电路、第二控制子电路和储能电路;
所述第一控制子电路分别与所述复位端、所述下拉节点和所述第一电压端电连接,用于在所述复位信号的控制下,控制所述下拉节点与所述第一电压端之间连通;
所述第二控制子电路分别与所述输入端、所述下拉节点和所述第二电压端电连接,用于在所述输入信号的控制下,控制所述下拉节点与所述第二电压端之间连通;
所述储能电路与所述下拉节点电连接,用于维持所述下拉节点的电位。
可选的,所述第一控制子电路包括第一控制晶体管,所述第二控制子电路包括第二控制晶体管,所述储能电路包括存储电容;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接,所述第二控制晶体管的第二极与所述第二电压端电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接。
可选的,所述第一控制子电路包括第一控制子电路;所述第二控制子电路包括第二控制晶体管和第三控制晶体管;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接;
所述第三控制晶体管的控制极与所述输入端电连接,所述第三控制晶体管的第一极与所述第二控制晶体管的第二极电连接,所述第三控制晶体管的第二极与所述第二电压端电连接。
可选的,所述复位端提供的复位信号为下拉控制时钟信号。
可选的,所述移位寄存器单元还包括置位电路、上拉节点电位维持电路和N个上拉节点;
所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;
第一置位子电路的控制端与所述输入端电连接,所述第一置位子电路的第一端与第一电压端电连接,所述第一置位子电路的第二端与第一上拉节点电连接,所述第一置位子电路用于在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;
第n置位子电路的控制端与所述输入端电连接,所述第n置位子电路的第一端与第n-1上拉节点电连接,所述第n置位子电路的第二端与第n上拉节点电连接;所述第n置位子电路用于在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;n为大于1而小于或等于N的整数;
第一电位维持子电路与所述第一上拉节点电连接,用于维持所述第一上拉节点的电位;
第n电位维持子电路与所述第n上拉节点电连接,用于维持所述第n上拉节点的电位。
可选的,所述移位寄存器单元还包括N个栅极驱动信号输出端;所述第一置位子电路包括第一置位晶体管;所述第n置位子电路包括第n置位晶体管;所述第一电位维持子电路包括第一储能电容,所述第n电位维持子电路包括第n储能电容;
所述第一置位晶体管的控制极与所述输入端电连接,所述第一置位晶体管的第一极与所述第一电压端电连接,所述第一置位晶体管的第二极与所述第一上拉节点电连接;
所述第n置位晶体管的控制极与所述输入端电连接,所述第n置位晶体管的第一极与第n-1上拉节点电连接,所述第n置位晶体管的第二极与第n上拉节点电连接;
所述第一储能电容的第一端与所述第一上拉节点电连接,所述第一储能电容的第二端与第一栅极驱动信号输出端电连接;
所述第n储能电容的第一端与所述第n上拉节点电连接,所述第n储能电容的第二端与第n栅极驱动信号输出端电连接。
可选的,所述移位寄存器单元还包括下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和第二电压端电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述第二电压端之间连通。
可选的,所述移位寄存器单元包括反馈电路和下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和反馈节点电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述反馈节点连通;
所述反馈电路分别与第一上拉节点、所述反馈节点、第一电压端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
可选的,所述反馈电路包括第一反馈晶体管和第二反馈晶体管;
所述第一反馈晶体管的控制极与所述第一上拉节点电连接,所述第一反馈晶体管的第一极与所述第一电压端电连接,所述第一反馈晶体管的第二极与所述反馈节点电连接;
所述第二反馈晶体管的控制极与所述下拉节点电连接,所述第二反馈晶体管的第一极与所述反馈节点电连接,所述第二反馈晶体管的第二极与所述第二电压端电连接。
可选的,所述移位寄存器单元还包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路包括N个驱动输出子电路;
第一驱动输出子电路分别与第一栅极驱动信号输出端、所述第一上拉节点、所述下拉节点、第一输出时钟信号端和第三电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第三电压端之间连通;
第n驱动输出子电路分别与第n栅极驱动信号输出端、所述第n上拉节点、所述下拉节点、第n输出时钟信号端和第三电压端电连接,用于在所述第n上拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
可选的,所述移位寄存器单元还包括进位信号输出端和进位信号输出电路;
所述进位信号输出电路分别与第一上拉节点、所述下拉节点、进位输出时钟信号端、所述进位信号输出端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与所述进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与所述第二电压端之间连通。
本发明还提供了一种移位寄存器单元的驱动方法,用于驱动上述的移位寄存器单元,所述移位寄存器单元的驱动方法包括:
下拉节点控制电路在输入端提供的输入信号的控制下,控制下拉节点与第二电压端之间连通,所述下拉节点控制电路在复位端提供的复位信号的控制下,控制下拉节点与第一电压端连通,所述下拉节点控制电路控制维持所述下拉节点的电位。
可选的,所述复位端提供的复位信号为下拉控制时钟信号。
可选的,所述移位寄存器单元还包括置位电路、上拉节点电位维持电路和N个上拉节点;所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;所述移位寄存器单元的驱动方法还包括:
第一置位子电路在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;第一电位维持子电路维持所述第一上拉节点的电位;
第n置位子电路在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;第n电位维持子电路维持所述第n上拉节点的电位。
可选的,所述移位寄存器单元包括反馈电路和下拉电路;
所述移位寄存器单元的驱动方法还包括:
所述下拉电路在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述反馈节点连通;
所述反馈电路在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
可选的,所述移位寄存器单元还包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路包括N个驱动输出子电路;所述移位寄存器单元的驱动方法还包括:
第一驱动输出子电路在所述第一上拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与第三电压端之间连通;
第n驱动输出子电路在所述第n上拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
可选的,所述移位寄存器单元还包括进位信号输出端和进位信号输出电路;所述移位寄存器单元的驱动方法还包括:
所述进位信号输出电路在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与第二电压端之间连通。
本发明还提供了一种栅极驱动电路,包括多级上述的移位寄存器单元;
所述移位寄存器单元包括进位信号输出端;
除了第一级移位寄存器单元之外,每一级移位寄存器单元的输入端都与相邻上一级移位寄存器单元的进位信号输出端电连接。
本发明还提供了一种显示装置,包括上述的栅极驱动电路。
与现有技术相比,本发明所述的移位寄存器单元、驱动方法、栅极驱动电路和显示装置采用下拉节点控制电路以控制下拉节点的电位,解决相关的移位寄存器单元需要采用反相器控制下拉节点的电位,从而导致的电路信赖性低的问题,以使得本发明实施例所述的移位寄存器单元的结构简单,减少采用的晶体管的数目,利于实现高PPI(Pixels PerInch,每英寸所拥有的像素数量),信赖性高。
附图说明
图1是本发明实施例所述的移位寄存器单元的结构图;
图2是本发明另一实施例所述的移位寄存器单元的结构图;
图3是本发明又一实施例所述的移位寄存器单元的结构图;
图4是本发明再一实施例所述的移位寄存器单元的结构图;
图5是本发明另一实施例所述的移位寄存器单元的结构图;
图6是本发明又一实施例所述的移位寄存器单元的结构图;
图7是本发明实施例所述的移位寄存器单元中的反馈电路的实施例的电路图;
图8是本发明再一实施例所述的移位寄存器单元的结构图;
图9是本发明所述的移位寄存器单元的第一具体实施例的电路图;
图10是本发明所述的移位寄存器单元的具体实施例中采用的各时钟信号的波形图;
图11是本发明所述的移位寄存器单元的第一具体实施例的工作时序图;
图12是本发明所述的移位寄存器单元的第二具体实施例的电路图;
图13是当本发明所述的移位寄存器单元的第二具体实施例包括的各晶体管的阈值电压负漂至-3V时,各节点的电位的波形图;
图14是本发明实施例所述的栅极驱动电路包括的四级移位寄存器单元的连接关系示意图;
图15是本发明实施例所述的栅极驱动电路采用的各时钟信号的波形图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的移位寄存器单元包括下拉节点控制电路10;
所述下拉节点控制电路10分别与输入端I1、复位端R1、第一电压端V1、第二电压端V2和下拉节点P2电连接,用于在所述输入端I1提供的输入信号和所述复位端R1提供的复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1或所述第二电压端V2连通,并控制维持所述下拉节点P2的电位。
在相关的移位寄存器单元中,需要通过反相器来控制下拉节点的电位,这种方法需要利用大量TFT(薄膜晶体管)形成反相器,同时反相器受到TFT的阈值电压漂移的影响,会导致电路信赖性较低。
本发明实施例所述的移位寄存器单元采用下拉节点控制电路10以控制下拉节点P2的电位,解决相关的移位寄存器单元需要采用反相器控制下拉节点的电位,从而导致的电路信赖性低的问题,以使得本发明实施例所述的移位寄存器单元的结构简单,减少采用的晶体管的数目,利于实现高PPI(Pixels Per Inch,每英寸所拥有的像素数量),信赖性高。
本发明实施例所述的移位寄存器单元在工作时,在输入端I1提供的输入信号的控制下,下拉节点控制电路10控制下拉节点P2与第一电压端V1之间连通,在复位端R1提供的复位信号的控制下,下拉节点控制电路10控制下拉节点P2与第二电压端电连接,所述下拉节点控制电路10控制维持下拉节点P2的电位。
在本发明实施例中,所述第一电压端V1提供的第一电压可以为高电压Vdd,所述第二电压端V2提供的第二电压可以为第一低电压LVGL1,但不以此为限。当下拉节点P2控制的用于控制栅极驱动信号的晶体管为p型晶体管时,第一电压可以为低电压,第二电压可以为高电压。
在本发明实施例中,所述输入端I1可以与相邻上一级移位寄存器单元的进位信号输出端电连接,第g级移位寄存器单元的复位端可以与第g+2级移位寄存器单元的进位信号输出端电连接,g为正整数,但不以此为限。
本发明实施例所述的移位寄存器单元在工作时,显示周期可以包括依次设置的输入时间段、输出时间段和复位时间段;
在输入时间段,在输入端I1提供的输入信号的控制下,下拉节点控制电路10控制下拉节点P2与第一电压端V1之间连通,以控制下拉节点P2的电位为高电压;
在输出时间段,下拉节点控制电路10控制维持下拉节点P2的电位为高电压;
在复位时间段,在复位端R1提供的复位信号的控制下,下拉节点控制电路10控制下拉节点P2与第二电压端V2之间连通,以控制下拉节点P2的电位为低电压。
如图2所示,在图1所示的实施例的基础上,所述下拉节点控制电路10可以包括第一控制子电路11、第二控制子电路12和储能电路13;
所述第一控制子电路11分别与所述复位端R1、所述下拉节点P2和所述第一电压端V1电连接,用于在所述复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1之间连通;
所述第二控制子电路12分别与所述输入端I1、所述下拉节点P2和所述第二电压端V2电连接,用于在所述输入信号的控制下,控制所述下拉节点P2与所述第二电压端V2之间连通;
所述储能电路13与所述下拉节点P2电连接,用于维持所述下拉节点P2的电位。
本发明如图2所示的移位寄存器单元的实施例在工作时,
在输入时间段,在输入端I1提供的输入信号的控制下,第二控制子电路12控制下拉节点P2与第一电压端V1之间连通;
在输出时间段,储能电路13维持下拉节点P2的电位;
在复位时间段,在复位端R1提供的复位信号的控制下,第一控制子电路11控制下拉节点P2与第二电压端V2之间连通。
在具体实施时,所述第一控制子电路可以包括第一控制晶体管,所述第二控制子电路包括第二控制晶体管,所述储能电路包括存储电容;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接,所述第二控制晶体管的第二极与所述第二电压端电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接。
如图3所示,在图2所示的移位寄存器单元的实施例的基础上,所述第一控制子电路11可以包括第一控制晶体管T3,所述第二控制子电路12包括第二控制晶体管T4,所述储能电路13包括存储电容C1;
所述第一控制晶体管T3的栅极与所述复位端R1电连接,所述第一控制晶体管T3的漏极与所述第一电压端V1电连接,所述第一控制晶体管T3的源极与所述下拉节点P2电连接;
所述第二控制晶体管T4的栅极与所述输入端I1电连接,所述第二控制晶体管T4的漏极与所述下拉节点P2电连接,所述第二控制晶体管T4的源极与所述第二电压端V2电连接;
所述存储电容C1的第一端与所述下拉节点P2电连接,所述存储电容的第二端与所述第二电压端V2电连接。
在图3所示的实施例中,T3和T4可以为n型薄膜晶体管,但不以此为限。
本发明如图3所示的移位寄存器单元的实施例在工作时,
在输入时间段,I1提供高电压,R1提供低电压,T4打开,T3关断,P2与第二电压端V2之间连通;
在输出时间段,I1和R1都提供低电压,T3和T4关断,C1维持P2的电位;
在复位时间段,I1提供低电压,R1提供高电压,T4关断,T3打开,P2与第一电压端V1之间连通。
可选的,所述第一控制子电路包括第一控制晶体管,所述第二控制子电路可以包括第二控制晶体管和第三控制晶体管;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接;
所述第三控制晶体管的控制极与所述输入端电连接,所述第三控制晶体管的第一极与所述第二控制晶体管的第二极电连接,所述第三控制晶体管的第二极与所述第二电压端电连接。
在优选情况下,所述第二控制子电路还可以包括第三控制晶体管,第三控制晶体管和第二控制晶体管相互串联,以提升与C1并联的下拉节点P2与第二电压端V2之间的通断电路上的电阻,防止输入信号长时间作用于T4而导致T4负漂而使得T4产生漏电而产生的无法维持上拉节点的电位的问题。
在优选情况下,所述复位端提供的复位信号也可以为下拉控制时钟信号,以使得在复位时间段和输出截止保持时间段,第一控制晶体管T3每隔预定时间就打开,以不断为C1充电,能够保证维持P2的电位,降低噪声。
在本发明实施例中,所述显示周期可以包括依次设置的输入时间段、输出时间段、复位时间段和输出截止保持时间段;
在所述输入时间段和所述输出时间段,所述下拉控制时钟信号的电位为无效电压,以使得所述第一控制子电路11在所述复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1之间断开;
在所述复位时间段,所述下拉控制时钟信号的电位为第一有效电压,以使得所述第一控制子电路11在所述复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1之间连通;
所述输出截止保持时间段包括依次设置的多个输出截止保持阶段;
所述输出截止保持阶段包括依次设置的第一子阶段和第二子阶段;
在第一子阶段,所述下拉控制时钟信号的电位为无效电压,以使得所述第一控制子电路11在所述复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1之间断开;
在第二子阶段,所述下拉控制时钟信号的电位为第一有效电压,以使得所述第一控制子电路11在所述复位信号的控制下,控制所述下拉节点P2与所述第一电压端V1之间连通。
在本实施例中,当所述第一控制子电路11包括的晶体管为n型晶体管时,所述无效电压为低电压,所述第一有效电压为高电压;当所述第一控制子电路11包括的晶体管为p型晶体管时,所述无效电压为高电压,所述第一有效电压为低电压;但不以此为限。
在具体实施时,所述移位寄存器单元还可以包括置位电路、上拉节点电位维持电路和N个上拉节点;
所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;
第一置位子电路的控制端与所述输入端电连接,所述第一置位子电路的第一端与第一电压端电连接,所述第一置位子电路的第二端与第一上拉节点电连接,所述第一置位子电路用于在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;
第n置位子电路的控制端与所述输入端电连接,所述第n置位子电路的第一端与第n-1上拉节点电连接,所述第n置位子电路的第二端与第n上拉节点电连接;所述第n置位子电路用于在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;n为大于1而小于或等于N的整数;
第一电位维持子电路与所述第一上拉节点电连接,用于维持所述第一上拉节点的电位;
第n电位维持子电路与所述第n上拉节点电连接,用于维持所述第n上拉节点的电位。
在相关技术中,当相关的包括多级移位寄存器单元的栅极驱动电路同时驱动至少两行像素电路时,通过一个上拉节点来控制输出至少两级栅极驱动信号,相关的栅极驱动电路提供至所述至少两行像素电路的栅极驱动信号的下降时间tf差异较大。而在相关技术中,移位寄存器单元分离形成至少两个上拉节点需要额外的信号长时间作用于晶体管的栅极,或者需要TFT组成二极管结构,前者不利于信赖性,后者会损失分离后的上拉节点的电压,本发明实施例通过置位电路包括多级相互串联的置位子电路可以避免以上问题。
本发明实施例采用多级相互串联的置位子电路组成的置位电路,所述多级相互串联的置位子电路分别提供各个上拉节点的电位,每个上拉节点分别控制输出相应级栅极驱动信号,以减小所述移位寄存器单元输出的各级栅极驱动信号的下降时间tf的差异。
下面以N等于2为例来说明本发明实施例所述的移位寄存器单元,但是在实际操作是,N也可以大于2。
如图4所示,在图1所示的移位寄存器单元的基础上,所述移位寄存器单元还可以包括置位电路40、上拉节点电位维持电路41、第一上拉节点P11和第二上拉节点P12;
所述置位电路40包括相互串联的第一置位子电路401和第二置位子电路402;
所述上拉节点电位维持电路41包括第一电位维持子电路411和第二电位维持子电路412;
第一置位子电路401的控制端与所述输入端I1电连接,所述第一置位子电路401的第一端与第一电压端V1电连接,所述第一置位子电路401的第二端与第一上拉节点P11电连接,所述第一置位子电路401用于在所述输入信号的控制下,控制第一上拉节点P11与所述第一电压端V1之间连通;
第二置位子电路402的控制端与所述输入端I1电连接,所述第二置位子电路402的第一端与第一上拉节点P11电连接,所述第二置位子电路402的第二端与第二上拉节点P12电连接;所述第二置位子电路402用于在所述输入信号的控制下,控制所述第一上拉节点P11与所述第二上拉节点P12之间连通;
第一电位维持子电路411与所述第一上拉节点P11电连接,用于维持所述第一上拉节点P11的电位;
第二电位维持子电路412与所述第二上拉节点P12电连接,用于维持所述第二上拉节点P12的电位。
在本发明如图4所示的移位寄存器单元的实施例中,置位电路40包括相互串联的第一置位子电路401和第二置位子电路402,所述置位电路40分离控制第一上拉节点P11的电位和第二上拉节点P12的电位,第一电位维持子电路411维持所述第一上拉节点P11的电位,第二电位维持子电路维持所述第二上拉节点P12的电位。本发明实施例提供一种具有多级输出功能的移位寄存器单元,可用于窄边框显示(由于一级移位寄存器单元可以输出多级栅极驱动信号,以控制扫描多行像素驱动电路,因此减少栅极驱动电路包括的移位寄存器单元的级数),尤其适用于大尺寸OLED(有机发光二极管)显示,并通过置位子电路串联结构,避免了一级移位寄存器单元输出的多级栅极驱动信号之间的相互干扰。
可选的,所述第一置位子电路可以包括第一置位晶体管;所述第n置位子电路可以包括第n置位晶体管;
所述第一置位晶体管的控制极与所述输入端电连接,所述第一置位晶体管的第一极与所述第一电压端电连接,所述第一置位晶体管的第二极与所述第一上拉节点电连接;
所述第n置位晶体管的控制极与所述输入端电连接,所述第n置位晶体管的第一极与第n-1上拉节点电连接,所述第n置位晶体管的第二极与第n上拉节点电连接。
如图5所示,在图4所示的移位寄存器单元的实施例的基础上,所述第一置位子电路401可以包括第一置位晶体管T1,所述第二置位子电路401可以包括第二置位晶体管T2;
T1的栅极与所述输入端I1电连接,T1的漏极与第一电压端V1电连接,T1的源极与第一上拉节点P11电连接;
T2的栅极与所述输入端I1电连接,T2的漏极与第一上拉节点P11电连接,T2的源极与第二上拉节点P12电连接。
在图5所示的实施例中,T1和T2都为n型薄膜晶体管,但不以此为限。
在具体实施时,所述移位寄存器单元还可以包括N个栅极驱动信号输出端;
所述第一电位维持子电路包括第一储能电容,所述第n电位维持子电路包括第n储能电容;
所述第一储能电容的第一端与所述第一上拉节点电连接,所述第一储能电容的第二端与第一栅极驱动信号输出端电连接;
所述第n储能电容的第一端与所述第n上拉节点电连接,所述第n储能电容的第二端与第n栅极驱动信号输出端电连接。
本发明实施例所述的移位寄存器单元在工作时,在输出时间段包括的至少部分时间,第一储能电容自举拉升第一上拉节点的电位,第二储能电容自举拉升第二上拉节点的电位。
在本发明实施例中,所述移位寄存器单元还可以包括下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和第二电压端电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述第二电压端之间连通;
所述下拉电路用于在下拉节点的电位的控制下,控制对所述N个上拉节点的电位进行复位。
优选的,所述移位寄存器单元可以包括反馈电路和下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和反馈节点电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述反馈节点连通;
所述反馈电路分别与第一上拉节点、所述反馈节点、第一电压端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
在优选情况下,所述移位寄存器单元还可以包括反馈电路和下拉电路,反馈电路在第一上拉节点的电位的控制下,控制反馈节点与第一电压端之间连通,在下拉节点的电位的控制下,控制反馈节点与第二电压端之间连通;当第一上拉节点的电位为第二有效电压时,反馈节点与第一电压端之间连通,即使与各上拉节点直接电连接的晶体管产生漏电,也不会对各上拉节点的电位产生影响。
在具体实施时,当反馈电路包括的栅极与第一上拉节点电连接的晶体管为n型晶体管时,第二有效电压为高电压,当反馈电路包括的栅极与第一上拉节点电连接的晶体管为p型晶体管时,第二有效电压为低电压。
如图6所示,在图4所示的移位寄存器单元的实施例的基础上,本发明实施例所述的移位寄存器单元还包括反馈电路60和下拉电路61;
所述下拉电路61分别与所述下拉节点P2、所述第一上拉节点P11、第二上拉节点P12和反馈节点F1电连接,用于在所述下拉节点P2的电位的控制下,控制所述第一上拉节点P11与所述反馈节点F1之间连通,并控制所述第二上拉节点P12与所述反馈节点F1之间连通;
所述反馈电路60分别与第一上拉节点P11、所述反馈节点F1、第一电压端V1和第二电压端V2电连接,用于在所述第一上拉节点P11的电位的控制下,控制所述反馈节点F1与第一电压端V1之间连通,在所述下拉节点P2的电位的控制下,控制所述反馈节点F1与所述第二电压端V2之间连通。
本发明如图6所示的移位寄存器单元的实施例增加了反馈电路60,能够使得即使与各上拉节点直接电连接的晶体管产生漏电,也不会对各上拉节点的电位产生影响。
本发明如图6所示的移位寄存器单元的实施例在工作时,当第一上拉节点P11的电位为第三有效电压时,反馈电路60在第一上拉节点P11的电位的控制下,控制反馈节点F1与第一电压端V1之间连通,以使得即使下拉电路包括的晶体管漏电时,各上拉节点的电位也不会下降而使得相应的栅极与各上拉节点电连接的晶体管不能正确的打开。
在本发明实施例中,当反馈电路60包括的栅极与第一上拉节点P11电连接的晶体管为n型晶体管时,所述第三有效电压为高电压,当反馈电路60包括的栅极与第一上拉节点P11电连接的晶体管为p型晶体管时,所述第三有效电压为低电压。
可选的,所述反馈电路可以包括第一反馈晶体管和第二反馈晶体管;
所述第一反馈晶体管的控制极与所述第一上拉节点电连接,所述第一反馈晶体管的第一极与所述第一电压端电连接,所述第一反馈晶体管的第二极与所述反馈节点电连接;
所述第二反馈晶体管的控制极与所述下拉节点电连接,所述第二反馈晶体管的第一极与所述反馈节点电连接,所述第二反馈晶体管的第二极与所述第二电压端电连接。
如图7所示,所述反馈电路60可以包括第一反馈晶体管T7和第二反馈晶体管T9;
所述第一反馈晶体管T7的栅极与所述第一上拉节点P11电连接,所述第一反馈晶体管T7的漏极与所述第一电压端V1电连接,所述第一反馈晶体管T7的源极与所述反馈节点F1电连接;
所述第二反馈晶体管T9的栅极与所述下拉节点P2电连接,所述第二反馈晶体管T9的漏极与所述反馈节点F1电连接,所述第二反馈晶体管T9的源极与所述第二电压端V2电连接。
在图7所示的实施例中,T7和T9都为n型薄膜晶体管,但不以此为限。
本发明如图7所示的移位寄存器单元的实施例在工作时,
当P11的电位为高电压时,T7打开,以控制F1与V1之间连通;
当P11的电位为低电压时,T7关断;
当P2的电位为高电压时,T9打开,以控制F1与V2之间连通;
当P2的电位为低电压时,T9关断。
在具体实施时,所述移位寄存器单元还可以包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路可以包括N个驱动输出子电路;
第一驱动输出子电路分别与第一栅极驱动信号输出端、所述第一上拉节点、所述下拉节点、第一输出时钟信号端和第三电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第三电压端之间连通;
第n驱动输出子电路分别与第n栅极驱动信号输出端、所述第n上拉节点、所述下拉节点、第n输出时钟信号端和第三电压端电连接,用于在所述第n上拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
本发明实施例所述的移位寄存器单元还可以包括N个驱动输出子电路,第一驱动输出子电路在第一上拉节点的电位和下拉节点的电位的控制下,控制第一栅极驱动信号输出端输出第一栅极驱动信号,第n驱动输出子电路在第n上拉节点的电位和下拉节点的电位的控制下,控制第n栅极驱动信号输出端输出第n栅极驱动信号。
在本发明实施例中,所述移位寄存器单元还可以包括进位信号输出端和进位信号输出电路;
所述进位信号输出电路分别与第一上拉节点、所述下拉节点、进位输出时钟信号端、所述进位信号输出端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与所述进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与所述第二电压端之间连通。
本发明实施例所述的移位寄存器单元还可以包括进位信号输出电路,进位信号输出电路在第一上拉节点的电位和下拉节点的电位的控制下,控制进位信号输出端输出进位信号,所述进位信号用于为相邻下一级移位寄存器单元提供输入信号。
如图8所示,在图6所示的移位寄存器单元的实施例的基础上,本发明实施例所述的移位寄存器单元还包括驱动输出电路、第一栅极驱动信号输出端G1、第二栅极驱动信号输出端G2、进位输出电路92和进位信号输出端J1;
所述驱动输出电路可以包括第一驱动输出子电路911和第二驱动输出子电路912;
第一驱动输出子电路911分别与第一栅极驱动信号输出端G1、所述第一上拉节点P11、所述下拉节点P2、第一输出时钟信号端D1和第三电压端V3电连接,用于在所述第一上拉节点P11的电位的控制下,控制所述第一栅极驱动信号输出端G1与所述第一输出时钟信号端D1之间连通,在所述下拉节点P2的电位的控制下,控制所述第一栅极驱动信号输出端G1与所述第三电压端V3之间连通;
第二驱动输出子电路912分别与第二栅极驱动信号输出端G2、所述第二上拉节点P12、所述下拉节点P2、第二输出时钟信号端D2和第三电压端V3电连接,用于在所述第二上拉节点P12的电位的控制下,控制所述第二栅极驱动信号输出端G2与所述第二输出时钟信号端D2之间连通,在所述下拉节点P2的电位的控制下,控制所述第二栅极驱动信号输出端G2与所述第三电压端V3之间连通;
所述进位信号输出电路92分别与第一上拉节点P11、所述下拉节点P2、进位输出时钟信号端D0、所述进位信号输出端J1和第二电压端V2电连接,用于在所述第一上拉节点P11的电位的控制下,控制所述进位信号输出端J1与所述进位输出时钟信号端D0之间连通,在所述下拉节点P2的电位的控制下,控制所述进位信号输出端J1与所述第二电压端V2之间连通。
在本发明实施例中,所述第三电压端可以用于提供第二低电压VGL,但不以此为限。
下面通过两个具体实施例所述的移位寄存器单元。
如图9所示,本发明所述的移位寄存器单元的第一具体实施例包括下拉节点控制电路10、置位电路40、上拉节点电位维持电路41、下拉电路61、驱动输出电路、第一栅极驱动信号输出端G1、第二栅极驱动信号输出端G2、进位输出电路92和进位信号输出端J1;
所述下拉节点控制电路10包括第一控制子电路、第二控制子电路和储能电路;
所述第一控制子电路包括第一控制晶体管T3,所述第二控制子电路包括第二控制晶体管T4,所述储能电路包括存储电容C1;
所述第一控制晶体管T3的栅极与所述复位端R1电连接,所述第一控制晶体管T3的漏极接入高电压Vdd,所述第一控制晶体管T3的源极与所述下拉节点P2电连接;
所述第二控制晶体管T4的栅极与所述输入端I1电连接,所述第二控制晶体管T4的漏极与所述下拉节点P2电连接,所述第二控制晶体管T4的源极接入第一低电压LVGL;
所述存储电容C1的第一端与所述下拉节点P2电连接,所述存储电容的第二端接入第一低电压LVGL;
所述置位电路40包括相互串联的第一置位子电路和第二置位子电路;
所述上拉节点电位维持电路41包括第一电位维持子电路和第二电位维持子电路;
所述第一置位子电路包括第一置位晶体管T1,所述第二置位子电路包括第二置位晶体管T2;
T1的栅极与所述输入端I1电连接,T1的漏极与第一电压端V1电连接,T1的源极与第一上拉节点P11电连接;
T2的栅极与所述输入端I1电连接,T2的漏极与第一上拉节点P11电连接,T2的源极与第二上拉节点P12电连接;
所述第一电位维持子电路包括第一储能电容C2,所述第二电位维持子电路包括第二储能电容C3;
所述第一储能电容C2的第一端与第一上拉节点P11电连接,所述第一储能电容C2的第二端与第一栅极驱动信号输出端G1电连接;
所述第二储能电容C3的第一端与所述第二上拉节点P12电连接,所述第二储能电容C3的第二端与第二栅极驱动信号输出端G2电连接;
所述下拉电路61包括第一下拉晶体管T8和第二下拉晶体管T6;
T8的栅极与下拉节点P2电连接,T8的漏极与第一上拉节点P11电连接,T8的源极接入第一低电压LVGL;
T6的栅极与所述下拉节点P2电连接,T6的漏极与第二上拉节点P12电连接,T6的源极接入第一低电压LVGL;
所述驱动输出电路包括第一驱动输出子电路911和第二驱动输出子电路912;
所述第一驱动输出子电路911包括第一驱动输出晶体管T91和第二驱动输出晶体管T92;
T91的栅极与第一上拉节点P11电连接,T91的漏极与第一输出时钟信号端D1电连接,T91的源极与第一栅极驱动信号输出端G1电连接;
T92的栅极与下拉节点P2电连接,T92的漏极与所述第一栅极驱动信号输出端G1电连接,T92的源极接入第二低电压VGL;
所述第二驱动输出子电路912包括第三驱动输出晶体管T93和第四驱动输出晶体管T94;
T93的栅极与第二上拉节点P12电连接,T93的漏极与第二输出时钟信号端D2电连接,T93的源极与第二栅极驱动信号输出端G2电连接;
T94的栅极与下拉节点P2电连接,T94的漏极与所述第二栅极驱动信号输出端G2电连接,T94的源极接入第二低电压VGL;
所述进位信号输出电路92包括第一进位信号输出晶体管T21和第二进位信号输出晶体管T22;
T21的栅极与第一上拉节点P11电连接,T21的漏极与进位输出时钟信号端D0电连接,T21的源极与进位信号输出端J1电连接;
T22的栅极与下拉节点P2电连接,T22的漏极与进位信号输出端J1电连接,T22的源极接入第一低电压LVGL。
在图9所示的移位寄存器单元的第一具体实施例中,所有的晶体管都为n型薄膜晶体管,但不以此为限。
在图9所示的移位寄存器单元的第一具体实施例中,输入端I1与相邻上一级移位寄存器单元的进位信号输出端电连接。
在图9所示的移位寄存器单元的第一具体实施例中,所述第一电压端为提供高电压Vdd的电压端,所述第二电压端为提供第一低电压LVGL的电压端,所述第三电压端为提供第二低电压VGL的电压端。
如图10所示,D1提供的第一输出时钟信号的周期T与D2提供的第二输出时钟信号的周期T相同,第二输出时钟信号比第一输出时钟信号延迟T/8,第一输出时钟信号的占空比与第二输出时钟信号的占空比相同,所述第一输出时钟信号的占空比可以为1/4,但不以此为限。
并在图10中,标号为D3的为第三输出时钟信号端提供的第三输出时钟信号,第三输出时钟信号比第二输出时钟信号延时T/2,第三输出时钟信号的周期与第一输出时钟信号的周期相同,第三输出时钟信号的占空比可以与第一输出时钟信号的周期相同。
如图10所示,D0提供的进位输出时钟信号可以与第一输出时钟信号相同,但不以此为限。
如图11所示,本发明如图9所述的移位寄存器单元的第一具体实施例在工作时,显示周期包括依次设置的输入时间段t1、输出时间段t2、复位时间段t3和输出截止保持时间段t4;
在输入时间段t1,I1提供高电压,R1提供低电压,T1和T2打开,P11的电位和P12的电位被拉升;T3关断;T4打开,以控制P2接入LVGL;
在输出时间段t2,I1和R1都提供低电压,T1、T2、T3和T4都关断;D1提供的第一输出时钟信号的电位和D2提供的第二输出时钟信号的电位依次上升为高电压,在第一输出时钟信号的电位上升为高电压,并经过预定时间T后,第一输出时钟信号的电位下降为低电压;在第二输出时钟信号的电位上升为高电压,并经过预定时间T后,第二输出时钟信号的电位下降为低电压;第一输出时钟信号的电位由低电压上升为高电压时,第一输出时钟信号通过C2自举拉升P11的电位,当第一输出时钟信号的电位由高电压下降为低电压时,C2相应控制下拉P11的电位;第二输出时钟信号的电位由低电压上升为高电压时,第二输出时钟信号通过C3自举拉升P12的电位,当第二输出时钟信号的电位由高电压下降为低电压时,C3相应控制下拉P12的电位;
在输入阶段t1和输出阶段t2,T91、T93和T21都打开,以使得G1与第一输出时钟信号端D1之间连通,使得G2与第二输出时钟信号端D2之间连通,并使得J1与进位输出时钟信号端D0之间连通;
在复位时间段t3,R1提供高电压,I1提供低电压,T1和T2关断,T3打开,P2接入高电压Vdd,T8和T6打开,以控制P11和P12都接入LVGL,控制T91、T93和T21都关断,并T92、T94和T22都打开,G1和G2都输出第二低电压VGL,J1输出第一低电压LVGL;
在输出截止保持时间段t4,R1和I1都提供低电压,T1、T2、T3和T4都关断,C1维持P2的电位为高电压,T92、T94和T22都打开,G1和G2都输出第二低电压VGL,J1输出第一低电压LVGL。
由图11可知,G1输出的第一栅极驱动信号的下降时间和G2输出的第二栅极驱动信号的下降时间相差不大。
在图10和图11中,横轴是时间,纵轴是电位。
如图12所示,本发明所述的移位寄存器单元的第二具体实施例包括下拉节点控制电路10、置位电路40、上拉节点电位维持电路41、反馈电路、下拉电路、驱动输出电路、第一栅极驱动信号输出端G1、第二栅极驱动信号输出端G2、进位输出电路92和进位信号输出端J1;
所述下拉节点控制电路10包括第一控制子电路、第二控制子电路和储能电路;
所述第一控制子电路包括第一控制晶体管T3,所述第二控制子电路包括第二控制晶体管T4和第三控制晶体管T5,所述储能电路包括存储电容C1;
所述第一控制晶体管T3的栅极与下拉控制时钟信号端D4电连接,所述第一控制晶体管T3的漏极接入高电压Vdd,所述第一控制晶体管T3的源极与所述下拉节点P2电连接;
所述第二控制晶体管T4的栅极与所述输入端I1电连接,所述第二控制晶体管T4的漏极与所述下拉节点P2电连接;
所述第三控制晶体管T5的栅极与所述输入端I1电连接,所述第三控制晶体管T5的漏极与所述第二控制晶体管T4的源极电连接,所述第三控制晶体管T5的源极接入第一低电压LVGL;
所述存储电容C1的第一端与所述下拉节点P2电连接,所述存储电容的第二端接入第一低电压LVGL;
所述置位电路40包括相互串联的第一置位子电路和第二置位子电路;
所述上拉节点电位维持电路41包括第一电位维持子电路和第二电位维持子电路;
所述第一置位子电路包括第一置位晶体管T1,所述第二置位子电路包括第二置位晶体管T2;
T1的栅极与所述输入端I1电连接,T1的漏极与第一电压端V1电连接,T1的源极与第一上拉节点P11电连接;
T2的栅极与所述输入端I1电连接,T2的漏极与第一上拉节点P11电连接,T2的源极与第二上拉节点P12电连接;
所述第一电位维持子电路包括第一储能电容C2,所述第二电位维持子电路包括第二储能电容C3;
所述第一储能电容C2的第一端与第一上拉节点P11电连接,所述第一储能电容C2的第二端与第一栅极驱动信号输出端G1电连接;
所述第二储能电容C3的第一端与所述第二上拉节点P12电连接,所述第二储能电容C3的第二端与第二栅极驱动信号输出端G2电连接;
所述下拉电路包括第一下拉晶体管T8和第二下拉晶体管T6;
T8的栅极与下拉节点P2电连接,T8的漏极与第一上拉节点P11电连接,T8的源极与反馈节点F1电连接;
T6的栅极与所述下拉节点P2电连接,T6的漏极与第二上拉节点P12电连接,T6的源极与反馈节点F1电连接;
所述反馈电路包括第一反馈晶体管T7和第二反馈晶体管T9;
所述第一反馈晶体管T7的栅极与所述第一上拉节点P11电连接,所述第一反馈晶体管T7的漏极接入高电压Vdd,所述第一反馈晶体管T7的源极与所述反馈节点F1电连接;
所述第二反馈晶体管T9的栅极与所述下拉节点P2电连接,所述第二反馈晶体管T9的漏极与所述反馈节点F1电连接,所述第二反馈晶体管T9的源极与接入第一低电压LVGL;
所述驱动输出电路包括第一驱动输出子电路911和第二驱动输出子电路912;
所述第一驱动输出子电路911包括第一驱动输出晶体管T91和第二驱动输出晶体管T92;
T91的栅极与第一上拉节点P11电连接,T91的漏极与第一输出时钟信号端D1电连接,T91的源极与第一栅极驱动信号输出端G1电连接;
T92的栅极与下拉节点P2电连接,T92的漏极与所述第一栅极驱动信号输出端G1电连接,T92的源极接入第二低电压VGL;
所述第二驱动输出子电路912包括第三驱动输出晶体管T93和第四驱动输出晶体管T94;
T93的栅极与第二上拉节点P12电连接,T93的漏极与第二输出时钟信号端D2电连接,T93的源极与第二栅极驱动信号输出端G2电连接;
T94的栅极与下拉节点P2电连接,T94的漏极与所述第二栅极驱动信号输出端G2电连接,T94的源极接入第二低电压VGL;
所述进位信号输出电路92包括第一进位信号输出晶体管T21和第二进位信号输出晶体管T22;
T21的栅极与第一上拉节点P11电连接,T21的漏极与进位输出时钟信号端D0电连接,T21的源极与进位信号输出端J1电连接;
T22的栅极与下拉节点P2电连接,T22的漏极与进位信号输出端J1电连接,T22的源极接入第一低电压LVGL。
在图12所示的移位寄存器单元的第二具体实施例中,所有的晶体管都为n型薄膜晶体管,但不以此为限。
在图12所示的移位寄存器单元的第二具体实施例中,输入端I1与相邻上一级移位寄存器单元的进位信号输出端电连接。
在图12所示的移位寄存器单元的第二具体实施例中,所述第一电压端为提供高电压Vdd的电压端,所述第二电压端为提供第一低电压LVGL的电压端,所述第三电压端为提供第二低电压VGL的电压端。
如图10所示,下拉控制时钟信号端D4提供的下拉控制时钟信号的周期T0与D0提供的进位输出时钟信号的周期T0相同,下拉控制时钟信号的占空比与进位输出时钟信号的占空比相同;
下拉控制时钟信号比进位输出时钟信号延迟T0/2。
在本发明实施例中,所述下拉控制时钟信号的占空比可以为1/4,但不以此为限。
如图11所示,本发明如图12所述的移位寄存器单元的第二具体实施例在工作时,显示周期包括依次设置的输入时间段t1、输出时间段t2、复位时间段t3和输出截止保持时间段t4;
在输入时间段t1,I1提供高电压,R1提供低电压,T1和T2打开,P11的电位和P12的电位被拉升;T3关断;T4和T5打开,以控制P2接入LVGL;T7打开,以使得F1接入高电压Vdd,T8的源极和T6的源极都接入高电压Vdd,即使T8和T6漏电,也不会影响P11的电位和P12的电位;
在输出时间段t2,I1和R1都提供低电压,T1、T2、T3和T4都关断;D1提供的第一输出时钟信号的电位和D2提供的第二输出时钟信号的电位依次上升为高电压,在第一输出时钟信号的电位上升为高电压,并经过预定时间T后,第一输出时钟信号的电位下降为低电压;在第二输出时钟信号的电位上升为高电压,并经过预定时间T后,第二输出时钟信号的电位下降为低电压;第一输出时钟信号的电位由低电压上升为高电压时,第一输出时钟信号通过C2自举拉升P11的电位,当第一输出时钟信号的电位由高电压下降为低电压时,C2相应控制下拉P11的电位;第二输出时钟信号的电位由低电压上升为高电压时,第二输出时钟信号通过C3自举拉升P12的电位,当第二输出时钟信号的电位由高电压下降为低电压时,C3相应控制下拉P12的电位;
在输出时间段t2,T7打开,以使得F1接入高电压Vdd,T8的源极和T6的源极都接入高电压Vdd,即使T8和T6漏电,也不会影响P11的电位和P12的电位;在输入阶段t1和输出阶段t2,T91、T93和T21都打开,以使得G1与第一输出时钟信号端D1之间连通,使得G2与第二输出时钟信号端D2之间连通,并使得J1与进位输出时钟信号端D0之间连通;
在复位时间段t3,R1提供高电压,I1提供低电压,T1和T2关断,T3打开,P2接入高电压Vdd,T8和T6打开,以控制P11和P12都接入LVGL,控制T91、T93和T21都关断,并T92、T94和T22都打开,G1和G2都输出第二低电压VGL,J1输出第一低电压LVGL;T9打开,以使得F1接入第一低电压LVGL;
在输出截止保持时间段t4,R1和I1都提供低电压,T1、T2、T3和T4都关断,C1维持P2的电位为高电压,T92、T94和T22都打开,G1和G2都输出第二低电压VGL,J1输出第一低电压LVGL;T9打开,以使得F1接入第一低电压LVGL;
在输出截止保持时间段,每隔一段时间,下拉控制时钟信号的电位变为高电压,当下拉控制时钟信号的电位为高电压时,T3打开,以为C1充电,以维持P2的电位为高电压。
如图13所示,当如图12所示的移位寄存器单元的第二具体实施例包括的各晶体管的阈值电压负漂至-3V时,P11的电位、P12的电位和P2的电位可以很好的被维持,G1输出的第一栅极驱动信号的下降时间和G2的第二栅极驱动信号的下降时间一致。
在图13中,第一栅极驱动信号的下降时间是从a点到b点持续的时间,第二栅极驱动信号的下降时间是从c点到d点持续的时间。
在图13中,横轴是时间,纵轴是电位。
经过仿真,当图12所示的移位寄存器单元的阈值电压在-3.5V至+8V时,移位寄存器单元输出的两级栅极驱动信号的下降时间可以保持一致。
本发明实施例所述的移位寄存器单元增加了反馈电路,可以应用于氧化物TFT背板和LTPS(低温多晶硅)背板。
在本发明实施例中,以栅极驱动电路中的移位寄存器单元采用n型晶体管为例举例说明,但是在实际操作时,该移位寄存器单元也可以采用p型晶体管。
在具体实施时,氧化物TFT背板中的栅极驱动电路采用的晶体管为n型晶体管,所述n型晶体管的阈值电压会正向漂移或负向漂移,当n型晶体管的阈值电压负向漂移时会产生漏电,本发明实施例可以防止由于n型晶体管漏电而导致的不能很好的维持上拉节点的电位的现象;
LTPS背板中的栅极驱动电路采用的晶体管为p型晶体管,所述p型晶体管由于迁移率高而容易产生漏电,本发明实施例与可以防止由于p型晶体管漏电而导致的不能很好的维持上拉节点的电位的现象。
在本发明实施例中,以各晶体管为n型晶体管为例举例说明。
本发明实施例所述的移位寄存器单元的驱动方法,用于驱动本发明实施例所述的移位寄存器单元,所述移位寄存器单元的驱动方法包括:
下拉节点控制电路在输入端提供的输入信号的控制下,控制下拉节点与第二电压端之间连通,所述下拉节点控制电路在复位端提供的复位信号的控制下,控制下拉节点与第一电压端连通,所述下拉节点控制电路控制维持所述下拉节点的电位。
本发明实施例所述的移位寄存器单元的驱动方法采用下拉节点控制电路以控制下拉节点的电位,解决相关的移位寄存器单元需要采用反相器控制下拉节点的电位,从而导致的电路信赖性低的问题,以使得本发明实施例所述的移位寄存器单元的结构简单,减少采用的晶体管的数目,利于实现高PPI(Pixels Per Inch,每英寸所拥有的像素数量),信赖性高。
优选的,所述复位端提供的复位信号为下拉控制时钟信号,以使得在复位时间段和输出截止保持时间段,所述下拉节点控制电路能够更好的控制维持下拉节点的电位。
在优选情况下,所述移位寄存器单元还包括置位电路、上拉节点电位维持电路和N个上拉节点;所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;所述移位寄存器单元的驱动方法还包括:
第一置位子电路在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;第一电位维持子电路维持所述第一上拉节点的电位;
第n置位子电路在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;第n电位维持子电路维持所述第n上拉节点的电位。
在本发明实施例中,所述移位寄存器单元可以包括置位电路,置位电路包括相互串联的N个置位子电路,多级相互串联的置位子电路分别提供各个上拉节点的电位,每个上拉节点分别控制输出相应级栅极驱动信号,以减小所述移位寄存器单元输出的各级栅极驱动信号的下降时间tf的差异。
可选的,所述移位寄存器单元可以包括反馈电路和下拉电路;
所述移位寄存器单元的驱动方法还包括:
所述下拉电路在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述反馈节点连通;
所述反馈电路在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
在具体实施时,所述移位寄存器单元还包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路包括N个驱动输出子电路;所述移位寄存器单元的驱动方法还包括:
第一驱动输出子电路在所述第一上拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与第三电压端之间连通;
第n驱动输出子电路在所述第n上拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
在本发明实施例中,所述移位寄存器单元还可以包括进位信号输出端和进位信号输出电路;所述移位寄存器单元的驱动方法还可以包括:
所述进位信号输出电路在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与第二电压端之间连通。
本发明实施例所述的栅极驱动电路包括多级上述的移位寄存器单元;
所述移位寄存器单元包括进位信号输出端;
除了第一级移位寄存器单元之外,每一级移位寄存器单元的输入端都与相邻上一级移位寄存器单元的进位信号输出端电连接。
图14中示出了本发明实施例所述的栅极驱动电路包括的四级移位寄存器单元;
如图14所示,标号为S4m-3的为栅极驱动电路包括的第4m-3级移位寄存器单元,标号为S4m-2的为栅极驱动电路包括的第4m-2级移位寄存器单元,标号为S4m-1的为栅极驱动电路包括的第4m-1级移位寄存器单元,标号为S4m的为栅极驱动电路包括的第4m级移位寄存器单元,其中,m为正整数;
S4m-3的进位输出时钟信号端D0接入第一时钟信号K1;S4m-3还可以接入第三时钟信号K3;
S4m-2的进位输出时钟信号端D0接入第二时钟信号K2;S4m-2还可以接入第四时钟信号K4;
S4m-1的进位输出时钟信号端D0接入第一时钟信号K1;S4m-1还可以接入第三时钟信号K3;
S4m的进位输出时钟信号端D0接入第二时钟信号K2;S4m还可以接入第四时钟信号K4;
S4m-3的进位信号输出端J1与S4m-2的输入端I1电连接;
S4m-2的进位信号输出端J1与S4m-1的输入端I1电连接;
S4m-1的进位信号输出端J1与S4m的输入端I1电连接;
S4m-1的进位信号输出端J1与S4m-3的复位端R1电连接;
S4m的进位信号输出端J1与S4m-2的复位端R1电连接。
并且,在图14所示的栅极驱动电路包括的四级移位寄存器单元中,S4m-1的第一输出时钟信号端接入第一输出时钟信号L1,S4m-1的第二输出时钟信号端接入第二输出时钟信号L2;S4m-2的第一输出时钟信号端接入第三输出时钟信号L3,S4m-1的第二输出时钟信号端接入第四输出时钟信号L4;S4m-3的第一输出时钟信号端接入第五输出时钟信号L5,S4m-1的第二输出时钟信号端接入第六输出时钟信号L6;S4m的第一输出时钟信号端接入第七输出时钟信号L7,S4m的第二输出时钟信号端接入第八输出时钟信号L8。
如图15所示,K1的周期、K2的周期、K3的周期、K4的周期、L1的周期、L2的周期、L3的周期、L4的周期、L5的周期、L6的周期、L7的周期和L8的周期都为T;
K1的占空比、K2的占空比、K3的占空比、K4的占空比、L1的占空比、L2的占空比、L3的占空比、L4的占空比、L5的占空比、L6的占空比、L7的占空比和L8的占空比都为1/4;
K2比K1延迟T/4,K3比K2延迟T/4,K4比K3延迟T/4;
L1比K4延迟T/4,L2比L1延迟T/8,L3比L2延迟T/8,L4比L3延迟T/8,L5比L4延迟T/8,L6比L5延迟T/8,L7比L6延迟T/8,L8比L7延迟T/8。
本发明实施例所述的显示装置包括上述的栅极驱动电路。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (18)
1.一种移位寄存器单元,其特征在于,包括下拉节点控制电路;
所述下拉节点控制电路分别与输入端、复位端、第一电压端、第二电压端和下拉节点电连接,用于在所述输入端提供的输入信号和所述复位端提供的复位信号的控制下,控制所述下拉节点与所述第一电压端或所述第二电压端连通,并控制维持所述下拉节点的电位;
所述移位寄存器单元还包括置位电路、上拉节点电位维持电路和N个上拉节点;
所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;
第一置位子电路的控制端与所述输入端电连接,所述第一置位子电路的第一端与第一电压端电连接,所述第一置位子电路的第二端与第一上拉节点电连接,所述第一置位子电路用于在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;
第n置位子电路的控制端与所述输入端电连接,所述第n置位子电路的第一端与第n-1上拉节点电连接,所述第n置位子电路的第二端与第n上拉节点电连接;所述第n置位子电路用于在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;n为大于1而小于或等于N的整数;
第一电位维持子电路与所述第一上拉节点电连接,用于维持所述第一上拉节点的电位;
第n电位维持子电路与所述第n上拉节点电连接,用于维持所述第n上拉节点的电位。
2.如权利要求1所述的移位寄存器单元,其特征在于,所述下拉节点控制电路包括第一控制子电路、第二控制子电路和储能电路;
所述第一控制子电路分别与所述复位端、所述下拉节点和所述第一电压端电连接,用于在所述复位信号的控制下,控制所述下拉节点与所述第一电压端之间连通;
所述第二控制子电路分别与所述输入端、所述下拉节点和所述第二电压端电连接,用于在所述输入信号的控制下,控制所述下拉节点与所述第二电压端之间连通;
所述储能电路与所述下拉节点电连接,用于维持所述下拉节点的电位。
3.如权利要求2所述的移位寄存器单元,其特征在于,所述第一控制子电路包括第一控制晶体管,所述第二控制子电路包括第二控制晶体管,所述储能电路包括存储电容;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接,所述第二控制晶体管的第二极与所述第二电压端电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接。
4.如权利要求2所述的移位寄存器单元,其特征在于,所述第一控制子电路包括第一控制晶体管;所述第二控制子电路包括第二控制晶体管和第三控制晶体管;所述储能电路包括存储电容;
所述第一控制晶体管的控制极与所述复位端电连接,所述第一控制晶体管的第一极与所述第一电压端电连接,所述第一控制晶体管的第二极与所述下拉节点电连接;
所述第二控制晶体管的控制极与所述输入端电连接,所述第二控制晶体管的第一极与所述下拉节点电连接;
所述存储电容的第一端与所述下拉节点电连接,所述存储电容的第二端与所述第二电压端电连接;
所述第三控制晶体管的控制极与所述输入端电连接,所述第三控制晶体管的第一极与所述第二控制晶体管的第二极电连接,所述第三控制晶体管的第二极与所述第二电压端电连接。
5.如权利要求3或4所述的移位寄存器单元,其特征在于,所述复位端提供的复位信号为下拉控制时钟信号。
6.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括N个栅极驱动信号输出端;所述第一置位子电路包括第一置位晶体管;所述第n置位子电路包括第n置位晶体管;所述第一电位维持子电路包括第一储能电容,所述第n电位维持子电路包括第n储能电容;
所述第一置位晶体管的控制极与所述输入端电连接,所述第一置位晶体管的第一极与所述第一电压端电连接,所述第一置位晶体管的第二极与所述第一上拉节点电连接;
所述第n置位晶体管的控制极与所述输入端电连接,所述第n置位晶体管的第一极与第n-1上拉节点电连接,所述第n置位晶体管的第二极与第n上拉节点电连接;
所述第一储能电容的第一端与所述第一上拉节点电连接,所述第一储能电容的第二端与第一栅极驱动信号输出端电连接;
所述第n储能电容的第一端与所述第n上拉节点电连接,所述第n储能电容的第二端与第n栅极驱动信号输出端电连接。
7.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和第二电压端电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述第二电压端之间连通。
8.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元包括反馈电路和下拉电路;
所述下拉电路分别与所述下拉节点、所述N个上拉节点和反馈节点电连接,用于在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与所述反馈节点连通;
所述反馈电路分别与第一上拉节点、所述反馈节点、第一电压端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
9.如权利要求8所述的移位寄存器单元,其特征在于,所述反馈电路包括第一反馈晶体管和第二反馈晶体管;
所述第一反馈晶体管的控制极与所述第一上拉节点电连接,所述第一反馈晶体管的第一极与所述第一电压端电连接,所述第一反馈晶体管的第二极与所述反馈节点电连接;
所述第二反馈晶体管的控制极与所述下拉节点电连接,所述第二反馈晶体管的第一极与所述反馈节点电连接,所述第二反馈晶体管的第二极与所述第二电压端电连接。
10.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路包括N个驱动输出子电路;
第一驱动输出子电路分别与第一栅极驱动信号输出端、所述第一上拉节点、所述下拉节点、第一输出时钟信号端和第三电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与所述第三电压端之间连通;
第n驱动输出子电路分别与第n栅极驱动信号输出端、所述第n上拉节点、所述下拉节点、第n输出时钟信号端和第三电压端电连接,用于在所述第n上拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
11.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元还包括进位信号输出端和进位信号输出电路;
所述进位信号输出电路分别与第一上拉节点、所述下拉节点、进位输出时钟信号端、所述进位信号输出端和第二电压端电连接,用于在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与所述进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与所述第二电压端之间连通。
12.一种移位寄存器单元的驱动方法,用于驱动如权利要求1至11中任一权利要求所述的移位寄存器单元,其特征在于,所述移位寄存器单元的驱动方法包括:
下拉节点控制电路在输入端提供的输入信号的控制下,控制下拉节点与第二电压端之间连通,所述下拉节点控制电路在复位端提供的复位信号的控制下,控制下拉节点与第一电压端连通,所述下拉节点控制电路控制维持所述下拉节点的电位;
所述移位寄存器单元还包括置位电路、上拉节点电位维持电路和N个上拉节点;所述置位电路包括相互串联的N个置位子电路,N为大于或等于2的整数;所述上拉节点电位维持电路包括N个电位维持子电路;所述移位寄存器单元的驱动方法还包括:
第一置位子电路在所述输入信号的控制下,控制第一上拉节点与所述第一电压端之间连通;第一电位维持子电路维持所述第一上拉节点的电位;
第n置位子电路在所述输入信号的控制下,控制所述第n-1上拉节点与所述第n上拉节点之间连通;第n电位维持子电路维持所述第n上拉节点的电位。
13.如权利要求12所述的移位寄存器单元的驱动方法,其特征在于,所述复位端提供的复位信号为下拉控制时钟信号。
14.如权利要求12所述的移位寄存器单元的驱动方法,其特征在于,所述移位寄存器单元包括反馈电路和下拉电路;
所述移位寄存器单元的驱动方法还包括:
所述下拉电路在所述下拉节点的电位的控制下,控制所述N个上拉节点分别与反馈节点连通;
所述反馈电路在所述第一上拉节点的电位的控制下,控制所述反馈节点与第一电压端之间连通,在所述下拉节点的电位的控制下,控制所述反馈节点与所述第二电压端之间连通。
15.如权利要求12所述的移位寄存器单元的驱动方法,其特征在于,所述移位寄存器单元还包括驱动输出电路和N个栅极驱动信号输出端;所述驱动输出电路包括N个驱动输出子电路;所述移位寄存器单元的驱动方法还包括:
第一驱动输出子电路在所述第一上拉节点的电位的控制下,控制第一栅极驱动信号输出端与第一输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第一栅极驱动信号输出端与第三电压端之间连通;
第n驱动输出子电路在所述第n上拉节点的电位的控制下,控制第n栅极驱动信号输出端与第n输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述第n栅极驱动信号输出端与所述第三电压端之间连通。
16.如权利要求12所述的移位寄存器单元的驱动方法,其特征在于,所述移位寄存器单元还包括进位信号输出端和进位信号输出电路;所述移位寄存器单元的驱动方法还包括:
所述进位信号输出电路在所述第一上拉节点的电位的控制下,控制所述进位信号输出端与进位输出时钟信号端之间连通,在所述下拉节点的电位的控制下,控制所述进位信号输出端与第二电压端之间连通。
17.一种栅极驱动电路,其特征在于,包括多级如权利要求1至11中任一权利要求所述的移位寄存器单元;
所述移位寄存器单元包括进位信号输出端;
除了第一级移位寄存器单元之外,每一级移位寄存器单元的输入端都与相邻上一级移位寄存器单元的进位信号输出端电连接。
18.一种显示装置,其特征在于,包括如权利要求17所述的栅极驱动电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010191578.5A CN111179813B (zh) | 2020-03-18 | 2020-03-18 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
US17/417,518 US11887683B2 (en) | 2020-03-18 | 2020-12-29 | Shift register unit, driving method, gate driving circuit and display device |
PCT/CN2020/140585 WO2021184899A1 (zh) | 2020-03-18 | 2020-12-29 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010191578.5A CN111179813B (zh) | 2020-03-18 | 2020-03-18 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111179813A CN111179813A (zh) | 2020-05-19 |
CN111179813B true CN111179813B (zh) | 2022-05-17 |
Family
ID=70655184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010191578.5A Active CN111179813B (zh) | 2020-03-18 | 2020-03-18 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11887683B2 (zh) |
CN (1) | CN111179813B (zh) |
WO (1) | WO2021184899A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111179813B (zh) | 2020-03-18 | 2022-05-17 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
CN114930437A (zh) | 2020-10-27 | 2022-08-19 | 京东方科技集团股份有限公司 | 栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140079106A (ko) * | 2012-12-18 | 2014-06-26 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 이용한 표시장치 |
CN105761758A (zh) * | 2016-05-18 | 2016-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
KR20180057975A (ko) * | 2016-11-23 | 2018-05-31 | 엘지디스플레이 주식회사 | 쉬프트 레지스터, 이를 포함한 영상 표시장치 및 그 구동방법 |
CN108399902A (zh) * | 2018-03-27 | 2018-08-14 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN109410825A (zh) * | 2019-01-04 | 2019-03-01 | 京东方科技集团股份有限公司 | 移位寄存器电路及其驱动方法、栅极驱动电路及其驱动方法和显示装置 |
CN109767717A (zh) * | 2019-03-19 | 2019-05-17 | 合肥京东方光电科技有限公司 | 电压自维持电路及其驱动方法、移位寄存器、栅极驱动电路、显示装置 |
CN110648621A (zh) * | 2019-10-30 | 2020-01-03 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101642992B1 (ko) | 2009-12-30 | 2016-08-10 | 엘지디스플레이 주식회사 | 쉬프트 레지스터와 이를 이용한 표시장치 |
JP5419762B2 (ja) * | 2010-03-18 | 2014-02-19 | 三菱電機株式会社 | シフトレジスタ回路 |
CN103489484B (zh) * | 2013-09-22 | 2015-03-25 | 京东方科技集团股份有限公司 | 一种移位寄存器单元及栅极驱动电路 |
CN106023946B (zh) | 2016-08-04 | 2019-01-04 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动装置以及显示装置 |
CN108573668B (zh) * | 2017-03-10 | 2021-05-18 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN107464539B (zh) * | 2017-09-21 | 2021-12-24 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动装置、显示装置以及驱动方法 |
CN107909980B (zh) | 2017-12-27 | 2020-08-04 | 深圳市华星光电技术有限公司 | Goa电路及具有该goa电路的液晶显示装置 |
CN108777128A (zh) * | 2018-05-31 | 2018-11-09 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
CN111179858B (zh) | 2018-11-13 | 2021-03-02 | 合肥京东方卓印科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置 |
CN111179813B (zh) * | 2020-03-18 | 2022-05-17 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
-
2020
- 2020-03-18 CN CN202010191578.5A patent/CN111179813B/zh active Active
- 2020-12-29 US US17/417,518 patent/US11887683B2/en active Active
- 2020-12-29 WO PCT/CN2020/140585 patent/WO2021184899A1/zh active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140079106A (ko) * | 2012-12-18 | 2014-06-26 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터와 이를 이용한 표시장치 |
CN105761758A (zh) * | 2016-05-18 | 2016-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
KR20180057975A (ko) * | 2016-11-23 | 2018-05-31 | 엘지디스플레이 주식회사 | 쉬프트 레지스터, 이를 포함한 영상 표시장치 및 그 구동방법 |
CN108399902A (zh) * | 2018-03-27 | 2018-08-14 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN109410825A (zh) * | 2019-01-04 | 2019-03-01 | 京东方科技集团股份有限公司 | 移位寄存器电路及其驱动方法、栅极驱动电路及其驱动方法和显示装置 |
CN109767717A (zh) * | 2019-03-19 | 2019-05-17 | 合肥京东方光电科技有限公司 | 电压自维持电路及其驱动方法、移位寄存器、栅极驱动电路、显示装置 |
CN110648621A (zh) * | 2019-10-30 | 2020-01-03 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2021184899A1 (zh) | 2021-09-23 |
US11887683B2 (en) | 2024-01-30 |
US20230260586A1 (en) | 2023-08-17 |
CN111179813A (zh) | 2020-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113724770B (zh) | 一种移位寄存器及其驱动方法 | |
CN112053661B (zh) | 像素电路、像素驱动方法、显示面板和显示装置 | |
CN109935188B (zh) | 栅极驱动单元、方法、栅极驱动模组、电路及显示装置 | |
CN109285504B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路 | |
KR101486175B1 (ko) | 어레이 기판 행 구동 유닛, 어레이 기판 행 구동 회로 및 디스플레이 장치 | |
CN113196368B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN111710298B (zh) | 像素电路及其驱动方法、显示面板 | |
CN109064964B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
US20150294733A1 (en) | Shift register cell, shift register, gate driver and display panel | |
US20160372031A1 (en) | Shift Register Unit and Method of Driving the Same, Gate Scanning Circuit | |
CN105741744A (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 | |
CN111933083B (zh) | 移位寄存器单元、驱动方法和显示装置 | |
CN105139822A (zh) | 移位寄存器及其驱动方法,栅极驱动电路 | |
CN113436585B (zh) | 驱动电路、驱动方法和显示装置 | |
KR101943234B1 (ko) | 저온 폴리 실리콘 반도체 박막 트랜지스터 기반 goa회로 | |
CN106448566A (zh) | 一种像素驱动电路、驱动方法及显示装置 | |
CN111179813B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN114023264B (zh) | 驱动电路、驱动模组、驱动方法和显示装置 | |
CN109147673B (zh) | 像素电路及其驱动方法、显示装置 | |
CN111276084B (zh) | 移位寄存器单元、驱动方法、移位寄存器和显示装置 | |
CN216623724U (zh) | 像素电路和显示面板 | |
CN113053317B (zh) | 驱动电路、驱动方法和显示装置 | |
CN112164371B (zh) | 驱动电路及显示面板 | |
CN112331142B (zh) | 扫描驱动电路、显示面板和显示装置 | |
CN114155813A (zh) | 像素电路、像素电路的驱动方法和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |