CN111130675A - 一种基于时间触发网络的时间同步装置 - Google Patents
一种基于时间触发网络的时间同步装置 Download PDFInfo
- Publication number
- CN111130675A CN111130675A CN201911190487.3A CN201911190487A CN111130675A CN 111130675 A CN111130675 A CN 111130675A CN 201911190487 A CN201911190487 A CN 201911190487A CN 111130675 A CN111130675 A CN 111130675A
- Authority
- CN
- China
- Prior art keywords
- time
- signal
- bit
- rtc
- synchronization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0638—Clock or time synchronisation among nodes; Internode synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
为解决时间触发协议存在使用限制的技术问题,本发明提供了一种基于时间触发网络的时间同步装置,包括配置生成单元、RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元以及时间同步混合接收单元。本发明可以满足:当网络需求不满足,或者不适用时间触发协议的时候能够使用RTC方法进行时间同步,当网络满足时间触发协议时能够使用时间触发协议进行时间同步,从而拓展了应用范围,提高了系统的集成度。
Description
技术领域
本发明属于数据通信技术领域,涉及一种基于时间触发网络的时间同步装置。
背景技术
时间触发网络具备强实时、高可靠与高可用等特性,适用于对数据传输的实时性、可靠性有较高要求的分布式网络系统。时间触发网络是通过时间触发协议进行时间同步的,时间同步技术是时间触发网络的核心技术。
在实际应用中,时间触发协议存在使用限制。例如当在网络节点较少不足以通过时间触发协议实现时间同步;再如当配置不满足或者网络对时间同步要求较低,不适用时间触发协议。
发明内容
为解决时间触发协议存在使用限制的技术问题,本发明提供了一种采用FPGA逻辑电路设计的基于时间触发网络的时间同步装置,当网络需求不满足,或者不适用时间触发协议的时候能够使用RTC方法进行时间同步,当网络满足时间触发协议时能够使用时间触发协议进行时间同步,从而拓展了应用范围,提高了系统的集成度。
本发明的技术方案为:
一种基于时间触发网络的时间同步装置,其特殊之处在于:包括配置生成单元、RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元以及时间同步混合接收单元;
所述配置生成单元用于实现以下步骤:
1)接收来自主机接口的读写控制信号、2M位地址总线信号和2M位数据总线信号;M为大于等于4的整数;
2)对所述2M位地址总线信号进行译码,根据所述2M位数据总线信号生成RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元以及时间同步混合接收单元的配置信号;
时间同步混合发送单元配置信号包括时钟同步开关信号、RTC同步开关信号、2M位时间触发同步发送链路配置信号、2M位RTC同步发送链路配置信号、2M位静态发送延时信号;
时间同步混合接收单元配置信号包括2M位时间触发同步接收链路配置信号、2M位RTC同步接收链路配置信号和2M位静态接收延迟信号;
所述时间同步混合接收单元用于实现以下步骤:
1)接收来自外部接收单元的2M+1位缓冲区读数据,以及来自配置生成单元的时间同步混合接收单元配置信号;
2)对接收到的缓冲区读数据进行处理,生成时间触发同步控制信号和RTC同步控制信号;时间触发同步控制信号包括CS接收指示[1:N]、CA接收指示[1:N]、IN接收指示[1:N]、透明时钟[1:N]、整合周期[1:N]和成员变量[1:N];RTC同步控制信号包括RTC接收更新使能和2M+1位RTC接收更新数据;1≤N≤2M;
所述RTC同步控制单元用于实现以下步骤:
接收来自配置生成单元的RTC同步控制单元配置信号,以及来自接收时间同步混合接收单元的RTC同步控制信号,完成RTC同步控制功能,产生RTC发送控制信号;RTC发送控制信号包括RTC发送请求和2M+1位RTC时间信息;
所述时间触发同步控制单元用于实现以下步骤:
1)接收来自配置生成单元的时间触发同步控制单元配置信号,以及来自接收时间同步混合接收单元的时间触发同步控制信号;
2)进行时间触发协议的处理,生成时间触发发送控制信号,包括CS发送请求、CA发送请求、IN发送请求、2M位本地时间、2M位本地成员变量和2M位本地同步周期;
所述时间同步混合发送单元用于实现以下步骤:
1)接收来自配置生成单元的时间同步混合发送单元配置信息、来自RTC同步控制单元的RTC发送控制信号,以及来自时间触发同步控制单元的时间触发发送控制信号;
2)对所述RTC发送请求、CS发送请求、CA发送请求和IN发送请求进行混合调度,并生成缓冲区写使能和2M+1位缓冲区写数据。
进一步地,所述的RTC同步控制单元配置信号包括RTC主机更新使能信号、至少2M+1位RTC主机更新数据信号、RTC工作模式信号、2M位RTC发送周期信号;
所述的时间触发同步控制单元配置信号包括同步角色信号、2M位同步成员变量信号、2M位同步评估时间点信号、2M位同步私党阈值信号、2M位整合周期长度信号、2M位群周期长度信号、2M位冷启动超时时间信号、2M位等待响应超时时间信号信号、2M位CS帧超时时间信号、2M位CA帧超时时间信号、2M位时间校正点信号、2M位稳定态周期阈值信号、2M位延时发送控制时间信号、2M位监听超时时间信号、2M位迁移周期数信号、2M位最大观察窗口数信号、2M位集中算法耗时时间信号、2M位同步精度时间信号、2M位时钟校正时间信号和2M位同步私党阈值信号。
进一步地,所述时间同步混合发送单元对所述RTC发送请求、CS发送请求、CA发送请求和IN发送请求进行混合调度的优先级为CS发送请求>CA发送请求>IN发送请求>RTC发送请求。
进一步地,所述时间同步混合发送单元包括请求混合调度单元和成帧单元;
请求混合调度单元用于接收所述时钟同步开关信号、RTC同步开关信号、RTC发送请求、CS发送请求、CA发送请求和IN发送请求,生成调度结果并发送给成帧单元;
成帧单元根据所述调度结果,将所述2M位时间触发同步发送链路配置信号、2M位RTC同步发送链路配置信号、2M位静态发送延时信号、2M+1位RTC时间信息、2M位本地时间、2M位本地成员变量和2M位本地同步周期组织成待发送数据,并生成缓冲区写使能和2M+1位缓冲区写数据。
进一步地,所述M取值为5。
本发明的有益效果:
1、本发明控制简单,易于硬件逻辑实现。
2、本发明通用性高,能够有效的简化使用者的设计。
3、本发明可满足不同需求的时间触发网络时间同步,适用范围更广。
4、本发明在进行发送请求混合调度时,优先保证时间触发协议(同步精度高于RTC)的运行,在网络条件不允许的条件下,可以运行RTC同步方式,实现两种同步方式的复用。
附图说明
图1为本发明时间同步装置实施例的原理示意图,图中[1:N]代表信号可以依据物理层的个数而扩展为N路。
图2为本发明实施例中配置生成单元读写操作时序示意图。
图3为本发明实施例中时间同步混合发送单元的原理示意图。
具体实施方式
以下结合附图对本发明作进一步说明。
本发明所提供的基于时间触发网络的时间同步装置包括配置生成单元、RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元、时间同步混合接收单元这五个部分,以下结合附图1-3以及具体实例对各部分进行详细说明。
一、配置生成单元
接收来自主机接口的读写控制信号、32位地址总线信号和32位数据总线信号,对32位地址总线信号进行译码,生成相关配置信号,包括RTC同步控制单元配置信号、时间触发同步控制单元配置信号、时间同步混合发送单元配置信号和时间同步混合接收单元的配置信号;
RTC同步控制单元配置信号包括RTC主机更新使能信号、64位RTC主机更新数据信号、RTC工作模式信号、32位RTC发送周期信号;
时间触发同步控制单元配置信号包括同步角色信号、32位同步成员变量信号、32位同步评估时间点信号、32位同步私党阈值信号、32位整合周期长度信号、32位群周期长度信号、32位冷启动超时时间信号、32位等待响应超时时间信号、32位CS帧超时时间信号、32位CA帧超时时间信号、32位时间校正点信号、32位稳定态周期阈值信号、32位延时发送控制时间信号、32位监听超时时间信号、32位迁移周期数信号、32位最大观察窗口数信号、32位集中算法耗时时间信号、32位同步精度时间信号、32位时钟校正时间信号和32位同步私党阈值信号;
时间同步混合发送单元配置信号包括时钟同步开关信号、RTC同步开关信号、32位时间触发同步发送链路配置信号、32位RTC同步发送链路配置信号和32位静态发送延时信号;
时间同步混合接收单元配置信号包括32位时间触发同步接收链路配置信号、32位RTC同步接收链路配置信号和32位静态接收延迟信号。
配置生成单元通过图2中波形所示的时序对配置信息进行读写;配置信息的寄存器的定义和说明如下表1所示。
表1配置寄存器组说明
二、时间同步混合接收单元
首先,接收来自外部接收单元的64位缓冲区读数据,接收来自配置生成单元的时间同步混合接收单元配置信号;然后,对接收到的缓冲区读数据进行处理,提取出相关时间信息,并使用静态接收延迟进行时间修正,生成时间触发同步控制信号和RTC同步控制信号;
时间触发同步控制信号包括CS接收指示[1:N]、CA接收指示[1:N]、IN接收指示[1:N]、透明时钟[1:N]、整合周期[1:N]、成员变量[1:N];
RTC同步控制信号包括RTC接收更新使能和64位RTC接收更新数据。
三、RTC同步控制单元
接收来自配置生成单元的RTC同步控制单元配置信号,接收来自时间同步混合接收单元的RTC同步控制信号,完成RTC同步控制功能,产生RTC发送控制信号;
RTC发送控制信号包括RTC发送请求和64位RTC时间信息。
RTC同步控制单元主要功能包括:
a.若RTC工作模式为服务器模式,则按照RTC发送周期信号对外周期性的发送RTC发送请求和RTC时间信息。
b.若RTC工作模式为客户端模式,则按照RTC接收更新使能和64位RTC接收更新数据对自身RTC时间进行维护。
c.按照RTC主机更新使能信号、64位RTC主机更新数据信号对RTC时间信息进行更新。
四、时间触发同步控制单元
首先,接收来自配置生成单元的时间触发同步控制单元配置信号,接收来自时间同步混合接收单元的时间触发同步控制信号;然后,进行时间触发协议的处理后,生成时间触发发送控制信号;
时间触发发送控制信号包括CS发送请求、CA发送请求、IN发送请求、32位本地时间、32位本地成员变量和32位本地同步周期。
五、时间同步混合发送单元
首先,接收来自配置生成单元的时间同步混合发送单元配置信号,接收来自RTC同步控制单元的RTC发送控制信号,接收来自时间触发同步控制单元的时间触发发送控制信号;然后,对接收到的RTC发送请求、CS发送、CA发送和IN发送进行混合调度,并生成缓冲区写使能和64位缓冲区写数据。
如图3所示,时间同步混合发送单元中的请求混合调度单元接收RTC发送请求、CS发送请求、CA发送请求和IN发送请求后,按照优先级对各发送请求进行调度从而生成调度结果,根据该调度结果使用一个成帧单元将时间触发同步发送链路配置、RTC同步发送链路配置、静态发送延时、RTC时间、本地时间、本地成员变量和本地同步周期组织成待发送数据,并生成缓冲区写使能和64位缓冲区写数据。
请求混合调度单元的主要功能包括:
a.若时钟同步开关为“开”,RTC同步开关为“开”,则按照CS发送请求>CA发送请求>IN发送请求>RTC发送请求的调度优先级顺序对时间同步请求进行处理,并生成缓冲区写使能和64位缓冲区写数据。当RTC发送请求和CS、CA、IN发送请求存在同时请求的情况下,仅对高优先级的请求进行响应;
b.若时钟同步开关为“开”,RTC同步开关为“关”,则按照CS发送请求>CA发送请求>IN发送请求的调度顺序对时间同步请求进行处理,并生成缓冲区写使能和64位缓冲区写数据,不对RTC请求进行响应。当CS、CA、IN发送请求存在同时请求的情况下,仅对高优先级的请求进行响应;
c.若时钟同步开关为“关”,RTC同步开关为“开”,则仅响应RTC发送请求,并生成缓冲区写使能和64位缓冲区写数据;
d.若时钟同步开关为“关”,RTC同步开关为“关”,不对CS、CA、IN、RTC发送请求进行响应。
上述CS是冷启动帧,CA是冷启动确认帧,IN是整合帧,RTC是实时时间控制。
Claims (5)
1.一种基于时间触发网络的时间同步装置,其特征在于:包括配置生成单元、RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元以及时间同步混合接收单元;
所述配置生成单元用于实现以下步骤:
1)接收来自主机接口的读写控制信号、2M位地址总线信号和2M位数据总线信号;M为大于等于4的整数;
2)对所述2M位地址总线信号进行译码,根据所述2M位数据总线信号生成RTC同步控制单元、时间触发同步控制单元、时间同步混合发送单元以及时间同步混合接收单元的配置信号;
时间同步混合发送单元配置信号包括时钟同步开关信号、RTC同步开关信号、2M位时间触发同步发送链路配置信号、2M位RTC同步发送链路配置信号、2M位静态发送延时信号;
时间同步混合接收单元配置信号包括2M位时间触发同步接收链路配置信号、2M位RTC同步接收链路配置信号和2M位静态接收延迟信号;
所述时间同步混合接收单元用于实现以下步骤:
1)接收来自外部接收单元的2M+1位缓冲区读数据,以及来自配置生成单元的时间同步混合接收单元配置信号;
2)对接收到的缓冲区读数据进行处理,生成时间触发同步控制信号和RTC同步控制信号;时间触发同步控制信号包括CS接收指示[1:N]、CA接收指示[1:N]、IN接收指示[1:N]、透明时钟[1:N]、整合周期[1:N]和成员变量[1:N];RTC同步控制信号包括RTC接收更新使能和2M+1位RTC接收更新数据;1≤N≤2M;
所述RTC同步控制单元用于实现以下步骤:
接收来自配置生成单元的RTC同步控制单元配置信号,以及来自时间同步混合接收单元的RTC同步控制信号,完成RTC同步控制功能,产生RTC发送控制信号;RTC发送控制信号包括RTC发送请求和2M+1位RTC时间信息;
所述时间触发同步控制单元用于实现以下步骤:
1)接收来自配置生成单元的时间触发同步控制单元配置信号,以及来自接收时间同步混合接收单元的时间触发同步控制信号;
2)进行时间触发协议的处理,生成时间触发发送控制信号,包括CS发送请求、CA发送请求、IN发送请求、2M位本地时间、2M位本地成员变量和2M位本地同步周期;
所述时间同步混合发送单元用于实现以下步骤:
1)接收来自配置生成单元的时间同步混合发送单元配置信息、来自RTC同步控制单元的RTC发送控制信号,以及来自时间触发同步控制单元的时间触发发送控制信号;
2)对所述RTC发送请求、CS发送请求、CA发送请求和IN发送请求进行混合调度,并生成缓冲区写使能和2M+1位缓冲区写数据。
2.根据权利要求1所述的基于时间触发网络的时间同步装置,其特征在于:
所述的RTC同步控制单元配置信号包括RTC主机更新使能信号、至少2M+1位RTC主机更新数据信号、RTC工作模式信号、2M位RTC发送周期信号;
所述的时间触发同步控制单元配置信号包括同步角色信号、2M位同步成员变量信号、2M位同步评估时间点信号、2M位同步私党阈值信号、2M位整合周期长度信号、2M位群周期长度信号、2M位冷启动超时时间信号、2M位等待响应超时时间信号、2M位CS帧超时时间信号、2M位CA帧超时时间信号、2M位时间校正点信号、2M位稳定态周期阈值信号、2M位延时发送控制时间信号、2M位监听超时时间信号、2M位迁移周期数信号、2M位最大观察窗口数信号、2M位集中算法耗时时间信号、2M位同步精度时间信号、2M位时钟校正时间信号和2M位同步私党阈值信号。
3.根据权利要求2所述的基于时间触发网络的时间同步装置,其特征在于:所述时间同步混合发送单元对所述RTC发送请求、CS发送请求、CA发送请求和IN发送请求进行混合调度的优先级为CS发送请求>CA发送请求>IN发送请求>RTC发送请求。
4.根据权利要求3所述的基于时间触发网络的时间同步装置,其特征在于:所述时间同步混合发送单元包括请求混合调度单元和成帧单元;
请求混合调度单元用于接收所述时钟同步开关信号、RTC同步开关信号、RTC发送请求、CS发送请求、CA发送请求和IN发送请求,生成调度结果并发送给成帧单元;
成帧单元根据所述调度结果,将所述2M位时间触发同步发送链路配置信号、2M位RTC同步发送链路配置信号、2M位静态发送延时信号、2M+1位RTC时间信息、2M位本地时间、2M位本地成员变量和2M位本地同步周期组织成待发送数据,并生成缓冲区写使能和2M+1位缓冲区写数据。
5.根据权利要求1-4任一所述的基于时间触发网络的时间同步装置,其特征在于:所述M取值为5。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911190487.3A CN111130675B (zh) | 2019-11-28 | 2019-11-28 | 一种基于时间触发网络的时间同步装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911190487.3A CN111130675B (zh) | 2019-11-28 | 2019-11-28 | 一种基于时间触发网络的时间同步装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111130675A true CN111130675A (zh) | 2020-05-08 |
CN111130675B CN111130675B (zh) | 2021-11-09 |
Family
ID=70496949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911190487.3A Active CN111130675B (zh) | 2019-11-28 | 2019-11-28 | 一种基于时间触发网络的时间同步装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111130675B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013004257A1 (en) * | 2011-07-05 | 2013-01-10 | Telefonaktiebolaget L M Ericsson (Publ) | Technique for maintaining a radio time base |
CN107147467A (zh) * | 2017-07-24 | 2017-09-08 | 上海应用技术大学 | 一种tte终端系统内部时间同步系统及方法 |
CN107483135A (zh) * | 2017-07-26 | 2017-12-15 | 北京计算机技术及应用研究所 | 一种高同步的时间触发以太网装置及方法 |
CN108616320A (zh) * | 2016-12-12 | 2018-10-02 | 中国航空工业集团公司西安航空计算技术研究所 | 一种余度总线时间同步方法 |
US20180332548A1 (en) * | 2017-05-09 | 2018-11-15 | U.S.A. as represented by the Administrator of NASA | System and Method to Synchronize Clocks Across a Distributed Network of Nodes |
CN109040315A (zh) * | 2018-09-18 | 2018-12-18 | 北京先见智控科技有限公司 | 物联网终端及基于服务器集中调度的物联网拥塞避免系统 |
-
2019
- 2019-11-28 CN CN201911190487.3A patent/CN111130675B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013004257A1 (en) * | 2011-07-05 | 2013-01-10 | Telefonaktiebolaget L M Ericsson (Publ) | Technique for maintaining a radio time base |
CN108616320A (zh) * | 2016-12-12 | 2018-10-02 | 中国航空工业集团公司西安航空计算技术研究所 | 一种余度总线时间同步方法 |
US20180332548A1 (en) * | 2017-05-09 | 2018-11-15 | U.S.A. as represented by the Administrator of NASA | System and Method to Synchronize Clocks Across a Distributed Network of Nodes |
CN107147467A (zh) * | 2017-07-24 | 2017-09-08 | 上海应用技术大学 | 一种tte终端系统内部时间同步系统及方法 |
CN107483135A (zh) * | 2017-07-26 | 2017-12-15 | 北京计算机技术及应用研究所 | 一种高同步的时间触发以太网装置及方法 |
CN109040315A (zh) * | 2018-09-18 | 2018-12-18 | 北京先见智控科技有限公司 | 物联网终端及基于服务器集中调度的物联网拥塞避免系统 |
Non-Patent Citations (1)
Title |
---|
张志平等: "TTE网络混合业务调度器设计和实现", 《信息通信》 * |
Also Published As
Publication number | Publication date |
---|---|
CN111130675B (zh) | 2021-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6725388B1 (en) | Method and system for performing link synchronization between two clock domains by inserting command signals into a data stream transmitted between the two clock domains | |
US5392422A (en) | Source synchronized metastable free bus | |
JP5563165B2 (ja) | 切り替え可能なデータレートによる直列データ伝送のための方法及び装置 | |
JP2005130358A (ja) | 信号伝送装置及び伝送方法 | |
US6751235B1 (en) | Communication link synchronization method | |
CN110635982B (zh) | 通讯总线上双主机通讯方法、系统、工控网关及储存介质 | |
CN111130675B (zh) | 一种基于时间触发网络的时间同步装置 | |
CN111045817B (zh) | 一种PCIe传输管理方法、系统和装置 | |
WO2011052282A1 (ja) | 車載ネットワーク装置 | |
JP2766941B2 (ja) | クロック生成装置とデータ送受信装置及びその方法 | |
CN101464844B (zh) | 一种ram使用权的控制方法及总线接口 | |
WO2021089430A1 (en) | Bus system and method for operating a bus system | |
JPH10262040A (ja) | データの同期方法、およびその方法を実施する送信機および受信機 | |
US6463491B1 (en) | Data transfer making efficient use of time concerning bus arbitration | |
CN218734340U (zh) | 一种EtherCAT主站及EtherCAT总线系统 | |
JP2018525861A (ja) | ラインアクティビティ検出器を伴うuart | |
CN116909954A (zh) | Dma控制电路 | |
CN101446887A (zh) | 一种原语处理方法、装置和系统 | |
JPS6384228A (ja) | クロック同期データ伝送方式 | |
CN107229571B (zh) | EtherCAT从站中FMMU的控制方法及系统 | |
CN116886772A (zh) | 一种数据发送、数据接收方法、装置、电子设备和介质 | |
JPH06232854A (ja) | 通信システム及び該システムの通信局 | |
US20140372547A1 (en) | Method and Device for Implementing end-to-end Hardware Message Passing | |
JP2024059248A (ja) | 半導体装置およびシリアル通信インタフェースの制御方法 | |
JP2949118B1 (ja) | バス通信型エンコーダ装置のエンコーダデータ出力方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |