CN111049532A - 通信方法及通信装置 - Google Patents

通信方法及通信装置 Download PDF

Info

Publication number
CN111049532A
CN111049532A CN201911298655.0A CN201911298655A CN111049532A CN 111049532 A CN111049532 A CN 111049532A CN 201911298655 A CN201911298655 A CN 201911298655A CN 111049532 A CN111049532 A CN 111049532A
Authority
CN
China
Prior art keywords
cyclic
quasi
code
block permutation
codeword
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911298655.0A
Other languages
English (en)
Other versions
CN111049532B (zh
Inventor
P·克伦纳尔
F·赫尔曼
木村知弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from EP14169535.3A external-priority patent/EP2947836A1/en
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to CN201911298655.0A priority Critical patent/CN111049532B/zh
Publication of CN111049532A publication Critical patent/CN111049532A/zh
Application granted granted Critical
Publication of CN111049532B publication Critical patent/CN111049532B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1191Codes on graphs other than LDPC codes
    • H03M13/1194Repeat-accumulate [RA] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/19Single error correction without using particular properties of the cyclic codes, e.g. Hamming codes, extended or generalised Hamming codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/255Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2778Interleaver using block-wise interleaving, e.g. the interleaving matrix is sub-divided into sub-matrices and the permutation is performed in blocks of sub-matrices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • H04L1/0058Block-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

有关本发明的一形态的通信方法及通信装置,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字,执行将该代码字内的循环块的排列改变的循环块置换,将被执行循环块置换后的代码字的各比特向非均匀星座的星座点映射,对进行映射后的代码字进行正交频分复用调制即OFDM调制,发送进行上述OFDM调制后的上述代码字。由此,实现接收性能的提高。

Description

通信方法及通信装置
本申请是申请日为2015年5月19日、申请号为201580015534.4、发明名称为“通信方法及通信装置”的发明专利申请的分案。
本申请基于2014年5月22日提出的欧洲专利申请14169535.3并援用其包含的说明书、权利要求书、附图及说明书摘要的全部公开内容。
技术领域
本发明涉及数字通信领域。更详细地讲,涉及使用准循环低密度奇偶校验码(quasi-cyclic low-density parity-check code:QC LDPC码)和正交振幅调制(quadrature amplitude modulation:QAM)的比特交织编码调制(bit-interleavedcoding and modulation:BICM)系统中的比特交织器和比特解交织器。
背景技术
近年来,提出了许多在将信息比特编码而输出代码字比特的编码器与将代码字比特映射到星座中而输出调制码元的星座映射器之间配置有比特交织器的发送机(例如,参照专利文献1)。
现有技术文献
专利文献
专利文献1:欧洲专利申请公开第2552043号说明书
非专利文献
非专利文献1:DVB-S2标准:ETSI EN 302 307,V1.2.1(2009年8月)
发明内容
有关本发明的一技术方案的通信方法,是在使用包括重复累积准循环低密度奇偶校验码的准循环低密度奇偶校验码的数字通信系统中进行数据通信的数据通信方法,具有:交织步骤,对基于上述准循环奇偶校验码生成的代码字执行循环块置换,上述代码字由N个循环块的列构成,上述N个循环块分别由Q个比特构成,N和Q分别是的整数,上述循环块置换是上述代码字内的循环块的重新排列;星座映射步骤,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;调制步骤,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及发送步骤,发送进行上述OFDM调制后的上述代码字,上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择。
附图说明
图1是表示包含通常的比特交织编码调制(bit-interleaved coding andmodulation:BICM)的发送机的一结构例的框图。
图2是表示图1的BICM编码器的一结构例的框图。
图3是表示M=6、N=18、Q=8的准循环低密度奇偶校验码的奇偶校验矩阵的一例的图。
图4是表示定义重复累积准循环低密度奇偶校验码的表的一例的图。
图5是表示对于图4的重复累积准循环低密度奇偶校验码的、与信息部分的各循环块中的最初的比特对应的奇偶校验矩阵的信息部分的图。
图6是表示对于图5的奇偶校验矩阵的、包括对于全信息比特的输入和层级状的奇偶部分的完全的奇偶校验矩阵的图。
图7是表示呈现图6的奇偶校验矩阵的准循环构造的矩阵的图。
图8A是表示4-QAM星座的图。
图8B是表示16-QAM星座的图。
图8C是表示64-QAM星座的图。
图9A是表示4-QAM映射器的结构的框图。
图9B是表示16-QAM映射器的结构的框图。
图9C是表示64-QAM映射器的结构的框图。
图10是用来说明使用格雷编码的8-PAM码元中的不同的鲁棒水平的概略图。
图11是表示对于特定的SNR设计的基于1D-64NU-PAM的4096-QAM星座的一例的图。
图12A是用来说明基于DVB-NGH的图2的BICM编码器的一例的图。
图12B是用来说明基于DVB-NGH的图2的BICM编码器的一例的图。
图12C是用来说明基于DVB-NGH的图2的BICM编码器的一例的图。
图13A是用来说明基于ATSC3.0的图2的BICM编码器的一例的图。
图13B是用来说明基于ATSC3.0的图2的BICM编码器的一例的图。
图13C是用来说明基于ATSC3.0的图2的BICM编码器的一例的图。
图14是表示有关本发明的实施方式的比特交织器的一结构例的框图。
具体实施方式
<<发明者们达到本发明为止的确认事项>>
图1是表示包括通常的比特交织编码调制(bit-interleaved coding andmodulation:BICM)的发送机的一结构例的框图。
图1所示的发送机100具备输入处理单元110、BICM编码器120、OFDM调制器130、向上变换器140、RF(radio frequency:射频)放大器150及天线160。
输入处理单元110将输入比特流形式改变为称作基带帧的规定长的块。BICM编码器120将基带帧变换为由多个复数值构成的数据流。OFDM调制器130例如使用正交频分复用(orthogonal frequency-division multiplexing:OFDM)调制,典型地进行用来使分集性提高的时间交织和频率交织。向上变换器140将数字基带信号变换为模拟RF(radiofrequency)信号。RF放大器150进行模拟RF信号的功率放大,向天线160输出。
图2是表示图1的BICM编码器120的一结构例的块。
图2所示的BICM编码器120具备低密度奇偶校验(low-density parity-check:LDPC)编码器121、比特交织器122及QAM映射器124。
LDPC编码器121将输入块、即将基带帧编码,将LDPC代码字向比特交织器122输出。比特交织器122将各LDPC代码字的比特在用QAM映射器124向复数数据单元(cell)映射之前重新排列。QAM映射器124将比特被重新排列后的各LDPC代码字的比特使用正交振幅调制(quadrature amplitude modulation:QAM)向复数数据单元映射。
以下,对图2的BICM编码器120的各构成要素详细地说明。
首先,对LDPC编码器121进行说明。
LDPC编码器121将基带帧使用特定的LDPC码编码。本发明特别对于在DVB-S2、DVB-T2、DVB-C2标准中采用那样的具有层级状的奇偶构造的LDPC块码、和Raptor-likeLDPC码的变形设计。以下进一步记载详细情况。
LDPC块码是由奇偶校验矩阵(parity-check matrix:PCM)完全定义的线性纠错码。该PCM是表示向代码字比特(也称作比特节点或变量节点)的奇偶校验(也称作校验节点)的连接的2值的疏矩阵。PCM的列和行分别对应于变量节点和校验节点。变量节点向校验节点的连接在PCM矩阵中用“1”条目(entry)来表示。
准循环低密度奇偶校验(quasi-cyclic low-density parity-check:QCLDPC)码为特别适合于硬件安装的构造。事实上,目前虽然不能说全部,但在许多标准中使用QC LDPC码。该QC LDPC码的PCM为具有循环矩阵(或者也称作循环)的特别的构造。循环矩阵是各行将前一个行循环移位1个矩阵要素的正方矩阵,有时具有1个以上的折叠的对角线(folded diagonals)。
各循环矩阵的尺寸是Q×Q(Q行Q列),Q被称作QC LDPC码的循环系数(cyclicfactor)。通过该准循环构造,能够将Q个校验节点并行地处理。因此,准循环构造对于有效率的硬件安装而言显然是有利的。
QC LDPC码的PCM是Q×M行Q×N列的矩阵,代码字由分别由Q比特构成的N个块构成。此外,M是奇偶部分中的块的数量。另外,在本说明书中,将Q比特的块称作准循环块,或只称作循环块,简略化为QB。
图3是表示M=6、N=18、Q=8的QC LDPC码的PCM的一例的图。PCM包括具有1或2个折叠的对角线的循环矩阵。该QC LDPC码将8×12=96比特的块编码为8×18=144比特的代码字,因而编码率是2/3。另外,在图3、图5至图7中,黑方块是值为“1”的矩阵要素,白方块是值为“0”的矩阵要素。
PCM在图3中表示的QC LDPC码属于被称作重复累积准循环低密度奇偶校验(repeat-accumulate quasi-cyclic low-density parity-check:RAQC LDPC)码的、QC LDPC码的特别的族。已知RAQC LDPC码编码较容易,在第2代DVB标准(DVB-S2、DVB-T2、DVB-C2)等非常多的标准中被采用。
接着,对在DVB-S2标准的非专利文献1(DVB-S2标准:ETSI EN 302 307:V1.2.1(2009年8月))的节5.3.2和附录B、C中记载的DVB-S2、DVB-T2、DVB-C2的标准族中使用的R AQC LDPC码的定义进行说明。在该标准族中,循环系数Q是360。
各LDPC码通过对于信息部分中的各循环块的最初的比特包含该最初的比特被连接的各校验节点的索引的表而完全地定义。另外,校验节点的索引从0开始。这些索引在DVB-S2标准中被称作“addresses of the parity bit accumulators”。在图4中表示与在图3中表示一例的LDPC码对应的表。
图5是表示对于图4的RA QC LDPC码的、对于信息部分的各循环块中的最初的比特的PCM的信息部分的图。
完全的PCM包括对于全信息比特的输入、和层级状的奇偶部分,在图6中表示。
对于信息部分中的各循环块的最初的比特以外的各个比特,分别使用以下的数式1计算连接该比特的各校验节点的索引。
[数式1]
iq=(i0+q×M)%(Q×M)
其中,q是一个循环块内的比特索引(0,…,Q-1)。Iq是对于比特q的校验节点的索引。i0是图4的表中的连接循环块的最初的比特的各校验节点之一。M是奇偶部分中的循环块的数量,在图6的例子中是6,Q是1个循环块的比特的数量,在图6的例子中是8。Q×M是奇偶比特的数量,在图6的例子中是8×6=48。%是模运算符(modulo operator)。另外,例如,对于“1”的循环块QB使用上述数式1的计算,在图4的情况下,对i0=13,24,27,31,47分别进行。
为了表示图6的PCM的准循环构造,对图6的PCM的行应用用以下的数式2表示的置换(permutation),通过该置换的应用,矩阵成为图7所示那样。
[数式2]
j=(i%M)×Q+floor(i/M)
其中,i和j是从零开始的索引。i是重新排列前的校验节点的索引,j是重新排列后的校验节点的索引。M是奇偶部分中的循环块的数量,在图6的例子中是6,Q是1个循环块的比特的数量,在图6的例子中是8。%是模运算符(modulo operator),floor(x)是输出x以下的最大的整数的函数。
由于没有对比特应用使用该数式2的置换,所以码的定义没有变化。但是,使用该数式2的置换的结果得到的PCM的奇偶部分不为准循环。为了使奇偶部分成为准循环,必须仅对奇偶比特应用由以下的数式3表示的特别的置换。
[数式3]
j=(i%Q)×M+floor(i/Q)
其中,i和j是从零开始的索引,i是重新排列前的奇偶比特的索引,j是重新排列后的奇偶比特的索引。M是奇偶部分中的循环块的数量,在图7的例子中是6,Q是1个循环块的比特的数量,在图7的例子中是8。%是模运算符(modulo operator),floor(x)是输出x以下的最大的整数的函数。
使用仅对该奇偶比特应用的数式3的置换将改变码的定义。
另外,本说明书中,将仅对奇偶比特应用的数式3的置换称作奇偶置换或奇偶交织。但是,奇偶置换或奇偶交织在以后看作LDPC编码处理的一部分。
作为面向数字视频服务的地面波接收的下一代标准的ATSC3.0标准目前是开发中,计划作为编码率而定义1/15,2/15,…,13/15,作为代码字长而定义16200编码比特、64800编码比特。
接着,对QAM映射器124进行说明。
QAM映射器124通过将实数成分及虚数成分分别使用脉冲振幅调制(pulse-amplitude modulation:PAM)独立地调制,将代码字的比特向QAM星座的多个点中的一个点映射。QAM星座的各点分别与比特的一个组合对应。图8A至图8C是表示与本发明关联的QAM星座的3个类型、4-QAM星座、16-QAM星座及64-QAM星座的图。
这里,对于实数成分和虚数成分使用相同类型的PAM。在4-QAM星座、16-QAM星座及64-QAM星座中,分别对实数成分和虚数成分使用2-PAM、4-PAM、8-PAM。
本发明还如图8A至图8C所示,假定在PAM映射中使用格雷编码。
图9A、图9B、图9C是分别表示与图8A、图8B、图8C的星座对应的QAM映射器的结构的块。图9A的4-QAM映射器124A分别由将1比特编码的两个独立的2-PAM映射器124A-1、124A-2构成。图9B的16-QAM映射器124B由分别将2比特编码的两个独立的4-PAM映射器124B-1、124B-2构成。图9C的64-QAM映射器124C由分别将3比特编码的两个独立的8-PAM映射器124C-1、124C-2构成。
在PAM码元中编码的比特,当在接收机中将接收到的PAM码元解映射时,鲁棒水平换言之可靠性不同。这是周知的事实,在图10中表示用来说明使用格雷编码的8-PAM码元中的不同的鲁棒水平的概略图。
鲁棒水平不同是因为,比特的值为0的部分与比特为1的部分的距离在3个比特b1、b2、b3之间相互不同。比特的可靠性与该比特的值为0的部分与比特为1的部分之间的平均距离成比例。在图10所示的例子中,比特b1的可靠性最低,比特b2的可靠性第2低,比特b3的可靠性最高。
为了增大比特的传送速率、即BICM的容量,在DVB-NGH标准中首次引入了非均匀星座。该增大通过改变PAM星座的点间的间隔而达成,可得到所谓的1D-NU-PAMs。并且,接着从1D-NU-PAMs得到正方形的非均匀星座。
在ATSC3.0中,该想法通过引入二维的非均匀星座、所谓的2D-NUCs而被进一步改善。2D-NUCs由于接收到的复数数据单元的I(In-phase)成分和Q(quadrature)成分相互依存,所以伴随着接收机中的解映射的复杂度的增大。更高的解映射的复杂度可以考虑在ATSC3.0中星座的次数被容许到1024。而且,决定了仅许可基于4096-QAM星座用的PAM的星座。在图11中表示基于1D-64NU-PAM的4096-QAM星座的一例。
将QAM码元的比特数用B表示。由于QAM星座是正方形,所以b是偶数。进而,由于正方形QAM码元由两个相同类型的PAM码元构成,所以被编码到QAM码元中的比特可以分组为具有相同鲁棒水平的对。将编码到QAM码元中的比特的集合称作星座字。
接着,对比特交织器122进行说明。
通常,LDPC代码字的比特具有不同的重要度,星座的比特具有不同的鲁棒水平。在直接、即不交织而将LDPC代码字的比特向QAM星座的比特映射的情况下,不能得到最优的性能。为了防止该性能的下降,需要在将代码字的比特向星座映射之前进行交织。
为此,比特交织器122如图2所示,设在LDPC编码器121与QAM映射器124之间。通过精心地设计比特交织器122,能够在LDPC代码字的比特与由星座编码的比特之间得到最优的关系,带来性能的提高。通常,性能的评价基准是作为信噪比(signal-to-noiseratio:SNR)的函数的比特错误率(bit error rate:BER)或帧错误率(frame error rate:FER)。
LDPC代码字的比特的重要度不同,第1是因为在全部的比特中奇偶校验(校验节点)的数量相同。与代码字比特(变量节点)连接的奇偶校验(校验节点)的数量越多,该比特在反复LDPC解码处理中变得更重要。
进而,LDPC代码字的比特的重要度不同,第2是因为变量节点在LDPC码的泰纳图(Tanner graph)表现中对于循环具有不同的连接性。因而,即使与LDPC码的代码字比特连接的奇偶校验(校验节点)的数量是相同数量,有时比特的重要度也不同。
这些见解在该技术领域中是周知的。作为原则,与变量节点连接的校验节点的数量越多,该变量节点的重要度越大。
特别在QC LDPC码的情况下,Q比特的循环块中包含的全部比特由于与比特连接的奇偶校验(校验节点)的数量是相同数量,泰纳图表现中的对于循环的连接性相同,所以是相同的重要度。
接着,记载将QC LDPC代码字的比特向星座字映射的方法。该映射由图2的比特交织器122进行。另外,该映射的方法在专利文献1(EP11006087.8)中公开,在这里完全引用。专利文献1(EP11006087.8)是关于发送天线数为任意的数量T的,但以下,对与本发明关联的情况、即发送天线数T为1的情况进行说明。
根据专利文献1(EP11006087.8),QC LDPC代码字的比特以以下的方式向星座字映射:
(i)各星座字从QC LDPC代码字的B/2个循环块的比特而被制作;
(ii)被编码到相同的QAM码元中、鲁棒水平相同的星座字的比特的各对,从相同的循环块的比特而被制作。
特别是,B/2个循环块的Q×B/2个比特被向Q/2个空间复用块映射。在此情况下,将B/2个循环块称作节(section)。
图12A至图12C是用来说明图2的BICM编码器120的一例的图。
图12A表示关于4个节、24个循环块的配置。在图12A的例子中,每1节的循环块的数量是B/2=12/2=6。
图12B是表示从基于DVB-NGH的图2的BICM编码器120的比特交织器122到QAM映射器124(包括一对PAM映射器124-1、124-2)的路径的构造的一例的图。
由图2的LDPC编码器121生成的LDPC代码字被向图12B的比特交织器122供给。比特交织器122每1节是6循环块。另外,对于图12A的各节,由图12B的比特交织器122及QAM映射器124(包括一对PAM映射器124-1、124-2)进行处理。比特交织器122改变被供给的比特的排列顺序,然后将重新排列后的比特向对应的星座字的实数部和虚数部配置。一对PAM映射器124-1、124-2使用64-PAM星座,将比特(b1,Re,b2,Re,…,b6,Re)向复数码元s1的实数成分(Re)映射,将比特(b1,Im,b2,Im,…,b6,Im)向复数码元s1的虚数成分(Im)映射。
图12C是用来说明由图12B的比特交织器122执行的比特的重新排列的图。如图12C所示,比特交织器122执行与将代码字的1节的全部比特向矩阵的行方向(row-by-row)写入、将写入的比特从该矩阵的列方向(column-by-column)读出等价的处理。另外,该矩阵是B/2行Q列。
图13A至图13C是用来说明图2的BICM编码器120的另一例的图。图13A至图13C分别除了表示基于ATSC3.0的配置以外,与图12A至图12C类似。
图13A表示关于两个节、24个循环块的配置。在图13A的例子中,与图12A的情况不同,每1节的循环块的数量是QAM码元的比特数B,在图13A的例子中是12。
图13B是表示基于ATSC3.0的图2的BICM编码器120的从比特交织器122到QAM映射器124的路径的构造的一例的图。
由图2的LDPC编码器121生成的LDPC代码字被向图13B的比特交织器122供给。比特交织器122每1节是12循环块。另外,对于图13A的各节,由图13B的比特交织器122及QAM映射器124进行处理。比特交织器122改变被供给的比特的排列顺序。QAM映射器124使用4096-QAM星座,将比特(b0,b1,…,b11)向复数码元s1映射。
图13C是用来说明由图13B的比特交织器122执行的比特的重新排列的图。如图13C所示,比特交织器122执行与将代码字的1节的全部比特向矩阵的行方向(row-by-row)写入、将写入的比特从该矩阵的列方向(column-by-column)读出等价的处理。另外,该矩阵是B行Q列。
<<实施方式>>
如上述那样,规定的LDPC码的不同的循环块由于比特的重要度依存于连接该比特的校验节点的数量,所以重要度有可能不同。因而,通过将循环块的重要度与该循环块被映射的星座字的比特的鲁棒性匹配,有可能能实现发送性能的提高。特别是,将重要度最高的循环块的比特向鲁棒性最强的星座字的比特映射。相反,将重要度最低的循环块的比特向鲁棒性最弱的星座字的比特映射。
图14是表示有关本发明的实施方式的比特交织器的一结构例的框图。在图14的例子中,LDPC代码字由分别由Q=8比特构成的N=12个循环块QB1,QB2,…,QB12构成。
在比特交织器中,在第1阶段中,为了不给循环块内的比特的排列顺序带来影响而改变代码字内的循环块的排列顺序,对代码字执行循环块置换(QB permutation:QB置换)。该第1阶段的处理由循环块置换单元210进行。
在第2阶段中,为了改变循环块内的比特的排列顺序,对循环块执行循环块内置换(Intra-QB permutation:Intra-QB置换)。该第2阶段的处理由循环块内置换单元220-1~220-12执行。另外,第2阶段也可以不存在。
在第3阶段中,在执行了第1阶段及第2阶段后,将代码字的各循环块的比特向星座字映射。该第3阶段将代码字划分为多个节,通过按照每个节向星座字映射(节置换)而能够实现及安装。例如,通过在循环块内置换单元的后段配置具有与使用图13A至图13C说明的比特交织器122同样的功能的交织器(节交织器)来实现。
发明者领悟到,通过将循环块置换最优化,即通过选择使不同可靠性的星座比特与不同重要度的循环块匹配的循环块置换,对于规定的LDPC码的通信性能提高。
但是,循环块向星座字比特的映射并不简单。由于解析性的解法目前还不知道,所以找到最优化的循环块置换是非常需要时间的作业。为了找到在本发明中公开的最优的循环块置换而使用的方法由以下的步骤构成,对不同的星座及不同的编码率分别应用。
在预备步骤中,没有制约而随机地生成非常多的数量(1e4…1e5)的循环块置换。对于这些循环块置换,为了求出块错误率(block error rate:BLER)的规定的目标值中的阈值信噪比(signal-to-noise ratio:SNR),使用盲解映射(blind demapping)及反复解映射执行Monte-Carlo模拟。保持阈值SNR最低即性能最好的循环块置换。
发明者领悟到,与盲解映射对应的循环块置换的最优化在反复解映射中不为最优的性能,反之亦然。找到对于盲解映射和反复解映射的两者都能够得到好的性能的循环块置换,仍然残留的困难课题。
因而,提示对于盲解映射和反复解映射的两者能得到好的性能的循环块置换。
从预备步骤起,求出对于各种各样的循环块置换的SNR的范围。然后,为了仅选择对于盲解映射能得到好的性能的循环块置换而设定阈值SNR。所谓好的性能意味着低SNR。阈值SNR不应设定得过低。这是因为,如果将阈值SNR设定得过低,则将对于反复解映射能得到非常好的性能的许多循环块置换排除了。另一方面,在将对于盲解映射严格地最优化的循环块置换用于反复解映射的情况下,性能变差。适当地选择初始的阈值SNR是经验性的问题。
在第1选择步骤中,没有制约而随机地生成较多数量的循环块置换。对于各循环块置换,例如使用Monte-Carlo模拟求出关于盲解映射的BLER曲线。BLER的目标值中的SNR仅保持比预先设定的阈值SNR低的循环块置换。对于该被保持的循环块置换求出关于反复解映射的BLER曲线,保持最好的循环块置换。
在第2选择步骤中,不受制约而随机地生成根据由第1选择步骤选择的循环块置换求出的中等数量的循环块置换。并且,应用第1选择步骤的选择基准。通过对一个随机地选择的节的循环块应用随机置换,来求出受到制约的循环块置换。通过应用该制约,保证性能的变化较小、集中于在第1选择步骤中已经选择的性能较好的循环块置换的周围。通过该方法,能够找到与使用不受盲制约的检索相比更有效的性能的循环块置换。
在第3选择步骤中,受到制约而随机地生成根据由第2选择步骤选择的循环块置换求出的中等数量的循环块置换。并且,应用第1选择步骤的选择基准。受到制约的循环块置换通过对具有相同鲁棒水平的比特应用随机置换来求出。因而,性能的变化相当小,相比盲解映射,对反复解映射更带来影响。由此,不牺牲关于盲解映射的性能而将关于反复解映射的性能最优化。
发明者对编码率6/15、7/15、8/15分别实施了循环块置换的最优化。此外,发明者在循环块置换的最优化的同时,进行了与编码率6/15、7/15、8/15一起使用的最优的非均匀星座的决定。以下,表示与编码率6/15、7/15、8/15的各自对应的最优化的QB置换及非均匀星座。
表1及表2是分别表示有关本发明的编码率是6/15的情况下的循环块置换及构成非均匀4096-QAM星座的非均匀64-PAM星座的表。
其中,在表1及后述的表3及表5中,循环块的索引从0开始到179为止。“j-thblock of Group-wise Interleaver Output”(群的第j块交织器输出)表示循环块被重新排列后的代码字内的循环块的索引。此外,“π(j)-thblock of Group-wise InterleaverInput”(群的第π(j)块交织器输入)表示循环块被重新排列前的代码字内的循环块的索引。此外,在表2及后述的表3及表5中,地址标签x从0开始到63为止。“Address Label x(integer,MSB first)”(地址标签x(整数,MSB最先)),其比特的最上位比特(mostsignificant bit:MSB)的地址标签是“0”,最上位比特的下一比特的地址标签是“1”。“PAMspots p(x)”(PAM点p(x))表示与地址标签对应的PAM码元的实数值。
[表1]
Figure BDA0002321286780000141
[表2]
Figure BDA0002321286780000151
表3及表4是分别表示有关本发明的编码率是7/15的情况下的循环块置换及构成非均匀4096-QAM星座的非均匀64-PAM星座的表。
[表3]
Figure BDA0002321286780000161
[表4]
Figure BDA0002321286780000171
表5及表6是分别表示有关本发明的编码率是8/15的情况下的循环块置换及构成非均匀4096-QAM星座的非均匀64-PAM星座的表。
[表5]
Figure BDA0002321286780000181
[表6]
Figure BDA0002321286780000191
另外,图14的循环块置换单元210根据使用LDPC编码器121的码的编码率,根据编码率6/15、7/15及8/15,基于表1、表3及表5的循环块置换进行代码字内的循环块的重新排列。
接着,对本实施方式的QAM映射器的动作进行说明。
由QAM映射器124进行的向复数数据单元s(Re,Im)的映射通过计算以下的数式4来进行。其中,非均匀PAM坐标p(x)在编码率6/15的情况下从表2得到,在编码率7/15的情况下从表4得到,在编码率8/15的情况下从表6得到。
[数式4]
s=p(x′)+j×p(x″)
其中,实数部p(x’)的地址标签x’使用从配置在图14的后段的、具有与用图13A至图13C说明的比特交织器122同样的功能的交织器(节交织器)(每节的循环块数是B)输出的偶数号码的比特b0,b2,b4,b6,b8,b10根据数式5计算。
[数式5]
Figure BDA0002321286780000192
此外,虚数部p(x”)的地址标签x”使用从上述节交织器输出的奇数号码的比特b1,b3,b5,b7,b9,b11根据数式6计算。
[数式6]
Figure BDA0002321286780000201
上述循环块置换(例如表1、表3、表5)和非均匀QAM星座(例如表2、表4、表6)与数字通信系统中的发送机侧和接收机的两者关联。上述循环块置换分别唯一地定义逆的循环块置换,上述循环块置换的一个被用于发送机侧的比特交织,其相反的循环块置换被用于接收机侧的比特解交织。进而,基于上述非均匀QAM星座(二维非均匀星座)的上述定义,在发送机中进行将星座字即代码字的比特向用于发送的复数数据单元映射,在通信信道的另一方的接收机中进行接收到的复数数据单元的解映射。
上述循环块置换和上述非均匀4096-QAM星座分别被对编码率是6/15、7/15、8/15的特别的LDPC码最优化。
在表7-1、表7-2中表示该编码率6/15、码长64800编码比特的LDPC码的定义。另外,实际上通过表7-2的最初的行接着表7-1的最后的行而完成LDPC码的定义。
[表7-1]
71 276 856 6867 12964 17373 18159 26420 28460 28477
257 322 672 2533 5316 6578 9037 10231 13845 36497
233 765 904 1366 3875 13145 15409 18620 23910 30825
100 224 405 12776 13868 14787 16781 23886 29099 31419
23 496 891 2512 12589 14074 19392 20339 27658 28684
473 712 759 1283 4374 9898 12551 13814 24242 32728
511 567 815 11823 17106 17900 19338 22315 24396 26448
45 733 836 1923 3727 17468 25746 33806 35995 36657
17 487 675 2670 3922 5145 18009 23993 31073 36624
72 751 773 1937 17324 28512 30666 30934 31016 31849
257 343 594 14041 19141 24914 26864 28809 32055 34753
99 241 491 2650 9670 17433 17785 18988 22235 30742
198 299 655 6737 8304 10917 16092 19387 20755 37690
351 916 926 18151 21708 23216 30321 33578 34052 37949
54 332 373 2010 3332 5623 16301 34337 36451 37861
139 257 1068 11090 20289 29694 29732 32640 35133 36404
457 885 968 2115 4956 5422 5949 17570 26673 32387
137 570 619 5006 6099 7979 14429 16650 25443 32789
46 282 287 10258 18383 20258 27186 27494 28429 38266
445 486 1058 1868 9976 11294 20364 23695 30826 35330
134 900 931 12518 14544 17715 19623 21111 33868 34570
62 66 586 8020 20270 23831 31041 31965 32224 35189
174 290 784 6740 14673 17642 26286 27382 33447 34879
332 675 1033 1838 12004 15439 20765 31721 34225 38863
527 558 832 3867 6318 8317 10883 13466 18427 25377
431 780 1021 1112 2873 7675 13059 17793 20570 20771
339 536 1015 5725 6916 10846 14487 21156 28123 32614
456 830 1078 7511 11801 12362 12705 17401 28867 34032
222 538 989 5593 6022 8302 14008 23445 25127 29022
37 393 788 3025 7768 11367 22276 22761 28232 30394
234 257 1045 1307 2908 6337 26530 28142 34129 35997
35 46 978 9912 9978 12567 17843 24194 34887 35206
39 959 967 5027 10847 14657 18859 28075 28214 36325
275 477 823 11376 18073 28997 30521 31661 31941 32116
185 580 966 11733 12013 12760 13358 19372 32534 35504
760 891 1046 11150 20358 21638 29930 31014 33050 34840
360 389 1057 5316 5938 14186 16404 32445 34021 35722
306 344 679 5224 6674 10305 18753 25583 30585 36943
[表7-2]
103 171 1016 8780 11741 12144 19470 20955 22495 27377
818 832 894 3883 14279 14497 22505 28129 28719 31246
215 411 760 5886 25612 28556 32213 32704 35901 36130
229 489 1067 2385 8587 20565 23431 28102 30147 32859
288 664 980 8138 8531 21676 23787 26708 28798 34490
89 552 847 6656 9889 23949 26226 27080 31236 35823
66 142 443 3339 3813 7977 14944 15464 19186 25983
605 876 931 16682 17669 25800 28220 33432 35738 37382
346 423 806 5669 7668 8789 9928 19724 24039 27893
48 460 1055 3512 7389 7549 20216 22180 28221 35437
187 636 824 1678 4508 13588 19683 21750 30311 33480
25 768 935 2856 8187 9052 21850 29941 33217 34293
349 624 716 2698 6395 6435 8974 10649 15932 17378
336 410 871 3582 9830 10885 13892 18027 19203 36659
176 849 1078 17302 19379 27964 28164 28720 32557 35495
234 890 1075 9431 9605 9700 10113 11332 12679 24268
516 638 733 8851 19871 22740 25791 30152 32659 35568
253 830 879 2086 16885 22952 23765 25389 34656 37293
94 954 998 2003 3369 6870 7321 29856 31373 34888
79 350 933 4853 6252 11932 12058 21631 24552 24876
246 647 778 4036 10391 10656 13194 32335 32360 34179
149 339 436 6971 8356 8715 11577 22376 28684 31249
36 149 220 6936 18408 19192 19288 23063 28411 35312
273 683 1042 6327 10011 18041 21704 29097 30791 31425
46 138 722 2701 10984 13002 19930 26625 28458 28965
12 1009 1040 1990 2930 5302 21215 22625 23011 29288
125 241 819 2245 3199 8415 21133 26786 27226 38838
45 476 1075 7393 15141 20414 31244 33336 35004 38391
432 578 667 1343 10466 11314 11507 23314 27720 34465
248 291 556 1971 3989 8992 18000 19998 23932 34652
68 694 837 2246 7472 7873 11078 12868 20937 35591
272 924 949 2030 4360 6203 9737 19705 19902 38039
21 314 979 2311 2632 4109 19527 21920 31413 34277
197 253 804 1249 4315 10021 14358 20559 27099 30525
9802 16164 17499 22378 22403 22704 26742 29908
9064 10904 12305 14057 16156 26000 32613 34536
5178 6319 10239 19343 25628 30577 31110 32291
在表8-1及表8-2中表示该编码率7/15、码长64800编码比特的LDPC码的定义。另外,实际上通过表8-2的最初的行接着表8-1的最后的行而完成LDPC码的定义。
[表8-1]
460 792 1007 4580 11452 13130 26882 27020 32439
35 472 1056 7154 12700 13326 13414 16828 19102
45 440 772 4854 7863 26945 27684 28651 31875
744 812 892 1509 9018 12925 14140 21357 25106
271 474 761 4268 6706 9609 19701 19707 24870
223 477 662 1987 9247 18376 22148 24948 27694
44 379 786 8823 12322 14666 16377 28688 29924
104 219 562 5832 19665 20615 21043 22759 32180
41 43 870 7963 13718 14136 17216 30470 33428
592 744 887 4513 6192 18116 19482 25032 34095
456 821 1078 7162 7443 8774 15567 17243 33085
151 666 977 6946 10358 11172 18129 19777 32234
236 793 870 2001 6805 9047 13877 30131 34252
297 698 772 3449 4204 11608 22950 26071 27512
202 428 474 3205 3726 6223 7708 20214 25283
139 719 915 1447 2938 11864 15932 21748 28598
135 853 902 3239 18590 20579 30578 33374 34045
9 13 971 11834 13642 17628 21669 24741 30965
344 531 730 1880 16895 17587 21901 28620 31957
7 192 380 3168 3729 5518 6827 20372 34168
28 521 681 4313 7465 14209 21501 23364 25980
269 393 898 3561 11066 11985 17311 26127 30309
42 82 707 4880 4890 9818 23340 25959 31695
189 262 707 6573 14082 22259 24230 24390 24664
383 568 573 5498 13449 13990 16904 22629 34203
585 596 820 2440 2488 21956 28261 28703 29591
755 763 795 5636 16433 21714 23452 31150 34545
23 343 669 1159 3507 13096 17978 24241 34321
316 384 944 4872 8491 18913 21085 23198 24798
64 314 765 3706 7136 8634 14227 17127 23437
220 693 899 8791 12417 13487 18335 22126 27428
285 794 1045 8624 8801 9547 19167 21894 32657
386 621 1045 1634 1882 3172 13686 16027 22448
95 622 693 2827 7098 11452 14112 18831 31308
446 813 928 7976 8935 13146 27117 27766 33111
89 138 241 3218 9283 20458 31484 31538 34216
277 420 704 9281 12576 12788 14496 15357 20585
141 643 758 4894 10264 15144 16357 22478 26461
17 108 160 13183 15424 17939 19276 23714 26655
109 285 608 1682 20223 21791 24615 29622 31983
123 515 622 7037 13946 15292 15606 16262 23742
264 565 923 6460 13622 13934 23181 25475 26134
202 548 789 8003 10993 12478 16051 25114 27579
121 450 575 5972 10062 18693 21852 23874 28031
[表8-2]
507 560 889 12064 13316 19629 21547 25461 28732
664 786 1043 9137 9294 10163 23389 31436 34297
45 830 907 10730 16541 21232 30354 30605 31847
203 507 1060 6971 12216 13321 17861 22671 29825
369 881 952 3035 12279 12775 17682 17805 34281
683 709 1032 3787 17623 24138 26775 31432 33626
524 792 1042 12249 14765 18601 25811 32422 33163
137 639 688 7182 8169 10443 22530 24597 29039
159 643 749 16386 17401 24135 28429 33468 33469
107 481 555 7322 13234 19344 23498 26581 31378
249 389 523 3421 10150 17616 19085 20545 32069
395 738 1045 2415 3005 3820 19541 23543 31068
27 293 703 1717 3460 8326 8501 10290 32625
126 247 515 6031 9549 10643 22067 29490 34450
331 471 1007 3020 3922 7580 23358 28620 30946
222 542 1021 3291 3652 13130 16349 33009 34348
532 719 1038 5891 7528 23252 25472 31395 31774
145 398 774 7816 13887 14936 23708 31712 33160
88 536 600 1239 1887 12195 13782 16726 27998
151 269 585 1445 3178 3970 15568 20358 21051
650 819 865 15567 18546 25571 32038 33350 33620
93 469 800 6059 10405 12296 17515 21354 22231
97 206 951 6161 16376 27022 29192 30190 30665
412 549 986 5833 10583 10766 24946 28878 31937
72 604 659 5267 12227 21714 32120 33472 33974
25 902 912 1137 2975 9642 11598 25919 28278
420 976 1055 8473 11512 20198 21662 25443 30119
1 24 932 6426 11899 13217 13935 16548 29737
53 618 988 6280 7267 11676 13575 15532 25787
111 739 809 8133 12717 12741 20253 20608 27850
120 683 943 14496 15162 15440 18660 27543 32404
600 754 1055 7873 9679 17351 27268 33508
344 756 1054 7102 7193 22903 24720 27883
582 1003 1046 11344 23756 27497 27977 32853
28 429 509 11106 11767 12729 13100 31792
131 555 907 5113 10259 10300 20580 23029
406 915 977 12244 20259 26616 27899 32228
46 195 224 1229 4116 10263 13608 17830
19 819 953 7965 9998 13959 30580 30754
164 1003 1032 12920 15975 16582 22624 27357
8433 11894 13531 17675 25889 31384
3166 3813 8596 10368 25104 29584
2466 8241 12424 13376 24837 32711
在表9-1及表9-2中表示该编码率8/15、码长64800编码比特的LDPC码的定义。另外,实际上通过表9-2的最初的行接着表9-1的最后的行而完成LDPC码的定义。
[表9-1]
Figure BDA0002321286780000251
[表9-2]
Figure BDA0002321286780000261
以下,说明LDPC编码器121进行的奇偶比特的运算处理。
编码率是6/15、7/15的LDPC码基于以下的算法定义。
LDPC码将信息块s=(s0,s1,…,sK-1)编码,由此,为了生成码长N=K+M1+M2的代码字Λ=(λ0,λ1,…,λN-1)=(λ0,λ1,…,λk-1,p0,p1,…,pM1+M2-1)而使用。
其中,在编码率6/15的情况下,M1=1080,M2=37800,Q1=3,Q2=105。此外,在编码率7/15的情况下,M1=1080,M2=33480,Q1=3,Q2=93。
LDPC编码器121如以下这样计算奇偶比特。
(1)进行数式7的初始化。
[数式7]
λi=si i=0,1,...,K-1
pj=0 j=0.1,...,M1+M2-1
(2)对于λm(其中,m=0,1,…,359),使用数式8在奇偶比特地址将λm累积。
[数式8]
(x+m×Q1)mod M1 if x<M1
M1+{(x-M1+m×Q2)mod M2}if x≥M1
其中,x表示与最初的比特λ0对应的奇偶比特累积器的地址。另外,mod表示模运算符(modulo operator)(以下同样)。
(3)对于第360个信息比特λL,奇偶比特累积器的地址在编码率6/15的情况下由基于表7-1及表7-2的定义的第2行给出,在编码率7/15的情况下由基于表8-1及表8-2的定义的第2行给出。用同样的方法,使用数式9得到与接着的λm(其中,m=L+1,L+2,…,L+359)对应的奇偶比特累积器的地址。
[数式9]
(x+m×Q1)mod M1 if x<M1
M1+{(x-M1+m×Q2)mod M2}if x≥M1
其中,x表示λL的地址,在编码率6/15的情况下是基于表7-1及表7-2的定义的第2行的值,在编码率7/15的情况下是基于表8-1及表8-2的定义的第2行的值。
(4)用同样的方法,按照360个新的信息比特的每个组,为了找到奇偶比特累积器的地址,在编码率6/15的情况下使用基于表7-1及表7-2的定义的新的行,在编码率7/15的情况下使用基于表8-1及表8-2的定义的新的行。
(5)在将λ0到λK-1的代码字比特处理后,将数式10所示的运算从i=1开始依次进行。
[数式10]
Figure BDA0002321286780000283
(6)从λK到λK+M1-1的奇偶比特可使用数11所示的L=360的交织运算得到。
[数式11]
Figure BDA0002321286780000281
(7)按照从λK到λK+M1-1的新的L=360的代码字比特的组,在编码率6/15的情况下使用基于表7-1及表7-2的定义的新的行、在编码率7/15的情况下使用基于表8-1及表8-2的定义的新的行,根据数式12计算奇偶比特累积器的地址。
[数式12]
(x+m×Q1)mod M1 if x<M1
M1+{(x-M1+m×Q2)mod M2}if x≥M1
其中,x表示与代码字比特的各组的开头的码比特对应的地址,在编码率6/15的情况下是与基于表7-1及表7-2的定义的各组对应的行的值,在编码率7/15的情况下是与基于表8-1及表8-2的定义的各组对应的行的值。
(8)在将从λK到λK+M1-1的代码字比特处理后,使用数式13所示的L=360的交织运算,得到从λK+M1到λK+M1+M2-1的奇偶比特。
[数式13]
Figure BDA0002321286780000282
(9)将代码字的比特λi(i=0,1,…,N-1)接着向比特交织器的循环块置换单元210发送。
编码率是8/15的LDPC码由以下的算法定义。
(1)将LDPC代码字的比特表述为c0,c1,…,cN-1,最初的K比特等于信息比特,用数式14表示。
[数式14]
ck=ik for 0≤k<K
并且,奇偶比特pk=ck+K由LDPC编码器121如以下这样计算。
(2)进行数式15的初始化。
[数式15]
pk=0 for 0≤k<N-K
其中,N=64800,K=N×编码率。
(3)对于k为0以上不到K,设不比将k用360除的值大的最大的整数为i,l=k mod360。对于全部的j,将ik如数式16所示那样累积为pq(i,j,k)
[数式16]
pq(i,0,l)=pq(i,0,l)+ik
pq(i,1,l)=pq(i,1,l)+ik
pq(i,2,l)=pq(i,2,l)+ik
Figure BDA0002321286780000291
pq(i,w(i)-1,l)=pq(i,w(i)-1,l)+ik
其中,w(i)是根据基于表9-1和表9-2的定义的索引列表中的第i行的要素的数量。
(4)对于0<k<N-K的全部的k,进行数式17的处理。
[数式17]
pk=(pk+pk-1)mod 2
(5)到上述步骤为止,可得到全部代码字比特c0,c1,…,cN-1。将数式18所示的奇偶交织器对最后的N-K个代码字比特应用。
[数式18]
ui=ci 0≤i<k
uK+360×t+s=cK+R×s+t for 0≤s<360,0≤t<R
奇偶交织器的作用是,将LDPC奇偶校验矩阵的奇偶部分的层级状的构造变换为与该矩阵的信息部分类似的准循环构造。将奇偶交织后的代码字比特c0,c1,…,cN-1向比特交织器的循环块置换单元210发送。
参数q(i,j,0)表示根据基于表9-1和表9-2的定义的索引列表中的第i行的第j个条目,满足数式19的关系。
[数式19]
q(i,j,l)=q(i,j,0)+R×I(mod(N-k))
for 0<l<360
全累积通过关于GF(2)的加法实现。在编码率8/15的情况下,R是84。
《补充(其1)》
本发明并不限定于在上述实施方式中说明的内容,在用来达到本发明的目的和与其关联或附带的目的的任何形态下都能够实施,例如也可以是以下这样。
(1)本发明通过参照在附图中说明的特别的实施方式,特别通过作为关键参数N、M、Q的值而提示一例进行了记述。但是,本发明并不受该参数的特定的组合限定。事实上,本发明对于在DVB-T2标准中记载那样的、或由类似的标准定义那样的、与对于这些参数的值(正整数)的在实际应用上有关联的任何组合都能够应用。
(2)本发明在软件及硬件双方,并不为了实现及安装公开的方法及设备而限定于特定的形态。
特别是,本发明也可以以将适当地使计算机、微处理器、微控制器等能够执行遵循本发明的实施方式的方法的全部步骤的计算机可执行命令具体化的计算机可读取介质的形态来实现及安装。
此外,本发明也可以以ASIC(Application-Specific Integrated Circuit:专用集成电路)的形态或FPGA(Field Programmable Gate Array:现场可编程门阵列)的形态安装。
(3)本发明关于基于QC LDPC码和高次的星座的数字通信系统。本发明提供一种将LDPC码的比特重新排列的特别的置换、和将交织的代码字传送的特别的非均匀星座。将置换和非均匀星座在6/15、7/15或8/15的编码率下协同进行了最优化。
《补充(其2)》
对有关本发明的通信方法等进行总结。
(1)第1通信方法,是在使用包括重复累积准循环低密度奇偶校验码的准循环低密度奇偶校验码的数字通信系统中进行数据通信的数据通信方法,具有:交织步骤,对基于上述准循环奇偶校验码生成的代码字执行循环块置换,上述代码字由N个循环块的列构成,上述N个循环块分别由Q个比特构成,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;星座映射步骤,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择。
(2)第2通信方法是在第1通信方法中,上述准循环低密度奇偶校验码的编码率是6/15,上述非均匀星座是作为实数坐标及虚数坐标分别按照上述表2而给出的非均匀64-PAM星座的非均匀4096-QAM星座。
(3)第3通信方法是在第1或第2通信方法中,上述准循环低密度奇偶校验码的编码率是6/15,上述循环块置换按照上述表1定义。
(4)第4通信方法是在第1通信方法中,上述准循环低密度奇偶校验码的编码率是7/15,上述非均匀星座是作为实数坐标及虚数坐标分别按照上述表4而给出的非均匀64-PAM星座的非均匀4096-QAM星座。
(5)第5通信方法是在第1或第4通信方法中,上述准循环低密度奇偶校验码的编码率是7/15,上述循环块置换被按照上述表3定义。
(6)第6通信方法是在第1通信方法中,上述准循环低密度奇偶校验码的编码率是8/15,上述非均匀星座是作为实数坐标及虚数坐标分别按照上述表6而给出的非均匀64-PAM星座的非均匀4096-QAM星座。
(7)第7通信方法是在第1或第6的通信方法中,上述准循环低密度奇偶校验码的编码率是8/15,上述循环块置换被按照上述表5定义。
(8)第8通信方法是在第1至第7的任一项的通信方法中,上述N是180,上述Q是360。
(9)第9的通信方法是在第1至第8的任一项的通信方法中,在上述代码字的生成中使用的上述准循环奇偶校验码,从编码率相互不同的多个规定的准循环奇偶校验码中选择。
(10)第1通信装置是进行第1至第9的任一项的通信方法的数字通信系统中的通信装置。
(11)第10通信方法,是在使用包括重复累积准循环低密度奇偶校验码的准循环低密度奇偶校验的数字通信系统中进行数据通信的数据通信方法,对基于上述准循环低密度奇偶校验码生成的代码字执行循环块置换,对通过将被执行循环块置换后的代码字的比特进行非均匀星座的星座映射而得到的每个复数数据单元,分别进行基于该非均匀星座的解映射;对解映射的结果进行与上述循环块置换相反的处理。
(12)第2通信装置是进行第10通信方法的数字通信系统中的通信装置。
本发明能够用在使用QC LDPC码和QAM的BICM系统中。
附图标记说明
100 发送机
110 输入处理单元
120 BICM编码器
130 OFDM调制器
140 向上变换器
150 RF放大器
121 LDPC编码器
122 比特交织器
124 QAM映射器
210 循环块置换单元
220-1~220-12 循环块内置换单元

Claims (8)

1.一种通信方法,其特征在于,具有:
交织步骤,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;
星座映射步骤,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制步骤,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送步骤,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是7/15,上述循环块置换按照表1定义。
[表1]
Figure FDA0002321286770000021
2.如权利要求1所述的通信方法,其特征在于,
上述N是180,上述Q是360。
3.如权利要求1所述的通信方法,其特征在于,
在上述代码字的生成中使用的上述准循环奇偶校验码从编码率相互不同的多个规定的准循环奇偶校验码中选择。
4.一种通信装置,其特征在于,具备:
交织电路,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;以及
星座映射电路,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制电路,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送电路,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是7/15,上述循环块置换按照表1定义。
[表1]
Figure FDA0002321286770000041
5.一种通信方法,其特征在于,具有:
交织步骤,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;
星座映射步骤,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制步骤,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送步骤,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是6/15,上述循环块置换按照表2定义。
[表2]
Figure FDA0002321286770000061
6.一种通信装置,其特征在于,具备:
交织电路,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;以及
星座映射电路,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制电路,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送电路,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是6/15,上述循环块置换按照表2定义。
[表2]
Figure FDA0002321286770000081
7.一种通信方法,其特征在于,具有:
交织步骤,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;
星座映射步骤,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制步骤,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送步骤,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是8/15,上述循环块置换按照表3定义。
[表3]
Figure FDA0002321286770000101
8.一种通信装置,其特征在于,具备:
交织电路,对基于包括重复累积准循环低密度奇偶校验码的准循环奇偶校验码生成的代码字执行循环块置换,上述代码字包含N个循环块的列,上述N个循环块分别包含Q个比特,N和Q分别是正整数,上述循环块置换是上述代码字内的循环块的重新排列;以及
星座映射电路,将被执行上述循环块置换后的代码字的各比特向非均匀星座的星座点映射;
调制电路,对进行上述映射后的代码字进行正交频分复用调制即OFDM调制;以及
发送电路,发送进行上述OFDM调制后的上述代码字,
上述循环块置换及上述非均匀星座基于在代码字的生成中使用的上述准循环低密度奇偶校验码的编码率来选择,
上述准循环低密度奇偶校验码的编码率是8/15,上述循环块置换按照表3定义。
[表3]
Figure FDA0002321286770000121
CN201911298655.0A 2014-05-22 2015-05-19 通信方法及通信装置 Active CN111049532B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911298655.0A CN111049532B (zh) 2014-05-22 2015-05-19 通信方法及通信装置

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
EP14169535.3A EP2947836A1 (en) 2014-05-22 2014-05-22 Cyclic-block permutations for 1D-4096-QAM with quasi-cyclic LDPC codes and code rates 6/15, 7/15, and 8/15
EP14169535.3 2014-05-22
JP2015090218A JP6423309B2 (ja) 2014-05-22 2015-04-27 通信方法
JP2015-090218 2015-04-27
CN201911298655.0A CN111049532B (zh) 2014-05-22 2015-05-19 通信方法及通信装置
CN201580015534.4A CN106165301B (zh) 2014-05-22 2015-05-19 通信方法及通信装置
PCT/JP2015/002504 WO2015178011A1 (ja) 2014-05-22 2015-05-19 通信方法および通信装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201580015534.4A Division CN106165301B (zh) 2014-05-22 2015-05-19 通信方法及通信装置

Publications (2)

Publication Number Publication Date
CN111049532A true CN111049532A (zh) 2020-04-21
CN111049532B CN111049532B (zh) 2024-09-24

Family

ID=54553692

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911298655.0A Active CN111049532B (zh) 2014-05-22 2015-05-19 通信方法及通信装置

Country Status (6)

Country Link
US (2) US11916665B2 (zh)
EP (1) EP4113925B1 (zh)
KR (5) KR102400538B1 (zh)
CN (1) CN111049532B (zh)
MX (1) MX2018009641A (zh)
WO (1) WO2015178011A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5646935A (en) * 1994-03-15 1997-07-08 Kabushiki Kaisha Toshiba Hierarchical quadrature frequency multiplex signal format and apparatus for transmission and reception thereof
CN103181085A (zh) * 2011-08-17 2013-06-26 松下电器产业株式会社 交织方法及解交织方法
CN103636130A (zh) * 2011-05-18 2014-03-12 松下电器产业株式会社 并行比特交织器
US20140119474A1 (en) * 2011-07-25 2014-05-01 Mihail Petrov Interleaving method and deinterleaving method

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2552043Y2 (ja) 1991-01-17 1997-10-27 日信工業 株式会社 負圧ブースタ
EP2134051A1 (en) 2008-06-13 2009-12-16 THOMSON Licensing An adaptive QAM transmission scheme for improving performance on an AWGN channel
KR101246460B1 (ko) * 2011-07-28 2013-03-21 현대제철 주식회사 턴디쉬의 침지 노즐용 예열 장치
EP2690790A1 (en) * 2012-07-27 2014-01-29 Panasonic Corporation Bit interleaving for rotated constellations with quasi-cyclic LDPC codes
MX2016003552A (es) 2013-09-26 2016-07-21 Sony Corp Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
EP2947836A1 (en) * 2014-05-22 2015-11-25 Panasonic Corporation Cyclic-block permutations for 1D-4096-QAM with quasi-cyclic LDPC codes and code rates 6/15, 7/15, and 8/15
KR102552043B1 (ko) 2021-10-28 2023-07-06 강길영 전방향성 rf 방향탐지 및 지향성 레이더 탐지를 조합 사용하여 침입 드론의 위치를 측정 및 교란하기 위한 시스템 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5646935A (en) * 1994-03-15 1997-07-08 Kabushiki Kaisha Toshiba Hierarchical quadrature frequency multiplex signal format and apparatus for transmission and reception thereof
CN103636130A (zh) * 2011-05-18 2014-03-12 松下电器产业株式会社 并行比特交织器
US20140119474A1 (en) * 2011-07-25 2014-05-01 Mihail Petrov Interleaving method and deinterleaving method
CN103181085A (zh) * 2011-08-17 2013-06-26 松下电器产业株式会社 交织方法及解交织方法
US20130216001A1 (en) * 2011-08-17 2013-08-22 Mihail Petrov Interleaving method and deinterleaving method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
刘斌彬;白栋;葛启宏;梅顺良;: "QC-LDPC编码OFDM系统的码优化及迭代译码", 南京理工大学学报(自然科学版), no. 03, 30 June 2009 (2009-06-30), pages 352 - 356 *

Also Published As

Publication number Publication date
US20240163009A1 (en) 2024-05-16
CN111049532B (zh) 2024-09-24
US11916665B2 (en) 2024-02-27
KR102552235B1 (ko) 2023-07-06
KR102652135B1 (ko) 2024-03-28
EP4113925A1 (en) 2023-01-04
KR20240046271A (ko) 2024-04-08
KR102336457B1 (ko) 2021-12-07
US20220278770A1 (en) 2022-09-01
KR102400538B1 (ko) 2022-05-23
EP4113925B1 (en) 2023-11-15
KR20210062103A (ko) 2021-05-28
KR20230105004A (ko) 2023-07-11
MX2018009641A (es) 2021-10-26
KR20220070043A (ko) 2022-05-27
WO2015178011A1 (ja) 2015-11-26
KR20210149247A (ko) 2021-12-08

Similar Documents

Publication Publication Date Title
JP7273075B2 (ja) 通信方法
US10305632B2 (en) Transmitting apparatus and signal processing method thereof
WO2014200303A1 (en) Apparatuses and methods for encoding and decoding of parity check codes
CN111049532B (zh) 通信方法及通信装置
KR102531458B1 (ko) 부호율이 3/15인 ldpc 부호어를 위한 비균등 16-심볼 신호성상을 이용한 변조기 및 이를 이용한 변조 방법
EP2947837A1 (en) Cyclic-block permutations for 1D-4096-QAM with quasi-cyclic LDPC codes and code rates 9/15 and 13/15

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Osaka, Japan

Applicant after: Panasonic Holding Co.,Ltd.

Address before: Osaka, Japan

Applicant before: Matsushita Electric Industrial Co.,Ltd.

GR01 Patent grant
GR01 Patent grant