CN111028769B - 像素驱动电路、驱动方法及其显示面板、显示装置 - Google Patents

像素驱动电路、驱动方法及其显示面板、显示装置 Download PDF

Info

Publication number
CN111028769B
CN111028769B CN201911409576.2A CN201911409576A CN111028769B CN 111028769 B CN111028769 B CN 111028769B CN 201911409576 A CN201911409576 A CN 201911409576A CN 111028769 B CN111028769 B CN 111028769B
Authority
CN
China
Prior art keywords
capacitor
pixel
scanning signal
row
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911409576.2A
Other languages
English (en)
Other versions
CN111028769A (zh
Inventor
付舰航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201911409576.2A priority Critical patent/CN111028769B/zh
Priority to PCT/CN2020/071816 priority patent/WO2021134828A1/zh
Publication of CN111028769A publication Critical patent/CN111028769A/zh
Application granted granted Critical
Publication of CN111028769B publication Critical patent/CN111028769B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种像素驱动电路、驱动方法及其显示面板、显示装置,该像素驱动电路包括:第一薄膜晶体管,第二薄膜晶体管,第一电容,第三薄膜晶体管,第二电容,第四薄膜晶体管,第三电容以及发光二极管。其中,第四薄膜晶体管的栅极用于接入第N+2行像素的扫描信号,源极连接第三四节点,漏极连接第二节点;本申请能够通过控制第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管的通断,进行两级电容放电及各个电容(第一电容、第二电容和第三电容)之间电荷分配,实现精确控制显示面板中发光二极管的驱动电流,进一步提高了显示精度。

Description

像素驱动电路、驱动方法及其显示面板、显示装置
技术领域
本申请涉及显示技术领域,更具体地说,涉及一种像素驱动电路、驱动方法及其显示面板、显示装置。
背景技术
随着显示设备的发展,对于显示设备的驱动电路成为了重要的研究热点。对于电流型驱动的显示设备,其发光亮度取决于流过Driving TFT(驱动型薄膜晶体管)的栅源电流。例如,采用传统驱动电路应用于Micro LED显示面板,LED的亮度-电流曲线斜率很大,微弱的电流变化就会引起人眼可察觉的亮度改变。因此Micro LED面板如果采用传统驱动电路,难以精确控制LED的驱动电流,显示精度低。
在实现过程中,发明人发现传统技术中至少存在如下问题:采用传统驱动电路,难以精确控制显示面板中LED的驱动电流,显示精度低。
发明内容
基于此,有必要针对传统的采用传统驱动电路,难以精确控制显示面板中LED的驱动电流,显示精度低的问题,提供一种像素驱动电路、驱动方法及其显示面板、显示装置。
为了实现上述目的,本发明实施例提供了一种像素驱动电路,包括:
第一薄膜晶体管,第一薄膜晶体管的栅极连接第一节点,源极连接第二节点,漏极用于接入电源高电压;
第二薄膜晶体管,第二薄膜晶体管的栅极用于接入第N行像素的扫描信号,源极连接第一节点,漏极用于接入数据信号;
第一电容,第一电容的一端连接第一节点,另一端连接第三节点;
第三薄膜晶体管,第三薄膜晶体管的栅极用于接入第N+1行像素的扫描信号,源极连接第三节点,漏极连接第二节点;
第二电容,第二电容的一端连接第三节点,另一端连接第四节点;
第四薄膜晶体管,第四薄膜晶体管的栅极用于接入第N+2行像素的扫描信号,源极连接第四节点,漏极连接第二节点;
第三电容,第三电容的一端连接第四节点,另一端连接第二节点;
发光二极管,发光二极管的阳极连接第二节点,阴极用于接入电源低电压。
在其中一个实施例中,像素驱动电路的驱动时序包括五个阶段:在第一阶段,第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;在第二阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;在第三阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;在第四阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;在第五阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
在其中一个实施例中,还包括第五薄膜晶体管;
第五薄膜晶体管的栅极连接控制信号,源极连接第二节点,漏极用于接入参考电压。
在其中一个实施例中,像素驱动电路的驱动时序包括五个阶段:在第一阶段,控制信号保持高电平,第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;在第二阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;在第三阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;在第四阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;在第五阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
在其中一个实施例中,发光二极管为OLED,Micro LED,Mini LED或μLED。
另一方面,本发明实施例还提供了一种应用于上述的像素驱动电路的像素驱动方法,包括以下步骤:
在第一阶段分别对第一电容、第二电容和第三电容充电;
在第二阶段保持第一电容的电压值不变,分别对第二电容和第三电容放电;
在第三阶段对第一电容、第二电容和第三电容之间进行电荷分配;
在第四阶段保持第一电容和第二电容的电压值不变,对第三电容放电;
在第五阶段对第一电容、第二电容和第三电容之间进行电荷分配;
在第六阶段控制发光二极管进行发光;
其中,一帧的显示周期被顺序地划分为第一阶段、第二阶段、第三阶段、第四阶段、第五阶段和第六阶段。
在其中一个实施例中,在第一阶段分别对第一电容、第二电容和第三电容充电的步骤包括:
在第一阶段,控制第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;
在第二阶段保持第一电容的电压值不变,分别对第二电容和第三电容放电的步骤包括:
在第二阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;
在第三阶段对第一电容、第二电容和第三电容之间进行电荷分配的步骤包括:
在第三阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;
在第四阶段保持第一电容和第二电容的电压值不变,对第三电容放电的步骤包括:
在第四阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;
在第五阶段对第一电容、第二电容和第三电容之间进行电荷分配的步骤包括:
在第六阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
另一方面,本发明实施例还提供了一种显示面板,包括如上述任一项的像素驱动电路。
另一方面,本发明实施例还提供了一种显示装置,包括如上述的显示面板。
在其中一个实施例中,显示面板为OLED显示面板,Micro LED显示面板,Mini LED显示面板或μLED显示面板。
上述技术方案中的一个技术方案具有如下优点和有益效果:
上述的像素驱动电路的各实施例中,基于第一薄膜晶体管的栅极连接第一节点,源极连接第二节点,漏极用于接入电源高电压;第二薄膜晶体管的栅极用于接入第N行像素的扫描信号,源极连接第一节点,漏极用于接入数据信号;第一电容的一端连接第一节点,另一端连接第三节点;第三薄膜晶体管的栅极用于接入第N+1行像素的扫描信号,源极连接第三节点,漏极连接第二节点;第二电容的一端连接第三节点,另一端连接第四节点;第四薄膜晶体管的栅极用于接入第N+2行像素的扫描信号,源极连接第三四节点,漏极连接第二节点;第三电容的一端连接第四节点,另一端连接第二节点;发光二极管的阳极连接第二节点,阴极用于接入电源低电压,进而能够实现采用较低输出电压分辨率的源极芯片进行精细的电流控制。本申请能够通过控制第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管的通断,进行两级电容放电及各个电容(第一电容、第二电容和第三电容)之间电荷分配,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。
附图说明
下面将结合附图及实施例对本申请作进一步说明,附图中:
图1为传统2T1C像素驱动电路的示意图;
图2为一个实施例中LED的亮度-电流曲线示意图;
图3为一个实施例中像素驱动电路的第一结构示意图;
图4为一个实施例中像素驱动电路第一阶段的等效电路示意图;
图5为一个实施例中像素驱动电路第二阶段的等效电路示意图;
图6为一个实施例中像素驱动电路第三阶段的等效电路示意图;
图7为一个实施例中像素驱动电路第四阶段的等效电路示意图;
图8为一个实施例中像素驱动电路第五阶段的等效电路示意图;
图9为一个实施例中像素驱动电路的第二结构示意图;
图10为一个实施例中像素驱动方法的流程示意图。
具体实施方式
为了对本申请的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本申请的具体实施方式。
传统的像素驱动电路如图1所示,其为一种常见的微发光二极管或者有机发光二极管的驱动像素电路示意图。此2T1C像素电路主要包括作为驱动薄膜晶体管(TFT)的薄膜晶体管T1,作为开关薄膜晶体管的薄膜晶体管T2,存储电容C以及发光二极管LED,发光二极管LED可以是微发光二极管或者有机发光二极管,薄膜晶体管T2由相应行像素的扫描信号SCAN控制开关与否,以控制是否输入相应的数据信号Vdata。采用此像素电路,在发光阶段,流过LED的电流ILED由薄膜晶体管T1控制,可以表示为ILED=k(Vdata-VLED-Vth)2,其中,k为与工艺和设计相关的参数,Vdata为源极芯片(Source IC)输出的数据信号的电压,VLED为LED上的电压,Vth为薄膜晶体管T1的阈值电压。
如图2所示,其为LED的亮度-电流曲线示意图,对于微发光二极管显示面板来说,LED的亮度-电流曲线斜率很大,微弱的电流变化就会引起人眼可察觉的亮度改变。因此微发光二极管显示面板如果采用传统驱动电路,例如图1所示电路,必须非常精确控制LED的驱动电流,难度较大。因为源极芯片输出电压的分辨率有限,难以精确控制LED电流,使其产生足够多的灰阶。
而本申请提出的一种像素驱动电路,改进了原有的像素驱动电路,改进后的像素驱动电路在原有像素驱动电路基础上增加两个电容以及两个薄膜晶体管,增加的两个电容与原有的像素电路中的存储电容串联,增加的两个薄膜晶体管分别连接于相邻两个电容之间的公共点以及驱动薄膜晶体管(N型)的源极,能够实现采用较低输出电压分辨率的源极芯片进行精细的电流控制,极大的提高显示效率。
在一个实施例中,如图3所示,提供了一种像素驱动电路,包括:
第一薄膜晶体管310,第一薄膜晶体管310的栅极连接第一节点G,源极连接第二节点S,漏极用于接入电源高电压;
第二薄膜晶体管320,第二薄膜晶体管320的栅极用于接入第N行像素的扫描信号,源极连接第一节点G,漏极用于接入数据信号;
第一电容330,第一电容330的一端连接第一节点G,另一端连接第三节点A;
第三薄膜晶体管340,第三薄膜晶体管340的栅极用于接入第N+1行像素的扫描信号,源极连接第三节点A,漏极连接第二节点S;
第二电容350,第二电容350的一端连接第三节点A,另一端连接第四节点B;
第四薄膜晶体管360,第四薄膜晶体管360的栅极用于接入第N+2行像素的扫描信号,源极连接第四节点B,漏极连接第二节点S;
第三电容370,第三电容370的一端连接第四节点B,另一端连接第二节点S;
发光二极管380,发光二极管380的阳极连接第二节点S,阴极用于接入电源低电压。
其中,第一节点G指的是第一薄膜晶体管310、第二薄膜晶体管320和第一电容330之间的共用连接点。第二节点S指的是第一薄膜晶体管310、第三薄膜晶体管340、第四薄膜晶体管360、第三电容370和发光二极管380之间的共用连接点。第三节点A指的是第一电容330、第二电容350和第三薄膜晶体管340之间的共用连接点。第四节点B指的是第二电容350、第三电容370和第四薄膜晶体管360之间的共用连接点。
具体地,可通过第N行像素的扫描控制线向第二薄膜晶体管320的栅极提供第N行像素的扫描信号。可通过第N+1行像素的扫描控制线向第三薄膜晶体管340的栅极提供第N+1行像素的扫描信号。可通过第N+2行像素的扫描控制线向第四薄膜晶体管360的栅极提供第N+2行像素的扫描信号。可通过数据控制线向第二薄膜晶体管320的源极提供数据信号。
需要说明的是,N为大于或等于1的正整数。
上述的像素驱动电路的实施例中,基于第一薄膜晶体管310的栅极连接第一节点G,源极连接第二节点S,漏极用于接入电源高电压;第二薄膜晶体管320的栅极用于接入第N行像素的扫描信号,源极连接第一节点G,漏极用于接入数据信号;第一电容330的一端连接第一节点G,另一端连接第三节点A;第三薄膜晶体管340的栅极用于接入第N+1行像素的扫描信号,源极连接第三节点A,漏极连接第二节点S;第二电容350的一端连接第三节点A,另一端连接第四节点B;第四薄膜晶体管360的栅极用于接入第N+2行像素的扫描信号,源极连接第四节点B,漏极连接第二节点S;第三电容370的一端连接第四节点B,另一端连接第二节点S;发光二极管380的阳极连接第二节点S,阴极用于接入电源低电压,进而能够实现采用较低输出电压分辨率的源极芯片进行精细的电流控制。通过控制第二薄膜晶体管320、第三薄膜晶体管340和第四薄膜晶体管360的通断,进行两级电容放电及各个电容(第一电容330、第二电容350和第三电容370)之间电荷分配,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。
在一个具体的实施例中,像素驱动电路的驱动时序包括五个阶段:在第一阶段,第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;在第二阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;在第三阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;在第四阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;在第五阶段,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
具体而言,在第一阶段,当第N行像素的扫描信号SCANn打开,第一节点充入电压Vdata,流过第一薄膜晶体管T1的电流(即流过发光二极管的电流)是ILED=k(Vdata-VLED-Vth)2,此时第三薄膜晶体管T3和第四薄膜晶体管T4都关断,可将串联的第二电容C2和第三电容C3等效为一个等效电容CA,此时等效电路如图4所示。其中,等效电路上两个电容的电压关系式为:
U1/UA=CA/C1
U1+UA=Vdata-VS
根据上述关系式可以得到:
Figure BDA0002349594940000101
其中,U1为第一电容C1的电压,UA为等效电容CA的电压,C1为第一电容C1的电容,CA为等效电容CA的电容。
在第二阶段,当扫描至第N+1行时,第N行像素的扫描信号SCANn关闭,第N+1行像素的扫描信号SCANn+1打开,第N+2行像素的扫描信号SCANn+2关闭,第三薄膜晶体管T3导通,等效电路图如图5所示。其中,等效电容CA放电,第一电容C1的电压维持U1不变。
在第三阶段,第N行像素的扫描信号SCANn关闭,第N+1行像素的扫描信号SCANn+1关闭,第三薄膜晶体管T3关断,电荷再次在等效电容CA和第一电容C1之间平均分配,等效电路图如图6所示。此时电路满足如下关系:
C1+U1=Q1
U′1C1+U'ACA=Q1
U′1C1=U'ACA
根据上述关系式可以得到:
Figure BDA0002349594940000102
代入
Figure BDA0002349594940000103
可得到:
Figure BDA0002349594940000104
在第四阶段,当扫描至第N+2行时,第N行像素的扫描信号SCANn关闭,第N+1行像素的扫描信号SCANn+1关闭,第N+2行像素的扫描信号SCANn+2打开,第四薄膜晶体管T4导通,等效电路图如图7所示。其中,将串联的第一电容C1和第二电容C2等效为一个等效电容CB。第三电容C3放电,等效电容CB的电容维持UB'不变。等效电路上两个电容的电压关系式为:
UB'/U3'=C3/CB
Figure BDA0002349594940000111
根据上述关系式可以得到:
Figure BDA0002349594940000112
其中,U3'为第三电容C3的电压,UB'为等效电容CB的电压,C3为第三电容C1的电容,CB为等效电容CB电容。
在第五阶段,第N行像素的扫描信号SCANn关闭,第N+1行像素的扫描信号SCANn+1关闭,第N行像素的扫描信号SCANn+2关闭,第四薄膜晶体管T4关断,电荷再次在CB和C3之间平均分配,等效电路图如图8所示。此时电路满足如下关系:
CB+UB'=QB'
U'BCB+U′3C3=QB'
U'BCB=U3'C3
根据上述关系式可以得到:
Figure BDA0002349594940000113
代入
Figure BDA0002349594940000114
可得到:
Figure BDA0002349594940000115
进而可得到最终流过发光二极管的电流为:
Figure BDA0002349594940000116
上述实施例中相较于传统驱动电路的LED电流,需要更大的Vdata才能产生相同的电流。因此可以使用较低分辨率的源极芯片(source IC)进行更精细的电流控制,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。满足Micro LED等发光二极管的驱动需求,可以应用于OLED等各种显示面板。
在一个实施例中,如图9所示,提供了一种像素驱动电路,该像素驱动电路包括第二薄膜晶体管920,第一薄膜晶体管910,第一电容930,第三薄膜晶体管940,第二电容950,第四薄膜晶体管960,第三电容970以及发光二极管980。该像素驱动电路还包括第五薄膜晶体管990;第五薄膜晶体管990的栅极连接控制信号,源极连接第二节点s,漏极用于接入参考电压。
其中,可通过控制线(Pre-charge)向第五薄膜晶体管的栅极提供控制信号。
上述实施例的的像素驱动电路改进了传统的3T1C像素电路,能够实现采用较低输出电压分辨率的源极芯片进行精细的电流控制。通过控制第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管和第五薄膜晶体管的通断,进行两级电容放电及各个电容(第一电容、第二电容和第三电容)之间电荷分配,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。
在一个具体的实施例中,像素驱动电路的驱动时序包括五个阶段:在第一阶段,控制信号保持高电平,第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;在第二阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;在第三阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;在第四阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;在第五阶段,控制信号保持低电平,第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
具体而言,在第五阶段,流过发光二极管的电流为:
Figure BDA0002349594940000131
其中,Vref为接入第五薄膜晶体管的源极的参考电压。
上述实施例中相较于传统驱动电路的LED电流,需要更大的Vdata才能产生相同的电流。因此可以使用较低分辨率的源极芯片(source IC)进行更精细的电流控制,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。
在一个实施例中,发光二极管为OLED(有机发光二极管),Micro LED(微型发光二极管),Mini LED(迷你型发光二极管)或μLED(微型发光二极管)。
在一个实施例中,如图10所示,提供了一种像素驱动方法,包括以下步骤:
步骤S110,在第一阶段分别对第一电容、第二电容和第三电容充电。
步骤S120,在第二阶段保持第一电容的电压值不变,分别对第二电容和第三电容放电。
步骤S130,在第三阶段对第一电容、第二电容和第三电容之间进行电荷分配。
步骤S140,在第四阶段保持第一电容和第二电容的电压值不变,对第三电容放电。
步骤S150,在第五阶段对第一电容、第二电容和第三电容之间进行电荷分配。
步骤S160,在第六阶段控制发光二极管进行发光。
其中,一帧的显示周期被顺序地划分为第一阶段、第二阶段、第三阶段、第四阶段、第五阶段和第六阶段。
在一个具体的实施例中,在第一阶段分别对第一电容、第二电容和第三电容充电的步骤包括:
在第一阶段,控制第N行像素的扫描信号保持高电平,第N+1行像素的扫描信号和第N+2行像素的扫描信号分别保持低电平;
在第二阶段保持第一电容的电压值不变,分别对第二电容和第三电容放电的步骤包括:
在第二阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持高电平,第N+2行像素的扫描信号保持低电平;
在第三阶段对第一电容、第二电容和第三电容之间进行电荷分配的步骤包括:
在第三阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平;
在第四阶段保持第一电容和第二电容的电压值不变,对第三电容放电的步骤包括:
在第四阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持高电平;
在第五阶段对第一电容、第二电容和第三电容之间进行电荷分配的步骤包括:
在第六阶段,控制第N行像素的扫描信号保持低电平,第N+1行像素的扫描信号保持低电平,第N+2行像素的扫描信号保持低电平。
上述实施例中,通过控制第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管的通断,进行两级电容放电及各个电容(第一电容、第二电容和第三电容)之间电荷分配,实现精确控制显示面板中LED的驱动电流,进一步提高了显示精度。
应该理解的是,虽然图10的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图10中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
另一方面,还提供了一种显示面板,该显示面板包括如上述任一项的像素驱动电路。
关于显示面板的具体限定可以参见上文中对于像素驱动电路的限定,在此不再赘述。
需要说明的是,本申请特别适用于微型发光二极管显示面板,但不限于此,可以应用于各种电流驱动显示面板,如有机发光二极管显示面板,迷你发光二极管(Mini LED)显示面板,可提升驱动电流控制精度。
在一个实施例中,还提供了一种显示装置,该显示装置包括如上述的显示面板。
在一个实施例中,显示面板为OLED显示面板,Micro LED显示面板,Mini LED显示面板或μLED显示面板。
关于显示装置的具体限定可以参见上文中对于像素驱动电路及显示面板的限定,在此不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各除法运算方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (8)

1.一种像素驱动电路,其特征在于,包括:
第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一节点,源极连接第二节点,漏极用于接入电源高电压;
第二薄膜晶体管,所述第二薄膜晶体管的栅极用于接入第N行像素的扫描信号,源极连接所述第一节点,漏极用于接入数据信号;
第一电容,所述第一电容的一端连接所述第一节点,另一端连接第三节点;
第三薄膜晶体管,所述第三薄膜晶体管的栅极用于接入第N+1行像素的扫描信号,源极连接所述第三节点,漏极连接所述第二节点;
第二电容,所述第二电容的一端连接所述第三节点,另一端连接第四节点;
第四薄膜晶体管,所述第四薄膜晶体管的栅极用于接入第N+2行像素的扫描信号,源极连接所述第四节点,漏极连接所述第二节点;
第三电容,所述第三电容的一端连接所述第四节点,另一端连接第二节点;
发光二极管,所述发光二极管的阳极连接所述第二节点,阴极用于接入电源低电压;
所述像素驱动电路的驱动时序包括五个阶段:在第一阶段,所述第N行像素的扫描信号保持高电平,所述第N+1行像素的扫描信号和所述第N+2行像素的扫描信号分别保持低电平;在第二阶段,所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持高电平,所述第N+2行像素的扫描信号保持低电平;在第三阶段,所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持低电平;在第四阶段,所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持高电平;在第五阶段,所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持低电平。
2.根据权利要求1所述的像素驱动电路,其特征在于,还包括第五薄膜晶体管;
所述第五薄膜晶体管的栅极连接控制信号,源极连接所述第二节点,漏极用于接入参考电压。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述发光二极管为OLED,MicroLED,Mini LED或μLED。
4.一种应用于根据权利要求1所述的像素驱动电路的像素驱动方法,其特征在于,包括以下步骤:
在第一阶段分别对第一电容、第二电容和第三电容充电;
在第二阶段保持所述第一电容的电压值不变,分别对所述第二电容和所述第三电容放电;
在第三阶段对所述第一电容、所述第二电容和所述第三电容之间进行电荷分配;
在第四阶段保持所述第一电容和所述第二电容的电压值不变,对所述第三电容放电;
在第五阶段对所述第一电容、所述第二电容和所述第三电容之间进行电荷分配;
在第六阶段控制发光二极管进行发光;
其中,一帧的显示周期被顺序地划分为所述第一阶段、所述第二阶段、所述第三阶段、所述第四阶段、所述第五阶段和所述第六阶段。
5.根据权利要求4所述的像素驱动方法,其特征在于,所述在第一阶段分别对第一电容、第二电容和第三电容充电的步骤包括:
在第一阶段,控制所述第N行像素的扫描信号保持高电平,所述第N+1行像素的扫描信号和所述第N+2行像素的扫描信号分别保持低电平;
所述在第二阶段保持所述第一电容的电压值不变,分别对所述第二电容和所述第三电容放电的步骤包括:
在第二阶段,控制所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持高电平,所述第N+2行像素的扫描信号保持低电平;
所述在第三阶段对所述第一电容、所述第二电容和所述第三电容之间进行电荷分配的步骤包括:
在第三阶段,控制所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持低电平;
所述在第四阶段保持所述第一电容和所述第二电容的电压值不变,对所述第三电容放电的步骤包括:
在第四阶段,控制所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持高电平;
所述在第五阶段对所述第一电容、所述第二电容和所述第三电容之间进行电荷分配的步骤包括:
在第五阶段,控制所述第N行像素的扫描信号保持低电平,所述第N+1行像素的扫描信号保持低电平,所述第N+2行像素的扫描信号保持低电平。
6.一种显示面板,其特征在于,包括如权利要求1至3中任一项所述的像素驱动电路。
7.一种显示装置,其特征在于,包括如权利要求6所述的显示面板。
8.根据权利要求7所述的显示装置,其特征在于,所述显示面板为OLED显示面板,MicroLED显示面板,Mini LED显示面板或μLED显示面板。
CN201911409576.2A 2019-12-31 2019-12-31 像素驱动电路、驱动方法及其显示面板、显示装置 Active CN111028769B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911409576.2A CN111028769B (zh) 2019-12-31 2019-12-31 像素驱动电路、驱动方法及其显示面板、显示装置
PCT/CN2020/071816 WO2021134828A1 (zh) 2019-12-31 2020-01-13 像素驱动电路、驱动方法及其显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911409576.2A CN111028769B (zh) 2019-12-31 2019-12-31 像素驱动电路、驱动方法及其显示面板、显示装置

Publications (2)

Publication Number Publication Date
CN111028769A CN111028769A (zh) 2020-04-17
CN111028769B true CN111028769B (zh) 2020-12-25

Family

ID=70197478

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911409576.2A Active CN111028769B (zh) 2019-12-31 2019-12-31 像素驱动电路、驱动方法及其显示面板、显示装置

Country Status (2)

Country Link
CN (1) CN111028769B (zh)
WO (1) WO2021134828A1 (zh)

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005196133A (ja) * 2003-12-08 2005-07-21 Renesas Technology Corp 表示用駆動回路
CA2490861A1 (en) * 2004-12-01 2006-06-01 Ignis Innovation Inc. Fuzzy control for stable amoled displays
CN101976545A (zh) * 2010-10-26 2011-02-16 华南理工大学 Oled显示器的像素驱动电路及其驱动方法
CN101996579A (zh) * 2010-10-26 2011-03-30 华南理工大学 有源有机电致发光显示器的像素驱动电路及其驱动方法
KR101985933B1 (ko) * 2011-11-15 2019-10-01 엘지디스플레이 주식회사 유기발광다이오드 표시장치
JP6228753B2 (ja) * 2012-06-01 2017-11-08 株式会社半導体エネルギー研究所 半導体装置、表示装置、表示モジュール、及び電子機器
CN102915703B (zh) * 2012-10-30 2014-12-17 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法
KR101702429B1 (ko) * 2013-12-13 2017-02-03 엘지디스플레이 주식회사 보상 화소 구조를 갖는 유기발광표시장치
CN105096819B (zh) * 2015-04-21 2017-11-28 北京大学深圳研究生院 一种显示装置及其像素电路
KR102434370B1 (ko) * 2015-08-27 2022-08-19 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN108806591B (zh) * 2018-04-26 2020-05-26 北京大学深圳研究生院 像素装置、像素装置的驱动方法以及显示设备
CN109637454B (zh) * 2018-12-29 2020-10-13 深圳市华星光电半导体显示技术有限公司 发光二极管像素电路及显示面板

Also Published As

Publication number Publication date
WO2021134828A1 (zh) 2021-07-08
CN111028769A (zh) 2020-04-17

Similar Documents

Publication Publication Date Title
US11100856B2 (en) Stage and organic light emitting display device using the same
US20210201760A1 (en) Pixel circuit and driving method thereof, display panel and driving method thereof, and display device
CN102663977B (zh) 用于驱动发光器件显示器的方法和系统
US9691327B2 (en) Pixel driving circuit, driving method thereof and display apparatus
JP4383852B2 (ja) Oled画素回路の駆動方法
US9852687B2 (en) Display device and driving method
CN109308876B (zh) 有机发光显示设备及其驱动方法
CN104835453B (zh) 一种像素电路、驱动方法及显示装置
KR102122179B1 (ko) 표시 장치 및 구동 방법
CN101228569B (zh) 用于驱动发光器件显示器的方法和系统
US10943528B2 (en) Pixel circuit, method of driving the same and display using the same
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
JP2004295131A (ja) ディスプレイ用駆動回路
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
CN109637454B (zh) 发光二极管像素电路及显示面板
CN112259041B (zh) 像素电路及其驱动方法、显示装置
CN104637445A (zh) Amoled像素驱动电路及像素驱动方法
CN106097976A (zh) 像素驱动电路及显示装置
WO2016119377A1 (zh) 像素驱动电路及其驱动方法和显示设备
US20180342198A1 (en) Pixel circuit, driving method and display
CN107077818A (zh) 像素电路及其驱动方法、显示面板
CN104575386A (zh) Amoled像素驱动电路及像素驱动方法
JP2014215425A (ja) 表示装置および表示装置の駆動方法
CN105679243A (zh) Amoled像素驱动电路及像素驱动方法
CN105513535A (zh) 一种像素驱动电路及其驱动方法、阵列基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant