CN111010804A - 一种高速连接器的pcb及其优化方法和系统 - Google Patents

一种高速连接器的pcb及其优化方法和系统 Download PDF

Info

Publication number
CN111010804A
CN111010804A CN201911293055.5A CN201911293055A CN111010804A CN 111010804 A CN111010804 A CN 111010804A CN 201911293055 A CN201911293055 A CN 201911293055A CN 111010804 A CN111010804 A CN 111010804A
Authority
CN
China
Prior art keywords
speed connector
pcb
outgoing line
mil
bonding pad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911293055.5A
Other languages
English (en)
Inventor
梁建
罗雄科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Zenfocus Semi Tech Co ltd
Original Assignee
Shanghai Zenfocus Semi Tech Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Zenfocus Semi Tech Co ltd filed Critical Shanghai Zenfocus Semi Tech Co ltd
Priority to CN201911293055.5A priority Critical patent/CN111010804A/zh
Publication of CN111010804A publication Critical patent/CN111010804A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0005Apparatus or processes for manufacturing printed circuits for designing circuits by computer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • H05K1/116Lands, clearance holes or other lay-out details concerning the surrounding of a via

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

本发明公开了一种高速连接器的PCB及其优化方法和系统,高速连接器的PCB优化方法包括步骤:根据PCB层叠建立三维PCB模型;导入三维高速连接器模型;建立仿真端口并设置高速连接器的工作频率;参数化所述PCB的影响阻抗的关键部件;通过参数扫描优化所述关键部件的结构参数。本发明实现了链路回损、TDR阻抗波动幅度和信号插损振动幅度的降低,提高了信号插损的线性度,从而提高整个链路的整体测试性能,显著提高了高速连接器的PCB的信号带宽通行能力,为未来高速、高频应用场景提供了技术支持。

Description

一种高速连接器的PCB及其优化方法和系统
技术领域
本发明涉及高速连接器的PCB技术领域,尤指一种高速连接器的PCB及其优化方法和系统。
背景技术
随着新产品、新技术的快速发展应用,新一代高速技术已经开始普及,射频(RF,Radio Frequency)的应用已经扩大至67GHz,甚至更高频率的应用,例如射频雷达77GHz。
RF信号的频率增加,使得信号对于应用设计更加敏感,设计上的注意事项也会随之增多,如何有效快速的设计出符合高频信号要求的通路成为本领域技术人员亟待解决的难题。
发明内容
本发明提供了一种高速连接器的PCB及其优化方法和系统,实现了链路回损、TDR阻抗波动幅度和信号插损振动幅度的降低,提高了信号插损的线性度,从而提高整个链路的整体测试性能,显著提高了高速连接器的PCB的信号带宽通行能力,满足高速连接器的高频信号对PCB的通路需求,进而保障了高速连接器高效运行,为未来高速、高频应用场景提供了技术支持。
本发明提供的技术方案如下:
一种高速连接器的PCB优化方法,包括步骤:
根据PCB层叠建立三维PCB模型;
导入三维高速连接器模型;
建立仿真端口并设置高速连接器的工作频率;
参数化所述PCB的影响阻抗的关键部件;
通过参数扫描优化所述关键部件的结构参数。
在上述技术方案中,通过三维建模模拟对应设置的高速连接器和PCB的链路,并优化PCB中影响阻抗的关键部件,降低了链路回损、TDR阻抗波动幅度和信号插损振动幅度,提高了信号插损的线性度,从而提高整个链路的整体测试性能,显著提高了高速连接器的PCB的信号带宽通行能力,满足高速连接器的高频信号对PCB的通路需求,进而保障了高速连接器高效运行,为未来高速、高频应用场景提供了技术支持。
进一步,所述通过参数扫描优化所述关键部件的结构参数具体包括步骤:通过参数扫描逐一优化每一所述关键部件的结构参数;其中,下一个将被优化的所述关键部件在上一个已被优化的所述关键部件的基础上被优化。
在上述技术方案中,通过在之前已被优化了结构参数的关键部件的基础上进一步优化下一个需要被优化的关键部件的结构参数,最终实现所有的关键部件的结构参数,保证了高速连接器的PCB的最优设计、制造和应用。
进一步,所述关键部件为高速连接器焊盘外层铜皮、高速连接器焊盘内层铜皮、高速连接器焊盘出线窄线、高速连接器出线外层铜皮、外围GND过孔或高速连接器出线区域伴随GND孔中的一个以上。
在上述技术方案中,在实际应用中,关键部件的数量可为一个或一个以上,优化的过程中可择一作为第一个优化的对象,然后再对其他的关键部件进行优化;当然,也可对这些关键部件设定优化先后顺序,然后根据事先设定的顺序进行优化,具体可根据实际需要进行操作,满足不同工作频率的高速连接器所对应的高速连接器的PCB的优化。
进一步地,所述高速连接器焊盘外层铜皮的挖空直径为30-90mil;所述高速连接器焊盘内层铜皮的挖空直径为20-60mil;所述高速连接器焊盘出线窄线的长度为50-150mil,所述高速连接器焊盘出线窄线的宽度为4-12mil;所述高速连接器出线外层铜皮的挖空宽度为25-75mil;所述外围GND过孔的直径为5-15mil,所述外围GND过孔与高速连接器焊盘的中心距为40-120mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为15-45mil。
在上述技术方案中,通过对多个关键机构的尺寸以及各个关键机构的位置关系的限定,实现了高速连接器的PCB的优化设计。
进一步,所述高速连接器焊盘外层铜皮的挖空直径为60mil;所述高速连接器焊盘内层铜皮的挖空直径为40mil;所述高速连接器焊盘出线窄线的长度为105mil,所述高速连接器焊盘出线窄线的宽度为8mil;所述高速连接器出线外层铜皮的挖空宽度为50mil;所述外围GND过孔的直径为10mil,所述外围GND过孔与高速连接器焊盘的中心距为83mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为33mil;和/或,所述外围GND过孔和所述高速连接器出线区域伴随GND孔的总孔数为9~17个。
在上述技术方案中,各个关键部件的结构参数可根据PCB的层叠、材料、尺寸、高速连接器的工作频率等不同对这些关键部件的结构参数(关键部件的尺寸、相互间的参数以及数量)进行适应调整,进而实现高速连接器的PCB的最优设计。
进一步,所述根据PCB层叠建立三维PCB模型之前还包括步骤:设计PCB层叠,即阻抗控制表单。
在上述技术方案中,在建立PCB三维模型之前可先设计好PCB层叠,便于对PCB影响阻抗的关键部件进行参数化,简化本优化方法,使得PCB优化更为高效率和有目的地进行,为优化后的PCB的设计和生产提供了依据,更为易于实现和操作。
进一步,所述导入三维高速连接器模型之前还包括步骤:根据高速连接器建立所述三维高速连接器模型并预存。
在上述技术方案中,高速连接器的三维模型可为预存(主要针对基于现有的高速连接器且已有三维模型)好的,也可为当场自行构建(主要针对新设计的高速连接器,还未生产制造,处于设计阶段)。
本发明还提供了一种高速连接器的PCB优化系统,包括:建模模块,用以根据PCB层叠建立三维PCB模型;导入模块,用以导入三维高速连接器模型;仿真端口建立模块,用以建立仿真端口并设置高速连接器的工作频率;参数化模块,用以参数化所述PCB的影响阻抗的关键部件;优化模块,用以通过参数扫描优化所述关键部件的结构参数。
本发明还提供了一种高速连接器的PCB,包括:PCB本体,所述PCB本体设有高速连接器焊盘、高速连接器焊盘外层铜皮、高速连接器焊盘内层铜皮、高速连接器焊盘出线窄线、高速连接器出线外层铜皮、外围GND过孔或高速连接器出线区域伴随GND孔;所述高速连接器焊盘外层铜皮的挖空直径为30-90mil;所述高速连接器焊盘内层铜皮的挖空直径为20-60mil;所述高速连接器焊盘出线窄线的长度为50-150mil,所述高速连接器焊盘出线窄线的宽度为4-12mil;所述高速连接器出线外层铜皮的挖空宽度为25-75mil;所述外围GND过孔的直径为5-15mil,所述外围GND过孔与高速连接器焊盘的中心距为40-120mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为15-45mil。
进一步,所述高速连接器焊盘外层铜皮的挖空直径为60mil;所述高速连接器焊盘内层铜皮的挖空直径为40mil;所述高速连接器焊盘出线窄线的长度为105mil,所述高速连接器焊盘出线窄线的宽度为8mil;所述高速连接器出线外层铜皮的挖空宽度为50mil;所述外围GND过孔的直径为10mil,所述外围GND过孔与高速连接器焊盘的中心距为83mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为33mil;和/或,所述外围GND过孔和所述高速连接器出线区域伴随GND孔的总孔数为9~17个。
与现有技术相比,本高速连接器的PCB及其优化方法和系统有益效果在于:
实现了链路回损、TDR阻抗波动幅度和信号插损振动幅度的降低,提高了信号插损的线性度,从而提高整个链路的整体测试性能,显著提高了高速连接器的PCB的信号带宽通行能力,满足高速连接器的高频信号对PCB的通路需求,进而保障了高速连接器高效运行,为未来高速、高频应用场景提供了技术支持。
附图说明
下面将以明确易懂的方式,结合附图说明优选实施方式,对一种高速连接器的PCB及其优化方法和系统的上述特性、技术特征、优点及其实现方式予以进一步说明。
图1是本发明的高速连接器的PCB的优化方法的一种实施例流程图;
图2是本发明的高速连接器的PCB的优化方法的另一种实施例流程图;
图3是本发明的高速连接器的PCB的优化方法的另一种实施例流程图;
图4是本发明的高速连接器的PCB一种实施例结构示意图;
图5是本发明的高速连接器的PCB另一种实施例结构示意图;
图6是本发明的高速连接器的PCB与高速连接器处于连接过程的一种实施例结构示意图;
图7是本发明的高速连接器的PCB与高速连接器处于连接状态的一种实施例结构示意图
图8是本发明的高速连接器的PCB与高速连接器处于连接过程的另一种实施例的爆炸图结构示意图;
图9-11是ARDENT的高速TR70连接器所对应的现有PCB通过三维建模模拟高速TR70连接器与现有PCB建立链路后的信号耗损数据图表;
图12-14是本发明对图9-11中所述的现有PCB进行优化后通过三维建模模拟与ARDENT的高速TR70连接器链路后的信号耗损数据图表;
图15-17是根据图12-14优化后生产出的本PCB实际产品与ARDENT的高速TR70连接器链路后的信号耗损数据图表。
附图标号说明:
11.PCB本体,111.高速连接器焊盘,112.外层铜皮,1121.高速连接器焊盘外层铜皮,1122.高速连接器出线外层铜皮,113.高速连接器焊盘内层铜皮,114.高速连接器焊盘出线窄线,115.外围GND过孔,116.高速连接器出线区域伴随GND孔,117.铜柱,2.高速连接器,A.高速连接器焊盘外层铜皮的挖空直径,B.高速连接器焊盘内层铜皮的挖空直径,C.高速连接器焊盘出线窄线的长度,D.高速连接器出线外层铜皮的挖空宽度,E.外围GND过孔的直径,F.外围GND过孔与高速连接器焊盘的中心距,H.分别设于高速连接器焊盘出线窄线的两侧且相对设置的两个高速连接器出线区域伴随GND孔之间的中心距,K.高速连接器焊盘出线窄线的宽度。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其他实施例中也可以实现本申请。在其他情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”指示所述描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其他特征、整体、步骤、操作、元素、组件和/或集合的存在或添加。
为使图面简洁,各图中只示意性地表示出了与本发明相关的部分,它们并不代表其作为产品的实际结构。另外,以使图面简洁便于理解,在有些图中具有相同结构或功能的部件,仅示意性地绘示了其中的一个,或仅标出了其中的一个。在本文中,“一个”不仅表示“仅此一个”,也可以表示“多于一个”的情形。
还应当进一步理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
在本发明的一种实施例中,如图1所示,一种高速连接器的PCB优化方法,包括步骤:
根据PCB层叠建立三维PCB模型;
导入三维高速连接器模型;
建立仿真端口并设置高速连接器的工作频率;
参数化所述PCB的影响阻抗的关键部件;
通过参数扫描优化所述关键部件的结构参数。
本实施例中,通过三维建模模拟对应设置的高速连接器和PCB的链路,并优化PCB中影响阻抗的关键部件,显著提高了高速连接器的PCB的信号带宽通行能力,满足高速连接器的高频信号对PCB的通路需求,进而保障了高速连接器高效运行,为未来高速、高频应用场景提供了技术支持。在实际应用中,在通过参数扫描优化所述关键部件的结构参数的过程中形成的结构参数将成为PCB的最终设计参数,后期根据最终设计参数进行PCB的生产和制造即可。
在本发明的另一种实施例中,如图2所示,一种高速连接器的PCB优化方法,包括步骤:
根据PCB层叠建立三维PCB模型;
导入三维高速连接器模型;
建立仿真端口并设置高速连接器的工作频率;
参数化所述PCB的影响阻抗的关键部件;
通过参数扫描逐一优化每一所述关键部件的结构参数;其中,下一个将被优化的所述关键部件在上一个已被优化的所述关键部件的基础上被优化。
本实施例中,通过在之前已被优化了结构参数的关键部件的基础上进一步优化下一个需要被优化的关键部件的结构参数,最终实现所有的关键部件的结构参数,保证了高速连接器的PCB的最优设计、制造和应用。
在本发明的另一种实施例中,如图3所示,一种高速连接器的PCB优化方法,包括步骤:
设计PCB层叠,即阻抗控制表单;
根据PCB层叠建立三维PCB模型;
导入三维高速连接器模型;
建立仿真端口并设置高速连接器的工作频率;
参数化所述PCB的影响阻抗的关键部件;
通过参数扫描优化所述关键部件的结构参数。
本实施例中,在建立PCB三维模型之前可先设计好PCB层叠,便于对PCB影响阻抗的关键部件进行参数化,简化本优化方法,使得PCB优化更为高效率和有目的地进行,为优化后的PCB的设计和生产提供了依据,更为易于实现和操作。
在本发明的另一种实施例中,如图1-3所示,一种高速连接器的PCB优化方法,在上述任一实施例的基础上,所述导入三维高速连接器模型之前还包括步骤:根据高速连接器建立所述三维高速连接器模型并预存。在实际应用中,当高速连接器的三维模型本身存在时,则将该高速连接器的三维模型预存在设有建模软件的设备并对其进行调用即可。
在本发明的另一种实施例中,如图1-8所示,一种高速连接器的PCB优化方法,在上述任一实施例的基础上,所述关键部件为高速连接器焊盘外层铜皮、高速连接器焊盘内层铜皮、高速连接器焊盘出线窄线、高速连接器出线外层铜皮、外围GND过孔或高速连接器出线区域伴随GND孔中的一个以上。优选地,所述高速连接器焊盘外层铜皮的挖空直径为60mil;所述高速连接器焊盘内层铜皮的挖空直径为40mil;所述高速连接器焊盘出线窄线的长度为105mil,所述高速连接器焊盘出线窄线的宽度为8mil;所述高速连接器出线外层铜皮的挖空宽度为50mil;所述外围GND过孔的直径为10mil,所述外围GND过孔与高速连接器焊盘的中心距为83mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为33mil。优选地,所述高速连接器焊盘外层铜皮的挖空直径、所述高速连接器焊盘内层铜皮的挖空直径、所述高速连接器焊盘出线窄线的长度、所述高速连接器焊盘出线窄线的宽度、所述高速连接器出线外层铜皮的挖空宽度、所述外围GND过孔的直径、所述外围GND过孔与高速连接器焊盘的中心距、分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距中的任一数值的可调范围为±50%。
示例的,高速连接器焊盘外层铜皮的挖空直径为60mil,根据PCB的层叠、材料、尺寸以及高速连接器的工作频率的不同可于30-90mil优化高速连接器焊盘外层铜皮的挖空直径。优选地,所述外围GND过孔和所述高速连接器出线区域伴随GND孔的总孔数为9~17个。在实际应用中,外围GND过孔和高速连接器出线区域伴随GND孔的数量可相同或不同,且相邻设置的两个外围GND过孔或高速连接器出线区域伴随GND孔的中心距可相同或不同;外围GND过孔为围设于高速连接器焊盘外周的GND过孔;高速连接器出线区域伴随GND孔为设于高速连接器焊盘出线窄线旁侧的GND孔;外围GND过孔和高速连接器出线区域伴随GND孔用于安装铜柱。且本发明的外围GND过孔和高速连接器出线区域伴随GND孔为对应高速连接器设置的GND孔。当然值得说明的是,本PCB(本文中的PCB指本高速连接器的PCB)还会设置其他与高速连接器不相关或不靠近设置(但不代表与高速连接器不相关)的GND孔。高速连接器焊盘外层铜皮和高速连接器出线外层铜皮设于同一外层铜皮,且外层铜皮为最靠近高速连接器的一层铜皮;而远离高速连接器的其他铜皮均为内层铜皮,内层铜皮可为一层或一层以上。
在本发明的另一种实施例中,一种高速连接器的PCB优化系统,包括:建模模块,用以根据PCB层叠建立三维PCB模型;导入模块,用以导入三维高速连接器模型;仿真端口建立模块,用以建立仿真端口并设置高速连接器的工作频率;参数化模块,用以参数化所述PCB的影响阻抗的关键部件;优化模块,用以通过参数扫描优化所述关键部件的结构参数。优选地,优化模块包括对应每一关键部件设置的一个以上参数输入模块,以便于通过修改每一关键部件的一个以上参数来优化该关键部件的结构参数。具体地,参数输入模块包括:用于输入高速连接器焊盘外层铜皮的挖空直径的第一输入模块;用于输入高速连接器焊盘内层铜皮的挖空直径的第二输入模块;用于输入高速连接器焊盘出线窄线的长度的第三输入模块,用于输入高速连接器焊盘出线窄线的宽度的第四输入模块;用于输入高速连接器出线外层铜皮的挖空宽度的第五输入模块;用于输入外围GND过孔的直径的第六输入模块,用于输入外围GND过孔与高速连接器焊盘的中心距的第七输入模块;用于输入分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距的第八输入模块。优选地,建模模块还可建立高速连接器的三维模型。
在本发明的另一种实施例中,如图1-8所示,一种高速连接器的PCB,包括:PCB本体11,PCB本体11设有高速连接器焊盘111、高速连接器焊盘外层铜皮1121、高速连接器焊盘内层铜皮113、高速连接器焊盘出线窄线114、高速连接器出线外层铜皮1122、外围GND过孔115或高速连接器出线区域伴随GND孔116;高速连接器焊盘外层铜皮的挖空直径A为60mil;高速连接器焊盘内层铜皮的挖空直径B为40mil;高速连接器焊盘出线窄线的长度C为105mil,高速连接器焊盘出线窄线的宽度K为8mil;高速连接器出线外层铜皮的挖空宽度D为50mil;外围GND过孔的直径E为10mil,外围GND过孔115与高速连接器焊盘111的中心距F为83mil;分别设于高速连接器焊盘出线窄线的两侧且相对设置的两个高速连接器出线区域伴随GND孔之间的中心距H为33mil。
在本发明的另一种实施例中,如图1-8所示,一种高速连接器的PCB,在上述实施例的基础上,高速连接器焊盘外层铜皮的挖空直径A、高速连接器焊盘内层铜皮的挖空直径B、高速连接器焊盘出线窄线的长度C、高速连接器焊盘出线窄线的宽度K、高速连接器出线外层铜皮的挖空宽度D、外围GND过孔的直径E、外围GND过孔115与高速连接器焊盘的中心距F、分别设于高速连接器焊盘出线窄线的两侧且相对设置的两个高速连接器出线区域伴随GND孔之间的中心距H中的任一数值的可调范围为±50%。
示例的,高速连接器焊盘内层铜皮的挖空直径B为40mil,根据PCB的层叠、材料、尺寸以及高速连接器2的工作频率的不同可于20-60mil优化高速连接器焊盘内层铜皮的挖空直径B。优选地,外围GND过孔115和高速连接器出线区域伴随GND孔116的总孔数为9~17个。在实际应用中,外围GND过孔115和高速连接器出线区域伴随GND孔116的数量可相同或不同,且相邻设置的两个外围GND过孔115或高速连接器出线区域伴随GND孔116的中心距可相同或不同;外围GND过孔115为围设于高速连接器焊盘外周的GND过孔;高速连接器出线区域伴随GND孔116为设于高速连接器焊盘出线窄线114旁侧的GND孔;外围GND过孔115和高速连接器出线区域伴随GND孔116用于安装铜柱117。且本发明的外围GND过孔115和高速连接器出线区域伴随GND孔116为对应高速连接器2设置的GND孔。当然值得说明的是,本PCB(本文中的PCB指本高速连接器的PCB)还会设置其他与高速连接器2不相关或不靠近设置(但不代表与高速连接器2不相关)的GND孔。高速连接器焊盘外层铜皮1121(围设于高速连接器焊盘111外周围的外层铜皮)和高速连接器出线外层铜皮1122(围设于高速连接器出线窄线外周围的外层铜皮)设于同一外层铜皮112,且外层铜皮112为最靠近高速连接器2的一层铜皮;而远离高速连接器2的其他铜皮均为内层铜皮,内层铜皮可为一层或一层以上。
为了说明本发明的PCB信号带宽通行能力高于现有对应高速连接器2设置的现有PCB,图9-11(其中,图9中的横坐标为频率、单位为GHz,纵坐标为回拨损耗;图10中的横坐标为横坐标为频率、单位为GHz,纵坐标为插入损耗;图11中的横坐标为纳秒(ns),纵坐标为阻抗)为ARDENT的高速TR70连接器所对应的现有PCB通过三维建模模拟高速TR70连接器与现有PCB建立链路后的信号耗损数据:回损整体偏高超出-10db;TDR阻抗波动较大,超出10%规格;信号插损振动明显,线性度差。图12-14(其中,图12中的横坐标为频率、单位为GHz,纵坐标为回拨损耗;图13中的横坐标为横坐标为频率、单位为GHz,纵坐标为插入损耗;图14中的横坐标为皮秒(ps),纵坐标为阻抗)为通过本发明对现有PCB进行优化后通过三维建模模拟与高速TR70连接器链路后的信号耗损数据:回损S(25,25)明显降低,TDR阻抗波动降低,插损S(25,26)明显变好,线性度变强。进一步地,图15-17(其中,图15中的横坐标为频率、单位为GHz,纵坐标为回拨损耗;图16中的横坐标为横坐标为频率、单位为GHz,纵坐标为插入损耗;图17中的横坐标为纳秒(ns),纵坐标为阻抗)为申请人进一步通过实际产品测试以获得实测数据,发现实测数据和仿真数据趋势基本一致,信号的回损和插损均变好。说明本发明有效,且效果明显,显著提升了信号通道的带宽。
应当说明的是,上述实施例均可根据需要自由组合。以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种高速连接器的PCB优化方法,其特征在于,包括步骤:
根据PCB层叠建立三维PCB模型;
导入三维高速连接器模型;
建立仿真端口并设置高速连接器的工作频率;
参数化所述PCB的影响阻抗的关键部件;
通过参数扫描优化所述关键部件的结构参数。
2.如权利要求1所述的高速连接器的PCB优化方法,其特征在于,所述通过参数扫描优化所述关键部件的结构参数具体包括步骤:
通过参数扫描逐一优化每一所述关键部件的结构参数;其中,下一个将被优化的所述关键部件在上一个已被优化的所述关键部件的基础上被优化。
3.如权利要求1所述的高速连接器的PCB优化方法,其特征在于:
所述关键部件为高速连接器焊盘外层铜皮、高速连接器焊盘内层铜皮、高速连接器焊盘出线窄线、高速连接器出线外层铜皮、外围GND过孔或高速连接器出线区域伴随GND孔中的一个以上。
4.如权利要求3所述的高速连接器的PCB优化方法,其特征在于:
所述高速连接器焊盘外层铜皮的挖空直径为30-90mil;
所述高速连接器焊盘内层铜皮的挖空直径为20-60mil;
所述高速连接器焊盘出线窄线的长度为50-150mil,所述高速连接器焊盘出线窄线的宽度为4-12mil;
所述高速连接器出线外层铜皮的挖空宽度为25-75mil;
所述外围GND过孔的直径为5-15mil,所述外围GND过孔与高速连接器焊盘的中心距为40-120mil;
分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为15-45mil。
5.如权利要求4所述的高速连接器的PCB优化方法,其特征在于:
所述高速连接器焊盘外层铜皮的挖空直径为60mil;所述高速连接器焊盘内层铜皮的挖空直径为40mil;所述高速连接器焊盘出线窄线的长度为105mil,所述高速连接器焊盘出线窄线的宽度为8mil;所述高速连接器出线外层铜皮的挖空宽度为50mil;所述外围GND过孔的直径为10mil,所述外围GND过孔与高速连接器焊盘的中心距为83mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为33mil;和/或,
所述外围GND过孔和所述高速连接器出线区域伴随GND孔的总孔数为9~17个。
6.如权利要求1-5任意一项所述的高速连接器的PCB优化方法,其特征在于,所述根据PCB层叠建立三维PCB模型之前还包括步骤:
设计PCB层叠,即阻抗控制表单。
7.如权利要求1-5任意一项所述的高速连接器的PCB优化方法,其特征在于,所述导入三维高速连接器模型之前还包括步骤:
根据高速连接器建立所述三维高速连接器模型并预存。
8.一种高速连接器的PCB优化系统,其特征在于,包括:
建模模块,用以根据PCB层叠建立三维PCB模型;
导入模块,用以导入三维高速连接器模型;
仿真端口建立模块,用以建立仿真端口并设置高速连接器的工作频率;
参数化模块,用以参数化所述PCB的影响阻抗的关键部件;
优化模块,用以通过参数扫描优化所述关键部件的结构参数。
9.一种高速连接器的PCB,其特征在于,包括:
PCB本体,所述PCB本体设有高速连接器焊盘、高速连接器焊盘外层铜皮、高速连接器焊盘内层铜皮、高速连接器焊盘出线窄线、高速连接器出线外层铜皮、外围GND过孔或高速连接器出线区域伴随GND孔;
所述高速连接器焊盘外层铜皮的挖空直径为30-90mil;
所述高速连接器焊盘内层铜皮的挖空直径为20-60mil;
所述高速连接器焊盘出线窄线的长度为50-150mil,所述高速连接器焊盘出线窄线的宽度为4-12mil;
所述高速连接器出线外层铜皮的挖空宽度为25-75mil;
所述外围GND过孔的直径为5-15mil,所述外围GND过孔与高速连接器焊盘的中心距为40-120mil;
分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为15-45mil。
10.如权利要求9所述的高速连接器的PCB,其特征在于:
所述高速连接器焊盘外层铜皮的挖空直径为60mil;所述高速连接器焊盘内层铜皮的挖空直径为40mil;所述高速连接器焊盘出线窄线的长度为105mil,所述高速连接器焊盘出线窄线的宽度为8mil;所述高速连接器出线外层铜皮的挖空宽度为50mil;所述外围GND过孔的直径为10mil,所述外围GND过孔与高速连接器焊盘的中心距为83mil;分别设于所述高速连接器焊盘出线窄线的两侧且相对设置的两个所述高速连接器出线区域伴随GND孔之间的中心距为33mil;和/或,
所述外围GND过孔和所述高速连接器出线区域伴随GND孔的总孔数为9~17个。
CN201911293055.5A 2019-12-16 2019-12-16 一种高速连接器的pcb及其优化方法和系统 Pending CN111010804A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911293055.5A CN111010804A (zh) 2019-12-16 2019-12-16 一种高速连接器的pcb及其优化方法和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911293055.5A CN111010804A (zh) 2019-12-16 2019-12-16 一种高速连接器的pcb及其优化方法和系统

Publications (1)

Publication Number Publication Date
CN111010804A true CN111010804A (zh) 2020-04-14

Family

ID=70114848

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911293055.5A Pending CN111010804A (zh) 2019-12-16 2019-12-16 一种高速连接器的pcb及其优化方法和系统

Country Status (1)

Country Link
CN (1) CN111010804A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112004321A (zh) * 2020-08-07 2020-11-27 北京浪潮数据技术有限公司 一种电路板上表贴连接器的设计方法及电路板
CN115087200A (zh) * 2022-06-17 2022-09-20 上海泽丰半导体科技有限公司 高速连接器的pcb优化方法及系统
CN116702693A (zh) * 2023-06-12 2023-09-05 上海韬润半导体有限公司 一种sma连接器模型信号完整性仿真方法和装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112004321A (zh) * 2020-08-07 2020-11-27 北京浪潮数据技术有限公司 一种电路板上表贴连接器的设计方法及电路板
CN112004321B (zh) * 2020-08-07 2021-12-03 北京浪潮数据技术有限公司 一种电路板上表贴连接器的设计方法及电路板
CN115087200A (zh) * 2022-06-17 2022-09-20 上海泽丰半导体科技有限公司 高速连接器的pcb优化方法及系统
CN115087200B (zh) * 2022-06-17 2024-01-23 上海泽丰半导体科技有限公司 高速连接器的pcb优化方法及系统
CN116702693A (zh) * 2023-06-12 2023-09-05 上海韬润半导体有限公司 一种sma连接器模型信号完整性仿真方法和装置
CN116702693B (zh) * 2023-06-12 2024-02-09 上海韬润半导体有限公司 一种sma连接器模型信号完整性仿真方法和装置

Similar Documents

Publication Publication Date Title
CN111010804A (zh) 一种高速连接器的pcb及其优化方法和系统
JP4668277B2 (ja) プリント回路基板の信号層遷移を改善するための装置及び方法
CN102364478B (zh) 一种高速信号通道过孔的仿真方法、装置及系统
de Paulis et al. Design of a common mode filter by using planar electromagnetic bandgap structures
GB2432055A (en) Tuneable delay-line using selective grounding of a plurality of cross-over lines
CN108880577B (zh) 阻抗匹配结构、无线模块及终端
CN109299534B (zh) 一种印刷电路板的建模方法及装置
Aihara et al. Minimizing differential crosstalk of vias for high-speed data transmission
CN106358364B (zh) 一种印刷电路板及Fanout布线方法
Carmona-Cruz et al. Via transition optimization using a domain decomposition approach
US10461387B2 (en) Systems and methods for improved chip device performance
US10652998B2 (en) Multilayer ceramic electronic package with modulated mesh topology
US20140132371A1 (en) Noise suppression device and multilayer printed circuit board carrying same
CN211240302U (zh) 一种高速连接器的pcb
CN102694221A (zh) 一种小型化的嵌入蛇形桥平面电磁带隙结构及其构建方法
US20090056984A1 (en) Signal transmission structure and layout method for the same
JP2008288596A (ja) プリント回路板上のコネクタのオフセットフットプリントの改良
US11071197B2 (en) Multilayer ceramic electronic package with modulated mesh topology and alternating rods
JP2016207834A (ja) 印刷配線板
KR100768917B1 (ko) 페놀pcb 제조방법
JP2007324511A (ja) 差動インピーダンス整合プリント配線板
CN203368918U (zh) 一种测试电路
Kong et al. Guided Interconnect-The Next-Generation Flex Circuits for High-Performance System Design
TWI595609B (zh) 具有印刷濾波器的封裝
US8196297B2 (en) Method of rapid prototyping a microwave device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination