CN110957401B - 一种发光二极管及其制作方法 - Google Patents

一种发光二极管及其制作方法 Download PDF

Info

Publication number
CN110957401B
CN110957401B CN201911366643.7A CN201911366643A CN110957401B CN 110957401 B CN110957401 B CN 110957401B CN 201911366643 A CN201911366643 A CN 201911366643A CN 110957401 B CN110957401 B CN 110957401B
Authority
CN
China
Prior art keywords
layer
narrow
substrate
defect
well
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911366643.7A
Other languages
English (en)
Other versions
CN110957401A (zh
Inventor
卓祥景
程伟
尧刚
万志
蔺宇航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Changelight Co Ltd
Original Assignee
Xiamen Changelight Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Changelight Co Ltd filed Critical Xiamen Changelight Co Ltd
Priority to CN201911366643.7A priority Critical patent/CN110957401B/zh
Publication of CN110957401A publication Critical patent/CN110957401A/zh
Priority to PCT/CN2020/101184 priority patent/WO2021128810A1/zh
Application granted granted Critical
Publication of CN110957401B publication Critical patent/CN110957401B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/025Physical imperfections, e.g. particular concentration or distribution of impurities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

本发明公开了一种发光二极管及其制作方法,本发明提供的发光二极管包括有复合浅量子阱,提高大电流密度下空穴的注入效率。通过第一界面调制层减缓窄阱宽垒超晶格层和窄阱窄垒超晶格层的界面处的能带弯曲,及通过第二界面调制层减缓窄阱窄垒超晶格层和多量子阱发光层的界面处的能带弯曲,降低由此引入的异质势垒高度,进而降低发光二极管的工作电压且提高发光二极管的发光效率。通过位于缺陷覆盖层来覆盖填平多量子阱发光层和复合浅量子阱上形成的V型缺陷,而有效的阻挡电流进入V型缺陷,从而有效减少V型缺陷所形成的漏电通道,使得空穴从非V型缺陷区域进入多量子阱发光层,增大空穴‑电子复合几率,最终提高了发光二极管的可靠性和发光效率。

Description

一种发光二极管及其制作方法
技术领域
本发明涉及半导体器件技术领域,更为具体地说,涉及一种发光二极管及其制作方法。
背景技术
近来年,III-V族氮化物,由于其优异的物理及化学特性(禁带宽度大、击穿电场高、电子饱和迁移率高等),从而广泛应用于电子、光学领域。其中,以GaN基为主要材料的蓝绿光发光二极管,更是在照明、显示、数码方面有着长足的发展。随着LED(Light EmittingDiode,发光二极管)应用端的逐渐扩大,市场对LED性能的要求也越来越高。目前的高光效应用产品比如灯丝灯、高阶灯管、高光效面板灯、手机背光、电视背光等对LED的发光效率和可靠性有着严格的要求,高可靠性的LED成为了当前各芯片厂商技术研发的热点。
发明内容
有鉴于此,本发明提供了一种发光二极管及其制作方法,有效解决现有技术中存在的技术问题,提高了发光二极管的可靠性。
为实现上述目的,本发明提供的技术方案如下:
一种发光二极管,包括:
衬底;
位于所述衬底一侧上的N型半导体层;
位于所述N型半导体层背离所述衬底一侧依次叠加的窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;
位于所述第二界面调制层背离所述衬底一侧的多量子阱发光层;
位于所述多量子阱发光层背离所述衬底一侧的缺陷覆盖层;
以及,位于所述缺陷覆盖层背离所述衬底一侧的P型半导体层。
可选的,所述缺陷覆盖层包括靠近所述衬底一侧的第一子缺陷覆盖层及远离所述衬底一侧的第二子缺陷覆盖层,其中,所述发光二极管还包括:
位于所述第一子缺陷覆盖层与所述第二子缺陷覆盖层之间的隧穿层,其中,所述隧穿层的阻抗小于所述缺陷覆盖层的阻抗。
可选的,所述隧穿层为AljInkGa1-j-kN层,其中,0≤j<0.5且0≤k<0.5。
可选的,所述隧穿层的厚度范围为1nm-10nm,包括端点值。
可选的,所述缺陷覆盖层为非故意掺杂AlaInbGa1-a-bN层,其中,0≤a<0.5且0≤b<0.5。
可选的,所述缺陷覆盖层的厚度范围为10nm-50nm,包括端点值。
可选的,所述第一界面调制层和所述第二界面调制层均为AlxInyGa1-x-yN层,其中,0≤x<0.5且0≤y<0.5。
可选的,所述发光二极管还包括:
位于所述衬底与所述N型半导体层之间依次叠加的缓冲层和非故意掺杂层;
和/或,位于所述多量子阱发光层与所述缺陷覆盖层之间的电子阻挡层;
和/或,位于所述P型半导体层背离所述衬底一侧的欧姆接触层。
相应的,本发明还提供了一种发光二极管的制作方法,包括:
提供衬底;
在所述衬底一侧上形成N型半导体层;
在所述N型半导体层背离所述衬底一侧依次叠加形成窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;
在所述第二界面调制层背离所述衬底一侧形成多量子阱发光层;
在所述多量子阱发光层背离所述衬底一侧形成缺陷覆盖层;
在所述缺陷覆盖层背离所述衬底一侧形成P型半导体层。
可选的,所述缺陷覆盖层的制作方法包括:
将反应室的生长压力调整为50Torr-200Torr,包括端点值,同时将所述反应室的生长温度调整为900℃-1100℃,包括端点值;
按脉冲模式在所述反应室内通入反应源。
相较于现有技术,本发明提供的技术方案至少具有以下优点:
本发明提供了一种发光二极管及其制作方法,包括:衬底;位于所述衬底一侧上的N型半导体层;位于所述N型半导体层背离所述衬底一侧依次叠加的窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;位于所述第二界面调制层背离所述衬底一侧的多量子阱发光层;位于所述多量子阱发光层背离所述衬底一侧的缺陷覆盖层;以及,位于所述缺陷覆盖层背离所述衬底一侧的P型半导体层。
由上述内容可知,本发明提供的发光二极管包括有复合浅量子阱,进而能够使得发光二极管增加空穴注入多量子阱发光层的通道,提高大电流密度下空穴的注入效率。同时,在窄阱宽垒超晶格层和窄阱窄垒超晶格层之间形成有第一界面调制层,及在窄阱窄垒超晶格层和多量子阱发光层之间形成第二界面调制层,进而能够通过第一界面调制层减缓窄阱宽垒超晶格层和窄阱窄垒超晶格层的界面处的能带弯曲,及通过第二界面调制层减缓窄阱窄垒超晶格层和多量子阱发光层的界面处的能带弯曲,降低由此引入的异质势垒高度,进而降低发光二极管的工作电压且提高发光二极管的发光效率。此外,通过位于缺陷覆盖层来覆盖填平多量子阱发光层和复合浅量子阱上形成的V型缺陷,而有效的阻挡电流进入V型缺陷,从而有效减少V型缺陷所形成的漏电通道,使得空穴从非V型缺陷区域进入多量子阱发光层,增大空穴-电子复合几率,最终提高了发光二极管的可靠性和发光效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种发光二极管的结构示意图;
图2为本发明实施例提供的另一种发光二极管的结构示意图;
图3为本发明实施例提供的又一种发光二极管的结构示意图;
图4为本发明实施例提供的一种发光二极管的制作方法的流程图;
图5为本发明实施例提供的一种缺陷覆盖层的制作方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
正如背景技术所述,常规的LED外延结构主要包括蓝宝石衬底、U-GaN缓冲层、N-GaN电子供给层、多量子阱发光层、电子阻挡层、空穴供给层和欧姆接触层等。为了提高LED的发光效率,研发人员在N-GaN电子供给层和多量子阱发光层之间引入了复合浅量子阱。其中,复合浅量子阱包括3-6个周期的窄阱宽垒层和5-10个周期的窄阱窄垒层,其中阱层的材料为InGaN,垒层的材料为GaN。通过引入复合浅量子阱,可以使得部分底层的线性位错形成V型缺陷,通过控制复合浅量子阱的周期数和厚度,可以一定程度上控制V型缺陷的大小和密度。有研究表明,V型缺陷可以增加空穴注入有源区的通道,即可以使得空穴通过V型缺陷侧壁注入多量子阱发光区,提高大电流密度下空穴的注入效率。但是V型缺陷的存在却也带来了更多的漏电通道,使得LED器件漏电流变大,影响LED器件的可靠性。此外,由于InN与GaN之间的晶格失配,在InGaN/GaN超晶格层中存在较大的压电极化场。复合浅量子阱中窄阱宽垒层和窄阱窄垒层由于不同的In组份和不同的InGaN-GaN宽度比,使得两个区域的压电极化场存在较大的差异。在内建电场的共同作用下,复合浅量子阱中窄阱宽垒层超晶格结构与窄阱窄垒超晶格结构界面将存在较大的能带弯曲,引入了一个较高的异质势垒层,从而影响电子的传输,增加LED器件的工作电压和降低LED器件的发光效率。同样的,在复合浅量子阱和多量子阱超晶格发光结构界面也存在这个问题。
基于此,本发明提供了一种发光二极管及其制作方法,有效解决现有技术中存在的技术问题,提高了发光二极管的可靠性。为实现上述目的,本发明提供的技术方案如下,具体结合图1至图5对本发明实施例提供的技术方案进行详细的描述。
参考图1所示,为本发明实施例提供的一种发光二极管的结构示意图,其中,本发明提供的发光二极管包括:
衬底100;
位于所述衬底一侧上的N型半导体层200;
位于所述N型半导体层200背离所述衬底100一侧依次叠加的窄阱宽垒超晶格层311、第一界面调制层321、窄阱窄垒超晶格层312及第二界面调制层322,其中,所述窄阱宽垒超晶格层311和所述窄阱窄垒超晶格层312组合为复合浅量子阱;
位于所述第二界面调制层322背离所述衬底100一侧的多量子阱发光层400;
位于所述多量子阱发光层400背离所述衬底100一侧的缺陷覆盖层500;
以及,位于所述缺陷覆盖层500背离所述衬底一侧的P型半导体层600。
可以理解的,本发明提供的发光二极管包括有复合浅量子阱,进而能够使得发光二极管增加空穴注入多量子阱发光层的通道,提高大电流密度下空穴的注入效率。同时,在窄阱宽垒超晶格层和窄阱窄垒超晶格层之间形成有第一界面调制层,及在窄阱窄垒超晶格层和多量子阱发光层之间形成第二界面调制层,进而能够通过第一界面调制层减缓窄阱宽垒超晶格层和窄阱窄垒超晶格层的界面处的能带弯曲,及通过第二界面调制层减缓窄阱窄垒超晶格层和多量子阱发光层的界面处的能带弯曲,降低由此引入的异质势垒高度,进而降低发光二极管的工作电压且提高发光二极管的发光效率。此外,通过位于缺陷覆盖层来覆盖填平多量子阱发光层和复合浅量子阱上形成的V型缺陷,而有效的阻挡电流进入V型缺陷,从而有效减少V型缺陷所形成的漏电通道,使得空穴从非V型缺陷区域进入多量子阱发光层,增大空穴-电子复合几率,最终提高了发光二极管的可靠性和发光效率。
在本发明一实施例中,本发明提供的所述缺陷覆盖层为非故意掺杂AlaInbGa1-a-bN层,其中,0≤a<0.5且0≤b<0.5。可选的,本发明提供的所述缺陷覆盖层的厚度范围为10nm-50nm,包括端点值。
在本发明一实施例中,本发明提供的所述第一界面调制层和所述第二界面调制层均为N型AlxInyGa1-x-yN层,N型AlxInyGa1-x-yN层的掺杂元素可以为Si,其中,0≤x<0.5且0≤y<0.5。
进一步的,参考图2所示,为本发明实施例提供的另一种发光二极管的结构示意图,其中,本发明实施例提供的所述缺陷覆盖层500包括靠近所述衬底100一侧的第一子缺陷覆盖层510及远离所述衬底100一侧的第二子缺陷覆盖层520,其中,所述发光二极管还包括:
位于所述第一子缺陷覆盖层510与所述第二子缺陷覆盖层520之间的隧穿层530,其中,所述隧穿层530的阻抗小于所述缺陷覆盖层500的阻抗。
可以理解的,本发明实施例提供的缺陷覆盖层中还插入设置有一隧穿层,且隧穿层的阻抗小于缺陷覆盖层的阻抗,进而可以使得空穴在非V型缺陷区域直接隧穿进入多量子阱发光层,进而能够通过隧穿层能够进一步降低发光二极管的工作电压,提高发光二极管的可靠性。
在本发明一实施例中,本发明提供的所述隧穿层为AljInkGa1-j-kN层,且AljInkGa1-j-kN层的掺杂元素可以为Mg或Si,其中,0≤j<0.5且0≤k<0.5。可选的,本发明提供的所述隧穿层的厚度范围为1nm-10nm,包括端点值。
为了进一步提高发光二极管的可靠性和发光效率,本发明还可以对发光二极管的结构进行优化。参考图3所示,为本发明实施例提供的又一种发光二极管的结构示意图,其中,本发明实施例提供的所述发光二极管还包括:
位于所述衬底100与所述N型半导体层200之间依次叠加的缓冲层110和非故意掺杂层120;
和/或,位于所述多量子阱发光层400与所述缺陷覆盖层500之间的电子阻挡层410;
和/或,位于所述P型半导体层600背离所述衬底100一侧的欧姆接触层610。
下面结合制作方法对本发明实施例提供的发光二极管进行更详细的描述。参考图4所示,为本发明实施例提供的一种发光二极管的制作方法流程图,其中,本发明还的发光二极管的制作方法包括:
S1、提供衬底;
在本发明一实施例中,本发明提供的衬底可以为蓝宝石等材质衬底,且本发明对衬底的厚度等参数不做具体限制,需要根据实际应用进行具体设计。
本发明实施例可以在衬底上制作N型半导体层之前,还可以依次叠加生长缓冲层和非故意掺杂层。其中,缓冲层可以为PVD(物理气相沉积法)-AlN缓冲层,且缓冲层的厚度范围可以为10nm-100nm,包括端点值;以及,非故意掺杂层可以为U-GaN层,且非故意掺杂层的厚度范围可以为1μm-4μm,包括端点值。
S2、在所述衬底一侧上形成N型半导体层;
在本发明一实施例中,本发明提供的N型半导体层可以为N型GaN层,N型半导体层厚度范围可以为1μm-3μm,包括端点值;且N型半导体层的掺杂浓度可以为1E18-1E20/cm3
S3、在所述N型半导体层背离所述衬底一侧依次叠加形成窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;
在本发明一实施例中,本发明提供的窄阱宽垒超晶格层可以为InGaN/GaN超晶格层,其中,InGaN层的厚度范围可以为1nm-10nm,包括端点值,且In组分取值范围可以为0.01-0.2,包括端点值,GaN层的厚度范围可以为5nm-100nm,包括端点值,且窄阱宽垒超晶格层的N型掺杂浓度为0-5E17/cm3
本发明实施例提供的第一界面调制层可以为N型AlxInyGa1-x-yN层,第一界面调制层的厚度范围可以为10nm-200nm,包括端点值,且第一界面调制层的N型掺杂浓度为1E17-1E19/cm3
本发明实施例提供的窄阱窄垒超晶格层可以为InGaN/GaN超晶格层,其中,InGaN层的厚度范围可以为1nm-5nm,包括端点值,且In组分取值范围可以为0.05-0.1,包括端点值,GaN层的厚度范围可以为1nm-20nm,包括端点值,且窄阱窄垒超晶格层的N型掺杂浓度为0-5E17/cm3
以及,本发明实施例提供的第二界面调制层可以为N型AlxInyGa1-x-yN层,第二界面调制层的厚度范围可以为10nm-200nm,包括端点值,且第二界面调制层的N型掺杂浓度为1E17-1E19/cm3
可以理解的,LED通常采用单一量子阱宽设计,或者宽阱,或者窄阱。窄阱的电子-空穴复合能力大于宽阱,且窄阱的电子-空穴波函数交叠大于宽阱,复合效率高;故而本发明实施例提供的发光二极管,通过复合浅量子阱能够有效提高器件的复合效率。
S4、在所述第二界面调制层背离所述衬底一侧形成多量子阱发光层;
在本发明一实施例中,本发明提供的多量子阱发光层可以为InGaN/GaN多量子阱发光层,其中,InGaN层的厚度可以为1nm-5nm,包括端点值,In组分的取值可以为0.1-0.25,包括端点值,GaN层的厚度范围可以为5nm-15nm,包括端点值,且多量子阱发光层的N型掺杂浓度为0-5E17/cm3
在本发明一实施例中,在多量子阱发光层上形成缺陷覆盖层前,还可以形成电子阻挡层。其中,电子阻挡层可以为AlGaN层,Al阻挡取值范围为0.05-0.3,包括端点值;电子阻挡层的厚度范围可以为5nm-50nm,包括端点值,且电子阻挡层的P型掺杂浓度可以为1E18-1E20/cm3
S5、在所述多量子阱发光层背离所述衬底一侧形成缺陷覆盖层;
可以理解的,复合浅量子阱和多量子阱发光层上形成有V型缺陷,因而,通过在多量子阱发光层上形成高阻抗的缺陷覆盖层,而后通过高阻抗的缺陷覆盖层将V型缺陷覆盖填平,有效阻挡电流进入V型缺陷区。在本发明一实施例中,本发明实施例提供的缺陷覆盖层可以为非故意掺杂AlaInbGa1-a-bN层。
进一步的,本发明实施例提供的缺陷覆盖层中还可以插入一低阻抗的隧穿层,进而可以使得空穴在非V型缺陷区域直接隧穿进入多量子阱发光层,进而能够通过隧穿层能够进一步降低发光二极管的工作电压,提高发光二极管的可靠性。在本发明一实施例中,本发明实施例提供的低阻抗的隧穿层可以为AljInkGa1-j-kN层,且AljInkGa1-j-kN层的掺杂元素可以为Mg或Si。
S6、在所述缺陷覆盖层背离所述衬底一侧形成P型半导体层。
在本发明一实施例中,本发明提供的P型半导体层可以为P型GaN层,其中,P型半导体层的掺杂浓度可以为5E18-1E20/cm3,P型半导体层的厚度范围可以为10nm-300nm,包括端点值。
进一步的,本发明提供的发光二极管还可以在P型半导体层背离衬底一侧形成欧姆接触层,其中,欧姆接触层可以为P型GaN层,且欧姆接触层的掺杂浓度可以为1E19-1E20/cm3
参考图5所示,为本发明实施例提供的一种缺陷覆盖层的制作方法的流程图,其中,本发明提供的所述缺陷覆盖层的制作方法包括:
S51、将反应室的生长压力调整为50Torr-200Torr,包括端点值,同时将所述反应室的生长温度调整为900℃-1100℃,包括端点值;
S52、按脉冲模式在所述反应室内通入反应源。
可以理解的,本发明实施例提供的反应源按照脉冲模式通入反应室内,且反应室内生长环境为高温低压环境,进而可以增加原子在外延结构表面的迁移时间,使得原子可以充分的扩展而促进二维生长,进而快速的覆盖V型缺陷。
需要说明的是,本发明提供的缺陷覆盖层中插入有隧穿层时,采用上述方法制作完毕第一子缺陷覆盖层后生长隧穿层,而后依然采用上述方法制作第二子缺陷覆盖层。
在本发明一实施例中,在本发明实施例提供的缺陷覆盖层可以为非故意掺杂AlaInbGa1-a-bN层时,其中,制作非故意掺杂AlaInbGa1-a-bN层的方法包括:
将反应室的生长压力调整为50Torr-200Torr,包括端点值,同时将所述反应室的生长温度调整为900℃-1100℃,包括端点值;
在反应室内持续通入NH3气体;
按脉冲模式在所述反应室内通入MO反应源,即在反应室内通入MO反应源且持续1s-20s(包括端点值)时间后,断开MO反应源且持续1s-10s(包括端点值)时间,而后按照上述的通入MO反应源-断开MO反应源的过程循环10-100次,且最终以通入MO反应源且持续1s-20s(包括端点值)时间结束;其中,MO反应源包括Al源、Ga源、In源中相应组合。
可以理解的,按照本发明实施例提供的上述MO反应源的脉冲模式通入反应室的方法,且控制反应室内生长环境为高温低压环境,脉冲式的通入三族源和五族源,进而可以增加三族原子在外延结构表面的迁移时间,使得原子可以充分的扩展而促进二维生长,进而快速的覆盖V型缺陷。
本发明提供了一种发光二极管及其制作方法,包括:衬底;位于所述衬底一侧上的N型半导体层;位于所述N型半导体层背离所述衬底一侧依次叠加的窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;位于所述第二界面调制层背离所述衬底一侧的多量子阱发光层;位于所述多量子阱发光层背离所述衬底一侧的缺陷覆盖层;以及,位于所述缺陷覆盖层背离所述衬底一侧的P型半导体层。
由上述内容可知,本发明提供的发光二极管包括有复合浅量子阱,进而能够使得发光二极管增加空穴注入多量子阱发光层的通道,提高大电流密度下空穴的注入效率。同时,在窄阱宽垒超晶格层和窄阱窄垒超晶格层之间形成有第一界面调制层,及在窄阱窄垒超晶格层和多量子阱发光层之间形成第二界面调制层,进而能够通过第一界面调制层减缓窄阱宽垒超晶格层和窄阱窄垒超晶格层的界面处的能带弯曲,及通过第二界面调制层减缓窄阱窄垒超晶格层和多量子阱发光层的界面处的能带弯曲,降低由此引入的异质势垒高度,进而降低发光二极管的工作电压且提高发光二极管的发光效率。此外,通过位于缺陷覆盖层来覆盖填平多量子阱发光层和复合浅量子阱上形成的V型缺陷,而有效的阻挡电流进入V型缺陷,从而有效减少V型缺陷所形成的漏电通道,使得空穴从非V型缺陷区域进入多量子阱发光层,增大空穴-电子复合几率,最终提高了发光二极管的可靠性和发光效率。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (9)

1.一种发光二极管,其特征在于,包括:
衬底;
位于所述衬底一侧上的N型半导体层;
位于所述N型半导体层背离所述衬底一侧依次叠加的窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;
位于所述第二界面调制层背离所述衬底一侧的多量子阱发光层;
位于所述多量子阱发光层背离所述衬底一侧的缺陷覆盖层;
以及,位于所述缺陷覆盖层背离所述衬底一侧的P型半导体层;
其中,所述缺陷覆盖层包括靠近所述衬底一侧的第一子缺陷覆盖层及远离所述衬底一侧的第二子缺陷覆盖层,其中,所述发光二极管还包括:
位于所述第一子缺陷覆盖层与所述第二子缺陷覆盖层之间的隧穿层,其中,所述隧穿层的阻抗小于所述缺陷覆盖层的阻抗。
2.根据权利要求1所述的发光二极管,其特征在于,所述隧穿层为AljInkGa1-j-kN层,其中,0≤j<0.5且0≤k<0.5。
3.根据权利要求1所述的发光二极管,其特征在于,所述隧穿层的厚度范围为1nm-10nm,包括端点值。
4.根据权利要求1所述的发光二极管,其特征在于,所述缺陷覆盖层为非故意掺杂AlaInbGa1-a-bN层,其中,0≤a<0.5且0≤b<0.5。
5.根据权利要求1所述的发光二极管,其特征在于,所述缺陷覆盖层的厚度范围为10nm-50nm,包括端点值。
6.根据权利要求1所述的发光二极管,其特征在于,所述第一界面调制层和所述第二界面调制层均为AlxInyGa1-x-yN层,其中,0≤x<0.5且0≤y<0.5。
7.根据权利要求1所述的发光二极管,其特征在于,所述发光二极管还包括:
位于所述衬底与所述N型半导体层之间依次叠加的缓冲层和非故意掺杂层;
和/或,位于所述多量子阱发光层与所述缺陷覆盖层之间的电子阻挡层;
和/或,位于所述P型半导体层背离所述衬底一侧的欧姆接触层。
8.一种发光二极管的制作方法,其特征在于,包括:
提供衬底;
在所述衬底一侧上形成N型半导体层;
在所述N型半导体层背离所述衬底一侧依次叠加形成窄阱宽垒超晶格层、第一界面调制层、窄阱窄垒超晶格层及第二界面调制层,其中,所述窄阱宽垒超晶格层和所述窄阱窄垒超晶格层组合为复合浅量子阱;
在所述第二界面调制层背离所述衬底一侧形成多量子阱发光层;
在所述多量子阱发光层背离所述衬底一侧形成缺陷覆盖层;其中,所述缺陷覆盖层包括靠近所述衬底一侧的第一子缺陷覆盖层及远离所述衬底一侧的第二子缺陷覆盖层,其中,所述发光二极管还包括:位于所述第一子缺陷覆盖层与所述第二子缺陷覆盖层之间的隧穿层,其中,所述隧穿层的阻抗小于所述缺陷覆盖层的阻抗;
在所述缺陷覆盖层背离所述衬底一侧形成P型半导体层。
9.根据权利要求8所述的发光二极管的制作方法,其特征在于,所述缺陷覆盖层的制作方法包括:
将反应室的生长压力调整为50Torr-200Torr,包括端点值,同时将所述反应室的生长温度调整为900℃-1100℃,包括端点值;
按脉冲模式在所述反应室内通入反应源。
CN201911366643.7A 2019-12-26 2019-12-26 一种发光二极管及其制作方法 Active CN110957401B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911366643.7A CN110957401B (zh) 2019-12-26 2019-12-26 一种发光二极管及其制作方法
PCT/CN2020/101184 WO2021128810A1 (zh) 2019-12-26 2020-07-10 一种发光二极管及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911366643.7A CN110957401B (zh) 2019-12-26 2019-12-26 一种发光二极管及其制作方法

Publications (2)

Publication Number Publication Date
CN110957401A CN110957401A (zh) 2020-04-03
CN110957401B true CN110957401B (zh) 2021-02-26

Family

ID=69984398

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911366643.7A Active CN110957401B (zh) 2019-12-26 2019-12-26 一种发光二极管及其制作方法

Country Status (2)

Country Link
CN (1) CN110957401B (zh)
WO (1) WO2021128810A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110957401B (zh) * 2019-12-26 2021-02-26 厦门乾照光电股份有限公司 一种发光二极管及其制作方法
WO2022099599A1 (zh) * 2020-11-13 2022-05-19 苏州晶湛半导体有限公司 Led器件、led结构及其制备方法
CN114256394B (zh) * 2021-12-30 2023-09-19 淮安澳洋顺昌光电技术有限公司 一种发光二极管及其制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103824909A (zh) * 2014-03-12 2014-05-28 合肥彩虹蓝光科技有限公司 一种提高GaN基LED发光亮度的外延方法
US20150221826A1 (en) * 2014-02-04 2015-08-06 Jung Seung YANG Nitride semiconductor light emitting device
CN105552186A (zh) * 2014-10-29 2016-05-04 南通同方半导体有限公司 一种具有抑制极化效应垒层蓝光led外延结构
CN105742423A (zh) * 2015-11-30 2016-07-06 厦门市三安光电科技有限公司 发光二极管及其制作方法
CN108807613A (zh) * 2018-06-27 2018-11-13 聚灿光电科技股份有限公司 Led外延结构及其制备方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103972334B (zh) * 2014-05-14 2017-01-18 湘能华磊光电股份有限公司 Led外延层结构、生长方法及具有该结构的led芯片
CN110957401B (zh) * 2019-12-26 2021-02-26 厦门乾照光电股份有限公司 一种发光二极管及其制作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150221826A1 (en) * 2014-02-04 2015-08-06 Jung Seung YANG Nitride semiconductor light emitting device
CN103824909A (zh) * 2014-03-12 2014-05-28 合肥彩虹蓝光科技有限公司 一种提高GaN基LED发光亮度的外延方法
CN105552186A (zh) * 2014-10-29 2016-05-04 南通同方半导体有限公司 一种具有抑制极化效应垒层蓝光led外延结构
CN105742423A (zh) * 2015-11-30 2016-07-06 厦门市三安光电科技有限公司 发光二极管及其制作方法
CN108807613A (zh) * 2018-06-27 2018-11-13 聚灿光电科技股份有限公司 Led外延结构及其制备方法

Also Published As

Publication number Publication date
CN110957401A (zh) 2020-04-03
WO2021128810A1 (zh) 2021-07-01

Similar Documents

Publication Publication Date Title
EP2843714B1 (en) Semiconductor light emitting device including hole injection layer and method of fabricating the same.
KR100604406B1 (ko) 질화물 반도체 소자
CN110957401B (zh) 一种发光二极管及其制作方法
CN102859723A (zh) 氮化物半导体发光元件及氮化物半导体发光元件的制造方法
KR100649496B1 (ko) 질화물 반도체 발광소자 및 제조방법
CN102969416A (zh) 一种氮化物led外延片及其生长方法
US8575593B2 (en) Semiconductor light emitting device and fabrication method thereof
EP2017900B1 (en) Light emitting diode with improved structure
KR20110090118A (ko) 반도체 발광소자
KR100770440B1 (ko) 질화물 반도체 발광소자
KR20160013552A (ko) 발광소자 및 조명시스템
KR101903361B1 (ko) 질화물 반도체 발광소자 및 그 제조방법
CN108598222B (zh) 一种发光二极管外延片及其生长方法
KR102238195B1 (ko) 자외선 발광소자 및 조명시스템
US20220328722A1 (en) Nitride-based light emitting diode
CN210182401U (zh) 发光二极管外延片、发光二极管、显示装置
KR101876576B1 (ko) 질화물 반도체 발광소자 및 그 제조방법
KR102444467B1 (ko) 발광 다이오드
KR102212781B1 (ko) 발광소자 및 조명시스템
KR102315594B1 (ko) 발광소자 및 조명시스템
KR102224109B1 (ko) 발광소자, 발광소자 제조방법 및 조명시스템
CN220456444U (zh) 一种半导体结构
CN217933825U (zh) 一种半导体外延结构、led芯片
KR101922934B1 (ko) 질화물 반도체 발광소자
KR101414654B1 (ko) 질화물 반도체 발광 소자

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant