CN110930938A - 一种显示面板及显示装置 - Google Patents

一种显示面板及显示装置 Download PDF

Info

Publication number
CN110930938A
CN110930938A CN201911336631.XA CN201911336631A CN110930938A CN 110930938 A CN110930938 A CN 110930938A CN 201911336631 A CN201911336631 A CN 201911336631A CN 110930938 A CN110930938 A CN 110930938A
Authority
CN
China
Prior art keywords
compensation capacitor
pixel
data line
sub
color sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911336631.XA
Other languages
English (en)
Other versions
CN110930938B (zh
Inventor
李玥
周星耀
张蒙蒙
杨帅
刘昕昭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN201911336631.XA priority Critical patent/CN110930938B/zh
Publication of CN110930938A publication Critical patent/CN110930938A/zh
Application granted granted Critical
Publication of CN110930938B publication Critical patent/CN110930938B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示面板及显示装置,针对相同颜色子像素且同一多路选通器对应的第一补偿电容和第二补偿电容,通过使第一补偿电容的电容值大于第二补偿电容的电容值,可以使相同颜色子像素且同一多路选通器对应的第一数据线和第二数据线的存储能力不同,可以改善由于晶体管漏电流导致的第一数据线和第二数据线存储的电压不一致的问题,从而可以提高显示面板的显示效果。

Description

一种显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种显示面板及显示装置。
背景技术
随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示面板的要求也越来越高。尤其是显示面板的显示画质,始终是消费者和面板生产厂商对显示面板的品质衡量的重要指标之一。然而,显示面板存在相同颜色子像素亮度不同的问题,影响了显示面板显示画质的提升。
发明内容
本发明实施例提供了一种显示面板及显示装置,用以提高显示面板的画质。
本发明实施例提供了一种显示面板,包括:
显示区,包括像素单元和多条数据线;其中,所述像素单元包括:多个子像素,一列子像素电连接一条数据线;
非显示区,包括:多个多路选通器、与每一个所述多路选通器一一对应的源极输入线,以及与每一条所述数据线电连接的补偿电容;其中,一条所述源极输入线通过对应的所述多路选通器与多条数据线电连接;
一个所述多路选通器电连接的多条数据线包括:电连接相同颜色子像素的第一数据线和第二数据线;其中,所述第一数据线电连接的补偿电容为第一补偿电容,所述第二数据线电连接的补偿电容为第二补偿电容;
针对相同颜色子像素且同一所述多路选通器对应的所述第一补偿电容和所述第二补偿电容,所述第一补偿电容的电容值大于所述第二补偿电容的电容值。
本发明实施例还提供了一种显示装置,包括上述显示面板。
本发明有益效果如下:
本发明实施例提供的显示面板及显示装置,针对相同颜色子像素且同一多路选通器对应的第一补偿电容和第二补偿电容,通过使第一补偿电容的电容值大于第二补偿电容的电容值,可以使相同颜色子像素且同一多路选通器对应的第一数据线和第二数据线的存储能力不同,可以改善由于晶体管漏电流导致的第一数据线和第二数据线存储的电压不一致的问题,从而可以提高显示面板的显示效果。
附图说明
图1为相关技术中的显示面板的结构示意图;
图2为图1所示的显示面板的信号时序图;
图3为本发明实施例提供的一种显示面板的结构示意图;
图4为本发明实施例提供的一种显示面板的具体结构示意图;
图5为本发明实施例中的像素电路的结构示意图;
图6为本发明实施例中的又一种像素电路的结构示意图;
图7为本发明实施例提供的一种信号时序图;
图8为本发明实施例提供的又一种显示面板的具体结构示意图;
图9为本发明实施例提供的又一种显示面板的具体结构示意图;
图10为本发明实施例提供的又一种显示面板的具体结构示意图;
图11为本发明实施例提供的显示装置的结构示意图;
图12为本发明实施例提供的又一种显示装置的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
如图1所示,显示面板一般包括:像素单元PX,栅线GA、数据线01,扇出线S0,控制线CLK1~CLK6以及多路选通器02。其中,像素单元可以具有红色子像素R、绿色子像素G以及蓝色子像素B。一列子像素的颜色相同。一列子像素电连接一条数据线01,一行子像素电连接一条栅线GA。一条扇出线S0通过一个多路选通器02与6条数据线01电连接。其中,多路选通器02可以有6个晶体管M0_1~M0_6,一个晶体管对应一条数据线01。并且,晶体管M0_1~M0_6与对应的数据线01的电连接方式如图1所示。
图1所示的显示面板对应的信号时序图,如图2所示。图2中的ga1代表第一行栅线GA上传输的信号,ga2代表第二行栅线GA上传输的信号,clk1代表控制线CLK1上传输的信号,clk2代表控制线CLK2上传输的信号,clk3代表控制线CLK3上传输的信号,clk4代表控制线CLK4上传输的信号,clk5代表控制线CLK5上传输的信号,clk6代表控制线CLK6上传输的信号。
其中,在t1阶段中,依次对控制线CLK1~CLK6加载低电平信号,以使晶体管M0_1~M0_6依次开启,从而将扇出线S0上传输的信号依次传输给数据线01。之后,第一行子像素中的薄膜晶体管(Thin Film Transistor,TFT)打开以将对应的数据线01上的信号输入到子像素中,以对第一行子像素进行充电。
在t2阶段中,依次对控制线CLK1~CLK6加载低电平信号,以使晶体管M0_1~M0_6依次开启,从而将扇出线S0上传输的信号依次传输给数据线01。之后,第二行子像素中的薄膜晶体管(Thin Film Transistor,TFT)打开以将对应的数据线01上的信号输入到子像素中,以对第二行子像素进行充电。
然而,对在同一扇出线S0上加载相同电压的信号时,相同颜色子像素对应的两条数据线01上传输的电压不同,这样导致对子像素充电情况不同,从而导致相同颜色且不同列的子像素的发光颜色不同,进而导致显示效果不佳。
例如,以同一多路选通器02中的晶体管M0_1电连接的数据线01和晶体管M0_4电连接的数据线01为例,这两条数据线01电连接的均为红色子像素R。
具体地,在t1阶段中,首先晶体管M0_1导通,以将扇出线S0上的信号(例如2.5V的电压信号)提供给数据线01上,以对晶体管M0_1电连接的数据线01充电,从而使该数据线01可以充入2.5V的电压。
之后,晶体管M0_2导通,以将扇出线S0上的信号提供给数据线01上,以对晶体管M0_2电连接的数据线01充电,从而使该数据线01可以充入对应的电压。
之后,晶体管M0_3导通,以将扇出线S0上的信号提供给数据线01上,以对晶体管M0_3电连接的数据线01充电,从而使该数据线01可以充入对应的电压。
之后,晶体管M0_4导通,以将扇出线S0上的信号(例如2.5V的电压信号)提供给数据线01上,以对晶体管M0_4电连接的数据线01充电,从而使该数据线01可以充入2.5V的电压。
之后,晶体管M0_5导通,以将扇出线S0上的信号提供给数据线01上,以对晶体管M0_5电连接的数据线01充电,从而使该数据线01可以充入对应的电压。
之后,晶体管M0_6导通,以将扇出线S0上的信号提供给数据线01上,以对晶体管M0_6电连接的数据线01充电,从而使该数据线01可以充入对应的电压。
由于在t1阶段中,在对晶体管M0_1电连接的数据线01充电之后,需要经过一段时间才会对晶体管M0_4电连接的数据线01充电。并且,在对所有的数据线01充电完成后,才会将一行子像素打开,以对该行子像素充电。这样使得在晶体管M0_1电连接的数据线01充电之后至一行子像素打开的时间t01小于在晶体管M0_4电连接的数据线01充电之后至一行子像素打开的时间t02:即t01<t02。然而,由于晶体管在关闭状态时具有漏电流,并且t01<t02,这样在该行子像素打开时,导致晶体管M0_1电连接的数据线01上保持的电压会小于晶体管M0_4电连接的数据线01上保持的电压。从而导致晶体管M0_1对应的红色子像素R输入的电压小于晶体管M0_4对应的红色子像素R输入的电压,进而导致这两个红色子像素R的发光亮度不同。
有鉴于此,本发明实施例提供了一种显示面板,如图3与图4所示,可以包括:
显示区AA,包括像素单元PX和多条数据线110;其中,像素单元PX包括:多个子像素,一列子像素电连接一条数据线110;
非显示区BB,包括:多个多路选通器120、与每一个多路选通器120一一对应的源极输入线S1,以及与每一条数据线110电连接的补偿电容;其中,一条源极输入线S1通过对应的多路选通器120与多条数据线110电连接;
一个多路选通器120电连接的多条数据线110包括:电连接相同颜色子像素的第一数据线111-k(1≤k≤K,k为整数,K为子像素的颜色的总数,图3与图4以K=3为例)和第二数据线112-k;其中,第一数据线111-k电连接的补偿电容为第一补偿电容C211-k,第二数据线112-k电连接的补偿电容为第二补偿电容C212-k;
针对相同颜色子像素且同一多路选通器120对应的第一补偿电容C211-k和第二补偿电容C212-k,第一补偿电容C211-k的电容值大于第二补偿电容C212-k的电容值。
本发明实施例提供的上述显示面板,针对相同颜色子像素且同一多路选通器对应的第一补偿电容和第二补偿电容,通过使第一补偿电容的电容值大于第二补偿电容的电容值,可以使相同颜色子像素且同一多路选通器对应的第一数据线和第二数据线的存储能力不同,可以改善由于晶体管漏电流导致的第一数据线和第二数据线存储的电压不一致的问题,从而可以提高显示面板的显示效果。
在具体实施时,如图3与图4所示,可以使至少部分数据线110沿F2方向延伸。例如,可以使全部数据线110沿F2方向延伸。或者,也可以使部分数据线110沿F2方向延伸,其余数据线110大致沿F2方向延伸。在具体实施时,如图3与图4所示,针对相同颜色子像素且同一多路选通器120对应的第一数据线111-k和第二数据线112-k;在一行子像素的数据输入阶段内,对第二数据线112-k充电的充电阶段晚于对第一数据线111-k充电的充电阶段。这样使得先对第一数据线111-k进行充电,之后再对第二数据线112-k进行充电。由于第一数据线111-k电连接的第一存储电容的电容值大于第二数据线112-k电连接的第二存储电容的电容值,因此,可以使第一数据线111-k整体的存储电压的能力高于第二数据线112-k整体的存储电压的能力,从而在第一数据线111-k和第二数据线112-k充电完成后,可以改善由于晶体管漏电流导致的第一数据线111-k和第二数据线112-k存储的电压不一致的问题。
在具体实施时,在本发明实施例中,如图3与图4所示,子像素可以包括发光器件L以及与发光器件L电连接的像素电路001。该像素电路001可以驱动发光器件L发光。其中,发光器件可以包括:有机发光二极管(Organic Light Emitting Diode,OLED)、量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED)中的至少一种。并且,像素电路可以与对应的第一栅线SCAN1和第二栅线SCAN2电连接。
在具体实施时,在本发明实施例中,一般像素电路可以包括驱动晶体管、开关晶体管等多个晶体管以及存储电容。示例性地,显示面板还可以包括:多条第一栅线SCAN1、多条第二栅线SCAN2,参考电压信号线VREF,第一电源线PVDD以及多条发光控制信号线EM0。其中,一行子像素对应电连接一条第一栅线SCAN1和一条第二栅线SCAN2,一行子像素对应电连接一条发光控制信号线EM0。如图5所示,像素电路001可以包括:驱动晶体管M011、开关晶体管M012~M017以及存储电容C1。其中,驱动晶体管M011、开关晶体管M012~M017以及存储电容C1之间的电连接关系如图5所示。并且,在第二栅线SCAN2上加载低电平信号时,可以使开关晶体管M013导通,以将数据线110上传输的电压输入像素电路中。则驱动晶体管M011产生的驱动发光器件L发光的电流I1满足公式:I1=K(Vdd-Vdata)2。其中,K为驱动晶体管M011的结构参数,Vdd代表第一电源线PVDD上的电压,Vdata代表数据线110上传输的电压。该像素电路的具体工作过程可以与相关技术中的基本相同,在此不作赘述。
示例性地,显示面板还可以包括:多条第一栅线SCAN1、多条第二栅线SCAN2,参考电压信号线VREF,初始化信号线VINT、第一电源线PVDD、多条第一发光控制信号线EM1以及多条第二发光控制信号线EM2。其中,一行子像素对应电连接一条第一栅线SCAN1和一条第二栅线SCAN2,一行子像素对应电连接一条第一发光控制信号线EM1和一条第二发光控制信号线EM2。如图6所示,像素电路001可以包括:驱动晶体管M021、开关晶体管M022~M027以及存储电容C2。其中,驱动晶体管M021、开关晶体管M022~M027以及存储电容C2之间的电连接关系如图6所示。并且,在第二栅线SCAN2上加载低电平信号时,可以使开关晶体管M022导通,以将数据线110上传输的电压输入像素电路中。则驱动晶体管M021产生的驱动发光器件L发光的电流I2满足公式:I2=K(Vdata-Vref)2。其中,K为驱动晶体管M021的结构参数,Vref代表参考电压信号线VREF上的电压,Vdata代表数据线110上传输的电压。该像素电路的具体工作过程可以与相关技术中的基本相同,在此不作赘述。
在本发明实施例中,如图3与图4所示,像素单元PX中的多个子像素可以包括沿行方向依次排列的第一颜色子像素、第二颜色子像素以及第三颜色子像素。示例性地,第一颜色子像素、第二颜色子像素、第三颜色子像素可以从红色子像素、绿色子像素以及蓝色子像素中任意选取。例如,可以使第一颜色子像素设置为红色子像素R,使第二颜色子像素设置为绿色子像素G,使第三颜色子像素设置为蓝色子像素B,这样可以采用红绿蓝进行混色以使显示面板实现显示效果。
当然,在实际应用中,可以根据实际应用环境来设计像素单元中子像素的具体实现方式,在此不作限定。下面以像素单元包括沿行方向依次排列的红色子像素R、绿色子像素G以及蓝色子像素B为例进行说明。
在具体实施时,在本发明实施例中,如图3与图4所示,可以使多路选通器120与相邻的两个像素单元PX对应的数据线110电连接。示例性地,以4列像素单元PX为例,沿方向F1的箭头所指的方向,这4列像素单元PX中的第一列像素单元PX和第二列像素单元PX对应的数据线110与一个多路选通器120电连接,第三列像素单元PX和第四列像素单元PX对应的数据线110与另一个多路选通器120电连接。其余同理,以此类推,在此不作赘述。
示例性地,在本发明实施例中,如图3与图4所示,每个像素单元PX可以包括沿F1方向依次排列的红色子像素R、绿色子像素G以及蓝色子像素B,则相邻的两个像素单元PX的子像素具有6列,这6列子像素在沿方向F1的箭头所指的方向上,可以分别为:第一列红色子像素R,第一列绿色子像素G,第一列蓝色子像素B,第二列红色子像素R,第二列绿色子像素G,第二列蓝色子像素B。其中,第一列红色子像素R对应一条第一数据线111-1,第一列绿色子像素G对应一条第一数据线111-2,第一列蓝色子像素B对应一条第一数据线111-3,第二列红色子像素R对应一条第二数据线112-1,第二列绿色子像素G对应一条第二数据线112-2,第二列蓝色子像素B对应一条第二数据线112-3。并且,一条源极输入线S1通过多路选通器120与6条数据线110电连接。
在具体实施时,在本发明实施例中,如图3与图4所示,第一补偿电容C211-k具有与第一数据线111-k电连接的第一电极211-k,该第一电极211-k可以为导电层。并且该第一电极211-k可以与显示面板中其他的膜层具有正对面积,并且与第一电极211-k直接接触的膜层是绝缘层,这样可以使具有正对面积的部分形成电容结构,以使该电容结构形成第一补偿电容。并且,第二补偿电容C212-k具有与第二数据线112-k电连接的第一电极212-k,该第一电极212-k也可以为导电层。并且该第一电极212-k可以与显示面板中其他的膜层也具有正对面积,并且与第一电极212-k直接接触的膜层也是绝缘层,这样可以使具有正对面积的部分形成电容结构,以使该电容结构形成第二通补偿电容。需要说明的是,第一补偿电容C211-k和第二通补偿电容C212-k在显示面板中的膜层的层叠关系可以与相关技术中的基本相同,在此不作赘述。
在具体实施时,在本发明实施例中,如图3与图4所示,可以使第一补偿电容C211-k和第二通补偿电容C212-k设置于数据线110背离多路选通器120的一侧。这样可以降低多路选通器120对数据线110充电时的延迟,提高数据线的充电率。
通过电容满足的公式:C=εS/4πkd可知,可以在对两个电极的正对面积S和两个电极之间的距离d选取合适的数值后制备上述第一补偿电容和第二补偿电容。在实际应用中,为了统一制备工艺,一般将d设置为相同的,因此可以通过改变S以设计第一补偿电容的电容值和第二补偿电容的电容值。
可选地,在具体实施时,在本发明实施例中,针对相同颜色子像素且同一多路选通器120对应的第一补偿电容C211-k和第二补偿电容C212-k,可以使第一补偿电容C211-k在衬底基板100的正投影的面积大于第二补偿电容C212-k在衬底基板100的正投影的面积。需要说明的是,第一补偿电容C211-k在衬底基板100的正投影的面积可以为第一补偿电容C211-k的正对面积S,第二补偿电容C212-k在衬底基板100的正投影的面积可以为第二补偿电容C212-k的正对面积S。这样可以通过固定第一补偿电容C211-k和第二补偿电容C212-k的两个电极之间的距离d,并通过改变第一补偿电容C211-k的正对面积S和第二补偿电容C212-k的正对面积S,来设计第一补偿电容C211-k的电容值和第二补偿电容C212-k的电容值。这样可以在将相关技术中的制备方法进行较小的调整的情况下,设计第一补偿电容C211-k的电容值和第二补偿电容C212-k的电容值,从而可以降低设计难度和工艺制备难度。
并且,需要说明的是,本发明实施中的第一补偿电容C211-k的电容值和第二补偿电容C212-k的电容值,可以是仅通过调整正对面积S以调整电容值的大小的。当然,在实际应用中,还可以根据实际应用环境来设计确定第一补偿电容C211-k的电容值和第二补偿电容C212-k的电容值,只要大致满足上述条件即可,均属于本发明的保护范围。
在具体实施时,在本发明实施例中,如图3与图4所示,红色子像素R且同一多路选通器120对应的第一数据线和第二数据线,例如可以为:第一数据线111-1和第二数据线112-1。并且,第一数据线111-1电连接第一补偿电容C211-1的第一电极211-1,第二数据线112-1电连接第二补偿电容C212-1的第一电极212-1。以及,第一补偿电容C211-1的电容值大于第二补偿电容C212-1的电容值。第一补偿电容C211-1在衬底基板100的正投影的面积大于第二补偿电容C212-1在衬底基板100的正投影的面积。这样可以使得第一数据线111-1整体存储电压的能力高于第一数据线112-1整体存储电压的能力。
绿色子像素G且同一多路选通器120对应的第一数据线和第二数据线,例如可以为:第一数据线111-2和第二数据线112-2。并且,第一数据线111-2电连接第一补偿电容C211-2的第一电极211-2,第二数据线112-2电连接第二补偿电容C212-2的第一电极212-2。以及,第一补偿电容C211-2的电容值大于第二补偿电容C212-2的电容值。第一补偿电容C211-2在衬底基板100的正投影的面积大于第二补偿电容C212-2在衬底基板100的正投影的面积。这样可以使得第一数据线111-2整体存储电压的能力高于第一数据线112-2整体存储电压的能力。
蓝色子像素B且同一多路选通器120对应的第一数据线和第二数据线,例如可以为:第一数据线111-3和第二数据线112-3。并且,第一数据线111-3电连接第一补偿电容C211-3的第一电极211-3,第二数据线112-3电连接第二补偿电容C212-3的第一电极212-3。以及,第一补偿电容C211-3的电容值大于第二补偿电容C212-3的电容值。第一补偿电容C211-3在衬底基板100的正投影的面积大于第二补偿电容C212-3在衬底基板100的正投影的面积。这样可以使得第一数据线111-3整体存储电压的能力高于第一数据线112-3整体存储电压的能力。
在具体实施时,在本发明实施例中,如图4所示,多路选通器120可以包括6个晶体管M1_1~M1_6;并且,晶体管M1_1~M1_6可以分别一一对应一条数据线。
其中,晶体管M1_1的栅极可以与时钟控制线CK1电连接,晶体管M1_1的第一极可以与对应的源极输入线S1电连接,晶体管M1_1的第二极可以与对应的数据线111-1电连接,且晶体管M1_1电连接的数据线111-1与第一列红色子像素R电连接。
其中,晶体管M1_2的栅极可以与时钟控制线CK2电连接,晶体管M1_2的第一极可以与对应的源极输入线S1电连接,晶体管M1_2的第二极可以与对应的数据线111-2电连接,且晶体管M1_2电连接的数据线111-2与第一列绿色子像素G电连接。
其中,晶体管M1_3的栅极可以与时钟控制线CK3电连接,晶体管M1_3的第一极可以与对应的源极输入线S1电连接,晶体管M1_3的第二极可以与对应的数据线111-3电连接,且晶体管M1_3电连接的数据线111-3与第一列蓝色子像素B电连接。
其中,晶体管M1_4的栅极可以与时钟控制线CK4电连接,晶体管M1_4的第一极可以与对应的源极输入线S1电连接,晶体管M1_4的第二极可以与对应的数据线112-1电连接,且晶体管M1_4电连接的数据线112-1与第二列红色子像素R电连接。
其中,晶体管M1_5的栅极可以与时钟控制线CK5电连接,晶体管M1_5的第一极可以与对应的源极输入线S1电连接,晶体管M1_5的第二极可以与对应的数据线112-2电连接,且晶体管M1_5电连接的数据线112-2与第二列绿色子像素G电连接。
其中,晶体管M1_6的栅极可以与时钟控制线CK6电连接,晶体管M1_6的第一极可以与对应的源极输入线S1电连接,晶体管M1_6的第二极可以与对应的数据线112-3电连接,且晶体管M1_6电连接的数据线112-3与第二列蓝色子像素B电连接。
其中,晶体管的第一极可以设置为源极,第二极可以设置为漏极。或者,晶体管的第二极可以设置为源极,第一极可以设置为漏极,这可以根据实际应用环境来设计确定,在此不作限定。
示例性地,图4所示的显示面板对应的信号时序图,如图7所示。
图7中的scan2-1代表第一行子像素对应的第二栅线SCAN1上传输的信号,scan2-2代表第二行子像素对应的第二栅线SCAN1上传输的信号,ck1代表时钟控制线CK1上传输的信号,ck2代表时钟控制线CK2上传输的信号,ck3代表时钟控制线CK3上传输的信号,ck4代表时钟控制线CK4上传输的信号,ck5代表时钟控制线CK5上传输的信号,ck6代表时钟控制线CK6上传输的信号。
并且,选取一帧时间内的第一行子像素的数据输入阶段T1进行说明。其中,数据输入阶段T1具有充电阶段t11~t16以及扫描阶段t17。
在第一行子像素的数据输入阶段T1中,依次在充电阶段t11~t16对时钟控制线CK1~CK6加载低电平信号,以使晶体管M1_1~M2_6依次开启,从而将源极输入线S1上传输的信号依次传输给对应的数据线110。
具体地,在充电阶段t11中,晶体管M1_1导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第一数据线111-1上,以对第一数据线111-1充电,从而使第一数据线111-1可以充入2.5V的电压,并通过第一存储电容C211-1保持。
在充电阶段t12中,晶体管M1_2导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第一数据线111-2上,以对第一数据线111-2充电,从而使第一数据线111-2可以充入2.5V的电压,并通过第一存储电容C211-2保持。
在充电阶段t13中,晶体管M1_3导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第一数据线111-3上,以对第一数据线111-3充电,从而使第一数据线111-3可以充入2.5V的电压,并通过第一存储电容C211-3保持。
在充电阶段t14中,晶体管M1_4导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第二数据线112-1上,以对第二数据线112-1充电,从而使第二数据线112-1可以充入2.5V的电压,并通过第二存储电容C212-1保持。
在充电阶段t15中,晶体管M1_5导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第二数据线112-2上,以对第二数据线112-2充电,从而使第二数据线112-2可以充入2.5V的电压,并通过第二存储电容C212-2保持。
在充电阶段t16中,晶体管M1_6导通,以将源极输入线S1上的信号(例如2.5V的电压信号)提供给第二数据线112-3上,以对第二数据线112-3充电,从而使第二数据线112-3可以充入2.5V的电压,并通过第二存储电容C212-3保持。
在扫描阶段t17中,第一行子像素中的薄膜晶体管在信号scan2-1的控制下打开以将对应的数据线111-1~112-3上的信号输入到子像素中,以对第一行子像素进行充电。
由于第二数据线112-1的充电阶段t14晚于第一数据线111-1的充电阶段t11,即第一数据线111-1的充电阶段t11早于第二数据线112-1的充电阶段t14。由于第一数据线111-1电连接的第一存储电容C211-1的电容值大于第二数据线112-1电连接的第二存储电容C212-1的电容值,因此,可以改善由于晶体管漏电流导致的在扫描阶段t17中第一数据线111-1和第二数据线112-1存储的电压不一致的问题。
并且,由于第二数据线112-2的充电阶段t15晚于第一数据线111-2的充电阶段t12,即第一数据线111-2的充电阶段t12早于第二数据线112-2的充电阶段t15。由于第一数据线111-2电连接的第一存储电容C211-2的电容值大于第二数据线112-2电连接的第二存储电容C212-2的电容值,因此,可以改善由于晶体管漏电流导致的在扫描阶段t17中第一数据线111-2和第二数据线112-2存储的电压不一致的问题。
并且,由于第二数据线112-3的充电阶段t16晚于第一数据线111-3的充电阶段t13,即第一数据线111-3的充电阶段t13早于第二数据线112-3的充电阶段t16。由于第一数据线111-3电连接的第一存储电容C211-3的电容值大于第二数据线112-3电连接的第二存储电容C212-3的电容值,因此,可以改善由于晶体管漏电流导致的在扫描阶段t17中第一数据线111-3和第二数据线112-3存储的电压不一致的问题。
同理,其余过程,以此类推,在此不作赘述。
在具体实施时,在本发明实施例中,针对相同颜色子像素且同一多路选通器120对应的第一数据线111-k、第二数据线112-k、第一补偿电容C211-k和第二补偿电容C212-k,第一补偿电容C211-k的电容值C1和第二补偿电容C212-k的电容值C2满足:
Figure BDA0002331129300000151
其中,n代表第一数据线111-k的充电阶段的完成时刻至第二数据线112-k的充电阶段的完成时刻之间的时长,T代表第一数据线111-k的充电阶段的完成时刻至行子像素的扫描阶段的开启时刻之间的时长。这样可以使第一补偿电容C211-k的电容值C1和第二补偿电容C212-k的电容值C2与数据输入阶段内的充电阶段和扫描阶段相关,从而可以根据数据输入阶段内的充电阶段和扫描阶段来设计第一补偿电容C211-k的电容值C1和第二补偿电容C212-k的电容值C2。当然,在实际应用中,不同应用环境的显示面板,对第一补偿电容C211-k的电容值C1和第二补偿电容C212-k的电容值C2的需求不同。因此,第一补偿电容C211-k的电容值C1和第二补偿电容C212-k的电容值C2可以根据实际应用环境来设计确定,在此不作限定。
示例性地,结合图3与图4所示,第一补偿电容C211-1的电容值C1和第二补偿电容C212-1的电容值C2可以满足:
Figure BDA0002331129300000152
其中,n代表第一数据线111-1的充电阶段t11的完成时刻至第二数据线112-1的充电阶段t14的完成时刻之间的时长,T代表第一数据线111-1的充电阶段t11的完成时刻至行子像素的扫描阶段t17的开启时刻之间的时长。
示例性地,结合图3与图4所示,第一补偿电容C211-2的电容值C1和第二补偿电容C212-2的电容值C2可以满足:
Figure BDA0002331129300000153
其中,n代表第一数据线111-2的充电阶段t12的完成时刻至第二数据线112-2的充电阶段t15的完成时刻之间的时长,T代表第一数据线111-2的充电阶段t12的完成时刻至行子像素的扫描阶段t17的开启时刻之间的时长。
示例性地,结合图3与图4所示,第一补偿电容C211-3的电容值C1和第二补偿电容C212-3的电容值C2可以满足:
Figure BDA0002331129300000161
其中,n代表第一数据线111-3的充电阶段t13的完成时刻至第二数据线112-3的充电阶段t16的完成时刻之间的时长,T代表第一数据线111-3的充电阶段t13的完成时刻至行子像素的扫描阶段t17的开启时刻之间的时长。
需要说明的是,由于上述T和n的取值与数据输入阶段、充电阶段以及扫描阶段相关,因此在实际应用中,上述T和n可以根据实际应用环境来确定,在此不作限定。
以红色子像素中可以包括红色OLED,绿色子像素中可以包括绿色OLED,蓝色子像素中可以包括蓝色OLED为例。在实际应用中,红色OLED和绿色OLED的发光效率大致相同,而蓝色OLED的发光效率相比红色OLED和绿色OLED的发光效率较低,因此要想使红色OLED、绿色OLED以及蓝色OLED发相同亮度的光,则可以对红色OLED和绿色OLED加载大致相同大小的电流,而对蓝色OLED加载的电流相对较大一些。
在具体实施时,在本发明实施例中,针对同一多路选通器120对应的第一补偿电容,可以使第一颜色子像素对应的第一补偿电容的电容值和第二颜色子像素对应的第一补偿电容的电容值相同。示例性地,结合图3与图4所示,可以使红色子像素R对应的第一补偿电容C211-1的电容值C1和绿色子像素G对应的第一补偿电容C211-2的电容值C1相同。在实际应用中,红色子像素R中的发光器件的发光效率和绿色子像素G中的发光器件的发光效率大致相同,因此可以将红色子像素R对应的第一补偿电容C211-1的电容值C1和绿色子像素G对应的第一补偿电容C211-2的电容值C1设置为大致相同,以使该红色子像素R电连接的数据线111-1和绿色子像素G电连接的数据线111-2保持电压的能力基本相同。并且,这样还可以降低第一补偿电容C211-1和第一补偿电容C211-2的设计难度,以及降低工艺制备难度。
在具体实施时,在本发明实施例中,结合图3与图4所示,可以使第一补偿电容C211-1的在衬底基板100的正投影的面积和第一补偿电容C211-2在衬底基板100的正投影的面积大致相同。这样可以使第一补偿电容C211-1的电容值C1和第一补偿电容C211-2的电容值C1相同。
在具体实施时,在本发明实施例中,针对同一多路选通器120对应的第二补偿电容,第一颜色子像素对应的第二补偿电容的电容值和第二颜色子像素的第二补偿电容的电容值相同。示例性地,结合图3与图4所示,可以使红色子像素R对应的第二补偿电容C212-1的电容值C2和绿色子像素G对应的第二补偿电容C212-2的电容值C2相同。在实际应用中,红色子像素R中的发光器件的发光效率和绿色子像素G中的发光器件的发光效率大致相同,因此可以将红色子像素R对应的第二补偿电容C212-1的电容值C2和绿色子像素G对应的第二补偿电容C212-2的电容值C2设置为大致相同,以使该红色子像素R电连接的数据线110112-1和绿色子像素G电连接的数据线110112-2保持电压的能力基本相同。并且,这样还可以降低第一补偿电容C212-1和第一补偿电容C212-2的设计难度,以及降低工艺制备难度。
在具体实施时,在本发明实施例中,结合图3与图4所示,可以使第二补偿电容C212-1的在衬底基板100的正投影的面积和第二补偿电容C212-2在衬底基板100的正投影的面积大致相同。这样可以使第一补偿电容C212-1的电容值C2和第二补偿电容C212-2的电容值C2相同。
在实际应用中,在显示面板采用图5所示的像素电路时,可以采用反伽马(Gamme)电压的形式向数据线传输信号,以使数据线上传输数据信号。也就是说,数据信号的电压值越小,驱动管的电流越大。根据电流I1满足公式:I1=K(Vdd-Vdata)2可知,数据信号的电压值Vdata越小,电流I1越大。若需要红色OLED、绿色OLED以及蓝色OLED发相同亮度的光,那么可以向红色子像素R和绿色子像素G中分别充入2.5V的电压,向蓝色子像素B中充入2V的电压,以使红色OLED、绿色OLED以及蓝色OLED发相同亮度的光。假设同一个像素单元内的红色子像素R、绿色子像素G以及蓝色子像素B的输入数据信号的时间相同,由于蓝色子像素B的像素电路中,驱动晶体管的栅极电压和源极电压的电压差VSG(VSG=VS-VG;VS代表驱动晶体管的源极电压,VG代表驱动晶体管的栅极电压)较低,则从电压Vref(参考电压信号线VREF上的电压)充到Vdata-Vth(Vth为驱动晶体管的阈值电压)的充电能力较弱,因此同一像素单元中,蓝色子像素所需的补偿电容的电容值相对会较大一些。
基于此,示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第一补偿电容,可以使对应第三颜色子像素的第一补偿电容的电容值大于对应第一颜色子像素的第一补偿电容的电容值。示例性地,结合图3与图4所示,可以使蓝色子像素B对应的第一补偿电容C211-3的电容值C1大于红色子像素R对应的第一补偿电容C211-1的电容值C1相同。在实际应用中,蓝色子像素B中的发光器件的发光效率小于红色子像素R中的发光器件的发光效率,因此可以将蓝色子像素B对应的第一补偿电容C211-3的电容值C1设置的大于红色子像素R对应的第一补偿电容C211-1的电容值C1,以使该蓝色子像素B电连接的数据线111-3保持电压的能力大于红色子像素R电连接的数据线111-1保持电压的能力。
在具体实施时,在本发明实施例中,结合图3与图4所示,可以使第一补偿电容C211-3的在衬底基板100的正投影的面积大于第一补偿电容C211-1在衬底基板100的正投影的面积。这样可以使第一补偿电容C211-3的电容值C1大于第一补偿电容C211-1的电容值C1。
示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第二补偿电容,对应第三颜色子像素的第二补偿电容的电容值大于对应第一颜色子像素的第二补偿电容的电容值。示例性地,结合图3与图4所示,可以使蓝色子像素B对应的第二补偿电容C212-3的电容值C2大于红色子像素R对应的第二补偿电容C212-1的电容值C2相同。在实际应用中,蓝色子像素B中的发光器件的发光效率小于红色子像素R中的发光器件的发光效率,因此可以将蓝色子像素B对应的第二补偿电容C212-3的电容值C2设置的大于红色子像素R对应的第二补偿电容C212-1的电容值C2,以使该蓝色子像素B电连接的数据线112-3保持电压的能力大于红色子像素R电连接的数据线112-1保持电压的能力。
在具体实施时,在本发明实施例中,结合图3与图4所示,可以使第二补偿电容C212-3的在衬底基板100的正投影的面积大于第二补偿电容C212-1在衬底基板100的正投影的面积。这样可以使第二补偿电容C212-3的电容值C2大于第二补偿电容C212-1的电容值C2。
可选地,可以使针对同一多路选通器对应的第一补偿电容和第二补偿电容,对应第三颜色子像素的第二补偿电容的电容值可以与对应第一颜色子像素的第一补偿电容的电容值大致相同。示例性地,结合图3与图4所示,可以使蓝色子像素B对应的第二补偿电容C212-3的电容值C2可以与红色子像素R对应的第一补偿电容C211-1的电容值C1相同。示例性地,可以使第二补偿电容C212-3的在衬底基板100的正投影的面积与第一补偿电容C211-1在衬底基板100的正投影的面积大致相同。
可选地,可以使针对同一多路选通器对应的第一补偿电容和第二补偿电容,对应第三颜色子像素的第二补偿电容的电容值也可以小于对应第一颜色子像素的第一补偿电容的电容值。示例性地,结合图3与图8所示,可以使蓝色子像素B对应的第二补偿电容C212-3的电容值C2小于红色子像素R对应的第一补偿电容C211-1的电容值C1。示例性地,可以使第二补偿电容C212-3的在衬底基板100的正投影的面积小于第一补偿电容C211-1在衬底基板100的正投影的面积。
本发明实施例又提供了一种显示面板,其结构示意图如图9和图10所示,其针对上述实施例中的实施方式进行了变形。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
在实际应用中,在显示面板采用图5所示的像素电路时,可以采用反伽马(Gamme)电压的形式向数据线传输信号,以使数据线上传输数据信号。也就是说,数据信号的电压值越小,驱动管的电流越大。根据电流I1满足公式:I1=K(Vdd-Vdata)2可知,数据信号的电压值Vdata越小,电流I1越大。若需要红色OLED、绿色OLED以及蓝色OLED发相同亮度的光,那么可以向红色子像素R和绿色子像素G中分别充入2.5V的电压,向蓝色子像素B中充入2V的电压,以使红色OLED、绿色OLED以及蓝色OLED发相同亮度的光。这样使得蓝色子像素B所需的Vdata较低。若上一行输入的是黑态电压(例如6V),那么蓝色子像素B中的驱动晶体管的栅极电压和源极电压的电压差将会较大,因为相同的充电时间,蓝色子像素B要从6V充电到2V,红色子像素R和绿色子像素G只需要从6V充电到2.5V。这样可以把蓝色子像素B对应的补偿电容做的小一点,以满足蓝色子像素B更容易充到理想的电压。
在实际应用中,蓝色子像素B中的存储电容C1相比红色子像素R和绿色子像素G中的存储电容C1,制作的相对较小一些。这样在子像素充电的时候,相当于子像素中的存储电容C1与补偿电容进行分压作用。因此,若蓝色子像素B中的存储电容C1相比红色子像素R和绿色子像素G中的存储电容C1较小时,也可以将蓝色子像素对应的补偿电容制备的较小一些。
示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第一补偿电容,对应第三颜色子像素的第一补偿电容的电容值小于对应第一颜色子像素的第一补偿电容的电容值。示例性地,如图3与图9所示,可以使蓝色子像素B的第一补偿电容C211-3的电容值C1小于红色子像素R的第一补偿电容C211-1的电容值C1。示例性地,可以使第一补偿电容C211-3的在衬底基板100的正投影的面积小于第一补偿电容C211-1在衬底基板100的正投影的面积。
示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第二补偿电容,对应第三颜色子像素的第二补偿电容的电容值小于对应第一颜色子像素的第二补偿电容的电容值。示例性地,如图3与图9所示,可以使蓝色子像素B的第二补偿电容C212-3的电容值C2小于红色子像素R的第二补偿电容C212-1的电容值C2。示例性地,可以使第二补偿电容C212-3的在衬底基板100的正投影的面积小于第二补偿电容C212-1在衬底基板100的正投影的面积。
示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第一补偿电容和第二补偿电容,可以使对应第三颜色子像素的第一补偿电容的电容值大于对应第一颜色子像素的第二补偿电容的电容值。示例性地,如图3与图9所示,可以使蓝色子像素B的第一补偿电容C211-3的电容值C1大于红色子像素R的第二补偿电容C212-1的电容值C2。示例性地,可以使第一补偿电容C211-3的在衬底基板100的正投影的面积大于第二补偿电容C212-1在衬底基板100的正投影的面积。
示例性地,在具体实施时,在本发明实施例中,针对同一多路选通器对应的第一补偿电容和第二补偿电容,也可以使对应第三颜色子像素的第一补偿电容的电容值小于对应第一颜色子像素的第二补偿电容的电容值。示例性地,如图3与图10所示,可以使蓝色子像素B的第一补偿电容C211-3的电容值C1小于红色子像素R的第二补偿电容C212-1的电容值C2。示例性地,可以使第一补偿电容C211-3的在衬底基板100的正投影的面积小于第二补偿电容C212-1在衬底基板100的正投影的面积。
在实际应用中,上述补偿电容在衬底基板100的正投影的形状可以为矩形(例如,正方形、长方形)等形状,这可以根据实际应用环境来设计确定,在此不作限定。
需要说明的是,在实际工艺中,由于工艺条件的限制或其他因素,上述各特征中的相同并不能完全相同,可能会有一些偏差,因此上述各特征之间的相同关系只要大致满足上述条件即可,均属于本发明的保护范围。例如,上述相同可以是在误差允许范围之内所允许的相同。
随着显示技术的飞速发展,显示面板除了传统的信息展示等作用外,为了更好的适应环境的整体结构和使用要求,在外形上的要求也在逐步提升,随之产生了异形显示面板。异形显示面板是在传统显示面板的基础上改造成的特殊形状的显示面板,以使显示面板的特点能更好的适应整体结构和环境。异形显示面板已经可以成功应用到诸如手表、眼镜或智能手环之类的可穿戴的电子设备上,并且常见的异形显示面板主要有扇形、弧形、圆形、圆柱形、多边形等形状。本发明实施例提供的显示面板可以设置为异形显示面板,以应用于手表、眼镜或智能手环之类的可穿戴的电子设备中。
随着显示技术的飞速发展,全面屏的显示装置应用越来越广泛,本发明实施例提供的显示面板可以应用于手机之类的全面屏的电子设备中。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置解决问题的原理与前述显示面板相似,因此该显示装置的实施可以参见前述显示面板的实施,重复之处在此不再赘述。
在具体实施时,本发明实施例提供的显示装置可以为如图11所示的手表。对于该手表的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
在具体实施时,本发明实施例提供的显示装置也可以为如图12所示的手机。对于该手机的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
当然,在具体实施时,本发明实施例提供的显示装置还可以为平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
本发明实施例提供的显示面板及显示装置,针对相同颜色子像素且同一多路选通器对应的第一补偿电容和第二补偿电容,通过使第一补偿电容的电容值大于第二补偿电容的电容值,可以使相同颜色子像素且同一多路选通器对应的第一数据线和第二数据线的存储能力不同,可以改善由于晶体管漏电流导致的第一数据线和第二数据线存储的电压不一致的问题,从而可以提高显示面板的显示效果。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种显示面板,其特征在于,包括:
显示区,包括像素单元和多条数据线;其中,所述像素单元包括:多个子像素,一列子像素电连接一条数据线;
非显示区,包括:多个多路选通器、与每一个所述多路选通器一一对应的源极输入线,以及与每一条所述数据线电连接的补偿电容;其中,一条所述源极输入线通过对应的所述多路选通器与多条数据线电连接;
一个所述多路选通器电连接的多条数据线包括:电连接相同颜色子像素的第一数据线和第二数据线;其中,所述第一数据线电连接的补偿电容为第一补偿电容,所述第二数据线电连接的补偿电容为第二补偿电容;
针对相同颜色子像素且同一所述多路选通器对应的所述第一补偿电容和所述第二补偿电容,所述第一补偿电容的电容值大于所述第二补偿电容的电容值。
2.如权利要求1所述的显示面板,其特征在于,针对相同颜色子像素且同一所述多路选通器对应的第一数据线和第二数据线;在一行子像素的数据输入阶段内,对所述第二数据线充电的充电阶段晚于对所述第一数据线充电的充电阶段。
3.如权利要求2所述的显示面板,其特征在于,针对相同颜色子像素且同一所述多路选通器对应的所述第一数据线、所述第二数据线、所述第一补偿电容和所述第二补偿电容,所述第一补偿电容的电容值C1和所述第二补偿电容的电容值C2满足:
Figure FDA0002331129290000011
其中,n代表所述第一数据线的充电阶段的完成时刻至所述第二数据线的充电阶段的完成时刻之间的时长,T代表所述第一数据线的充电阶段的完成时刻至所述行子像素的扫描阶段的开启时刻之间的时长。
4.如权利要求3所述的显示面板,其特征在于,所述多个子像素包括沿行方向依次排列的第一颜色子像素、第二颜色子像素以及第三颜色子像素;
所述多路选通器与相邻的两个所述像素单元对应的数据线电连接。
5.如权利要求4所述的显示面板,其特征在于,针对同一所述多路选通器对应的第一补偿电容,所述第一颜色子像素对应的第一补偿电容的电容值和所述第二颜色子像素对应的第一补偿电容的电容值相同。
6.如权利要求4所述的显示面板,其特征在于,针对同一所述多路选通器对应的第二补偿电容,所述第一颜色子像素对应的第二补偿电容的电容值和所述第二颜色子像素的第二补偿电容的电容值相同。
7.如权利要求5或6所述的显示面板,其特征在于,针对同一所述多路选通器对应的第一补偿电容,对应所述第三颜色子像素的第一补偿电容的电容值大于对应所述第一颜色子像素的第一补偿电容的电容值;和/或,
针对同一所述多路选通器对应的第二补偿电容,对应所述第三颜色子像素的第二补偿电容的电容值大于对应所述第一颜色子像素的第二补偿电容的电容值。
8.如权利要求5或6所述的显示面板,其特征在于,针对同一所述多路选通器对应的第一补偿电容,对应所述第三颜色子像素的第一补偿电容的电容值小于对应所述第一颜色子像素的第一补偿电容的电容值;或者,
针对同一所述多路选通器对应的第二补偿电容,对应所述第三颜色子像素的第二补偿电容的电容值小于对应所述第一颜色子像素的第二补偿电容的电容值。
9.如权利要求1-6任一项所述的显示面板,其特征在于,针对相同颜色子像素且同一所述多路选通器对应的所述第一补偿电容和所述第二补偿电容,所述第一补偿电容在衬底基板的正投影的面积大于所述第二补偿电容在所述衬底基板的正投影的面积。
10.一种显示装置,其特征在于,包括如权利要求1-9任一项所述的显示面板。
CN201911336631.XA 2019-12-23 2019-12-23 一种显示面板及显示装置 Active CN110930938B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911336631.XA CN110930938B (zh) 2019-12-23 2019-12-23 一种显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911336631.XA CN110930938B (zh) 2019-12-23 2019-12-23 一种显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN110930938A true CN110930938A (zh) 2020-03-27
CN110930938B CN110930938B (zh) 2021-02-02

Family

ID=69861817

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911336631.XA Active CN110930938B (zh) 2019-12-23 2019-12-23 一种显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN110930938B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112687237A (zh) * 2020-12-28 2021-04-20 上海天马有机发光显示技术有限公司 显示面板及其显示控制方法、显示装置
CN112927660A (zh) * 2021-02-09 2021-06-08 重庆京东方光电科技有限公司 一种驱动电路及其驱动方法、显示面板
WO2021248481A1 (zh) * 2020-06-12 2021-12-16 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
CN114530132A (zh) * 2022-03-04 2022-05-24 广州华星光电半导体显示技术有限公司 显示面板及显示终端
WO2024007313A1 (zh) * 2022-07-08 2024-01-11 京东方科技集团股份有限公司 显示面板及显示装置
WO2024088027A1 (zh) * 2022-10-27 2024-05-02 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1745334A (zh) * 2003-05-30 2006-03-08 东芝松下显示技术有限公司 平面显示装置用阵列基板
CN107301850A (zh) * 2017-07-27 2017-10-27 南京中电熊猫平板显示科技有限公司 多路分用电路、液晶显示装置以及电容补偿方法
CN108205228A (zh) * 2018-01-03 2018-06-26 上海天马有机发光显示技术有限公司 显示面板和显示装置
CN108335675A (zh) * 2017-12-18 2018-07-27 友达光电股份有限公司 显示面板
CN109634010A (zh) * 2019-01-02 2019-04-16 南京中电熊猫平板显示科技有限公司 一种显示装置
CN110136668A (zh) * 2018-11-09 2019-08-16 友达光电股份有限公司 驱动电路以及驱动方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1745334A (zh) * 2003-05-30 2006-03-08 东芝松下显示技术有限公司 平面显示装置用阵列基板
CN107301850A (zh) * 2017-07-27 2017-10-27 南京中电熊猫平板显示科技有限公司 多路分用电路、液晶显示装置以及电容补偿方法
CN108335675A (zh) * 2017-12-18 2018-07-27 友达光电股份有限公司 显示面板
CN108205228A (zh) * 2018-01-03 2018-06-26 上海天马有机发光显示技术有限公司 显示面板和显示装置
CN110136668A (zh) * 2018-11-09 2019-08-16 友达光电股份有限公司 驱动电路以及驱动方法
CN109634010A (zh) * 2019-01-02 2019-04-16 南京中电熊猫平板显示科技有限公司 一种显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021248481A1 (zh) * 2020-06-12 2021-12-16 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
US11562698B2 (en) 2020-06-12 2023-01-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel, driving method thereof and display apparatus
CN112687237A (zh) * 2020-12-28 2021-04-20 上海天马有机发光显示技术有限公司 显示面板及其显示控制方法、显示装置
CN112687237B (zh) * 2020-12-28 2022-03-29 武汉天马微电子有限公司 显示面板及其显示控制方法、显示装置
US11832492B2 (en) 2020-12-28 2023-11-28 Wuhan Tianma Micro-Electronics Co., Ltd. Display panel and display control method, and display device
CN112927660A (zh) * 2021-02-09 2021-06-08 重庆京东方光电科技有限公司 一种驱动电路及其驱动方法、显示面板
CN112927660B (zh) * 2021-02-09 2022-12-06 重庆京东方光电科技有限公司 一种驱动电路及其驱动方法、显示面板
CN114530132A (zh) * 2022-03-04 2022-05-24 广州华星光电半导体显示技术有限公司 显示面板及显示终端
WO2024007313A1 (zh) * 2022-07-08 2024-01-11 京东方科技集团股份有限公司 显示面板及显示装置
WO2024088027A1 (zh) * 2022-10-27 2024-05-02 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN110930938B (zh) 2021-02-02

Similar Documents

Publication Publication Date Title
CN110930938B (zh) 一种显示面板及显示装置
CN108399895B (zh) 显示面板及其驱动方法、显示装置
US10720117B2 (en) Display device
CN105976757B (zh) 像素排列结构、像素电路、显示面板及驱动方法
CN110060645B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
EP3220382B1 (en) Pixel circuit, driving method, and display device
US9905194B2 (en) Integrated circuit for driving adaptable power to display and display device including the same
CN110689848B (zh) 显示装置和驱动方法
US11308885B2 (en) Display panel for outputting a same gate signal to two pixels on different lines and driving method thereof
EP3792905A1 (en) Pixel circuit and driving method thereof, display substrate, and display device
US20130314308A1 (en) Organic light emitting display unit structure and organic light emitting display unit circuit
CN107578751B (zh) 数据电压存储电路、驱动方法、液晶显示面板及显示装置
CN110853576B (zh) 显示基板和显示装置
CN113362762B (zh) 一种显示面板及其控制方法、显示装置
CN108538248A (zh) 一种像素电路、驱动方法、显示面板及显示装置
CN109285501B (zh) 显示装置
CN110955091A (zh) 一种显示面板及其驱动方法、显示装置
CN204117568U (zh) 像素电路和显示装置
CN110111738A (zh) 像素电路、显示基板、显示装置及驱动方法
US20240013712A1 (en) Pixel circuit and display apparatus having the same
US20220319408A1 (en) Display panel and display apparatus
CN115768177A (zh) 显示面板及包括其的电子装置
CN113643661B (zh) 一种显示面板及显示装置
CN113539177B (zh) 扫描控制电路及其驱动方法、栅极驱动电路、显示装置
WO2020191571A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant