CN110888836A - 一种在飞腾平台使用bmc实现中断响应的方法 - Google Patents

一种在飞腾平台使用bmc实现中断响应的方法 Download PDF

Info

Publication number
CN110888836A
CN110888836A CN201911200079.1A CN201911200079A CN110888836A CN 110888836 A CN110888836 A CN 110888836A CN 201911200079 A CN201911200079 A CN 201911200079A CN 110888836 A CN110888836 A CN 110888836A
Authority
CN
China
Prior art keywords
interrupt
bmc
cpu
platform
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911200079.1A
Other languages
English (en)
Inventor
沈忱
何孟宁
刘月
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Chaoyue CNC Electronics Co Ltd
Original Assignee
Shandong Chaoyue CNC Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Chaoyue CNC Electronics Co Ltd filed Critical Shandong Chaoyue CNC Electronics Co Ltd
Priority to CN201911200079.1A priority Critical patent/CN110888836A/zh
Publication of CN110888836A publication Critical patent/CN110888836A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7817Specially adapted for signal processing, e.g. Harvard architectures

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

本发明公开一种在飞腾平台使用BMC实现中断响应的方法,涉及计算机信号响应技术领域;利用CPLD建立飞腾平台CPU与BMC的通信,并将BMC中GPIO的管脚配置为中断管脚,利用中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,根据中断处理命令进行相应的中断响应控制操作;利用本发明方法实现在飞腾平台通过CPU和BMC的配合完成中断响应,解决了飞腾平台只能通过轮询方法进行中断响应,因此容易产生cpu性能瓶颈的问题,同时本发明的技术方案具有实施简便等特点,适合在飞腾平台或其他类似平台进行推广应用。

Description

一种在飞腾平台使用BMC实现中断响应的方法
技术领域
本发明公开一种在飞腾平台使用BMC实现中断响应的方法,涉及计算机信号响应技术领域。
背景技术
在系统中,中断分为外部中断和内部中断。对于外部中断,中断请求信号是由外部设备产生,并施加到CPU的NMI或INTR引脚上,CPU通过不断地检测NMI和INTR引脚信号来识别是否有中断请求发生;对于内部中断,中断请求方式不需要外部施加信号激发,而是通过内部中断控制逻辑去调用。而当某一中断源需要CPU为其进行中断服务时,输出中断请求信号,使中断控制系统的中断请求触发器置位,向CPU请求中断。系统要求中断请求信号一直保持到CPU对其进行中断响应为止。CPU对系统内部中断源提出的中断请求必须响应,而且自动取得中断服务子程序的入口地址,执行中断服务子程序。对于外部中断,CPU在执行当前指令的最后一个时钟周期去查询INTR引脚,若查询到中断请求信号有效,同时在系统开中断(即IF=1)的情况下,CPU向发出中断请求的外设回送一个低电平有效的中断应答信号,作为对中断请求INTR的应答,系统自动进入中断响应周期。
但是飞腾1500系列CPU无中断控制的GPIO,因此只能通过操作系统下轮询的方法实现中断响应,轮询方法处理GPIO的性能取决于CPU的处理性能,容易导致国产平台CPU处理中断响应产生性能瓶颈。
发明内容
本发明针对现有技术的问题,提供一种在飞腾平台使用BMC实现中断响应的方法,通过CPU和BMC的配合实现中断响应,解决了轮询方法易产生cpu性能瓶颈的问题,同时具有实施简便等特点。
本发明提出的具体方案是:
一种在飞腾平台使用BMC实现中断响应的方法:
飞腾平台CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或飞腾平台CPU下发的中断处理命令进行相应的中断响应控制操作。
所述的方法中飞腾平台CPU与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信。
所述的方法中CPU通过LPC信号,获取BMC的中断信号及相应中断情况,根据相应中断情况向BMC下发中断处理命令。
所述的方法中CPLD负责上电时序控制,以便CPU同BMC的LPC通道建立。
所述的方法中BMC配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU。
一种使用BMC实现中断响应的飞腾平台,其中飞腾平台CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或飞腾平台CPU下发的中断处理命令进行相应的中断响应控制操作。
所述的飞腾平台中CPU与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信。
所述的飞腾平台中CPU通过LPC信号,获取BMC的中断信号及相应中断情况,根据相应中断情况向BMC下发中断处理命令。
所述的飞腾平台中CPLD负责上电时序控制,以便CPU同BMC的LPC通道建立。
所述的飞腾平台中BMC配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU。
本发明的有益之处是:
本发明提供一种在飞腾平台使用BMC实现中断响应的方法,利用CPLD建立飞腾平台CPU与BMC的通信,并将BMC中GPIO的管脚配置为中断管脚,利用中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,根据中断处理命令进行相应的中断响应控制操作;利用本发明方法实现在飞腾平台通过CPU和BMC的配合完成中断响应,解决了飞腾平台只能通过轮询方法进行中断响应,因此容易产生cpu性能瓶颈的问题,同时本发明的技术方案具有实施简便等特点,适合在飞腾平台或其他类似平台进行推广应用。
附图说明
图1是本发明的飞腾平台实现中断响应的内部框架示意图;
图2是本发明方法流程示意图。
具体实施方式
本发明提供一种在飞腾平台使用BMC实现中断响应的方法:
飞腾平台CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或飞腾平台CPU下发的中断处理命令进行相应的中断响应控制操作。
同时提供与上述相应的一种使用BMC实现中断响应的飞腾平台,其中飞腾平台CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或飞腾平台CPU下发的中断处理命令进行相应的中断响应控制操作。
下面结合附图和具体实施例对本发明作进一步说明,以使本领域的技术人员可以更好地理解本发明并能予以实施,但所举实施例不作为对本发明的限定。
利用本发明方法在飞腾平台使用BMC实现中断响应,具体过程为:
飞腾平台CPU与BMC通过CPLD建立通信,CPLD负责上电时序控制,其中可利用CPU的LPC接口与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信,
BMC中利用中断控制命令配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,通过BMC及CPLD利用LPC总线将中断信号及相应中断情况发送至飞腾平台CPU,CPU通过LPC信号,获取BMC的中断信号及相应中断情况,
中断管脚根据默认处理命令或飞腾平台CPU通过LPC接口下发的中断处理命令进行相应的中断响应控制操作。
在上述过程中,BMC可配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU,参考图1,配置GPIO_INT1-4为4组中断管脚,监测中断信号输入,分别监测到中断信号1-4,通过BMC及CPLD利用LPC总线将中断信号及相应中断情况发送至飞腾平台CPU,CPU通过LPC信号,获取BMC的中断信号及相应中断情况,
中断管脚根据飞腾平台CPU通过LPC接口下发的中断处理命令进行相应的中断响应控制操作,相应产生GPIO_CNT1-4的中断控制信号。
利用本发明的飞腾平台使用BMC实现中断响应时,具有相似过程,具体为:
飞腾平台上CPU与BMC通过CPLD建立通信,CPLD负责上电时序控制,其中可利用CPU的LPC接口与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信,
BMC中利用中断控制命令配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,通过BMC及CPLD利用LPC总线将中断信号及相应中断情况发送至飞腾平台CPU,CPU通过LPC信号,获取BMC的中断信号及相应中断情况,
中断管脚根据默认处理命令或飞腾平台CPU通过LPC接口下发的中断处理命令进行相应的中断响应控制操作。
在上述过程中,BMC可配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU,参考图1,配置GPIO_INT1-4为4组中断管脚,监测中断信号输入,分别监测到中断信号1-4,通过BMC及CPLD利用LPC总线将中断信号及相应中断情况发送至飞腾平台CPU,CPU通过LPC信号,获取BMC的中断信号及相应中断情况,
中断管脚根据飞腾平台CPU通过LPC接口下发的中断处理命令进行相应的中断响应控制操作,相应产生GPIO_CNT1-4的中断控制信号。
以上所述实施例仅是为充分说明本发明而所举的较佳的实施例,本发明的保护范围不限于此。本技术领域的技术人员在本发明基础上所作的等同替代或变换,均在本发明的保护范围之内。本发明的保护范围以权利要求书为准。

Claims (10)

1.一种在飞腾平台使用BMC实现中断响应的方法,其特征是飞腾平台CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或飞腾平台CPU下发的中断处理命令进行相应的中断响应控制操作。
2.根据权利要求1所述的方法,其特征是飞腾平台CPU与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信。
3.根据权利要求2所述的方法,其特征是CPU通过LPC信号,获取BMC的中断信号及相应中断情况,根据相应中断情况向BMC下发中断处理命令。
4.根据权利要求2或3所述的方法,其特征是CPLD负责上电时序控制,以便CPU同BMC的LPC通道建立。
5.根据权利要求4所述的方法,其特征是BMC配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU。
6.一种使用BMC实现中断响应的飞腾平台,其特征是飞腾平台上CPU与BMC通过CPLD建立通信,BMC配置GPIO的管脚为中断管脚,中断管脚监测外部中断信号,并通过BMC将中断信号及相应中断情况发送至飞腾平台CPU,
中断管脚根据默认处理命令或CPU下发的中断处理命令进行相应的中断响应控制操作。
7.根据权利要求6所述的飞腾平台,其特征是飞腾平台上CPU与CPLD建立LPC通道,同时CPLD与BMC通过LPC通道建立通信。
8.根据权利要求7所述的飞腾平台,其特征是CPU通过LPC信号,获取BMC的中断信号及相应中断情况,根据相应中断情况向BMC下发中断处理命令。
9.根据权利要求6或7所述的飞腾平台,其特征是CPLD负责上电时序控制,以便CPU同BMC的LPC通道建立。
10.根据权利要求9所述的飞腾平台,其特征是BMC配置多路GPIO的管脚为中断管脚,多路中断管脚同时监测外部中断信号,并通过BMC将中断情况发送至飞腾平台CPU。
CN201911200079.1A 2019-11-29 2019-11-29 一种在飞腾平台使用bmc实现中断响应的方法 Pending CN110888836A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911200079.1A CN110888836A (zh) 2019-11-29 2019-11-29 一种在飞腾平台使用bmc实现中断响应的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911200079.1A CN110888836A (zh) 2019-11-29 2019-11-29 一种在飞腾平台使用bmc实现中断响应的方法

Publications (1)

Publication Number Publication Date
CN110888836A true CN110888836A (zh) 2020-03-17

Family

ID=69749477

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911200079.1A Pending CN110888836A (zh) 2019-11-29 2019-11-29 一种在飞腾平台使用bmc实现中断响应的方法

Country Status (1)

Country Link
CN (1) CN110888836A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113050896A (zh) * 2021-04-30 2021-06-29 北京航星中云科技有限公司 一种支持nvdimm的国产飞腾服务器及数据保护方法
CN113641617A (zh) * 2021-08-06 2021-11-12 云尖信息技术有限公司 一种基于COMe平台通用串行中断模块实现的方法
CN115643223A (zh) * 2022-12-21 2023-01-24 新华三信息技术有限公司 一种中断信号传输方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102393824A (zh) * 2011-09-19 2012-03-28 浪潮电子信息产业股份有限公司 一种基于节点异步上电的硬件分区方法
CN107844449A (zh) * 2016-09-20 2018-03-27 深圳中电长城信息安全系统有限公司 飞腾平台处理通信协议的方法和系统
US20190220428A1 (en) * 2018-01-16 2019-07-18 Dell Products, L.P. Partitioned interconnect slot for inter-processor operation
CN209433401U (zh) * 2019-04-22 2019-09-24 山东超越数控电子股份有限公司 一种国产平台实现系统中断的结构

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102393824A (zh) * 2011-09-19 2012-03-28 浪潮电子信息产业股份有限公司 一种基于节点异步上电的硬件分区方法
CN107844449A (zh) * 2016-09-20 2018-03-27 深圳中电长城信息安全系统有限公司 飞腾平台处理通信协议的方法和系统
US20190220428A1 (en) * 2018-01-16 2019-07-18 Dell Products, L.P. Partitioned interconnect slot for inter-processor operation
CN209433401U (zh) * 2019-04-22 2019-09-24 山东超越数控电子股份有限公司 一种国产平台实现系统中断的结构

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
吴志勇;刘继平;郭元兴;: "基于FPGA的中断控制器设计" *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113050896A (zh) * 2021-04-30 2021-06-29 北京航星中云科技有限公司 一种支持nvdimm的国产飞腾服务器及数据保护方法
CN113641617A (zh) * 2021-08-06 2021-11-12 云尖信息技术有限公司 一种基于COMe平台通用串行中断模块实现的方法
CN115643223A (zh) * 2022-12-21 2023-01-24 新华三信息技术有限公司 一种中断信号传输方法及装置
CN115643223B (zh) * 2022-12-21 2023-02-28 新华三信息技术有限公司 一种中断信号传输方法及装置

Similar Documents

Publication Publication Date Title
CN110888836A (zh) 一种在飞腾平台使用bmc实现中断响应的方法
US8521929B2 (en) Virtual serial port management system and method
US9645954B2 (en) Embedded microcontroller and buses
US9819532B2 (en) Multi-service node management system, device and method
WO2022057464A1 (zh) 一种灵活配置的多计算节点服务器主板结构和程序
US20070240011A1 (en) FIFO memory data pipelining system and method for increasing I²C bus speed
WO2016107270A1 (zh) 管理设备的方法、设备和设备管理控制器
CN102388583B (zh) 一种串口波特率配置方法及相关设备、系统
US20170168964A1 (en) Hard drive disk indicator processing apparatus
CN109062834B (zh) 基于dma的spi通讯方法、电子设备、存储介质、装置
US20230205870A1 (en) Control instruction processing method, apparatus and device, and computer storage medium
CN108399136B (zh) 一种串行接口的控制方法、装置及主机
CN104597789A (zh) 一种充电桩的自检装置、系统及方法
WO2022267303A1 (zh) 基于复杂可编程逻辑器件cpld的串口控制系统及其通信方法
CN102087589A (zh) 可检测被控计算机状态的远程管理装置
WO2021037026A1 (zh) 通信设备面板接口和通信设备
US8560867B2 (en) Server system and method for processing power off
CN105468549A (zh) 芯片装置及其电子系统
CN104750551A (zh) 一种计算机系统及其自定义响应方法
US20080201506A1 (en) Switch device for connection port access control
CN102073344A (zh) 具有无线模块的刀片服务器管理模块以及刀片服务器系统
CN111475368A (zh) 一种串口级联调控方法及串口设备
US20190332560A1 (en) Interface control device of communication system
CN115756616A (zh) 基本输入输出系统bios配置项的配置方法及服务器
KR20190029977A (ko) 기기의 제어 시스템 및 그 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200317