CN1108658C - 一种用于在数字cmos工艺中进行连续时间滤波的器件 - Google Patents

一种用于在数字cmos工艺中进行连续时间滤波的器件 Download PDF

Info

Publication number
CN1108658C
CN1108658C CN97196552A CN97196552A CN1108658C CN 1108658 C CN1108658 C CN 1108658C CN 97196552 A CN97196552 A CN 97196552A CN 97196552 A CN97196552 A CN 97196552A CN 1108658 C CN1108658 C CN 1108658C
Authority
CN
China
Prior art keywords
current
digital cmos
cmos process
pole frequency
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN97196552A
Other languages
English (en)
Other versions
CN1225759A (zh
Inventor
谭年熊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1225759A publication Critical patent/CN1225759A/zh
Application granted granted Critical
Publication of CN1108658C publication Critical patent/CN1108658C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • H03F3/343DC amplifiers in which all stages are DC-coupled with semiconductor devices only
    • H03F3/345DC amplifiers in which all stages are DC-coupled with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/0422Frequency selective two-port networks using transconductance amplifiers, e.g. gmC filters
    • H03H11/0427Filters using a single transconductance amplifier; Filters derived from a single transconductor filter, e.g. by element substitution, cascading, parallel connection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/331Sigma delta modulation being used in an amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)

Abstract

在数字CMOS工艺中,电阻和线性电容都是不可用或不实用的。因此利用现有的方法来设计连续时间滤波器是不可能或不实际的。因此,提出利用电流镜来实现一个电压-电流转换器中的滤波功能。因此,通过一个MOS晶体管(6)的跨导和其栅极电容器(8)的电容来确定极点频率。在本申请中,提出了一种利用数字CMOS工艺来设计连续时间滤波器的通用方法和级联(cascading)方法,以便于减少极点频率的扩展。

Description

一种用于在数字CMOS工艺中进行连续时间滤波的器件
本发明涉及一种用于在数字CMOS工艺中进行连续时间(continuous-time)滤波的方法以及一种用于在数字CMOS工艺中进行连续时间滤波的器件。
就工艺成本、测试成本和性能来说,利用数字CMOS工艺设计一种混合型的模拟/数字系统是非常重要的。人们已经对利用数字CMOS工艺来设计采样数据系统,如开关电流滤波器和数据转换器表现出强烈的兴趣,参见Peter Peregrinus公司的C.Toumazou,J.B.Hughes和N.C.Battersby(Eds)所著的“开关电流:一种用于数字技术的模拟技术”,和N.Tan于1993年所著的“转换电流delta-sigma A/D转换器”,“模拟集成电路及信号处理进展”,1996年1月,第7-24页。但是,为了利用这些技术,在对模拟输入进行采样之前通常需要防频率混叠滤波器(antialiasing filter)以避免频率混叠。一般地,使用一个利用模拟CMOS工艺或分立RC滤波器电路的单独芯片。显然,将连续时间滤波器或防频率混叠滤波器与采样数据系统和DSP电路集成在同一芯片上能够提供最优的性能/价格比。
例如,在N.Tan和M.Gustavsson于1996年5月8日申请的申请号为No.08/646,964,题目为“电压-电流转换器”的未决美国专利申请中,公开了一种用于实现插入了电压-电流转换的低通滤波功能的方法。
例如,在US-A-4,839,542中,公开了一种有源跨导滤波器,它属于所谓的跨导电容(gm-C)滤波器中的一种类型。其基本思想就是利用线性电容器和跨导体来产生极。对于大多数有源元件来说,电流镜被用作跨导体的有源负载,并且不用电流镜来产生用于任何滤波目的的极。
在WO95/06977中,公开了电流镜并只将这些电流镜用作有源负载以增大放大器的增益。事实上,对于大多数增益级来说,都将电流镜用作有源负载以增大其增益。
在US-A-4,686,487中,公开了如何设计用于放大器的电流镜以进行高速操作。由电流镜引出(due to)的极是寄生的并且发明了用于增加电阻的装置来减小对高速操作的影响。
本发明特别涉及设计用于以数字CMOS工艺制造的采样数据系统中的连续时间滤波器。在数字CMOS工艺中,电阻器和线性电容器都是不可用的。因此利用现有的方法来设计连续时间滤波器是不可能或不实际的。已经提出利用电流镜来实现一个电压-电流转换器中的滤波功能。因此,通过一个MOS晶体管的跨导和其栅极电容器的电容来确定极点频率。在本申请中,提出了一种利用数字CMOS工艺来设计连续时间滤波器的通用方法和级联方法,以便于减少极点频率的扩展。
图1是一个用作单极滤波器的基本电流镜电路。
图2示出了图1的集成电路重点模拟程序模拟结果,其中利用了栅-阴放大器电流镜和栅-阴放大器电流源,并且利用NMOS晶体管来实现电容器。
图3a和b是示出了依据本发明的级联技术的电路图。
图4示出了图3b的集成电路重点模拟程序模拟结果,其中利用了栅-阴放大器电流镜和栅-阴放大器电流源,并且利用NMOS晶体管来实现电容器。
在数字CMOS工艺中,电阻器和线性电容器都是不可用的。虽然利用栅多晶硅作为电阻器是可能的,但由于其薄层电阻非常小并且对亚微米CMOS工艺来说其变化幅度较大,而且阱电阻器对噪音灵敏以及较大的变化范围,因此打算利用有源元件,即晶体管,作为电阻器。虽然利用一个多晶硅层并对其进行金属化处理来实现线性电容器是可能的,但由于在亚微米CMOS工艺中其薄层电容非常小,因此打算利用具有较大薄层电容的栅极电容器。图1示出了用作单极低通滤波器的基本电流镜电路。
如果需要滤波器的截止频率非常低时,可以通过一个芯片上的栅极电容器或通过一个芯片外电容器来实现电容器C01。通过适当地规定晶体管M02和M13的尺寸以及与它们相关的偏置电流4、5的大小,还能够在这个滤波器中对一个比例因子进行调整。
图1所示的单极滤波器的极点频率由下式给出: f 0 = 1 2 π g m 0 C 0 + C p 0 ,
其中gm0是连成二极管的晶体管M02的跨导,而Cp0代表位于晶体管M02的栅极处的所有寄生电容。
只要M02和M13的跨导相匹配或不变,跨导中的非线性特性就不会在输出电流中引入失真。但是,电容中的非线性特性会在输出电流中引入误差。虽然在图1所示的电流镜结构中,栅极电容在整个工作区中为非线性的,但栅极电压的变化是十分有限的,从而使这些晶体管一直在一个特定的区域内工作。因此,栅极电容不会显著地发生变化并且线性关系是合适的。在利用外部电容器时,也能够保证其线性关系。
但是,一个晶体管的跨导依赖于漏极电流,即, g m = 2 μ n C αx W L i d ,
其中μn是沟道电荷迁移率,Cαx是单位栅极电容,W/L是晶体管尺寸,iD是漏极电流。因此,当晶体管M02中的漏极电流随输入电流I0而变化时,跨导gm0发生变化,从而使极点频率发生变化。在图2中,示出了输入电流在±0.5Ibias0之间变化时的集成电路重点模拟程序模拟结果。
可以看到图1所示的电路是一个频率滚降为20dB/dec的单极系统,并且在3-dB频率的变化非常符合由跨导公式给出的预测。当输入信号频率接近截止频率时,极点频率中的变化也会引入失真,即,不同的输入振幅具有不同程度的衰减。
当输入频率为100KHz、振幅等于偏置电流的四分之一的正弦波时,模拟的总谐波失真大约为-50dB。当输入频率降至10KHz时,总谐波失真小于-70dB。当输入频率大于截止频率时,总谐波失真被滤波器本身衰减。
显然,为了更好地限定极点频率,需要漏极电流的变化尽可能地小。一种方法是限定与偏置电流相比较的输入电流。这种方法非常耗费功率。但是,通过实现高阶滤波器的级联技术能够减小极点频率中的变化。
为了增加滤波器阶数和减小极点频率中的变化,利用电流镜的级联技术。一个单极系统只有20-dB/dec的频率滚降。在很多应用中,需要锐截止。串接两个单极系统能够实现滚降频率为40-dB/dec的双极系统。通过串接更多级能够实现更锐的截止。图3a和图3b示出了两种级联方法。
图3a所示的级联方法由于利用了p型支路而导致低功耗。n型支路“1”由n型晶体管M06和M17,电容器C08以及用于晶体管M06的偏置电流Ibias09构成。p型支路“2”由p型晶体管M210和M311,电容器C112以及用于M311的偏置电流Ibias1构成。除了由于使用了p型支路而省略了用于M17的偏置电流以外,n型支路与图1所示的电路相似。晶体管M17和M210之间互加偏压。除了利用p型晶体管以外,p型支路与n型支路完全相同。但是,这种级联方法会影响极点频率。假设输入电流I0为正,M06中的漏极电流增加导致其跨导增大,从而由M06和电容器C08确定的极点频率也随之增大。同时,与M17的漏极电流相等的M210中的漏极电流也随之增大,并导致其跨导增大。因此,由M210的跨导和C112的电容确定的极点频率也增大。综合效果就是随着输入电流的变化,极点频率的变化更快。
图3b所示的级联技术由于利用一个额外的n型支路而导致更大的功率消耗。它由两个与图1所示的电路相同的n型支路“1”和“2”构成。但是它具有稳定极点频率的优点。假设输入电流I0为正,M06中的漏极电流增加导致其跨导增大,从而由gm0/C0确定的极点频率也随之增大。同时,M210中的漏极电流也减小,并导致其跨导减小。因此,由gm2/C1确定的极点频率也减小。综合效果就是两个极点频率中的变化趋向于使总变化减小。
图4示出了当输入电流在±0.5Ibias0之间变化时的集成电路重点模拟程序模拟结果。
可以看到图3b所示的是一个滚降频率为40-dB/dec的双极系统,并且极大地减弱了在3-dB频率处的变化所引起的变化。
当输入频率为100KHz的振幅等于偏置电流的四分之一的正弦波时,模拟的总谐波失真小于-60dB。当输入频率降至10KHz时,总谐波失真小于-80dB。当输入频率大于截止频率时,总谐波失真被滤波器本身衰减。
在上述描述包括多个具体实施例的同时,应当理解这些实施例只是为了对本发明进行说明,而不应将其解释为对本发明的限制。对所属技术领域的技术人员来说在不偏离由后述的权利要求所限定的发明构思和保护范围的前提下,对本发明作出的多种修改是容易实现的。

Claims (3)

1.一种用于在数字CMOS工艺中进行连续时间滤波的器件,其中利用电流镜来实现数字CMOS工艺中的连续时间滤波器,利用一个MOS晶体管的跨导和其栅极电容器的电容来确定极点频率,其中用于确定极点频率的电容器可以采用包括一个芯片外电容器在内的任何形式,极点频率 f 0 = 1 2 π g m 0 C 0 + C p 0 ,其中gm0是连成二极管的晶体管的跨导,而Cp0代表位于连接成晶体管的栅极处的所有寄生电容,其特征在于利用由晶体管M0(6),M1(7)以及一个栅极电容器或芯片外电容器C0(8)构成的电流镜电路来确定极点频率。
2.如权利要求1所述的器件,其特征在于通过级联两个或多个电流镜电路来实现高阶滤波器,并且其中交替使用n型支路(“1”)和p型支路(“2”)电流镜以节省功耗。
3.如权利要求1所述的器件,其特征在于通过直接级联两个或多个电流镜电路来实现高阶滤波器,并且通过只使用n型或p型电流镜来减小极点频率的扩展。
CN97196552A 1996-07-19 1997-06-27 一种用于在数字cmos工艺中进行连续时间滤波的器件 Expired - Fee Related CN1108658C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
SE9602824A SE508697C2 (sv) 1996-07-19 1996-07-19 Förfarande och anordning för tidskontinuerlig filtrering i digital CMOS-process
SE9602824-6 1996-07-19
SE96028246 1996-07-19

Publications (2)

Publication Number Publication Date
CN1225759A CN1225759A (zh) 1999-08-11
CN1108658C true CN1108658C (zh) 2003-05-14

Family

ID=20403437

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97196552A Expired - Fee Related CN1108658C (zh) 1996-07-19 1997-06-27 一种用于在数字cmos工艺中进行连续时间滤波的器件

Country Status (10)

Country Link
EP (1) EP0913029A1 (zh)
JP (1) JP2000514980A (zh)
KR (1) KR20000065251A (zh)
CN (1) CN1108658C (zh)
AU (1) AU3563797A (zh)
CA (1) CA2260915A1 (zh)
HK (1) HK1021595A1 (zh)
SE (1) SE508697C2 (zh)
TW (1) TW349264B (zh)
WO (1) WO1998004038A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011004512A1 (ja) * 2009-07-08 2011-01-13 パナソニック株式会社 フィルタ回路及びこれを備えた光ディスク装置
US8502597B2 (en) * 2009-10-21 2013-08-06 Qualcomm, Incorporated Low-pass filter design
US20140010783A1 (en) 2012-07-06 2014-01-09 Hoffmann-La Roche Inc. Antiviral compounds
KR20150109451A (ko) 2013-01-23 2015-10-01 에프. 호프만-라 로슈 아게 항바이러스성 트라이아졸 유도체
RU2015136256A (ru) 2013-03-05 2017-04-10 Ф. Хоффманн-Ля Рош Аг Противовирусные соединения
CN104679095A (zh) * 2015-02-15 2015-06-03 格科微电子(上海)有限公司 电流源及其阵列、读出电路及其控制方法、放大电路
US11296678B1 (en) * 2020-12-29 2022-04-05 Qualcomm Incorporated Complementary current-mode biquad with high linearity

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4839542A (en) * 1984-08-21 1989-06-13 General Datacomm Industries, Inc. Active transconductance filter device
US4686487A (en) * 1986-07-28 1987-08-11 Commodore Business Machines, Inc. Current mirror amplifier
EP0600141B1 (en) * 1992-10-30 1997-03-05 SGS-THOMSON MICROELECTRONICS S.p.A. Transconductor stage
WO1995006977A1 (en) * 1993-09-02 1995-03-09 National Semiconductor Corporation Active impedance termination

Also Published As

Publication number Publication date
JP2000514980A (ja) 2000-11-07
WO1998004038A1 (en) 1998-01-29
EP0913029A1 (en) 1999-05-06
HK1021595A1 (en) 2000-06-16
SE9602824L (sv) 1998-01-20
CN1225759A (zh) 1999-08-11
SE9602824D0 (sv) 1996-07-19
SE508697C2 (sv) 1998-10-26
KR20000065251A (ko) 2000-11-06
AU3563797A (en) 1998-02-10
TW349264B (en) 1999-01-01
CA2260915A1 (en) 1998-01-29

Similar Documents

Publication Publication Date Title
CA1206543A (en) Tunable active filter
US6304128B1 (en) Continuous time capacitor-tuner integrator
Silva-Martinez et al. High-performance CMOS continuous-time filters
US4918338A (en) Drain-biassed transresistance device for continuous time filters
Snelgrove et al. A balanced 0.9-mu m CMOS transconductance-C filter tunable over the VHF range
Liu High input impedance filters with low component spread using current-feedback amplifiers
Maheshwari et al. Current controlled current differencing buffered amplifier: implementation and applications
CN1223729A (zh) 电压至电流转换器
CN1108658C (zh) 一种用于在数字cmos工艺中进行连续时间滤波的器件
Khan et al. A simple realisation scheme for OTA-C universal biquadratic filter
Soliman New inverting non-inverting bandpass and lowpass biquad circuit using current conveyors
Ngarmnil et al. A fully tuneable micropower log-domain filter
US4763081A (en) Reducing distortion in active MOSFET-C low pass filters
JP3304359B2 (ja) 周波数依存抵抗器
Deguelle Limitations on the integration of analog filters for frequencies below 10 Hz
Acar et al. Fully integrated active‐Rc filters using mos and non‐balanced structure
Himmelbauer et al. Log-domain circuits in subthreshold MOS
Viswanathan et al. Switched-capacitor transconductance and related building blocks
Takagi et al. A novel MOSFET-C filter realization method using a canonical number of capacitors
US7026856B2 (en) Continuous-time filter
Liu et al. New CCII-based differentiator and its applications
Barúqui et al. A 48-16-MHz CMOS SC decimation filter
Lu et al. VHF bandpass filter design using CMOS transresistance amplifiers
CN1219029A (zh) 用于连续时间信号处理应用中的集成电阻器
Takagi et al. A novel area-efficient MOSFET-C filter design methodology

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20030514