CN110830171A - 接收数据的方法及设备,以及发送数据的方法及设备 - Google Patents

接收数据的方法及设备,以及发送数据的方法及设备 Download PDF

Info

Publication number
CN110830171A
CN110830171A CN201911155089.8A CN201911155089A CN110830171A CN 110830171 A CN110830171 A CN 110830171A CN 201911155089 A CN201911155089 A CN 201911155089A CN 110830171 A CN110830171 A CN 110830171A
Authority
CN
China
Prior art keywords
data
data stream
channel
unit
fec
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911155089.8A
Other languages
English (en)
Other versions
CN110830171B (zh
Inventor
杨文斌
王童童
王心远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN110830171A publication Critical patent/CN110830171A/zh
Application granted granted Critical
Publication of CN110830171B publication Critical patent/CN110830171B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2792Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

本发明的一个实施例公开了一种发送和接收数据的方法。发送设备的第一FEC单元通过第一通道发送经过第一FEC编码的第一数据流,所述第一数据流包括所述第一通道的通道标识;发送设备的第二FEC单元通过第二通道发送经过第二FEC编码的第二数据流,所述第二数据流包括所述第二通道的通道标识;发送设备对所述第一数据流和所述第二数据流进行交织,得到输出数据流;向接收设备发送所述输出数据流。接收设备可以将交织后的数据流进行解交织,并将解交织得到的至少数据流发给不同的FEC单元进行解码,提高接收设备的纠错能力。并且,本发明不需要执行按行写入、按列读出这个操作,因此不会产生延时。

Description

接收数据的方法及设备,以及发送数据的方法及设备
技术领域
本发明涉及通信领域,尤其涉及一种接收数据的方法及设备,以及发送数据的方法及设备。
背景技术
随着互联网的发展,电信骨干网的流量每年正以50%-80%的速度飞速增长。IEEE802.3工作组从2011年初启动收集100GE以太网接口之后的带宽发展需求,关于未来网络带宽的发展,认为网络流量在2015年可以达到2010年的十倍。未来以太网接口初步分析会存在400GE/1TE两种速率,分别在2015和2020年出现这样的需求并开始应用。
随着传输速率的提高,高速传输链路的信号高频损耗会加大,从而导致码间干扰影响信号质量误码率等指标。而目前在高速接口接收侧上普遍使用判决反馈均衡器(英文全称为decision feedback equalizer,英文缩写为DFE),这会把链路上的白噪声引起的失真通过突发误码的形式体现出来。因此,业界开始研究如何在以太网中使用FEC算法对误码进行纠错。
在一种现有技术中,发送设备中的交织器(英文为Interleaver)将经过FEC编码的一段数据按行写入,然后按列读出。发送设备再将按列读出的数据向接收设备发送。例如,当经过FEC编码的数据1包括数据单元U0至U4,经过FEC编码的数据2包括数据单元U5至U9时,对这10个数据单元执行按行写入,设定每行包括5个数据单元,那么写入后的数据如表1所示。
U4 U3 U2 U1 U0
U9 U8 U7 U6 U5
表1
对表1所示的数据进行按列读出,那么就可以得到如表2所示的数据。
U9 U4 U8 U3 U7 U2 U6 U1 U5 U0
表2
经按列读出的数据被发往接收设备。接收设备对接收到的数据进行与发送设备相应的逆操作,在正常情况下便可以重新得到如表1所示的数据。
在传输的过程中,如表3所示的经按列读出的数据有可能出现误码,例如U6、U2和U7这三个连续数据单元出现误码。由于接收设备将表3中的各个数据单元的排列顺序恢复成如表1所示的排列顺序,因此,U6、U2和U7这三个数据单元不再连续,也就是说,在一个码字内出现多个错码的概率会降低,这样就可以在一定程度上减小接收设备中的FEC单元纠错的压力。
但是,上述方法需要执行按行写入、按列读出这种特殊的交织方式,这种交织方式需要写入一段数据后,再开始对这段数据进行读出,会产生明显的时延。
发明内容
本发明实施例的一个目的为提供一种发送数据的方法、接收数据的方法,以及对应的发送设备和接收设备,以便对数据传输过程中产生的误码进行纠正。
本发明实施例技术方案包括:
第一方面,一种发送数据的方法,包括:
发送设备的第一前向纠错FEC单元通过第一通道发送经过第一FEC编码的第一数据流,所述第一数据流包括所述第一通道的通道标识;
发送设备的第二FEC单元通过第二通道发送经过第二FEC编码的第二数据流,所述第二数据流包括所述第二通道的通道标识;
发送设备对所述第一数据流和所述第二数据流进行交织,得到输出数据流;
向接收设备发送所述输出数据流。可选地,所述第一FEC编码可以是由所述第一FEC单元执行的,也可以是由其他FEC单元执行的,所述第二FEC编码可以是由第二FEC单元执行的,也可以是由其他FEC单元执行的。
第一方面的第一实施方式中,所述方法还包括:
所述第一FEC单元通过第三通道发送经过第三FEC编码的第三数据流,所述第三数据流包括所述第三通道的通道标识;
所述第二FEC单元通过第四通道发送经过第四FEC编码的第四数据流,所述第四数据流包括所述第四通道的通道标识。所述第一方面的第一实施方式是基于所述第一方面的。
在所述第一方面的第二实施方式中,所述发送设备对所述第一数据流和所述第二数据流进行交织,得到所述输出数据流具体包括:
所述发送设备对所述第一数据流和所述第二数据流进行第一交织;
所述发送设备对所述第三数据流和所述第四数据流进行第二交织;
将进行所述第一交织得到的数据流和进行所述第二交织得到的数据流进行第三交织,得到所述输出数据流;
或者,
所述发送设备对所述第一数据流和所述第二数据流进行第一交织;
所述发送设备对所述第三数据流和所述第四数据流进行第二交织,其中所述输出数据流包括进行所述第一交织得到的数据流和进行所述第二交织得到的数据流。
所述第一方面的第二实施方式是基于所述第一方面的第一实施方式的。
在第一方面的第三实施方式中,所述第一交织是按第一数据单元进行交织的,所述第二交织是按第二数据单元进行交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特,所述第三交织是按比特进行交织的。
优选地,按数据单元进行交织是指把待交织至少两条数据流中的每条数据流按照所述数据单元的长度进行分块,然后对得到的数据块进行交织,所述数据单元的长度就是指所述数据单元包括的比特的数量。
第二方面,一种接收数据的方法,包括:
接收设备从发送设备接收第一数据流;
对所述第一数据流进行解交织,得到第二数据流和第三数据流;
确定所述第二数据流包括第一通道标识,所述第三数据流包括第二通道标识,所述第一通道标识为与发送设备中的第一FEC单元相连的第一通道的通道标识,所述第二通道标识为与发送设备中的第二FEC单元相连的第二通道的通道标识;
根据所述第一通道标识和所述接收设备中配置的第一对应关系确定与所述第一通道标识对应的第三通道标识,所述第一对应关系包括所述第一通道标识和所述第三通道标识的对应关系,所述第三通道标识为与接收设备中的第三FEC单元相连的第三通道的通道标识;
将所述第二数据流通过所述第三通道发送至所述接收设备中的第三FEC单元进行FEC解码;
根据所述第二通道标识和所述接收设备中配置的第二对应关系确定与所述第二通道标识对应的第四通道标识,所述第二对应关系包括所述第二通道标识和所述第四通道标识的对应关系,所述第四通道标识为与接收设备中的第四FEC单元相连的第四通道的通道标识;
将所述第三数据流通过所述第四通道发送至所述接收设备中的第四FEC单元进行FEC解码。
可选地,所述将所述第二数据流通过所述第三通道发送至所述接收设备中的第三FEC单元进行FEC解码可以是指由所述第三FEC单元进行FEC解码,也可以是指由所述第三FEC单元将所述第二数据流转发给其他的FEC单元,由所述的其他的FEC单元进行解码。
在第二方面的第一实施方式中,所述对第一数据流进行解交织,得到第二数据流和第三数据流具体包括:
对所述第一数据流进行第一解交织,得到第四数据流和第五数据流;
对所述第四数据流进行第二解交织,根据第四数据流得到所述第二数据流和所述第三数据流,对所述第五数据流进行第三解交织,根据第五数据流得到第六数据流和第七数据流,其中所述第六数据流包括第五通道标识,所述第五通道标识为所述发送设备中与所述第一FEC单元相连的第五通道的通道标识,所述第七数据流包括第六通道标识,所述第六通道标识为所述发送设备中与所述第二FEC单元相连的第六通道的通道标识。
在所述第二方面的第二实施方式中,所述方法还包括:
根据所述第五通道标识和所述接收设备中配置的第三对应关系确定与所述第五通道标识对应的第七通道标识,所述第三对应关系包括所述第五通道标识和所述第七通道标识的对应关系,所述第七通道标识为与所述接收设备中的第三FEC单元相连的第七通道的通道标识;
将所述第六数据流通过所述第七通道发送至所述接收设备中的所述第三FEC单元进行FEC解码;
根据所述第六通道标识和所述接收设备中配置的第四对应关系确定与所述第六通道标识对应的第八通道标识,所述第四对应关系包括所述第六通道标识和所述第八通道标识的对应关系,所述第八通道标识为与接收设备中的第四FEC单元相连的第八通道的通道标识;
将所述第七数据流通过所述第八通道发送至所述接收设备中的所述第四FEC单元进行FEC解码。所述第二方面的第二实施方式是基于所述第二方面的第一实施方式的。
在第二方面的第三实施方式中,所述第一解交织是按比特进行解交织的,所述第二解交织是按第一数据单元进行解交织的,所述第三解交织是按第二数据单元进行解交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特。所述第二方面的第三实施方式基于所述第二方面的第一实施方式或所述第二方面的第二实施方式。
第三方面,一种发送设备,包括:
第一前向纠错FEC单元,用于通过第一通道发送经过第一FEC编码的第一数据流,所述第一数据流包括所述第一通道的通道标识;
第二FEC单元,用于通过第二通道发送经过第二FEC编码的第二数据流,所述第二数据流包括所述第二通道的通道标识;
交织单元,用于对所述第一数据流和所述第二数据流进行交织,得到输出数据流;
发送单元,用于向接收设备发送所述输出数据流。
在第三方面的第一实施方式中,所述第一FEC单元还用于通过第三通道发送经过第三FEC编码的第三数据流,所述第三数据流包括所述第三通道的通道标识;
所述第二FEC单元还用于通过第四通道发送经过第四FEC编码的第四数据流,所述第四数据流包括所述第四通道的通道标识。所述第三方面的第一实施方式基于所述第三方面。
在所述第三方面的第二实施方式中,所述交织单元具体用于:
对所述第一数据流和所述第二数据流进行第一交织;
对所述第三数据流和所述第四数据流进行第二交织;
将进行所述第一交织得到的数据流和进行所述第二交织得到的数据流进行第三交织,得到所述输出数据流;
或者,
对所述第一数据流和所述第二数据流进行第一交织;
对所述第三数据流和所述第四数据流进行第二交织,其中所述输出数据流包括进行所述第一交织得到的数据流和进行所述第二交织得到的数据流。所述第三方面的第二实施方式基于所述第三方面的第一实施方式。
在第三方面的第三实施方式中,所述第一交织是按第一数据单元进行交织的,所述第二交织是按第二数据单元进行交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特,所述第三交织是按比特进行交织的。所述第三方面的第三实施方式基于所述第三方面的第二实施方式。
第四方面,一种接收设备,包括:
接收单元,用于从发送设备接收第一数据流;
解交织单元,用于对所述第一数据流进行解交织,得到第二数据流和第三数据流;
确定单元,用于:
确定所述第二数据流包括第一通道标识,所述第三数据流包括第二通道标识,所述第一通道标识为与发送设备中的第一FEC单元相连的第一通道的通道标识,所述第二通道标识为与发送设备中的第二FEC单元相连的第二通道的通道标识;
根据所述第一通道标识和所述接收设备中配置的第一对应关系确定与所述第一通道标识对应的第三通道标识,所述第一对应关系包括所述第一通道标识和所述第三通道标识的对应关系,所述第三通道标识为与接收设备中的第三FEC单元相连的第三通道的通道标识,将所述第二数据流通过所述第三通道发送至所述接收设备中的所述第三FEC单元进行FEC解码;
根据所述第二通道标识和所述接收设备中配置的第二对应关系确定与所述第二通道标识对应的第四通道标识,所述第二对应关系包括所述第二通道标识和所述第四通道标识的对应关系,所述第四通道标识为与接收设备中的第四FEC单元相连的第四通道的通道标识,将所述第三数据流通过所述第四通道发送至所述接收设备中的所述第四FEC单元进行FEC解码。
在第四方面的第一实施方式中,所述解交织单元具体用于:
对所述第一数据流进行第一解交织,得到第四数据流和第五数据流;
对所述第四数据流进行第二解交织,根据第四数据流得到所述第二数据流和所述第三数据流,对所述第五数据流进行第三解交织,根据第五数据流得到第六数据流和第七数据流,其中所述第六数据流包括第五通道标识,所述第五通道标识为所述发送设备中与所述第一FEC单元相连的第五通道的通道标识,所述第七数据流包括第六通道标识,所述第六通道标识为所述发送设备中与所述第二FEC单元相连的第六通道的通道标识。所述第四方面的第一实施方式基于所述第四方面。
在第四方面的第二实施方式中,所述确定单元还用于:
根据所述第五通道标识和所述接收设备中配置的第三对应关系确定与所述第五通道标识对应的第七通道标识,所述第三对应关系包括所述第五通道标识和所述第七通道标识的对应关系,所述第七通道标识为与所述接收设备中的第三FEC单元相连的第七通道的通道标识,将所述第六数据流通过所述第七通道发送至所述接收设备中的第三FEC单元进行FEC解码;
根据所述第六通道标识和所述接收设备中配置的第四对应关系确定与所述第六通道标识对应的第八通道标识,所述第四对应关系包括所述第六通道标识和所述第八通道标识的对应关系,所述第八通道标识为与接收设备中的第四FEC单元相连的第八通道的通道标识,将所述第七数据流通过所述第八通道发送至所述接收设备中的第四FEC单元进行FEC解码。所述第四方面的第二实施方式基于所述第四方面的第一实施方式。
在所述第四方面的第三实施方式中,所述第一解交织是按比特进行解交织的,所述第二解交织是按第一数据单元进行解交织的,所述第三解交织是按第二数据单元进行解交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特。所述第四方面的第三实施例方式基于所述第四方面的第一实施方式或所述第四方面的第二实施方式。
本发明的一方面的一个优点在于,接收设备能够将发生错误的数据单元发送至接收设备中的不同的FEC单元,因此可以在很大程度上避免仅使用一个FEC单元进行纠错的情况发生,因此对于一个FEC单元来说,其接收到的误码数量会减少,也就是说,这个FEC单元成功纠错的概率会提高。从整体上看,当接收设备中的一个或多个FEC单元的纠错成功率提高时,这个接收设备的纠错能力也就提高了。并且,由于本实施例不需要采用按行写入按列读出的交织方式,因此不会产生时延。
附图说明
图1所示为本发明一个实施例中的发送数据的示意图;
图2所示为本发明一个实施例中的发送数据的示意图;
图3所示为本发明一个实施例中的接收数据的示意图;
图4所示为本发明一个实施例中的接收数据的示意图;
图5所示为本发明一个实施例中的发送数据的示意图;
图6所示为本发明一个实施例中的接收数据的示意图;
图7所示为本发明一个实施例中的发送数据的示意图;
图8所示为本发明一个实施例中的接收数据的示意图;
图9所示为本发明一个实施例中的发送装置的示意图;
图10所示为本发明一个实施例中的接收装置的示意图;
图11所示为本发明一个实施例中进行一种交织的示意图;
图12所示为本发明一个实施例中进行另一种交织的示意图;
图13所示为本发明一个实施例中基于图11所示的交织结果进行进一步交织的示意图;
图14所示为本发明一个实施例中基于图11所示的交织结果进行另一种进一步交织的示意图;
图15所示为本发明一个实施例中基于图12所示的交织结果继续进行交织的示意图。
具体实施方式
下面结合附图和具体实施例对本发明展开详细说明。但需要注意,下面的这些实施例,仅为帮助理解技术方案所举的例子,并不用于限定本发明。
本发明的一个实施例提供了一种发送数据的方法。所述方法由发送设备执行,所述发送设备包括至少两个前向纠错(英文全称为Forward Error Correction,英文缩写为FEC)单元,例如,如图1所示的FECa0和FECa1。可选地,所述发送设备还可以包括其他的FEC单元。
在本实施例中,每个FEC单元都可以有至少一条通道,所述通道用于输出由与本通道相连的FEC单元执行FEC编码后的数据。例如,图1中的FECa0包括通道La0-La3,FECa1包括通道La4-La7。La0-La3这四条通道用于输出经过FECa0编码的数据流,La4-La7这四条通道用于输出经过FECa1编码的数据流。当至少两条通道与一个FEC单元相连时,这至少两条通道中的各条通道可以同时输出数据,也可以仅由其中的部分通道输出数据。每条通道输出的数据流中均可以包括本通道的通道标识,例如通道La0输出的数据流a0中包括通道La0的通道标识,通道La4输出的数据流a4中包括通道La4的通道标识。可选地,一个通道标识唯一地标识发送设备中的一条通道。
不同的FEC单元所使用的编码规则可以相同也可以不同。此外,同一个FEC单元的不同通道输出的数据流的FEC编码规则可以相同,也可以不同。举例来说数据流a0的FEC编码规则可以与数据流a4的FEC编码规则相同,也可以不同。数据流a0的编码规则可以与数据流a1的编码规则相同,也可以不同,数据流a1是指从通道La1输出的数据流。
在本实施例中,如图1所示,与FECa0相连的通道La0输出的数据流a0包括数据单元00-06,与FECa1相连的通道La4输出的数据流a4包括数据单元40-46,在这14个数据单元中,每个数据单元的长度可以是一个比特(英文为bit),也可以是多个bit。优选地,各个数据单元的长度应当相同。当一个数据单元包括至少两个比特时,这个数据单元可以被称为一个符号(英文为symbol)。
对所述数据流a0和数据流a4进行交织,得到数据流i0。需要指出的是,数据流i0可以是一条数据流,也可以是指两条或两条以上的数据流。
当数据流i0为一条数据流时,如图1所示,经过交织后的数据流i0包括了数据单元00-06这7个数据单元,还包括数据单元40-46这7个数据单元,这14个数据单元的顺序已经被图1示出。如图1所示,数据流i0中相邻的两个数据单元是来自于不同的数据流的。优选地,数据流i0中来自于同一条数据流的数据单元的先后顺序与这些数据单元在原数据流中的先后顺序相同,例如,如图1所示,在数据流i0中,来自于数据流a0的数据单元00-06的先后顺序,与00-06这7个数据单元在数据流a0中的先后顺序是相同的。
当数据流i0包括两条数据流时,如图2所示,经过交织后的数据流i0为数据流i00和数据流i01。数据流i00包括依次排列的数据单元00、数据单元41、02、43、04、45和06,数据流i01包括依次排列的数据单元40、01、42、03、44、05和46。
当数据流i0为两条数据流时,发送设备可以不再对这两条数据流继续进行交织,将所述数据流i00和数据流i01作为两条数据流发送给接收设备。
当对数据流1和数据流2进行交织,得到数据流3时,在数据流3中,来自于数据流1的数据单元的排列顺序应当与这些数据单元在数据流1中的排列顺序相同,来自于数据流2的数据单元的排列顺序应当与这些数据单元在数据流2中的排列顺序相同。以图1为例,在数据单元00、数据单元01和数据单元02来自于数据流a0,这三个数据单元在数据流a0中的排列顺序为数据单元01在数据单元00之后,数据单元02在数据单元01之后。在经交织后得到的数据流i0中,数据单元01仍旧在数据单元00之后,数据单元02仍旧在数据单元01之后。
此外,需要指出的是,交织可以是以一个数据单元为基础进行交织,也可以是以多个数据单元为基础进行交织。图1和图2所示的交织方法就是以一个数据单元为基础的,在交织后的数据流中,相邻的两个数据单元是来自不同的数据流的,例如数据单元00和数据单元40是来自于不同的数据流的。如果以两个数据单元为基础进行交织,以对图1中的数据流a0中的前6个数据单元和数据流a4中的前6个数据单元进行交织为例,得到的交织后的数据流中数据单元的排列顺序可以为数据单元00-01-40-41-02-03-42-43-04-05-44-45。
本实施例中的交织操作是由交织单元执行的,所述交织单元可以是一个或多个硬件芯片或处理器,也可以是一个硬件芯片或处理器中的一部门逻辑功能。
本实施例中,发送设备的交织单元对不同FEC单元编码后的至少两条数据流进行交织,并由发送设备中的发送单元将通过交织得到的数据发送给接收设备。这样,接收设备可以将交织后的数据流进行解交织,并将解交织得到的至少数据流发给不同的FEC单元进行解码。当经过交织得到的数据流中在传输的过程中出现误码时,由于解交织后得到的数据流被发给不同的FEC单元进行解码。对于一个FEC单元来说,其接收到的误码数量会减少,也就是说,这个FEC单元成功纠错的概率会提高。从整体上看,当接收设备中的一个或多个FEC单元的纠错成功率提高时,这个接收设备的纠错能力也就提高了。并且,由于本实施例不需要采用按行写入按列读出的交织方式,因此不会产生时延。此外,实现按行写入、按列读出的交织方式的交织器设计起来比较复杂,且功耗较大,本实施例由于不需要这种特殊的交织器,因此实现简单并且降低设备功耗。综上,本实施例中的数据发送方法为实现一种简单、节能、高效的纠错方法提供了帮助。
本发明的一个实施例提供了一种接收数据的方法。所述方法由接收设备执行,所述发送设备包括至少两个FEC单元,例如,如图3所示的FECb1和FECb2。可选地,所述发送设备还可以包括其他的FEC单元。
接收设备中的接收单元从发送设备接收第一数据流。
本实施例中的第一数据流可以是一条数据流,也可以是两条或两条以上的数据流。
如图3所示,当所述第一数据流为如图1所示的数据流i0时,数据流i0被接收设备中的解交织单元解交织为数据流a0和数据流a4。在没有发生故障的情况下,图3中的数据流a0和图1中的数据流a0相同,图3中的数据流a4与图1中的数据流a4相同。由于图1中的数据流a0包括通道La0的通道标识,数据流a4包括通道La4的通道标识,因此图3中的数据流a0也应当包括通道La0的通道标识,图3中的数据流a4中也应当包括通道La4的通道标识。
接收设备中的确定单元确定数据流a0包括通道La0的通道标识,数据流a4包括通道La4的通道标识。
当接收设备能够确定数据流a0包括通道La0的通道标识,数据流a4包括通道La4的通道标识,也就说明了接收设备通过解交织获得的数据流a0包括La0的通道标识,通过解交织获得的数据流a1包括La1的通道标识。进一步地,所述接收设备可以确定数据流i0是经过交织处理而得到数据流。这是因为,如果所述数据流i0是没有经过交织处理的,强行对所述数据流i0进行解交织,得到的数据流将会是混乱的,接收设备无法从混乱的数据流中确定出La0的通道标识或La1的通道标识。此外,当一条通道是与一个FEC单元相连时,因此可以确定包括该通道的通道标识的数据流是来自该FEC单元的,即经过了FEC编码。
接收设备根据通道La0的通道标识和对应关系1确定接收设备中与所述通道La0对应的通道。在本实施例中,所述对应关系1包括通道La0的通道标识和通道Lb1的通道标识的对应关系。因此接收设备确定通道Lb1为与通道La0对应的通道,从而确定出需要使用通道Lb1发送数据流a0。如图3所示,数据流a0经通道Lb1被发送至与通道Lb1相连的FECb0。
类似的,接收设备根据通道La4的通道标识和对应关系2确定接收设备中与所述通道La4对应的通道。在本实施例中,所述对应关系2包括通道La4的通道标识和通道Lb7的通道标识的对应关系。因此接收设备确定通道Lb7为与通道La0对应的通道,从而确定出需要使用通道Lb7发送数据流a4。如图3所示,数据流a4经通道Lb7被发送至与通道Lb7相连的FECb1。
如图3所示,当接收设备接收到的数据流i0中的数据单元43、04、44、05和45出现错误时,由于接收设备通过解交织单元解交织数据流i0,得到图3所示的数据流a0和数据流a4,因此出现错误的数据单元04和05被发送至FECb0,出现错误的数据单元43、44和45被发送至FECb1。由于发生错误的数据单元被发送至不同的FEC单元,因此对于一个FEC单元来说,其接收到的误码数量会减少,也就是说,这个FEC单元成功纠错的概率会提高。从整体上看,当接收设备中的一个或多个FEC单元的纠错成功率提高时,这个接收设备的纠错能力也就提高了。并且,由于本实施例不需要采用按行写入按列读出的交织方式,因此不会产生时延。此外,实现按行写入、按列读出的交织方式的交织器设计起来比较复杂,且功耗较大,本实施例由于不需要这种特殊的交织器,因此实现简单并且降低设备功耗。
当所述第一数据流为如图2所示的数据流i00和i01时,如图4所示,数据流i00和i01被接收设备中的解交织单元解交织为数据流a0和数据流a4。
接收设备在得到数据流a0和数据流a4后所执行的操作和与图3对应的实施例的操作相同,即从数据流a0确定通道La0的通道标识,从数据流a4中确定通道La4的通道标识。之后,再根据通道La0的通道标识确定通道Lb1为与通道La0对应的通道,根据通道La4的通道标识确定通道Lb7为与通道La4对应的通道。这样,接收设备就可以通过通道Lb1将数据流a0发送至FECb0进行处理,通过通道Lb7将数据流a1发送至FECb1进行处理。
本发明的一个实施例包括了发送设备发送数据至接收设备,接收设备执行相应的接收的过程。
如图5所示,发送设备包括两个FEC单元,分别为FECa0和FECa1。图5中的FECa0包括通道La0-La3,FECa1包括通道La4-La7。La0-La3这四条通道用于输出经过FECa0编码的数据流,La4-La7这四条通道用于输出经过FECa1编码的数据流。
如图5所示,通道La0输出数据流a00,通道La2输出数据流a20,通道La4输出数据流a40,通道La6输出数据流a60。数据流a00包括依次排列的数据单元00-04这5个数据单元,数据流a20包括依次排列的数据单元20-24这5个数据单元,数据流a40包括依次排列的数据单元40-44这5个数据单元,数据流a60包括依次排列的数据单元60-64这5个数据单元。数据流a00包括通道La0的通道标识,数据流a20包括通道La2的通道标识,数据流a40包括通道La4的通道标识,数据流a60包括通道La6的通道标识。
发送设备通过交织单元进行第一交织,所述第一交织具体包括:将数据流a00和数据流a40进行交织,得到数据流i0。当数据流a00和数据流a40中的每个数据单元均包括至少两个比特时,所述第一交织可以被视为是按照第一数据单元进行交织的。当数据流a00和数据流a40中的每个数据单元均只有1比特时,所述第一交织可以被视为是按照比特进行交织的。
发送设备通过交织单元进行第二交织,所述第二交织具体包括:将数据流a20和数据流a60进行交织,得到数据流i1。当数据流a20和数据流a60中的每个数据单元均包括至少两个比特时,所述第二交织可以被视为是按照第二数据单元进行交织的。当数据流a20和数据流a60中的每个数据单元均只有1比特时,所述第二交织可以被视为是按照比特进行交织的。
所述交织单元对数据流i0和数据流i1在进行第三交织,得到数据流i2。
将数据流i2向接收设备发送。
图5所示的第三交织为以每个数据单元为基本单位进行交织的情况,即按数据单元进行交织,其中每个数据单元既可以仅为一个比特,也可以包括至少两个比特。当每个数据单元包括至少两个比特时,在按数据单元进行交织的情况下,交织前的一条数据流中的一个数据单元中各个比特的排列顺序不应当因为进行了交织而发生改变。这是因为一个数据单元是交织的基本单元。
可选地,当通过第一交织得到的每个数据单元均包括多个比特时,所述第三交织也可以按比特进行交织。
图5所示的发送设备中包括两个FEC单元,但在实际应用中,一个发送设备可以包括更多的FEC单元,例如包括四个FEC单元。当一个发送设备包括n个FEC单元,所述发送设备可以对来自所述n个FEC单元的n条数据流进行交织,其中所述n条数据流分别来自不同的FEC单元。例如,当发送设备包括FECa0、FECa1、FECa2和FECa3这四个FEC单元,并且FECa0输出数据流a0,FECa1输出数据流a1,FECa2输出数据流a2,FECa3输出数据流a3时,发送设备可以对数据流a0-a3这四条数据流进行交织。
如图6所示,当接收设备接收到数据流i2后,通过解交织单元对数据流i2进行第一解交织,得到数据流i0和数据流i1。
接收设备再通过所述解交织单元对数据流i0进行第二解交织,对数据里i1进行第三解交织。所述第二解交织具体包括:对数据流i0进行解交织,得到数据流a00和数据流a40;所述第三解交织具体包括:对数据流i1进行解交织,得到数据流a20和数据流a60。
当数据流i0是由发送设备按所述第一数据单元进行交织得到的,则所述第二解交织是指按所述第一数据单元进行解交织。当数据流i1是由发送设备按所述第二数据单元进行交织得到的,则所述第三解交织是指按所述第二数据单元进行解交织。
当数据流i0是由发送设备按比特进行交织得到的,则所述第二解交织是按比特进行解交织。当数据流i1是由发送设备按比特进行交织得到的,则所述第三解交织是按比特进行解交织。
由于数据流a00包括通道La0的通道标识,数据流a20包括通道La2的通道标识,数据流a40包括通道La4的通道标识,数据流a60包括通道La6的通道标识,接收设备可以根据上述经第二解交织和第三解交织得到的四条数据流,得到上述四个通道标识。然后,再根据上述四个通道标识分别查找到接收设备中对应的通道。例如,根据通道La0的通道标识和对应关系0确定通道Lb0为与通道La0对应的通道,用于接收数据流a00,其中对应关系0包括通道La0的通道标识和通道Lb0的通道标识的对应关系。根据上述原理,接收设备根据通道La2的通道标识和对应关系2确定通道Lb2为与通道La2对应的通道,用于接收数据流a20;根据通道La4的通道标识和对应关系4确定通道Lb4为与通道La4对应的通道,用于接收数据流a40;根据通道La6的通道标识和对应关系6确定通道Lb6为与通道La6对应的通道,用于接收数据流a60。
之后,接收设备通过通道Lb0将根据数据流i0得到数据流a00发送至FECb0进行FEC解码,通过通道Lb4将根据数据流i0得到的数据流a40发送至FECb1进行FEC解码;通过通道Lb2将根据数据流i1得到的数据流a20发送至FECb0进行FEC解码,通过通道Lb6将根据数据流i1得到的数据流a60发送至FECb1进行FEC解码。
数据流i2在由发送设备到接收设备的传输过程中可能出现错误,举例来说,当数据流i2中的数据单元41、61、02和22出现错误时,经过第一解交织,数据单元41和数据单元02被分入数据流i0,数据单元61和数据单元22被分入数据流i1。在经过第二解交织和第三解交织后,数据单元02被分入数据流a00,数据单元41被分入数据流a40,数据单元21被分入数据流a20,数据单元61被分入数据流a60.这样,出现错误的四个数据单元被分配至不同的FEC单元进行FEC解码,这样,减少了大量误码被分配到同一个FEC单元的概率,能够充分利用了接收设备中多个FEC单元的纠错能力,因此接收设备在整体上增加了成功纠正误码的概率。
参照图11,本发明的一个实施例提供了一种进行交织的方法。所述方法由发送设备执行,所述发送设备包括四个前向纠错FEC单元,分别为FEC0、FEC1、FEC2和FEC3,每个FEC单元输出4条数据流。如图11所示,FEC0包括4条通道,即Lane0-Lane3,每条通道输出一条数据流,因此Lane0-Lane3输出数据流L0-L3。FEC1的4条通道Lane4-Lane7输出数据流L4-L7,FEC2的4条通道Lane8-Lane11输出数据流L8-L11,FEC3的4条通道Lane12-Lane15输出数据流L12-L15。每条数据流包括该数据流对应的通道的通道标识,例如L0中包括Lane0的标识。具体的携带通道标识的方式可以是一条数据流中的多个或每个报文均包括发送该数据流的通道的通道标识。
L0-L15上对应输出的为符号(英文为Symbol)数据流。举例来说,Lane0上的比特000.0-000.9代表一个Symbol,比特004.0,004.1代表下一个Symbol的前两个比特,后续的比特没有被画出。这种包括多个Symbol的数据流即为符号数据流。类似的,Lane1-Lane15上的数据流也是符号数据流。
交织之前,FEC0中000.0-000.9代表了Symbol00的十个比特,001.0-001.9代表了Symbol01的十个比特,002.0-002.9代表了Symbol02的十个比特,003.0-003.9代表了Symbol03的十个比特。FEC1、FEC2和FEC3输出的数据流的结构与FEC0输出的数据流的结构相同,均是符号数据流,且每个符号包括10个比特。此外,每个Symbol中的比特的输出顺序是和该比特的编号相关的,例如先输出000.0,再输出000.1,在000.1之后再输出000.2,并依此类推。可以理解为:在一个Symbol中,编号小的比特比编号大的比特先输出。以L1中的数据来举例:000.0小于000.1,因此000.0比000.1先输出;000.9小于004.0,因此000.9比004.0先输出。其他数据流中确定输出先后顺序原理与此相同。
接下来根据图11对交织的具体方式进行介绍。
取FEC0的4条数据流的第一拍数据,即000.0、001.0、002.0和003.0作为交织后得到的4条交织流EL0-3的第一拍数据,其中交织流即为进行交织后得到的数据流;取FEC1的4条流的第一拍数据,即100.0、101.0、102.0和103.0,作为EL0-3的第二拍数据单元;取FEC2的4条流的第一拍数据,即200.0、201.0、202.0和203.0作为EL0-3的第三拍数据;取FEC3的4条流的第一拍数据,即300.0、301.0、302.0和303.0作为EL0-3的第四拍数据。
取FEC0的4条数据流的第二拍数据,即000.1、001.1、002.1和003.1作为交织后得到4条交织流EL4-7的第一拍数据;取FEC1的4条数据流的第二拍数据,即100.1、101.1、102.1和103.1作为EL4-7的第二拍数据单元;取FEC2的4条流的第二拍数据,即200.1、201.1、202.1和203.1作为EL4-7的第三拍数据单元;取FEC3的第二拍数据单元,即300.1、301.1、302.1和303.1作为EL4-7的第4拍数据单元,
取FEC0的4条数据流的第三拍数据,即000.2,001.2,002.2和003.2作为交织后得到的4条交织流EL8-11的第一拍数据;取FEC1的4条数据流的第三拍数据,即100.2,101.2,102.2和103.2,作为EL8-11的第二拍数据;取FEC2的4条数据流的第三拍数据,即200.2,201.2,202.2和203.2,作为EL8-11的第三拍数据;取FEC3的4条数据流的第三拍数据,即300.2,301.2,302.2和303.2,作为EL8-11的第四拍数据。
取FEC0的4条数据流的的第4拍数据,000.3,001.3,002.3和003.3作为作为交织后得到的4条交织流EL12-15的第一拍数据;取FEC1的4条数据流的第4拍数据,即100.3,101.3,102.3和103.3,作为EL12-15的第二拍数据;取FEC2的4条数据流的第4拍数据,即200.3,201.3,202.3和203.3,作为EL12-15的第三拍数据;取FEC3的4条数据流的第4拍数据,即300.3,301.3,302.3和303.3,作为EL12-15的第4拍数据。
依次类推继续得到交织后的后续数据:
例如,取FEC0的4条数据流的第5拍数据作为EL4-7的第5拍数据单元;取FEC1的4条数据流的第5拍数据作为EL4-7的第6拍数据;取FEC2的4条数据流的第5拍数据作为EL4-7的第7拍数据;取FEC3的4条数据流的第5拍数据单元作为EL4-7的第8拍数据单元。此外,本实施例中的每个比特都可以替换为其他的数据单元,例如将比特换位字节(byte),那么000.0就表示一个字节。
经过交织之后,会得到16条交织流,即EL0-EL15。这16条交织数据流中的每条流都是正交的,即在每条交织流上,相邻的bit均来自不同的FEC单元。比如EL0中,000.0,100.0,200.0,300.0这四个比特分别来自4个不同的FEC单元,体现了正交的特性。这样,当一条交织流出现了一串误码,那么这误码在接收端进行解交织后会被分配到4个FEC单元上进行纠错,这样每个FEC单元需要处理误码数量就会比所述一串误码的数量少很多。
参照图12,本发明的一个实施例提供了一种进行交织的方法。图12中,发送设备中的FEC0、FEC1、FEC2和FEC3输出的待进行交织的数据流与图11中的待交织的数据流相同。在本实施例中,1个symbol包括10个数据单元,例如1个Symbol包括000.0,000.1…000.9这10个数据单元,100.0,100.1…100.9则属于另一个Symbol。
当然,一个Symbol包含的数据单元的数量是可以变化的,并不是必须为10。
接下来根据图12,对本实施例中的交织的具体方式进行介绍。
图12中,经过交织得到的EL0-3这四条交织流是通过如下方式得到的。
EL0-3的第一拍数据,即000.0,000.1,000.2和000.3,来自Lane0中的第1-4个数据单元;
EL0-3的第二拍数据,即100.0,100.1,100.2和100.3,来自Lane4中的第1至4个数据单元;
EL0-3的第三拍数据,即200.0,200.1,200.2和200.3,来自Lane8中的第1至4个数据单元;
EL0-3的第四拍数据,即300.0,300.1,300.2和300.3,来自Lane12中的第1至4个数据单元;
EL0-3的第五拍数据,即000.4,000.5,000.6和000.7,来自Lane0中的第5至8个数据单元;
EL0-3的第六拍数据,即100.4,100.5,100.6和100.7,来自Lane4中的第5至8个数据单元;
EL0-3的第七拍数据,即200.4,200.5,200.6和200.7,来自Lane8中的第5至8个数据单元;
EL0-3的第八拍数据,即300.4,300.5,300.6和300.7,来自Lane12中的第5至8个数据单元;
EL0-3的第九拍数据,即000.8,000.9,004.0和004.1,来自Lane0的第9至12个数据单元;
EL0-3的第十拍数据,即100.8,100.9,104.0和104.1,来自Lane4的的第9至12个数据单元;
EL0-3的第十一拍数据,即200.8,200.9,204.0和204.1,来自Lane8的的第9至12个数据单元;
EL0-3的第十二拍数据,即300.8,300.9,304.0和304.1,来自Lane12的的第9至12个数据单元。
EL0-3的第九拍数据中的000.8和000.9和000.0,000.1至000.7这8个数据单元属于一个Symbol,而数据单元004.0和004.1则属于另一个Symbol。EL0-3的第十拍至第十二拍中的数据也是类似的。
EL4-7,EL8-11以及EL12-15这12条交织流也是通过上述方法获得的。
EL4-7这四条交织流是通过如下方式进行交织得到的。
EL4-7的第一拍数据,即001.0,001.1,001.2和001.3,来自Lane1中的第1-4个数据单元;
EL4-7的第二拍数据,即101.0,101.1,101.2和101.3,来自Lane5中的第1-4个数据单元;
EL4-7的第三拍数据,即201.0,201.1,201.2和201.3,来自Lane9中的第1-4个数据单元;
EL4-7的第四拍数据,即301.0,301.1,301.2和301.3,来自Lane13中的第1-4个数据单元;
EL4-7的第五拍数据,即001.4,001.5,001.6和001.7,来自Lane1中的第5-8个数据单元;
EL4-7的第六拍数据,即101.4,101.5,101.6和101.7,来自Lane5中的第5-8个数据单元;
EL4-7的第七拍数据,即201.4,201.5,201.6和201.7,来自Lane9中的第5-8个数据单元;
EL4-7的第八拍数据,即301.4,301.5,301.6和301.7,来自Lane13中的第5-8个数据单元;
EL4-7的第九拍数据,即001.8,001.9,005.0和005.1,来自Lane1中的第9-12个数据单元;
EL4-7的第十拍数据,即101.8,101.9,105.0和105.1,来自Lane5中的第9-12个数据单元;
EL4-7的第十一拍数据,即201.8,201.9,205.0和205.1,来自Lane9中的第9-12个数据单元;
EL4-7的第十二拍数据,即301.8,301.9,305.0和305.1,来自Lane13中的第9-12个数据单元。
EL8-11这四条交织流是通过如下方式进行交织得到的。
EL8-11的第一拍数据,即002.0,002.1,002.2和002.3,来自Lane2中的第1-4个数据单元;
EL8-11的第二拍数据,即102.0,102.1,102.2和102.3,来自Lane6中的第1-4个数据单元;
EL8-11的第三拍数据,即202.0,202.1,202.2和202.3,来自Lane10中的第1-4个数据单元;
EL8-11的第四拍数据,即302.0,302.1,302.2和302.3,来自Lane14中的第1-4个数据单元;
EL8-11的第五拍数据,即002.4,002.5,002.6和002.7,来自Lane2中的第5-8个数据单元;
EL8-11的第六拍数据,即102.4,102.5,102.6和102.7,来自Lane6中的第5-8个数据单元;
EL8-11的第七拍数据,即202.4,202.5,202.6和202.7,来自Lane10中的第5-8个数据单元;
EL8-11的第八拍数据,即302.4,302.5,302.6和302.7,来自Lane14中的第5-8个数据单元;
EL8-11的第九拍数据,即002.8,002.9,006.0和006.1,来自Lane2中的第9-12个数据单元;
EL8-11的第十拍数据,即102.8,102.9,106.0和106.1,来自Lane6中的第9-12个数据单元;
EL8-11的第十一拍数据,即202.8,202.9,206.0和206.1,来自Lane10中的第9-12个数据单元;
EL8-11的第十二拍数据,即302.8,302.9,306.0和306.1,来自Lane14中的第9-12个数据单元。
EL12-15这四条交织流是通过如下方式进行交织得到的。
EL12-15的第一拍数据,即003.0,003.1,003.2和003.3,来自Lane3中的第1-4个数据单元;
EL12-15的第二拍数据,即103.0,103.1,103.2和103.3,来自Lane7中的第1-4个数据单元;
EL12-15的第三拍数据,即203.0,203.1,203.2和203.3,来自Lane11中的第1-4个数据单元;
EL12-15的第四拍数据,即303.0,303.1,303.2和303.3,来自Lane15中的第1-4个数据单元;
EL12-15的第五拍数据,即003.4,003.5,003.6和003.7,来自Lane3中的第5-8个数据单元;
EL12-15的第六拍数据,即103.4,103.5,103.6和103.7,来自Lane7中的第5-8个数据单元;
EL12-15的第七拍数据,即203.4,203.5,203.6和203.7,来自Lane11中的第5-8个数据单元;
EL12-15的第八拍数据,即303.4,303.5,303.6和303.7,来自Lane15中的第5-8个数据单元;
EL12-15的第九拍数据,即003.8,003.9,007.0和007.1,来自Lane3中的第9-12个数据单元;
EL12-15的第十拍数据,即103.8,103.9,107.0和107.1,来自Lane7中的第9-12个数据单元;
EL12-15的第十一拍数据,即203.8,203.9,207.0和207.1,来自Lane11中的第9-12个数据单元;
EL12-15的第十二拍数据,即303.8,303.9,307.0和307.1,来自Lane15中的第9-12个数据单元。
在本实施例中,每个数据单元可以是1比特,也可以是1字节,还可以是其他数据长度。
图13所示为经过图11所示的交织后得到EL1-15进行进一步交织的情况。如图13所示,在进行所述进一步交织之前,各个EL在传输时,可能出现偏移(英文为skew),即产生了时延。但这并不妨碍所述进一步交织的执行。图13明确地示出了哪些EL之间进行了交织,例如,EL2和EL6进行了交织,EL1和EL4进行了交织。任意两条或两条以上的EL之间均可以进行交织,无论其来自相同的FEC还是不同的FEC。
图14所示为经过图11所示的交织后得到EL1-15进行另一种进一步交织的情况。如图14所示,在进行所述进一步交织之前,各个EL在传输时,可能出现偏移(英文为skew),即产生了时延。但这并不妨碍所述另一种进一步交织的执行。图14已经明确地示出了哪些EL之间进行了交织,例如,EL2、EL6、EL1和EL4进行了交织。任意四条EL之间均可以进行交织,无论其来自相同的FEC还是不同的FEC。
进行进一步交织时,EL的数量并不限于两条或者四条,该数量可以是大于等于2的任意值。
上述进行所述进一步交织和所述另一种进一步交织的方法不仅适用于图11所示的经交织得到的数据流,同样也适用于图12所示的经交织得到的数据流。图15所示为对经过图12所示的交织后得到的数据流继续进行交织的情况。
本发明的一个实施例包括了发送设备发送数据至接收设备,接收设备执行相应的接收的过程。
如图7所示,发送设备包括四个FEC单元,分别为FECa0、FECa1、FECa2和FECa3。图7中的FECa0包括通道La0-La3,FECa1包括通道La4-La7,FECa2包括通道La8-La11,FECa3包括通道La12-La15。La0-La3这四条通道用于输出经过FECa0编码的数据流,La4-La7这四条通道用于输出经过FECa1编码的数据流,La8-La11这四条通道用于输出经过FECa2编码的数据流,La12-La15这四条通道用于输出经过FECa3编码的数据流。
如图7所示,通道La0输出数据流a00,通道La4输出数据流a40,通道La8输出数据流a80,通道La12输出数据流a120。数据流a00包括依次排列的数据单元00-04这5个数据单元,数据流a40包括依次排列的数据单元40-44这五个数据单元,数据流a80包括依次排列的数据单元80-84这五个数据单元,数据流a120包括依次排列的数据单元120-124这五个数据单元。数据流a00包括通道La0的通道标识,数据流a40包括通道La4的通道标识,数据流a80包括通道La8的通道标识,数据流a120包括通道La12的通道标识。
发送设备通过交织单元进行第一交织和第二交织。所述第一交织是按第一数据单元进行交织的,所述第二交织是按第二数据单元进行交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特。所述第一数据单元包括的比特的数量和所述第二数据单元包括的比特的数量可以相同,也可以不同。
按数据单元进行交织就是指把待交织至少两条数据流中的每条数据流按照所述数据单元的长度进行分块,然后对得到的数据块进行交织,所述数据单元的长度就是指所述数据单元包括的比特的数量。
所述第一交织具体包括:将数据流a00和数据流a40进行交织,得到数据流i0’;所述第二交织包括将数据流a80和数据流a120进行交织,得到数据流i1’。
图7以各条数据流中的每个数据单元均包括四个比特为例进行说明。如图7所示,数据流i0’中的数据单元00包括00.0、00.1、00.2和00.3这四个比特,数据单元40包括40.0、40.1、40.2和40.3这四个比特,数据流i1’中的数据单元80包括80.0、80.1、80.2和80.3这四个比特,数据流i1’中的数据单元120包括120.0、120.1、120.2和120.3这四个比特。需要说明的是,在实际应用中,每个数据单元包括的比特数量还可以是不小于二的其他值,例如每个数据单元包括十个比特。
由图7可以看出,所述第一数据单元和所述第二数据单元包括的比特的数量均为4比特。
所述交织单元对数据流i0’和数据流i1’在进行第三交织,得到数据流i2’,其中,所述第三交织是按比特进行交织。由于执行了按比特进行交织,因此数据流i2’中,比特00.0、00.1、00.2和00.3这四个比特不再连续,而是与数据单元80中的四个比特相互交叉,交织在一起。
在图7所示的第三交织中,数据流i0’和数据流i1’之间没有偏差(英文为skew),即数据流i0’和数据流i1’是在对齐的情况下进行交织的。可选地,数据流i0’和数据流i1’也可以在存在偏差的情况下进行交织。例如当偏差为2bit时,数据流i2’中的多个bit的排列顺序包括00.2-80.0-00.3-80.1-40.0-80.2-40.1-80.3-40.2-120.0-40.3…。
如图8所示,当接收设备接收到数据流i2’后,通过解交织单元对数据流i2进行第一解交织,得到数据流i0’和数据流i1’,其中所述第一解交织是按比特进行解交织。由于所述第三交织是按比特进行交织,因此相应的第一解交织也需要是按比特进行解交织。
接收设备再通过所述解交织单元对数据流i0’进行第二解交织,对数据流i1’进行第三解交织。所述第二解交织具体包括:对数据流i0’按所述第一数据单元进行解交织,得到数据流a00和数据流a40;所述第三解交织具体包括:对数据流i1’按所述第二数据单元进行解交织,得到数据流a80和数据流a120。
按数据单元进行解交织是所述按数据单元进行交织的逆过程。因此,所述按所述第一数据单元进行解交织是所述按所述第一数据单元进行交织的逆过程,所述按所述第二数据单元进行解交织是所述按所述第二数据单元进行交织的逆过程。
之后,所述接收设备按照与图6对应的实施例中的方法,将数据流a00发送至接收设备中的FECb0,将数据流a40发送至接收设备中的FECb1,将数据流a80发送至接收设备中的FECb2,将数据流a120发送至接收设备中的FECb3。
如图9所示,本发明实施例提供了一种发送设备10,所述发送设备10包括至少两个FEC单元,例如可以包括FEC单元110、FEC单元111,还可以进一步包括其他FEC单元。每个FEC单元都可以与一条或至少两条通道相连。每个FEC单元分别通过与自身相连的通道,与交织单元12相连。举例来说,如图9所示,FEC单元110通过从通道L1100至通道L110m这m+1条通道与交织单元12相连。类似的,FEC单元111通过从通道L1110至通道L111m这m+1条通道与交织单元12相连;FEC单元11n通过从通道L11n0至通道L11nm这m+1条通道与交织单元12相连。需要指出的是,发送设备10中FEC单元的数量是可以变化的,只要满足不少于两个就可以,例如发送设备10可以只有两个FEC单元,也可以有更多的FEC单元。
FEC单元110用于通过通道L1100发送经过第一FEC编码的数据流s1100,所述数据流s1100包括通道L1100的通道标识;
FEC单元111用于通过通道L1110发送经过第二FEC编码的数据流s1110,所述数据流s1110包括通道L1110的通道标识,其中所述第一FEC编码的编码规则和所述第二FEC编码的编码规则相同或不同。
交织单元12用于对接收到的数据流s1100和数据流s1110进行交织,得到输出数据流。
所述经过交织得到输出数据流可以是一条数据流,也可以包括至少两条数据流。例如,当交织单元12按照图1所示的方式进行交织时,所述输出数据流包括1条数据流;当交织单元12按照图2所示的方式进行交织时,所述输出数据流就包括2条相互独立的数据流。
发送设备10还包括发送单元13,用于向接收设备发送所述输出数据流。
可选地,FEC单元110还用于通过通道L1101发送经过第三FEC编码的数据流s1101,所述数据流s1101包括通道L1101的通道标识,所述第三FEC编码的编码规则和所述第一FEC编码的编码规则相同或不同;
FEC单元111还用于通过通道L1111发送经过第四FEC编码的数据流s1111,所述数据流s1111包括通道L1111的通道标识,所述第四FEC编码的编码规则和所述第二FEC编码的编码规则相同或不同。
当FEC单元110发送数据流s1100和数据流s1101,FEC单元111发送数据流s1110和数据流s1111时,交织单元12具体用于:
对数据流s1100和所述数据流s1110进行第一交织;
对所述数据流s1101和所述数据流s1111进行第二交织;
将进行所述第一交织得到的数据流和进行所述第二交织得到的数据流进行第三交织,得到所述输出数据流。
优选地,所述第一交织是按第一数据单元进行交织的,所述第二交织是按第二数据单元进行交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特,所述第三交织是按比特进行交织的。
可选地,当FEC单元110发送数据流s1100和数据流s1101,FEC单元111发送数据流s1110和数据流s1111时,交织单元12还可以具体用于:
对所述数据流s1100和所述数据流s1110进行第一交织;
对所述数据流s1101和所述数据流s1111进行第二交织,其中所述输出数据流包括进行所述第一交织得到的数据流和进行所述第二交织得到的数据流。在这种方式中,没有对进行所述第一交织得到的数据流和进行所述第二交织得到的数据流再进行交织。
优选地,所述第一交织是按第一数据单元进行交织的,所述第二交织是按第二数据单元进行交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特。
在发送设备10中,FEC单元11和交织单元12由相互独立的硬件芯片实现,也由同一个硬件芯片实现。多个FEC单元可以属于同一个硬件芯片,每个FEC单元是这个硬件芯片中的一个硬件单元。发送单元10也是一个由硬件实现的单元。
发送设备10可以为与图1对应的实施例、与图2对应的实施例、与图5对应的实施例或与图7对应的实施例中的发送设备,能够实现这四个实施例中的发送设备的全部功能。发送设备10还可以为与图11、12、13或14对应的实施例中的发送设备,能够实现上述实施例中的发送设备的全部功能。
本实施例中的发送设备本设备中不同FEC单元编码后的至少两条数据流进行交织,并将通过交织得到的数据发送给接收设备。这样,接收设备可以将交织后的数据流进行解交织,并将解交织得到的至少数据流发给不同的FEC单元进行解码。当经过交织得到的数据流中在传输的过程中出现误码时,由于解交织后得到的数据流被发给不同的FEC单元进行解码。对于一个FEC单元来说,其接收到的误码数量会减少,也就是说,这个FEC单元成功纠错的概率会提高。从整体上看,当接收设备中的一个或多个FEC单元的纠错成功率提高时,这个接收设备的纠错能力也就提高了。并且,由于本实施例不需要采用按行写入按列读出的交织方式,因此不会产生时延。此外,实现按行写入、按列读出的交织方式的交织器设计起来比较复杂,且功耗较大,本实施例由于不需要这种特殊的交织器,因此实现简单并且降低设备功耗。综上,本实施例中的发送设备为实现一种简单、节能、高效的纠错方法提供了帮助。
如图10所示,本发明的一个实施例提供一种接收设备20,所述接收设备20包括接收单元21、解交织单元22、确定单元23。接收设备20还包括FEC单元240和FEC单元241。此外,接收设备20还可以包括其他的FEC单元。
接收单元21用于从发送设备接收第一数据流。所述第一数据流可以是一条数据流,也可以是至少两条数据流。举例来说,本实施例中的所述第一数据流可以是图1所示的数据流i0,也可以是图2所示的数据流i00和i01。
解交织单元22用于对所述第一数据流进行解交织,得到第二数据流和第三数据流。
确定单元23用于执行如下操作。
确定所述第二数据流包括第一通道标识,第三数据流包括第二通道标识,所述第一通道标识为与发送设备中的FEC单元a相连的第一通道的通道标识,所述第二通道标识为与发送设备中的FEC单元b相连的第二通道的通道标识。
当所述第一数据流是由如图9所示的发送设备10发送的时,所述第一通道标识可以为通道L1100的通道标识,FEC单元a可以为FEC单元FEC110,所述第二通道标识可以为通道L1110的通道标识,FEC单元b可以为FEC单元110。
当确定单元23能够确定一条数据流包括一个通道标识,则表明这条数据流中包括有这个通道标识,并且这个通道标识是以一种可识别的方式存在的。例如,在本实施例中,说明通过解交织得到的所述第二数据流已经包括了所述第一通道标识,通过解交织得到的所述第三数据流已经包括了所述第二通道标识。如果接收设备20接收到数据流a,对数据流a进行解交织得到数据流b和数据流c,但是确定单元23确定数据流b和数据流c中至少有一个数据流不包括通道标识,则数据流a不应当被视为本实施例中的所述第一数据流。
确定单元23继续执行以下操作。
根据所述第一通道标识和所述接收设备中配置的第一对应关系确定与所述第一通道标识对应的第三通道标识,所述第一对应关系包括所述第一通道标识和所述第三通道标识的对应关系,所述第三通道标识为与接收设备20中的一个FEC单元相连的第三通道的的通道标识,举例来说,所述第三通道可以为通道L2400,所述与所述第三通道相连的FEC单元可以为FEC单元240。与所述第三通道相连的所述FEC单元需要具备对所述第二数据流进行FEC解码的能力。
在确定出所述第三通道标识后,确定单元23将所述第二数据流通过所述第三通道发送至所述接收设备20中与所述第三通道相连的FEC单元进行FEC解码。
接收设备20还根据所述第二通道标识和所述接收设备中配置的第二对应关系确定与所述第二通道标识对应的第四通道标识,所述第二对应关系包括所述第二通道标识和所述第四通道标识的对应关系,所述第四通道标识为与接收设备中的另一个FEC单元相连的第四通道的通道标识,所述另一个FEC单元是指接收设备20中与所述与所述第三通道相连的FEC单元不同的一个FEC单元。例如,当与所述第三通道相连的FEC单元为FEC单元240时,所述另一个FEC单元可以为FEC单元241,也可以为接收设备20中的、未在图10中示出的其他FEC单元。当所述另一个FEC单元为FEC单元241时,所述第四通道可以为通道L2410,也可以为通道L2411或与FEC单元241相连的其他通道。与所述第四通道相连的FEC单元应当具备对所述第三数据流进行FEC解码的能力
接收设备20进一步将所述第三数据流通过所述第四通道发送至所述接收设备20中与所述第四通道相连的FEC单元进行FEC解码。
当所述第一数据流中存在误码时,由于执行了解交织操作,因此误码可能会被分配到所述第二数据流和所述第三数据流中。由于所述第二数据流和所述第三数据流被分配至不同的FEC单元分别进行FEC解码,因此可以在很大程度上避免仅使用一个FEC单元进行纠错的情况发生,能够更充分的利用接收设备中的其他FEC单元进行纠错,提高接收设备的纠错能力。
在本实施例中,由于发送设备可以存在多种对数据流进行交织的方式,因此解交织单元22的解交织处理可以存在多种方式。
解交织单元22可以按照如图3、图4、图6或图8所示的方式进行解交织
当解交织单元22按照如图3所示的方式进行解交织时,解交织单元22对接收到的数据流i0进行解交织,得到数据流a0和数据流a4。数据流i0可以被视为接收设备20接收到的所述第一数据流,数据流a0可以被视为解交织单元22得到的所述第二数据流,数据流a4可以被视为解交织单元22得到的所述第三数据流。
当解交织单元22按照如图4所示的方式进行解交织时,解交织单元22对接收到的数据流i00和数据流i01这两条数据流进行解交织,得到数据流a0和数据流a4。数据流i00可以被视为接收设备20接收的所述第一数据流,数据流i01可以被视是接收设备20接收的另一条数据流,数据流a0可以被视为为解交织单元22得到的所述第二数据流,数据流a4可以被视为解交织单元22得到的所述第三数据流。
当解交织单元22按照如图6所示的方式进行解交织时,解交织单元22对接收到的数据流i2进行第一解交织,得到数据流i0和数据流i1。对数据流i0做第二解交织,从数据流i0获取数据流a00和数据流a40;对数据流i1做第三解交织,从数据流i1获取数据流a20和a60。数据流i2可以被视为所述第一数据流,数据流a00可以被视为所述第二数据流,数据流a40可以被视为所述第三数据流。数据流i0可以被视为第四数据流,数据流i1可以被视为第五数据流,数据流a20可以被视为为第六数据流,数据流a60可以被视为第七数据流。
当解交织单元22按照如图8所示的方式进行解交织时,解交织单元22对接收到的数据流i2’进行第一解交织,得到数据流i0’和数据流i1’,其中所述第一解交织为按比特进行解交织。对数据流i0’做第二解交织,从数据流i0获取数据流a00和数据流a40;对数据流i1’做第三解交织,从数据流i1’获取数据流a20和a60。优选地,第二解交织是按第一数据单元进行解交织的,所述第三解交织是按第二数据单元进行解交织的,所述第一数据单元包括至少两个比特,所述第二数据单元包括至少两个比特。数据流i2’可以被视为所述第一数据流,数据流a00可以被视为所述第二数据流,数据流a40可以被视为所述第三数据流。数据流i0’可以被视为第四数据流,数据流i1’可以被视为第五数据流,数据流a80可以被视为为第六数据流,数据流a120可以被视为第七数据流。
当解交织单元22按照如图3或图4所示的方式进行解交织时,确定单元23所执行的操作包括本实施例中确定单元23对所述第二数据流和所述第三数据流所执行的上述操作。
当解交织单元22按照如图6或图8所示的方式进行解交织时,通过解交织得到的数据流不仅包括所述第二数据流和所述第三数据流,还包括所述第六数据流和所述第七数据流。
因此,优选地,确定单元23还需要对所述第六数据流和所述第七数据流进行处理,其处理方式和对与所述第六数据流和第七数据流属于同一个实施例中的所述第二数据流和所述第三数据流的处理方式相同。
具体地,当所述解交织单元按照如图6所示的方式进行解交织时,确定单元23确定所述第六数据流包括第五通道标识,所述第七数据流包括第六通道标识。所述第五通道标识为所述发送设备中与所述FEC单元a相连的第五通道的通道标识,所述第六通道标识为所述发送设备中与所述FEC单元b相连的第六通道的通道标识。举例来说,FEC单元a可以为图7所示的FEC单元110,FEC单元b可以为图7所示的FEC单元111,所述第五通道可以为图7所示的通道L1101,所述第六通道可以为图7所示的通道L1111。
确定单元23根据所述第五通道标识和所述接收设备中配置的第三对应关系确定与所述第五通道标识对应的第七通道标识。所述第三对应关系包括所述第五通道标识和所述第七通道标识的对应关系,所述第七通道标识是第七通道的通道标识,所述第七通道和所述第三通道与接收设备中的同一个FEC单元相连,例如第七通道可以为图8中的通道L2401,所述第三通道是L2400,通道L2401和通道L2400均与FEC单元240相连。确定单元23还用于将所述第六数据流通过所述第七通道发送至与所述第七通道相连的所述FEC单元进行FEC解码。与所述第七通道相连的FEC单元需要具备对第六数据流进行FEC解码的能力。
确定单元23根据所述第六通道标识和所述接收设备中配置的第四对应关系确定与所述第六通道标识对应的第八通道标识。所述第四对应关系包括所述第六通道标识和所述第八通道标识的对应关系,所述第八通道标识是第八通道的标识,所述第八通道和所述第四通道与接收设备中的同一个FEC单元相连,例如第八通道可以为图8中的通道L241n,所述第四通道是通道L2410,通道L241n和通道L2410均与FEC单元241相连。确定单元23还用将所述第七数据流通过所述第八通道发送至与所述第八通道相连的所述FEC单元进行FEC解码。与所述第八通道相连的FEC单元需要具备对第七数据流进行FEC解码的能力。
当所述解交织单元按照如图8所示的方式进行解交织时,确定单元23执行的操作,与当所述解交织单元按照如图6所示的方式进行解交织时确定单元23所执行的操作类似,在此不再赘述。
在本实施例中,确定单元23可以是一个硬件芯片,也可以包括多个相互独立的硬件芯片。解交织单元22可以与确定单元23相互独立,也可以与确定单元23或确定单元23的一部分集成在一起。接收设备20可以是与图3、图4或图6对应的实施例中的接收设备,能够执行所述与图3、图4或图6对应的实施例中的接收设备所执行的全部操作。
本实施例中,由于发生错误的数据单元被发送至不同的FEC单元,因此对于一个FEC单元来说,其接收到的误码数量会减少,也就是说,这个FEC单元成功纠错的概率会提高。从整体上看,当接收设备中的一个或多个FEC单元的纠错成功率提高时,这个接收设备的纠错能力也就提高了。并且,由于本实施例不需要采用按行写入按列读出的交织方式,因此不会产生时延。此外,实现按行写入、按列读出的交织方式的交织器设计起来比较复杂,且功耗较大,本实施例由于不需要这种特殊的交织器,因此实现简单并且降低设备功耗。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在进行时,进行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉该技术的人在本发明所揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。

Claims (18)

1.一种发送数据的方法,其特征在于,包括:
生成第一经过前向纠错FEC编码的数据;
生成第二经过FEC编码的数据;
通过交织所述第一经过FEC编码的数据和所述第二经过FEC编码的数据生成多个数据流,其中所述多个数据流的数量是2N且N是大于1的自然数。
2.根据权利要求1所述的方法,其中,所述N为2或4。
3.根据权利要求1或2所述的方法,所述方法还包括:
发送所述多个数据流。
4.根据权利要求1所述的方法,其中所述第一经过FEC编码的数据是由第一FEC单元生成的,所述第二经过FEC编码的数据是由第二FEC单元生成的。
5.根据权利要求4所述的方法,所述第一FEC单元和所述第二FEC单元属于同一个设备。
6.根据权利要求1所述的方法,所述方法还包括:
对所述多个数据流进行二次交织,得到至少一条经过二次交织的数据流。
7.根据权利要求1所述的方法,所述至少一条经过二次交织的数据流包括四条经过二次交织的数据流。
8.一种设备,包括:
第一前向纠错FEC单元,用于生成第一经过FEC编码的数据;
第二FEC单元,用于生成第二经过FEC编码的数据;
交织器,用于通过交织所述第一经过FEC编码的数据和所述第二经过FEC编码的数据生成多个数据流,其中所述多个数据流的数量是2N且N是大于1的自然数。
9.根据权利要求8所述的设备,其中,所述N为2或4。
10.根据权利要求8或9所述的设备,所述设备还包括:
发送器,用于向接收设备发送所述多条数据流。
11.根据权利要求8所述的设备,所述交织器还用于对所述多个数据流进行二次交织,得到至少一条经过二次交织的数据流。
12.根据权利要求11所述的设备,所述至少一条经过二次交织的数据流包括四条经过二次交织的数据流。
13.一种解交织数据流的方法,其特征在于,包括:
接收包括第一数据部分和第二数据部分的第一交织数据流;
将所述第一数据部分处理解交织至第一前向纠错FEC单元,将所述第二数据部分解交织至第二前向FEC单元。
14.根据权利要求13所述的方法,所述方法还包括:
接收包括第三数据部分和第四数据部分的第二交织数据流;
将所述第三数据部分解交织至所述第一FEC单元,将所述第四数据部分解交织至所述第二FEC单元。
15.根据权利要求14所述的方法,所述方法还包括:
接收包括第五数据部分和第六数据部分的第三交织数据流和包括第七数据部分和第八数据部分的第四交织数据流;
将所述第五数据部分和第七数据部分解交织至所述第一FEC单元,将所述第六数据部分和第八数据部分解交织至所述第二FEC单元。
16.一种设备,其特征在于,包括:
接收单元,用于接收包括第一数据部分和第二数据部分的第一交织数据流;
解交织单元,用于将所述第一数据部分处理解交织至第一前向纠错FEC单元,将所述第二数据部分解交织至第二前向FEC单元。
17.根据权利要求16所述的设备,其中,
所述接收单元还用于接收包括第三数据部分和第四数据部分的第二交织数据流;
所述解交织单元还用于将所述第三数据部分解交织指所述第一FEC单元,将所述第四数据部分解交织至所述第二FEC单元。
18.根据权利要求17所述的设备,其中,
所述接收单元还用于接收包括第五数据部分和第六数据部分的第三交织数据流和包括第七数据部分和第八数据部分的第四交织数据流;
所述解交织单元还用于将所述第五数据部分和第七数据部分解交织至所述第一FEC单元,将所述第六数据部分和第八数据部分解交织至所述第二FEC单元。
CN201911155089.8A 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备 Active CN110830171B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
PCT/CN2013/089697 WO2015089741A1 (zh) 2013-12-17 2013-12-17 接收数据的方法及设备,以及发送数据的方法及设备
CNPCT/CN2013/089697 2013-12-17
CNPCT/CN2013/090803 2013-12-28
PCT/CN2013/090803 WO2015089877A1 (zh) 2013-12-17 2013-12-28 接收数据的方法及设备,以及发送数据的方法及设备
CN201480065449.4A CN105814825B (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备
PCT/CN2014/094081 WO2015090200A1 (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201480065449.4A Division CN105814825B (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备

Publications (2)

Publication Number Publication Date
CN110830171A true CN110830171A (zh) 2020-02-21
CN110830171B CN110830171B (zh) 2022-03-29

Family

ID=53401929

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201911155089.8A Active CN110830171B (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备
CN201480065449.4A Active CN105814825B (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201480065449.4A Active CN105814825B (zh) 2013-12-17 2014-12-17 接收数据的方法及设备,以及发送数据的方法及设备

Country Status (7)

Country Link
US (6) US10291358B2 (zh)
EP (3) EP3065327B1 (zh)
CN (2) CN110830171B (zh)
ES (1) ES2957336T3 (zh)
FI (1) FI3709541T3 (zh)
PL (1) PL3709541T3 (zh)
WO (3) WO2015089741A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024055954A1 (zh) * 2022-09-15 2024-03-21 华为技术有限公司 一种数据处理方法以及数据处理装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015089741A1 (zh) 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备
CN107683592B (zh) * 2016-05-11 2020-10-23 华为技术有限公司 数据处理方法、装置和系统
CN111669250B (zh) * 2019-03-06 2021-06-04 华为技术有限公司 数据传输方法、装置及系统

Citations (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1272733A (zh) * 1999-04-13 2000-11-08 北方电讯网络有限公司 通信系统的速率匹配和信道交织
CN1417967A (zh) * 2001-10-10 2003-05-14 松下电器产业株式会社 数据发送和接收设备中的交织器去相关
US20040258167A1 (en) * 2003-06-20 2004-12-23 Broadcom Corporation Multi-dimensional data interleaving communications system and method
CN1901428A (zh) * 2005-07-18 2007-01-24 Ut斯达康通讯有限公司 用于同步数字系列/同步光纤网系统的带内前向纠错解码器
CN101083651A (zh) * 2001-03-09 2007-12-05 昂达博思公司 一个方向使用ofdm而另一方向使用dsss的通信系统
CN101142774A (zh) * 2003-09-09 2008-03-12 高通股份有限公司 Mimo通信系统中的递增冗余传输
CN101151835A (zh) * 2005-03-29 2008-03-26 松下电器产业株式会社 多进多出发送装置、多进多出接收装置以及重发方法
CN101288255A (zh) * 2005-11-10 2008-10-15 三菱电机株式会社 通信装置、发送机、接收机和纠错光通信系统
CN101467354A (zh) * 2006-06-09 2009-06-24 弗劳恩霍夫应用研究促进协会 交织器设备以及用于由交织器设备产生的信号的接收机
CN101536389A (zh) * 2006-11-22 2009-09-16 富士通株式会社 Mimo-ofdm通信系统和mimo-ofdm通信方法
CN101690240A (zh) * 2007-04-19 2010-03-31 Lg电子株式会社 信号发送和接收方法以及信号发送和接收装置
CN101690241A (zh) * 2007-04-19 2010-03-31 Lg电子株式会社 信号发送和接收方法以及信号发送和接收设备
CN101841389A (zh) * 2003-12-07 2010-09-22 适应性频谱和信号校正股份有限公司 自适应fec码字管理
CN101919175A (zh) * 2005-03-08 2010-12-15 英特尔公司 具有用于发射多个空间流的子信道频率分集的宽带多载波发射机
CN101939990A (zh) * 2007-12-12 2011-01-05 Lg电子株式会社 发送和接收信号的装置以及发送和接收信号的方法
CN102292982A (zh) * 2009-01-23 2011-12-21 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102301704A (zh) * 2009-02-06 2011-12-28 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102308577A (zh) * 2009-02-11 2012-01-04 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102783038A (zh) * 2010-02-26 2012-11-14 索尼公司 提供递增冗余的编码器和编码方法
CN102783050A (zh) * 2010-02-25 2012-11-14 索尼公司 用于在多载波广播系统中发送数据的映射装置和方法
WO2013066739A1 (en) * 2011-11-02 2013-05-10 Marvell World Trade Ltd. Method and apparatus for automatically detecting a physical layer (phy) mode of a data unit in a wireless local area network (wlan)
US20130216221A1 (en) * 2012-02-20 2013-08-22 Tyco Electronics Subsea Communications Llc System and Method Including Modified Bit-Interleaved Coded Modulation
CN103329514A (zh) * 2010-11-23 2013-09-25 Lg电子株式会社 广播信号发送设备、广播信号接收设备、以及广播信号发送和接收设备中的广播信号收发方法
CN103354983A (zh) * 2012-11-12 2013-10-16 华为技术有限公司 以太数据处理的方法和装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2153956A1 (en) * 1994-07-15 1996-01-16 Masami Aizawa Transmission system and apparatus therefor
US6055242A (en) * 1996-03-20 2000-04-25 Lucent Technologies Inc. Method and apparatus enabling synchronous transfer mode, variable length and packet mode access for multiple services over a broadband communication network
US6128330A (en) * 1998-11-24 2000-10-03 Linex Technology, Inc. Efficient shadow reduction antenna system for spread spectrum
EP1341353A1 (en) * 2002-02-28 2003-09-03 Corvis Algety Transmitter, receiver and method for reordering of multiplexed data streams
US7848442B2 (en) * 2004-04-02 2010-12-07 Lg Electronics Inc. Signal processing apparatus and method in multi-input/multi-output communications systems
US20070014331A1 (en) 2005-07-12 2007-01-18 John Eldon Ultra-wideband communications system and method
US20080137775A1 (en) 2006-12-07 2008-06-12 Tae Hoon Kim Method and apparatus for hierarchical modulation and demodulation in digital broadcasting system
KR20080094192A (ko) 2007-04-19 2008-10-23 엘지전자 주식회사 신호 송수신 방법 및 신호 송수신 장치
CN101425871B (zh) * 2007-11-02 2014-07-30 华为技术有限公司 多元纠错码发射接收装置及数据传输系统以及相关方法
US8213446B2 (en) 2007-12-26 2012-07-03 Ciena Corporation Frame-interleaving systems and methods for 100G optical transport enabling multi-level optical transmission
CN101582739A (zh) * 2008-06-27 2009-11-18 北京新岸线移动多媒体技术有限公司 数字广播信号的发送装置、发送方法和发送系统
US8089993B2 (en) 2008-09-09 2012-01-03 Nec Laboratories America, Inc. Sliceable router with packet over optical OFDM transmission
JP5419534B2 (ja) 2009-05-11 2014-02-19 三菱電機株式会社 Fecフレーム構成装置および方法
US7869468B1 (en) * 2009-06-12 2011-01-11 Applied Micro Circuits Corporation Transport of multilane traffic over a multilane physical interface
ES2559867T3 (es) 2009-06-15 2016-02-16 Alcatel Lucent Corrección de errores sin retorno mejorada con intercalación a nivel de bits
US8913478B2 (en) 2009-11-18 2014-12-16 Wi-Lan, Inc. Methods and apparatus for interleaving in OFDM/OFDMA systems
JP2012085196A (ja) * 2010-10-14 2012-04-26 Sony Corp データ処理装置、及びデータ処理方法
US8826106B2 (en) 2011-06-15 2014-09-02 Marvell World Trade Ltd. Low bandwidth PHY for WLAN
EP2560311A1 (en) 2011-08-17 2013-02-20 Panasonic Corporation Cyclic-block permutations for spatial multiplexing with quasi-cyclic LDPC codes
FR2981232B1 (fr) * 2011-10-10 2014-02-14 Thales Sa Procede et systeme de communication utilisant des schemas de modulation et de codage dynamiques sur des canaux de communication hf large bande
US9021330B2 (en) * 2012-05-15 2015-04-28 Alcatel Lucent System and method for multi-channel FEC encoding and transmission of data
US8775892B2 (en) * 2012-08-31 2014-07-08 Tyco Electronics Subsea Communications Llc System and method including modified bit-interleaved coded modulation with fractional secondary coding
CN103199876B (zh) * 2013-04-11 2016-08-10 华为技术有限公司 实现软判决fec译码的方法及装置
KR102211586B1 (ko) * 2013-09-27 2021-02-04 삼성전자주식회사 송신 장치, 수신 장치 및 그 제어 방법
WO2015089741A1 (zh) * 2013-12-17 2015-06-25 华为技术有限公司 接收数据的方法及设备,以及发送数据的方法及设备

Patent Citations (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1272733A (zh) * 1999-04-13 2000-11-08 北方电讯网络有限公司 通信系统的速率匹配和信道交织
CN101083651A (zh) * 2001-03-09 2007-12-05 昂达博思公司 一个方向使用ofdm而另一方向使用dsss的通信系统
CN1417967A (zh) * 2001-10-10 2003-05-14 松下电器产业株式会社 数据发送和接收设备中的交织器去相关
US20040258167A1 (en) * 2003-06-20 2004-12-23 Broadcom Corporation Multi-dimensional data interleaving communications system and method
CN101142774A (zh) * 2003-09-09 2008-03-12 高通股份有限公司 Mimo通信系统中的递增冗余传输
CN101841389A (zh) * 2003-12-07 2010-09-22 适应性频谱和信号校正股份有限公司 自适应fec码字管理
CN101919175A (zh) * 2005-03-08 2010-12-15 英特尔公司 具有用于发射多个空间流的子信道频率分集的宽带多载波发射机
CN101151835A (zh) * 2005-03-29 2008-03-26 松下电器产业株式会社 多进多出发送装置、多进多出接收装置以及重发方法
CN1901428A (zh) * 2005-07-18 2007-01-24 Ut斯达康通讯有限公司 用于同步数字系列/同步光纤网系统的带内前向纠错解码器
CN101288255A (zh) * 2005-11-10 2008-10-15 三菱电机株式会社 通信装置、发送机、接收机和纠错光通信系统
CN101467354A (zh) * 2006-06-09 2009-06-24 弗劳恩霍夫应用研究促进协会 交织器设备以及用于由交织器设备产生的信号的接收机
CN101536389A (zh) * 2006-11-22 2009-09-16 富士通株式会社 Mimo-ofdm通信系统和mimo-ofdm通信方法
CN101690240A (zh) * 2007-04-19 2010-03-31 Lg电子株式会社 信号发送和接收方法以及信号发送和接收装置
CN101690241A (zh) * 2007-04-19 2010-03-31 Lg电子株式会社 信号发送和接收方法以及信号发送和接收设备
CN101939990A (zh) * 2007-12-12 2011-01-05 Lg电子株式会社 发送和接收信号的装置以及发送和接收信号的方法
CN102292982A (zh) * 2009-01-23 2011-12-21 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102301704A (zh) * 2009-02-06 2011-12-28 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102308577A (zh) * 2009-02-11 2012-01-04 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
CN102783050A (zh) * 2010-02-25 2012-11-14 索尼公司 用于在多载波广播系统中发送数据的映射装置和方法
CN102783038A (zh) * 2010-02-26 2012-11-14 索尼公司 提供递增冗余的编码器和编码方法
CN103329514A (zh) * 2010-11-23 2013-09-25 Lg电子株式会社 广播信号发送设备、广播信号接收设备、以及广播信号发送和接收设备中的广播信号收发方法
WO2013066739A1 (en) * 2011-11-02 2013-05-10 Marvell World Trade Ltd. Method and apparatus for automatically detecting a physical layer (phy) mode of a data unit in a wireless local area network (wlan)
US20130216221A1 (en) * 2012-02-20 2013-08-22 Tyco Electronics Subsea Communications Llc System and Method Including Modified Bit-Interleaved Coded Modulation
CN103354983A (zh) * 2012-11-12 2013-10-16 华为技术有限公司 以太数据处理的方法和装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024055954A1 (zh) * 2022-09-15 2024-03-21 华为技术有限公司 一种数据处理方法以及数据处理装置

Also Published As

Publication number Publication date
WO2015089877A1 (zh) 2015-06-25
EP3709541B1 (en) 2023-07-12
US20160301498A1 (en) 2016-10-13
US20220052785A1 (en) 2022-02-17
US11528094B2 (en) 2022-12-13
US20220294562A1 (en) 2022-09-15
US11831434B2 (en) 2023-11-28
CN105814825B (zh) 2020-04-14
WO2015090200A1 (zh) 2015-06-25
US20240048273A1 (en) 2024-02-08
US10291358B2 (en) 2019-05-14
EP3065327A4 (en) 2016-11-30
EP4203359A1 (en) 2023-06-28
US20200396022A1 (en) 2020-12-17
ES2957336T3 (es) 2024-01-17
US11356203B2 (en) 2022-06-07
CN105814825A (zh) 2016-07-27
CN110830171B (zh) 2022-03-29
EP3065327A1 (en) 2016-09-07
EP3709541A1 (en) 2020-09-16
US10797828B2 (en) 2020-10-06
WO2015089741A1 (zh) 2015-06-25
EP3065327B1 (en) 2020-03-11
US20190296860A1 (en) 2019-09-26
FI3709541T3 (fi) 2023-10-02
PL3709541T3 (pl) 2023-12-27

Similar Documents

Publication Publication Date Title
US11831434B2 (en) Data sending and receiving method and device
CN101485132A (zh) 用于可变前向纠错(fec)保护的系统和方法
CN101217352B (zh) 一阶段速率匹配的缓冲设置方法
CN101425871B (zh) 多元纠错码发射接收装置及数据传输系统以及相关方法
CN1459148A (zh) 在通信系统中生成和解码代码的设备和方法
CN101507119A (zh) 用于针对给定信息向量生成穿孔的符号向量的方法和装置
US10382059B2 (en) Transmitting apparatus, encoding method thereof, receiving apparatus, and decoding method thereof
US8924831B2 (en) Systems and methods for network coding using convolutional codes
EP3493442B1 (en) Method and apparatus for coding received packets in a broadcasting and communication system
CN1271855C (zh) 数字广播系统的发送装置及方法
CN108667556B (zh) 比特交织编码调制方法
JP2023519407A (ja) データ通信のためのコーディング方法および装置
CN108111251B (zh) 应用于广播通信系统的信令码编码方法及对应的译码方法
CN110557220A (zh) 一种物理层信道编码及解码方法
KR101411720B1 (ko) 엘디피시 부호의 패리티 체크 행렬을 이용해 서로 다른 여러 개의 복호기를 만드는 엘디피시 부호의 복호 방법 및 이를 포함하는 엘디피시 부호 시스템
WO2023236838A1 (zh) 编码传输方法、解码方法和通信装置
WO2013157675A1 (ko) 오류정정부호에 대한 인터리빙 방법 및 이를 이용한 정보 송수신 시스템
CN104995887A (zh) 接收数据的方法及设备,以及发送数据的方法及设备
KR101353094B1 (ko) 오류정정부호에 대한 인터리빙 방법 및 이를 이용한 정보 송수신 시스템
Al-Shaikhi et al. Vandermonde matrix packet-level FEC for joint recovery from errors and packet loss
WO2010067143A1 (en) Method, apparatus and computer program product for facilitating a full-rate cooperative relay system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant