CN110798217A - 现场可编程门阵列实现整体模块整合输入系统 - Google Patents
现场可编程门阵列实现整体模块整合输入系统 Download PDFInfo
- Publication number
- CN110798217A CN110798217A CN201911122390.9A CN201911122390A CN110798217A CN 110798217 A CN110798217 A CN 110798217A CN 201911122390 A CN201911122390 A CN 201911122390A CN 110798217 A CN110798217 A CN 110798217A
- Authority
- CN
- China
- Prior art keywords
- module
- data
- analog
- gate array
- programmable gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Abstract
本发明公开了一种现场可编程门阵列实现整体模块整合输入系统,所述的现场可编程门阵列实现整体模块整合输入系统,包括:模数转换模块、处理模块、数据控制模块、寄存模块、用户数据报协议模块和千兆网口模块,用户可选3线式或4线式串行端口接口允许对许多内部参数进行编程和回读,且拥有先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成,让系统设计更加灵活。
Description
技术领域
本发明涉及转换器的协议标准领域,特别涉及一种现场可编程门阵列实现整体模块整合输入系统。
背景技术
过去大多数的模数转换器(Analog To Digital Converter, 下称DAC)不会配置高速的串行接口,即现场可编程门阵列(Field Programmable Gate Array, 下称FPGA)和转换器并没有凭借任何通用的标准接口,获得高速串行/解串行器带宽的优势。大多数的讯号处理系统,首要的定义系统是以模拟或射频频率、动态范围和取样率来建立转换器的选择标准。转换器是指将一种信号转换成另一种信号的装置。在自动化仪表设备和自动控制系统中,常将一种信号转换成另一种与标准量或参考虑比较后的信号,以便将两类仪表联接起来,因此转换器常常是两个仪表(或装置)间的中间环节。
为了减少FPGA上的计算负担,有些转换器供货商正在增加数字处理能力,作为转换器完整解决方案的一部分。有些讯号处理系统只须要使用一个讯号带宽的滤波部分,传送和处理到FPGA的全带宽数据或从FPGA来的全带宽资料是唯一且没有必要的负担。在以往的用户数据报协议模块中,帧时钟是系统的绝对时间参照,帧时钟和转换器采样时钟通常是相同的,这样就没有足够的灵活性,而且当要将此同样的信号路由给多个设备并计数不同路由路径之间的偏斜时,就会对系统设计产生不必要的复杂性。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成的现场可编程门阵列实现整体模块整合输入系统。
本发明解决其技术问题所采用的技术方案是:构造一种现场可编程门阵列实现整体模块整合输入系统,包括:模数转换模块,接收第一数据的模拟量,并转换为数字量;
处理模块,电性连接所述模数转换模块,接收所述第一数据的数字量进行运算,生成第二数据;数据控制模块,电性连接所述处理模块,并通过所述数据控制模块传送所述第一数据的数字量至所述处理模块;寄存模块,电性连接所述数据控制模块,存取所述第一数据并通过所述数据控制模块储存所述第二数据;用户数据报协议模块,电性连接所述寄存模块,接收所述第二数据进行打包或解包处理;以及千兆网口模块,接收所述第二数据,并输出。
在本发明所述的系统中,所述模数转换模块为AD7961模数转换器。
在本发明所述的系统中,所述处理模块为JESD 204 B IP内核。
在本发明所述的系统中,所述系统更进一步包括:
人机接口,接收所述第二数据,并显示所述第二数据的波形。
在本发明所述的系统中,所述人机接口为显示器或个人计算机。
实施本发明的现场可编程门阵列实现整体模块整合输入系统,具有以下有益效果:用户可选3线式或4线式串行端口接口模块允许对许多内部参数进行编程和回读,且拥有先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成,并且用设备时钟作为系统每个组件的时间参照,每个转换器和接收器分别接收由时钟发生器电路产生的设备时钟,该发生器电路负责从同一个源产生所有设备的时钟这,让系统设计更加灵活。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明现场可编程门阵列实现整体模块整合输入系统的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明现场可编程门阵列实现整体模块整合输入系统实施例中,其现场可编程门阵列实现整体模块整合输入系统的结构示意图如图1所示。图中,该现场可编程门阵列实现整体模块整合输入系统,该系统包括模数转换模块1、处理模块2、数据控制模块3、寄存模块4、用户数据报协议模块5、千兆网口模块6和人机接口7。
本实施例中,模数转换模块1为AD7961模数转换器,接收第一数据D1的模拟量,并转换为数字量;处理模块2电性连接模数转换模块1,接收第一数据D1的数字量进行运算,生成第二数据D2;数据控制模块3电性连接处理模块2,并通过数据控制模块3传送第一数据D1的数字量至处理模块2;寄存模块4电性连接数据控制模块3,存取所述第一数据D1并通过所述数据控制模块3储存所述第二数据D2;用户数据报协议模块5电性连接寄存模块4,接收第二数据D2进行打包或解包处理;千兆网口模块6接收第二数据D2,并输出;人机接口7为显示器或个人计算机,接收第二数据D2,并显示第二数据D2的波形。
本实施例中,首先由模数转换模块1接收第一数据D1,且进行模数转换后,处理模块2经由数据控制模块3接收转换后的第一数据D1并进行运算,而生成第二数据D2,并经由数据控制模块3储存于寄存模块4,最后藉由用户数据报协议模块5接收第二数据D2进行进行打包或解包处理,再通过千兆网口模块6将第二数据D2传送至人机接口7,进而显示第二数据D2的波形。
通过本发明使得用户可选3线式或4线式串行端口接口允许对许多内部参数进行编程和回读,且拥有先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成,并且用设备时钟作为系统每个组件的时间参照,每个转换器和接收器分别接收由时钟发生器电路产生的设备时钟,该发生器电路负责从同一个源产生所有设备的时钟这,让系统设计更加灵活,且可编程发射使能功能实现了功耗与唤醒时间之间的设计平衡,达到千兆赫兹以上的超宽复合信号带宽可支持新兴宽带和多频带无线应用,从而解决先前技术布板的困难,当印制板的密度很大的时候就需要增加板层从而造成印制板的成本上升的问题,而本发明所使用的接口即是串行接口,能有效减少数据输入的差分对,并最大限度的简化设计图,从而简化了逻辑的设计。
以上所述仅为本发明的较佳实施例而已,并不限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (5)
1.一种现场可编程门阵列实现整体模块整合输入系统,其特征在于,包括:
模数转换模块,接收第一数据的模拟量,并转换为数字量;
处理模块,接收所述第一数据的数字量进行运算,生成第二数据;
数据控制模块,电性连接所述处理模块,并通过所述数据控制模块传送所述第一数据的数字量至所述处理模块;
寄存模块,电性连接所述数据控制模块,存取所述第一数据并通过所述数据控制模块储存所述第二数据;
用户数据报协议模块,电性连接所述寄存模块,接收所述第二数据进行打包或解包处理;以及
千兆网口模块,接收所述第二数据,并输出。
2.根据权利要求1所述的系统,其特征在于,其中所述模数转换模块为AD7961模数转换器。
3.根据权利要求1所述的系统,其特征在于,其中所述处理模块为JESD 204 B IP内核。
4.根据权利要求1所述的系统,其特征在于,所述系统更进一步包括:
人机接口,接收所述第二数据,并显示所述第二数据的波形。
5.根据权利要求4所述的系统,其特征在于,所述人机接口为显示器或个人计算机。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911122390.9A CN110798217A (zh) | 2019-11-15 | 2019-11-15 | 现场可编程门阵列实现整体模块整合输入系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911122390.9A CN110798217A (zh) | 2019-11-15 | 2019-11-15 | 现场可编程门阵列实现整体模块整合输入系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110798217A true CN110798217A (zh) | 2020-02-14 |
Family
ID=69445032
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911122390.9A Pending CN110798217A (zh) | 2019-11-15 | 2019-11-15 | 现场可编程门阵列实现整体模块整合输入系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110798217A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101377767A (zh) * | 2007-08-28 | 2009-03-04 | 鼎亿数码科技(上海)有限公司 | 多信号输入输出处理器 |
CN204376885U (zh) * | 2015-02-12 | 2015-06-03 | 成都大公博创信息技术有限公司 | 基于高速io技术的宽带数字接收机数据采集装置 |
CN105869385A (zh) * | 2016-05-17 | 2016-08-17 | 华南理工大学 | 一种支持iec61850协议的电力系统数据采集与传输片上系统 |
CN108228528A (zh) * | 2017-12-28 | 2018-06-29 | 苏州联视泰电子信息技术有限公司 | 一种基于fpga的小型化数模转换装置及应用 |
CN208607661U (zh) * | 2018-08-21 | 2019-03-15 | 广东电网有限责任公司电力调度控制中心 | 数据采集卡 |
-
2019
- 2019-11-15 CN CN201911122390.9A patent/CN110798217A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101377767A (zh) * | 2007-08-28 | 2009-03-04 | 鼎亿数码科技(上海)有限公司 | 多信号输入输出处理器 |
CN204376885U (zh) * | 2015-02-12 | 2015-06-03 | 成都大公博创信息技术有限公司 | 基于高速io技术的宽带数字接收机数据采集装置 |
CN105869385A (zh) * | 2016-05-17 | 2016-08-17 | 华南理工大学 | 一种支持iec61850协议的电力系统数据采集与传输片上系统 |
CN108228528A (zh) * | 2017-12-28 | 2018-06-29 | 苏州联视泰电子信息技术有限公司 | 一种基于fpga的小型化数模转换装置及应用 |
CN208607661U (zh) * | 2018-08-21 | 2019-03-15 | 广东电网有限责任公司电力调度控制中心 | 数据采集卡 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106374927A (zh) | 一种基于FPGA和PowerPC的多通道高速AD系统 | |
JP2019072614A (ja) | アナログ超音波ビーム形成器 | |
CN209823735U (zh) | 多级模数转换器中的级以及设备 | |
CN104378114A (zh) | 一种实现多通道模数转换器同步的方法 | |
Vardhini et al. | Design and comparative analysis of on-chip sigma delta ADC for signal processing applications | |
US9143423B2 (en) | JESD test sequencer generator | |
Yeary et al. | A DSP-based mixed-signal waveform generator | |
CN105306047A (zh) | 一种高性能同步时钟参考源及同步时钟参考产生方法 | |
CN105203986B (zh) | 数字功率源溯源的方法及系统 | |
CN102594361B (zh) | 音频异步采样率转换处理方法 | |
CN110798217A (zh) | 现场可编程门阵列实现整体模块整合输入系统 | |
CN105372494A (zh) | 2GHz带宽实时FFT频谱仪系统 | |
WO2024016725A1 (zh) | 模拟前端芯片、模拟前端电路及信号处理装置 | |
CN108873786A (zh) | 基于数字量调理的数据采集系统 | |
CN202394225U (zh) | 基于pci总线的高速数据采集模块 | |
CN103944538A (zh) | 一种任意波形发生装置 | |
CN110798216A (zh) | 现场可编程门阵列实现整体模块整合输出系统 | |
CN110837337A (zh) | 采集模块整合输入系统 | |
CN213461755U (zh) | 一种卫星信号转发模拟器 | |
Tiwari | A low power high speed dual data rate acquisition system using FPGA | |
CN101572538A (zh) | 半导体装置 | |
CN203800905U (zh) | 一种任意波形发生装置 | |
Zhang et al. | Research on design and key technology of wideband radar intermediate frequency direct acquisition module based on Virtex‐7 series FPGA | |
CN112953470A (zh) | 一种四通道12GSaps任意波形发生模块及波形发生方法 | |
CN211557268U (zh) | 一种多路信号源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |