CN110517621A - Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 - Google Patents
Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 Download PDFInfo
- Publication number
- CN110517621A CN110517621A CN201910826198.1A CN201910826198A CN110517621A CN 110517621 A CN110517621 A CN 110517621A CN 201910826198 A CN201910826198 A CN 201910826198A CN 110517621 A CN110517621 A CN 110517621A
- Authority
- CN
- China
- Prior art keywords
- goa
- unit
- multiplexer
- transistor
- connect
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种GOA多路复用单元及其像素电路、驱动电路、显示设备、显示面板,其中,GOA多路复用单元包括:GOA单元;多路复用单元。多路复用单元包括:第一多路复用,第二多路复用输出端;第一晶体管的控制极与GOA单元的第一电源端连接,第一晶体管的第二极与第一多路复用输出端连接;第二晶体管的控制极与GOA单元的第二电源端连接,第一晶体管和第二晶体管的第一极均与GOA单元的输出端连接,第二晶体管的第二极与第二多路复用输出端连接。根据本发明实施例的GOA多路复用单元,通过第一电源端和第二电源端交替输出电源信号,使得第一晶体管和第二晶体管的交替工作,实现MUX的交替工作,并且可以大大降低功耗。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种GOA(Gate driver On Array,阵列基板行驱动)多路复用单元及其像素电路、驱动电路、显示设备、显示面板。
背景技术
目前大多采用Oxide、TED(TCON embed Driver,Tcon嵌入式驱动器)和MUX(Multiplexer,多工器)三种技术搭配,以实现功耗的降低。其中,Oxide产品相对A硅的产品在Ion上有明显提升,可以在很短的时间内充满,因此可以做到比Dual Gate更高的DATA复用方式;1根Source CH可同时充三列像素,需要用三个开关,将Source CH输出的信号分时的输出到像素线上,这种开关技术简称MUX;TED技术是将TCON与Driver集成在一颗IC进行处理,以有效的降低功耗。
相关技术中,MUX的驱动方式为TED IC直接输出6根2组开关信号,其中,每3根开关信号为1组,分别控制R,G,B像素的开关充电。
然而,由于TFT(Thin Film Transistor,薄膜晶体管)的特性,长时间工作会造成漂移,因此,这2组信号每隔2S交替工作,通过6根线不仅会增加Fanout区走线的宽度,以及每根线上的幅值变化,而且会导致功耗较高。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的第一个目的在于提出一种GOA多路复用单元,通过第一电源端和第二电源端交替输出电源信号,使得第一晶体管和第二晶体管的交替工作,实现MUX的交替工作,并且可以大大降低功耗。
本发明的第二个目的在于提出一种多路复用开关的驱动电路。
本发明的第三个目的在于提出一种像素电路。
本发明的第四个目的在于提出一种显示面板。
本发明的第五个目的在于提出一种显示设备。
为达到上述目的,本发明第一方面实施例提出了一种GOA多路复用单元,包括:GOA单元;多路复用单元,所述多路复用单元包括:第一多路复用输出端,用于输出第一多路复用信号;第二多路复用输出端,用于输出第二多路复用信号;第一晶体管,所述第一晶体管的控制极与所述GOA单元的第一电源端连接,所述第一晶体管的第一极与所述GOA单元的输出端连接,所述第一晶体管的第二极与所述第一多路复用输出端连接;第二晶体管,所述第二晶体管的控制极与所述GOA单元的第二电源端连接,所述第二晶体管的第一极与所述GOA单元的所述输出端连接,所述第二晶体管的第二极与所述第二多路复用输出端连接,所述GOA单元的所述第一电源端和所述第二电源端分别用于输入高低电平交替的电源信号,同一时刻所述GOA单元的所述第一电源端和所述第二电源端输入的电源信号电平相反。
另外,根据本发明上述实施例的GOA多路复用单元还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述多路复用单元还包括:第三晶体管,所述第一晶体管的第一极和所述第二晶体管的第一极分别通过所述第三晶体管与所述GOA单元的所述输出端连接,所述第三晶体管的控制极和第一极分别与所述GOA单元的所述输出端连接,所述第三晶体管的第二极分别与所述第一晶体管的第一极和所述第二晶体管的第一极连接。
根据本发明的一个实施例,所述GOA多路复用单元作为多路复用开关的驱动电路的第一级单元,则所述多路复用单元还包括:多路复用输入端,用于输入起始信号;第四晶体管,所述第四晶体管的控制极和第一极分别与所述多路复用输入端连接,所述第四晶体管的第二极通过电容与所述GOA单元的所述输出端连接。
根据本发明实施例的GOA多路复用单元,可以通过第一电源端和第二电源端交替输出电源信号,使得第一晶体管和第二晶体管的交替工作,从而实现MUX的交替工作,并且可以大大降低功耗。
为达到上述目的,本发明第二方面实施例提出了一种多路复用开关的驱动电路,包括:级联的四个上述的GOA多路复用单元,四个所述GOA多路复用单元包括第一级GOA多路复用单元、第二级GOA多路复用单元、第三级GOA多路复用单元和第四级GOA多路复用单元;所述第一级GOA多路复用单元和所述第四级GOA多路复用单元的第一多路复用输出端分别与第一R像素驱动线连接,所述第一级GOA多路复用单元和所述第四级GOA多路复用单元的第二多路复用输出端分别与第二R像素驱动线连接;所述第二级GOA多路复用单元的第一多路复用输出端与第一G像素驱动线连接,所述第二级GOA多路复用单元的第二多路复用输出端与第二G像素驱动线连接;所述第三级GOA多路复用单元的第一多路复用输出端与第一B像素驱动线连接,所述第三级GOA多路复用单元的第二多路复用输出端与第二B像素驱动线连接。
根据本发明的一个实施例,所述GOA多路复用单元的输出端分别与上一级所述GOA多路复用单元的复位端和下一级所述GOA多路复用单元的输入端连接。
根据本发明的一个实施例,所述第一级GOA多路复用单元和所述第三级GOA多路复用单元的时钟信号输入端分别与第一多路复用时钟信号线连接;所述第二级GOA多路复用单元和所述第四级GOA多路复用单元的时钟信号输入端分别与第二多路复用时钟信号线连接。
根据本发明的一个实施例,每个所述GOA单元的所述第一电源端与第一电源信号线连接,每个所述GOA单元的所述第二电源端与第二电源信号线连接。
根据本发明的一个实施例,每个所述GOA多路复用单元的接地端与接地信号线连接。
根据本发明实施例的多路复用开关的驱动电路,通过在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,并且能够有效降低功耗。
为达到上述目的,本发明第三方面实施例提出了一种像素电路,包括:R像素开关、G像素开关、B像素开关和上述的多路复用开关的驱动电路;所述第一R像素驱动线和所述第二R像素驱动线分别与所述R像素开关连接,所述第一G像素驱动线和所述第二G像素驱动线分别与所述G像素开关连接,第一B像素驱动线和所述第二B像素驱动线分别与所述B像素开关连接。
根据本发明实施例的像素电路,通过上述的多路复用开关的驱动电路,在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
为达到上述目的,本发明第四方面实施例提出了一种显示面板,包括:如上述的像素电路。
根据本发明实施例的显示面板,通过上述的像素电路,在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
为达到上述目的,本发明第五方面实施例提出了一种显示设备,包括:壳体和上述的显示面板。
根据本发明实施例的显示设备,通过上述的显示面板,可以在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
图1是根据本发明实施例的GOA多路复用单元的方框示意图;
图2是现有技术中GOA单元的电路示意图;
图3是根据本发明一个实施例的GOA多路复用单元的电路示意图;
图4是根据本发明实施例的多路复用开关的驱动电路的电路示意图;
图5是根据本发明一个实施例的MUX输出的驱动时序示意图;
图6是根据本发明实施例的像素电路的方框示意图;
图7是根据本发明实施例的显示面板的方框示意图;
图8是根据本发明实施例的显示设备的方框示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参照附图描述根据本发明实施例提出的GOA多路复用单元及其像素电路、驱动电路、显示设备、显示面板。
图1是本发明实施例的GOA多路复用单元的方框示意图。如图1所示,该GOA多路复用单元包括:GOA单元100和多路复用单元200。
其中,多路复用单元200包括:第一多路复用输出端MUXEVEN用于输出第一多路复用信号;第二多路复用输出端MUXODD用于输出第二多路复用信号。第一晶体管M121的控制极与GOA单元的第一电源端VDDEVEN连接,第一晶体管M121的第一极与GOA单元的输出端OUTPUT连接,第一晶体管M121的第二极与第一多路复用输出端MUXEVEN连接。第二晶体管M12的控制极与GOA单元的第二电源端VDDODD连接,第二晶体管M12的第一极与GOA单元的输出端OUTPUT连接,第二晶体管M12的第二极与第二多路复用输出端MUXODD连接,GOA单元的第一电源端VDDEVEN和第二电源端VDDODD分别用于输入高低电平交替的电源信号,同一时刻GOA单元的第一电源端VDDEVEN和第二电源端VDDODD输入的电源信号电平相反。
具体地,本发明实施例的GOA单元100可以采用相关技术中的GOA单元,其与相关技术中的GOA单元具有相同的功能和结构,如图2所示,以16T1C的GOA单元与3MUX的设计为例,2组ODD与EVEN交替工作去噪技术,能够有效的增加GOA单元的使用寿命,且相对于交流模型,能够全时间段去噪。如图3所示,多路复用单元200可包括:第一多路复用输出端MUXEVEN、第二多路复用输出端MUXODD、第一晶体管M121和第二晶体管M12。
具体而言,本发明实施例可以通过第一多路复用输出端MUXEVEN输出第一多路复用信号,通过第二多路复用输出端MUXODD用于输出第二多路复用信号,第一晶体管M121的控制极与GOA单元100的第一电源端VDDEVEN连接,以通过第一电源端VDDEVEN进行供电;第一晶体管M121的第一极与GOA单元的输出端OUTPUT连接,以用于接收GOA单元100的输出端OUTPUT的输出信号;第一晶体管M121的第二极与第一多路复用输出端MUXEVEN连接,以用于接收第一多路复用输出端MUXEVEN输出的第一多路复用信号;第二晶体管M12的控制极与GOA单元100的第二电源端VDDODD连接,以通过GOA单元100的第二电源端VDDODD供电;第二晶体管M12的第一极与GOA单元100的输出端OUTPUT连接,以用于接收GOA单元100的输出端OUTPUT的输出信号;第二晶体管M12的第二极与第二多路复用输出端MUXODD连接,以用于接收第二多路复用输出端MUXODD输出的第二多路复用信号。其中,GOA单元100的第一电源端VDDEVEN和第二电源端VDDODD分别用于输入高低电平交替的电源信号,并且在同一时刻GOA单元100的第一电源端VDDEVEN和第二电源端VDDODD输入的电源信号电平相反,例如,在同一时刻,如t时刻,第一电源端VDDEVEN输入的电源信号电平为高电平,第二电源端VDDODD输入的电源信号电平为低电平。
由此,根据本发明实施例的GOA多路复用单元,可以通过第二晶体管M12的第二极由第二电源端VDDODD复用,当第二电源端VDDODD输入的电源信号电平为高电平时,第二晶体管M12开通,GOA单元100的输出端OUTPUT输出到第二多路复用输出端MUXODD线路上,实现ODD组的输出。同理,当第一电源端VDDEVEN输入的电源信号电平为高电平时,第一晶体管M121开通,GOA单元100的输出端OUTPUT输出到第一多路复用输出端MUXEVEN线路上,实现VEN组的输出,通过第一晶体管M121和第二晶体管M12的交替工作,实现MUX的交替工作。
根据本发明的一个实施例,多路复用单元200还包括:第三晶体管M13。其中,第一晶体管M121的第一极和第二晶体管M12的第一极分别通过第三晶体管M13与GOA单元100的输出端连接,第三晶体管M13的控制极和第一极分别与GOA单元100的输出端连接,第三晶体管M13的第二极分别与第一晶体管M121的第一极和第二晶体管M12的第一极连接。
具体而言,如图2所示,第一晶体管M121的第一极和第二晶体管M12的第一极分别通过第三晶体管M13与GOA单元100的输出端连接,第三晶体管M13具有隔离作用,可以有效防止第一多路复用输出端MUXEVEN或第二多路复用输出端MUXODD的反灌,避免影响GOA单元100的输出端OUTPUT的逻辑。
根据本发明的一个实施例,GOA多路复用单元作为多路复用开关的驱动电路的第一级单元,如图3所示,则多路复用单元200还包括:多路复用输入端INPUT1和第四晶体管M11。其中,多路复用输入端INPUT1用于输入起始信号。第四晶体管M11的控制极和第一极分别与多路复用输入端INPUT1连接,第四晶体管M11的第二极通过电容与GOA单元100的输出端连接。
具体而言,如图3所示,GOA多路复用单元作为多路复用开关的驱动电路的第一级单元时,多路复用输入端INPUT1可以用于输入起始信号,例如STV信号,当多路复用输入端INPUT1多路复用开关的驱动电路为4个GOA多路复用单元级联时,第一级GOA多路复用单元的另一输入端INPUT还可以用于输入第四级GOA多路复用单元的输出信号。
根据本发明实施例提出的GOA多路复用单元,可以通过第一电源端和第二电源端交替输出电源信号,使得第一晶体管和第二晶体管的交替工作,从而实现MUX的交替工作,并且可以大大降低功耗。
图4是本发明实施例的多路复用开关的驱动电路的电路示意图。如图4所示,该多路复用开关的驱动电路10包括:级联的四个上述的GOA多路复用单元。
其中,四个GOA多路复用单元包括第一级GOA多路复用单元(如GOA1多路复用单元)、第二级GOA多路复用单元(如GOA2多路复用单元)、第三级GOA多路复用单元(如GOA3多路复用单元)和第四级GOA多路复用单元(如GOA4多路复用单元);第一级GOA多路复用单元和第四级GOA多路复用单元的第一多路复用输出端分别与第一R像素驱动线连接,第一级GOA多路复用单元和第四级GOA多路复用单元的第二多路复用输出端分别与第二R像素驱动线连接;第二级GOA多路复用单元的第一多路复用输出端与第一G像素驱动线连接,第二级GOA多路复用单元的第二多路复用输出端与第二G像素驱动线连接;第三级GOA多路复用单元的第一多路复用输出端与第一B像素驱动线连接,第三级GOA多路复用单元的第二多路复用输出端与第二B像素驱动线连接。
具体而言,如图4所示,本发明实施例可以通过四个级联的GOA多路复用单元实现MUX信号的输出。第一级GOA多路复用单元至第四级GOA多路复用单元的第一多路复用输出端均可以为MUXEVEN端,第一级GOA多路复用单元至第四级GOA多路复用单元的第二多路复用输出端均可以为MUXODD端,第一R像素驱动线可以为E-R线,第一G像素驱动线可以为E-G线,第一B像素驱动线可以为E-B线;第二R像素驱动线可以为O-R线,第二G像素驱动线可以为O-G线,第二B像素驱动线可以为O-B线。
根据本发明的一个实施例,GOA多路复用单元的输出端分别与上一级GOA多路复用单元的复位端和下一级GOA多路复用单元的输入端连接。
举例而言,如图4所示,第二级GOA多路复用单元的输出端OUTPUT分别与第一级GOA多路复用单元的复位端RESET和第三级GOA多路复用单元的输入端INPUT连接;第三级GOA多路复用单元的输出端OUTPUT分别与第二级GOA多路复用单元的复位端RESET和第四级GOA多路复用单元的输入端INPUT连接。
另外,如图4所示,对于第一级GOA多路复用单元和第四级GOA多路复用单元而言,第一级GOA多路复用单元的输出端OUTPUT分别与第四级GOA多路复用单元的复位端RESET和第二级GOA多路复用单元的输入端INPUT连接;第四级GOA多路复用单元的输出端OUTPUT分别与第三级GOA多路复用单元的复位端RESET和第一级GOA多路复用单元的输入端INPUT1连接。
根据本发明的一个实施例,第一级GOA多路复用单元和第三级GOA多路复用单元的时钟信号输入端分别与第一多路复用时钟信号线连接;第二级GOA多路复用单元和第四级GOA多路复用单元的时钟信号输入端分别与第二多路复用时钟信号线连接。
具体而言,如图4所示,第一级GOA多路复用单元和第三级GOA多路复用单元的时钟信号输入端CLK分别与第一多路复用时钟信号线MUX_CLK1连接;第二级GOA多路复用单元和第四级GOA多路复用单元的时钟信号输入端CLK分别与第二多路复用时钟信号线MUX_CLK2连接。
根据本发明的一个实施例,每个GOA单元的第一电源端与第一电源信号线连接,每个GOA单元的第二电源端与第二电源信号线连接。
具体而言,第一电源信号线可以为EVEN,第一级GOA多路复用单元至第四级GOA多路复用单元的第一电源端VDDEVEN均与第一电源信号线EVEN连接;第二电源信号线可以为ODD,第一级GOA多路复用单元至第四级GOA多路复用单元的第二电源端VDDODD均与第二电源信号线ODD连接。
根据本发明的一个实施例,如图4所示,每个GOA多路复用单元的接地端与接地信号线连接。
具体而言,如图4所示,接地信号线可以为VSS,第一级GOA多路复用单元至第四级GOA多路复用单元的接地端VSS与接地信号线连接VSS连接。
为使得本领域技术人员进一步了解本发明实施例的多路复用开关的驱动电路,下面以一个具体实施例阐述如何利用多路复用开关的驱动电路实现6根MUX驱动信号的输出的原理及MUX输出的驱动时序图。
具体而言,本发明实施例可以在原有的GOA单元的末端新增4个级联的GOA多路复用单元。其中,第一级GOA多路复用单元的输入端INPUT可以与原有的GOA单元的STV复用,结合图3和图4,当STV信号为高电平时,给第一级GOA多路复用单元的PU点充电,第一级GOA多路复用单元输出第一多路复用时钟信号线MUX_CLK1的第一个PULSE,同时根据第一电源信号线EVEN和第二电源信号线ODD的电平选择输出到驱动R像素开关的第一R像素驱动线E-R线或第二R像素驱动线O-R线上;同时给第二级GOA多路复用单元的PU点充电,第二级GOA多路复用单元输出第二多路复用时钟信号线MUX_CLK2的第一个PULSE,同时根据第一电源信号线EVEN和第二电源信号线ODD的电平选择输出到驱动G像素开关的第一G像素驱动线E-G线或第二G像素驱动线O-G线上;同时给第一级GOA多路复用单元的PU点复位,给第三级GOA多路复用单元的PU点充电,第三级GOA多路复用单元输出第一多路复用时钟信号线MUX_CLK1的第二个PULSE,同时根据第一电源信号线EVEN和第二电源信号线ODD的电平选择输出到驱动B像素开关的第一B像素驱动线E-B线或第二B像素驱动线O-B线上;同时给第二级GOA多路复用单元的PU点复位,给第四级GOA多路复用单元的PU点充电,第四级GOA多路复用单元输出第二多路复用时钟信号线MUX_CLK2的第二个PULSE,同时根据第一电源信号线EVEN和第二电源信号线ODD的电平选择输出到驱动R像素开关的第一R像素驱动线E-R线或第二R像素驱动线O-R线上;同时给第三级GOA多路复用单元的PU点复位,给第一级GOA多路复用单元的PU点充电,第一级GOA多路复用单元输出第一多路复用时钟信号线MUX_CLK1的第三个PULSE,由此依次扫描下去,不断循环,从而实现6根MUX驱动信号的输出。
如图5所示,本发明实施例可以采用3MUX设计,当GATE扫描1次,可以对3列像素进行充电。具体而言,当STV信号高电平时,GATE GOA单元会开始扫描,同时MUX GOA单元也开始扫描,GATE_CLK1为高电平时,第一行GATE打开,EVEN信号为高时,MUX GOA1单元先将MUX_CLK1的PULSE输出到E_R线上,驱动所有连接R像素的晶体管打开,开始给R像素充电,充电1H时间后关闭;随后MUX GOA2单元将MUX_CLK2的第一个PULSE输出到E_G线上,驱动所有连接G像素的晶体管打开,开始给G像素充电,充电1H时间后关闭;随后MUX GOA3单元将MUX_CL1K的第二个PULSE输出到E_B线上,驱动所有连接B像素的晶体管打开,开始给G像素充电,充电1H后,GATE1关闭,完成第一行的像素充电。
随后第二行GATE打开,MUX GOA3的第2H时间开始给第二行所有G像素充电,充电完成后关闭;随后MUX GOA4单元将MUX_CLK2的第二个PULSE输出到E_G线上,驱动所有连接G像素的晶体管打开,开始给G像素充电,充电1h时间后关闭;随后MUX GOA1将MUX_CLK的第3个PULSE输出到E_R线上,驱动所有连接R像素的晶体管打开,开始给R像素充电,充电1h后,GATE2关闭,完成第二行的像素充电。
随后第三行的GATE打开,MUX GOA1的第2h时间,开始给R像素充电,依次循环扫描下去,完成整帧的充电。
需要说明的是,第一电源信号线EVEN和第二电源信号线ODD的信号可与每2秒钟切换一次,当第二电源信号线ODD的信号为高时,所有MUX GOA单元的信号输出O_R,O_G,O_B线上,驱动ODD组的晶体管工作,同理,当第一电源信号线EVEN的信号为高时,驱动EVEN组的晶体管工作,从而有效防止因晶体管长期工作而造成的特性漂移,并且还可以增加使用寿命。另外,本发明实施例所采用的充电方式为:每2行循环一次,充电顺序为:第一行RGB第二行BGR,相对于相关技术中的每一行都按照RGB顺序充电,不仅使得第一多路复用时钟信号线MUX_CLK1的翻转次数减半,而且还可以有效降低功耗。
根据本发明实施例提出的多路复用开关的驱动电路,通过在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
如图6所示,本发明实施例提出一种像素电路20,该像素电路20包括:R像素开关、G像素开关、B像素开关和上述的多路复用开关的驱动电路10。
其中,第一R像素驱动线和第二R像素驱动线分别与R像素开关连接,第一G像素驱动线和第二G像素驱动线分别与G像素开关连接,第一B像素驱动线和第二B像素驱动线分别与B像素开关连接。
需要说明的是,前述对多路复用开关的驱动电路实施例的解释说明也适用于该实施例的像素电路,此处不再赘述。
根据本发明实施例提出的像素电路,通过上述的多路复用开关的驱动电路,在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
如图7所示,本发明实施例提出一种显示面板30,该显示面板30包括上述的像素电路20。
根据本发明实施例提出的显示面板,通过上述的像素电路,在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
如图8所示,本发明实施例提出一种显示设备40,该显示设备包括壳体和上述的显示面板30。
根据本发明实施例提出的显示设备,通过上述的显示面板,可以在原有GOA单元基础上级联四个GOA多路复用单元,循环开关,实现6根MUX的驱动电路,不仅可以有效节约
IC的通道以及较少Fanout区走线的宽度,而且能做到更窄的边框,同时只有2个线存在幅值变化,能够有效降低功耗。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
Claims (11)
1.一种GOA多路复用单元,其特征在于,包括:
GOA单元;
多路复用单元,所述多路复用单元包括:
第一多路复用输出端,用于输出第一多路复用信号;
第二多路复用输出端,用于输出第二多路复用信号;
第一晶体管,所述第一晶体管的控制极与所述GOA单元的第一电源端连接,所述第一晶体管的第一极与所述GOA单元的输出端连接,所述第一晶体管的第二极与所述第一多路复用输出端连接;
第二晶体管,所述第二晶体管的控制极与所述GOA单元的第二电源端连接,所述第二晶体管的第一极与所述GOA单元的所述输出端连接,所述第二晶体管的第二极与所述第二多路复用输出端连接,所述GOA单元的所述第一电源端和所述第二电源端分别用于输入高低电平交替的电源信号,同一时刻所述GOA单元的所述第一电源端和所述第二电源端输入的电源信号电平相反。
2.根据权利要求1所述的GOA多路复用单元,其特征在于,所述多路复用单元还包括:
第三晶体管,所述第一晶体管的第一极和所述第二晶体管的第一极分别通过所述第三晶体管与所述GOA单元的所述输出端连接,所述第三晶体管的控制极和第一极分别与所述GOA单元的所述输出端连接,所述第三晶体管的第二极分别与所述第一晶体管的第一极和所述第二晶体管的第一极连接。
3.根据权利要求1或2所述的GOA多路复用单元,其特征在于,所述GOA多路复用单元作为多路复用开关的驱动电路的第一级单元,则所述多路复用单元还包括:
多路复用输入端,用于输入起始信号;
第四晶体管,所述第四晶体管的控制极和第一极分别与所述多路复用输入端连接,所述第四晶体管的第二极通过电容与所述GOA单元的所述输出端连接。
4.一种多路复用开关的驱动电路,其特征在于,包括:级联的四个如权利要求1-3任一项所述的GOA多路复用单元,四个所述GOA多路复用单元包括第一级GOA多路复用单元、第二级GOA多路复用单元、第三级GOA多路复用单元和第四级GOA多路复用单元;
所述第一级GOA多路复用单元和所述第四级GOA多路复用单元的第一多路复用输出端分别与第一R像素驱动线连接,所述第一级GOA多路复用单元和所述第四级GOA多路复用单元的第二多路复用输出端分别与第二R像素驱动线连接;
所述第二级GOA多路复用单元的第一多路复用输出端与第一G像素驱动线连接,所述第二级GOA多路复用单元的第二多路复用输出端与第二G像素驱动线连接;
所述第三级GOA多路复用单元的第一多路复用输出端与第一B像素驱动线连接,所述第三级GOA多路复用单元的第二多路复用输出端与第二B像素驱动线连接。
5.根据权利要求4所述的多路复用开关的驱动电路,其特征在于,所述GOA多路复用单元的输出端分别与上一级所述GOA多路复用单元的复位端和下一级所述GOA多路复用单元的输入端连接。
6.根据权利要求4所述的多路复用开关的驱动电路,其特征在于,所述第一级GOA多路复用单元和所述第三级GOA多路复用单元的时钟信号输入端分别与第一多路复用时钟信号线连接;
所述第二级GOA多路复用单元和所述第四级GOA多路复用单元的时钟信号输入端分别与第二多路复用时钟信号线连接。
7.根据权利要求4所述的多路复用开关的驱动电路,其特征在于,每个所述GOA单元的所述第一电源端与第一电源信号线连接,每个所述GOA单元的所述第二电源端与第二电源信号线连接。
8.根据权利要求4所述的多路复用开关的驱动电路,其特征在于,每个所述GOA多路复用单元的接地端与接地信号线连接。
9.一种像素电路,其特征在于,包括:R像素开关、G像素开关、B像素开关和如权利要求4-8任一项所述的多路复用开关的驱动电路;
所述第一R像素驱动线和所述第二R像素驱动线分别与所述R像素开关连接,所述第一G像素驱动线和所述第二G像素驱动线分别与所述G像素开关连接,第一B像素驱动线和所述第二B像素驱动线分别与所述B像素开关连接。
10.一种显示面板,其特征在于,包括:如权利要求9所述的像素电路。
11.一种显示设备,其特征在于,包括:壳体和如权利要求10所述的显示面板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910826198.1A CN110517621B (zh) | 2019-09-03 | 2019-09-03 | Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 |
US16/835,472 US11315461B2 (en) | 2019-09-03 | 2020-03-31 | Multiplex shift register unit and driving circuit thereof, display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910826198.1A CN110517621B (zh) | 2019-09-03 | 2019-09-03 | Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110517621A true CN110517621A (zh) | 2019-11-29 |
CN110517621B CN110517621B (zh) | 2023-02-03 |
Family
ID=68629579
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910826198.1A Active CN110517621B (zh) | 2019-09-03 | 2019-09-03 | Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11315461B2 (zh) |
CN (1) | CN110517621B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111883057A (zh) * | 2020-07-31 | 2020-11-03 | 维信诺科技股份有限公司 | 显示面板、显示面板的驱动方法及显示装置 |
WO2021223280A1 (zh) * | 2020-05-06 | 2021-11-11 | 武汉华星光电技术有限公司 | 指纹识别驱动电路 |
CN114974114A (zh) * | 2022-05-26 | 2022-08-30 | 合肥京东方卓印科技有限公司 | 显示驱动电路、方法、显示面板及其制备方法、装置 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1670804A (zh) * | 2004-03-15 | 2005-09-21 | 三星Sdi株式会社 | 显示设备及其驱动方法 |
CN102629440A (zh) * | 2011-05-06 | 2012-08-08 | 京东方科技集团股份有限公司 | 一种显示器面板测试方法及装置 |
US20130033468A1 (en) * | 2010-05-24 | 2013-02-07 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit and display device provided with same |
CN104269429A (zh) * | 2014-09-19 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种有机电致发光显示器件、其驱动方法及显示装置 |
US20150042547A1 (en) * | 2013-08-07 | 2015-02-12 | Samsung Display Co., Ltd. | Gate driver and display apparatus having the same |
CN104752468A (zh) * | 2013-12-30 | 2015-07-01 | 昆山工研院新型平板显示技术中心有限公司 | 实现高显示密度的像素电路和显示电路 |
CN105096874A (zh) * | 2015-08-12 | 2015-11-25 | 武汉华星光电技术有限公司 | 一种goa电路、阵列基板和液晶显示器 |
CN106448565A (zh) * | 2016-12-26 | 2017-02-22 | 武汉华星光电技术有限公司 | 有机发光二极管像素补偿电路及有机发光显示装置 |
CN106601174A (zh) * | 2017-01-03 | 2017-04-26 | 京东方科技集团股份有限公司 | 移位寄存器、驱动方法、goa电路和显示装置 |
CN106898292A (zh) * | 2017-05-05 | 2017-06-27 | 合肥鑫晟光电科技有限公司 | 扫描驱动电路及其驱动方法、阵列基板和显示装置 |
CN108269515A (zh) * | 2018-02-11 | 2018-07-10 | 武汉华星光电半导体显示技术有限公司 | 一种用于检测goa电路失效的电路及方法、显示面板 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103761954B (zh) * | 2014-02-17 | 2016-10-19 | 友达光电(厦门)有限公司 | 显示面板与栅极驱动器 |
US9626895B2 (en) * | 2015-08-25 | 2017-04-18 | Chunghwa Picture Tubes, Ltd. | Gate driving circuit |
CN106531051B (zh) * | 2017-01-03 | 2019-05-03 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
-
2019
- 2019-09-03 CN CN201910826198.1A patent/CN110517621B/zh active Active
-
2020
- 2020-03-31 US US16/835,472 patent/US11315461B2/en active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1670804A (zh) * | 2004-03-15 | 2005-09-21 | 三星Sdi株式会社 | 显示设备及其驱动方法 |
US20130033468A1 (en) * | 2010-05-24 | 2013-02-07 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit and display device provided with same |
CN102629440A (zh) * | 2011-05-06 | 2012-08-08 | 京东方科技集团股份有限公司 | 一种显示器面板测试方法及装置 |
US20150042547A1 (en) * | 2013-08-07 | 2015-02-12 | Samsung Display Co., Ltd. | Gate driver and display apparatus having the same |
CN104752468A (zh) * | 2013-12-30 | 2015-07-01 | 昆山工研院新型平板显示技术中心有限公司 | 实现高显示密度的像素电路和显示电路 |
CN104269429A (zh) * | 2014-09-19 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种有机电致发光显示器件、其驱动方法及显示装置 |
CN105096874A (zh) * | 2015-08-12 | 2015-11-25 | 武汉华星光电技术有限公司 | 一种goa电路、阵列基板和液晶显示器 |
CN106448565A (zh) * | 2016-12-26 | 2017-02-22 | 武汉华星光电技术有限公司 | 有机发光二极管像素补偿电路及有机发光显示装置 |
CN106601174A (zh) * | 2017-01-03 | 2017-04-26 | 京东方科技集团股份有限公司 | 移位寄存器、驱动方法、goa电路和显示装置 |
CN106898292A (zh) * | 2017-05-05 | 2017-06-27 | 合肥鑫晟光电科技有限公司 | 扫描驱动电路及其驱动方法、阵列基板和显示装置 |
CN108269515A (zh) * | 2018-02-11 | 2018-07-10 | 武汉华星光电半导体显示技术有限公司 | 一种用于检测goa电路失效的电路及方法、显示面板 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021223280A1 (zh) * | 2020-05-06 | 2021-11-11 | 武汉华星光电技术有限公司 | 指纹识别驱动电路 |
CN111883057A (zh) * | 2020-07-31 | 2020-11-03 | 维信诺科技股份有限公司 | 显示面板、显示面板的驱动方法及显示装置 |
CN111883057B (zh) * | 2020-07-31 | 2021-12-07 | 维信诺科技股份有限公司 | 显示面板、显示面板的驱动方法及显示装置 |
CN114974114A (zh) * | 2022-05-26 | 2022-08-30 | 合肥京东方卓印科技有限公司 | 显示驱动电路、方法、显示面板及其制备方法、装置 |
Also Published As
Publication number | Publication date |
---|---|
US20210065600A1 (en) | 2021-03-04 |
US11315461B2 (en) | 2022-04-26 |
CN110517621B (zh) | 2023-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10720117B2 (en) | Display device | |
KR100318152B1 (ko) | 디스플레이구동용데이터선및픽셀프리챠지회로,데이터구동선수절감시스템및절감방법,픽셀프리챠지회로의형성방법,입력선절감방법및,그디스플레이 | |
US6304241B1 (en) | Driver for a liquid-crystal display panel | |
CN105405417B (zh) | 移位寄存器及使用移位寄存器的显示装置 | |
CN100437304C (zh) | 液晶显示装置和驱动液晶显示装置的方法 | |
CN100452132C (zh) | 显示驱动装置及具备该显示驱动装置的显示装置 | |
US9865218B2 (en) | Display device | |
KR101909675B1 (ko) | 표시 장치 | |
KR101282401B1 (ko) | 액정 표시 장치 | |
CN101393718B (zh) | 栅极驱动器以及驱动具有该栅极驱动器的显示设备的方法 | |
KR101310004B1 (ko) | 주사 신호선 구동 회로 및 그것을 구비한 표시 장치 | |
KR101703875B1 (ko) | 액정표시장치 및 그 구동방법 | |
US20100315403A1 (en) | Display device, method for driving the display device, and scan signal line driving circuit | |
CN110517621A (zh) | Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 | |
CN104808406B (zh) | 一种基板及其液晶显示装置 | |
RU2494475C2 (ru) | Дисплейное устройство и способ управления | |
CN105702226A (zh) | 一种显示面板的驱动方法、显示面板及显示装置 | |
TW200813921A (en) | Shift register with low stress | |
CN113741105B (zh) | 阵列基板及其驱动方法和显示装置 | |
US20130201090A1 (en) | Liquid crystal display device | |
US20090251629A1 (en) | Liquid crystal display module | |
CN110879500B (zh) | 显示基板及其驱动方法、显示面板、显示装置 | |
TWI444706B (zh) | 具有順序彩色顯示之矩陣顯示器及定址方法 | |
CN110010096B (zh) | 显示面板、其驱动方法及显示装置 | |
US20080136810A1 (en) | Image Display Device, Image Display Panel, Panel Drive Device, and Method of Driving Image Display Panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |