CN110503913A - 一种扫描电路、显示面板和显示面板的驱动方法 - Google Patents

一种扫描电路、显示面板和显示面板的驱动方法 Download PDF

Info

Publication number
CN110503913A
CN110503913A CN201910798513.4A CN201910798513A CN110503913A CN 110503913 A CN110503913 A CN 110503913A CN 201910798513 A CN201910798513 A CN 201910798513A CN 110503913 A CN110503913 A CN 110503913A
Authority
CN
China
Prior art keywords
transistor
node
clock signal
signal
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910798513.4A
Other languages
English (en)
Other versions
CN110503913B (zh
Inventor
戴文君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN201910798513.4A priority Critical patent/CN110503913B/zh
Publication of CN110503913A publication Critical patent/CN110503913A/zh
Application granted granted Critical
Publication of CN110503913B publication Critical patent/CN110503913B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种扫描电路、显示面板和显示面板的驱动方法。该扫描电路包括:移位输出模块和扫描输出模块,移位输出模块与第一节点、第二节点、第一时钟信号端和移位信号输出端电连接,移位输出模块用于根据第一节点的电位和第二节点的电位将第一时钟信号端输入的信号输出至移位信号输出端;扫描输出模块与第一节点、第二节点、第一时钟信号端和扫描信号输出端电连接,扫描输出模块用于根据第一节点的电位和第二节点的电位将第一时钟信号端输入的信号输出至扫描信号输出端。本发明实施例降低了扫描电路的故障率,提升了显示面板的信赖性。

Description

一种扫描电路、显示面板和显示面板的驱动方法
技术领域
本发明实施例涉及显示技术,尤其涉及一种扫描电路、显示面板和显示面板的驱动方法。
背景技术
随着显示技术的不断发展,显示面板的应用也越来越广泛,例如,显示面板应用于手机、电脑、平板电脑、电子书和信息查询机等产品,此外还可以应用于仪表类显示器(例如车载显示器)和智能家居的控制面板等。
现有的显示面板通过扫描电路依次控制各行像素导通,从而显示画面。然而现有的扫描电路容易出现故障,导致显示面板出现显示异常的现象,从而使得现有的显示面板达不到高信赖性的要求。
发明内容
本发明提供一种扫描电路、显示面板和显示面板的驱动方法,以降低扫描电路的故障率,提升显示面板的信赖性。
第一方面,本发明实施例提供了一种扫描电路,该扫描电路包括:第一节点、第二节点、第一移位信号输入端、第一时钟信号端、移位信号输出端和扫描信号输出端;
第一节点控制模块,与所述第一移位信号输入端和所述第一节点电连接,所述第一节点控制模块用于响应所述第一移位信号输入端的移位信号,控制所述第一节点的电位;
第二节点控制模块,与所述第二节点电连接,所述第二节点控制模块用于控制所述第二节点的电位;
移位输出模块,与所述第一节点、所述第二节点、所述第一时钟信号端和所述移位信号输出端电连接,所述移位输出模块用于根据所述第一节点的电位和所述第二节点的电位将所述第一时钟信号端输入的信号输出至所述移位信号输出端;
扫描输出模块,与所述第一节点、所述第二节点、所述第一时钟信号端和所述扫描信号输出端电连接,所述扫描输出模块用于根据所述第一节点的电位和所述第二节点的电位将所述第一时钟信号端输入的信号输出至所述扫描信号输出端。
第二方面,本发明实施例提供了一种显示面板,包括多个如本发明任意实施例所述的扫描电路、第一启动信号线、第一时钟信号线、第四时钟信号线和多条扫描线;
多个所述扫描电路级联连接,第一级所述扫描电路的第一移位信号输入端与所述第一启动信号线电连接;上一级所述扫描电路的移位信号输出端与下一级所述扫描电路的第一移位信号输入端电连接;所述扫描电路的扫描信号输出端与对应的所述扫描线电连接;
第奇数级所述扫描电路的第一时钟信号端与所述第一时钟信号线电连接;第偶数级所述扫描电路的第一时钟信号端与所述第四时钟信号线电连接。
第三方面,本发明实施例提供了一种如本发明任意实施例所述的显示面板的驱动方法,包括:
在第一扫描阶段,向所述第一时钟信号线发送第一时钟信号,向所述第四时钟信号线发送第四时钟信号,向所述第一启动信号线发送第一启动信号;其中,所述第一时钟信号与所述第四时钟信号相反;
驱动多个所述扫描电路正向逐级输出移位信号,以及驱动多个所述扫描电路正向逐级向多条所述扫描线发送扫描信号。
本发明实施例通过设置与扫描输出模块的连接关系相同且相互独立的移位输出模块,使得移位输出模块输出的移位信号与扫描输出模块输出的扫描信号时序相同且相互独立。与现有技术相比,本发明实施例的移位信号不会受到扫描信号的影响,即使位于显示区的扫描线出现短路或其他故障现象,也不会影响到移位信号,即扫描线的故障信号不会传递到其后各级扫描电路,其后各级扫描电路仍然能够正常输出。因此,本发明实施例降低了扫描电路的故障率,提升了显示面板的信赖性。
附图说明
图1为现有的一种显示面板显示异常时的示意图;
图2为本发明实施例提供的一种扫描电路的结构示意图;
图3为本发明实施例提供的一种显示面板显示异常的示意图;
图4为本发明实施例提供的另一种扫描电路的结构示意图;
图5为本发明实施例提供的又一种扫描电路的结构示意图;
图6为本发明实施例提供的一种扫描电路的时序示意图;
图7为本发明实施例提供的又一种扫描电路的结构示意图;
图8为本发明实施例提供的又一种扫描电路的结构示意图;
图9为本发明实施例提供的又一种扫描电路的结构示意图;
图10为本发明实施例提供的又一种扫描电路的结构示意图;
图11为本发明实施例提供的又一种扫描电路的结构示意图;
图12为本发明实施例提供的一种显示面板的结构示意图;
图13为本发明实施例提供的一种显示面板的驱动时序示意图;
图14为本发明实施例提供的一种显示面板的驱动方法的流程示意图;
图15为本发明实施例提供的另一种显示面板的驱动方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术所述,现有的显示面板容易出现显示异常的现象,无法满足高信赖性的要求,经发明人研究发现,出现该问题的原因如下:
显示面板的显示区内布设有大量的走线,例如,扫描线、数据线和公共电极线等。由于布设空间有限,位于显示区内的走线距离较近,容易发生短路的现象,可以理解的是,位于显示区内的扫描线也容易和与其邻近的其他扫描线、数据线或者公共电极线发生短路,致使该扫描线上的信号出现异常。现有的扫描电路的扫描信号输出端与下一级扫描电路的移位信号输入端电连接,即扫描信号也作为移位信号。因此,当一级扫描信号出现异常时,会逐级影响下级扫描电路的正常工作。
图1为现有的一种显示面板显示异常时的示意图。参见图1,扫描电路沿方向11通过扫描线依次对显示区12的各行像素进行扫描。当位于位置13的扫描线输出的扫描信号出现异常时,会影响其后各级扫描电路的扫描信号,从而导致整体画面异常,影响了用户的正常观看和使用。由此可见,一旦某一级扫描电路出现故障,就会影响整个显示面板的显示,因此,现有的显示面板无法满足高信赖性的要求。
有鉴于此,本发明实施例提供了一种扫描电路。图2为本发明实施例提供的一种扫描电路的结构示意图。参见图2,该扫描电路包括:第一节点Q、第二节点QN、第一移位信号输入端VN-1、第一时钟信号端CLK1、移位信号输出端VN和扫描信号输出端GN,以及第一节点控制模块100、第二节点控制模块200、移位输出模块300和扫描输出模块400。第一节点控制模块100与第一移位信号输入端VN-1和第一节点Q电连接,第一节点控制模块100用于响应第一移位信号输入端VN-1的移位信号,控制第一节点Q的电位。第二节点控制模块200与第二节点QN电连接,第二节点控制模块200用于控制第二节点QN的电位。移位输出模块300与第一节点Q、第二节点QN、第一时钟信号端CLK1和移位信号输出端VN电连接,移位输出模块300用于根据第一节点Q的电位和第二节点QN的电位将第一时钟信号端CLK1输入的信号输出至移位信号输出端VN。扫描输出模块400与第一节点Q、第二节点QN、第一时钟信号端CLK1和扫描信号输出端GN电连接,扫描输出模块400用于根据第一节点Q的电位和第二节点QN的电位将第一时钟信号端CLK1输入的信号输出至扫描信号输出端GN。
其中,移位输出模块300也可以叫做移位寄存模块,多个扫描电路通过移位输出模块300的移位信号输出端VN实现级联连接的方式。示例性地,上一级扫描电路的移位信号输出端VN与下一级扫描电路的第一移位信号输入端VN-1电连接,即上一级扫描电路的移位信号由移位输出模块300提供。扫描输出模块400也可以叫做输出缓冲模块,各级扫描电路的扫描信号输出端GN与显示面板上的扫描线电连接,即扫描信号由扫描输出模块400提供。
由图2可以看出,移位输出模块300和扫描输出模块400在扫描电路中的连接关系相同,分别独立地受到第一节点Q、第二节点QN和第一时钟信号端CLK1的控制,因此,移位输出模块300输出的移位信号和扫描输出模块400输出的扫描信号可以是相同的时序信号,且移位信号不受扫描信号的影响。
图3为本发明实施例提供的一种显示面板显示异常的示意图。参见图3,示例性地,扫描电路沿方向11通过扫描线依次对显示区12的各行像素进行扫描。当位于位置13的扫描线输出的扫描信号出现异常时,不良显示仅出现在与位置13所对应的扫描线连接的像素的显示,位于位置13的扫描线的故障信号不会传递到其后各级扫描电路,故而显示区12的其他位置的像素仍正常显示,使得显示面板仍然能够正常观看和使用。
本发明实施例通过设置与扫描输出模块400的连接关系相同且相互独立的移位输出模块300,使得移位输出模块300输出的移位信号与扫描输出模块400输出的扫描信号时序相同且相互独立。与现有技术相比,本发明实施例的移位信号不会受到扫描信号的影响,即使位于显示区的扫描线出现短路或其他故障现象,也不会影响到移位信号,即扫描线的故障信号不会传递到其后各级扫描电路,其后各级扫描电路仍然能够正常输出。因此,本发明实施例降低了扫描电路的故障率,提升了显示面板的信赖性。
图4为本发明实施例提供的另一种扫描电路的结构示意图。参见图4,在上述各实施例的基础上,可选地,扫描电路还包括第一电源端VGL1;移位输出模块300包括第一晶体管M1和第二晶体管M2;第一晶体管M1的栅极与第一节点Q电连接,第一晶体管M1的第一极与第一时钟信号端CLK1电连接,第一晶体管M1的第二极与移位信号输出端VN电连接;第二晶体管M2的栅极与第二节点QN电连接,第二晶体管M2的第一极与移位信号输出端VN电连接,第二晶体管M2的第二极与第一电源端VGL1电连接。
其中,第一晶体管M1为输出晶体管,第二晶体管M2为保持晶体管。示例性地,第一晶体管M1和第二晶体管M2均为N型晶体管,第一电源端VGL1为低电平;当第一节点Q为高电平,第二节点QN为低电平,第二晶体管M2响应第二节点QN的低电平而关断,第一晶体管M1响应第一节点Q的高电平而导通,将第一时钟信号端的高电平或低电平输出至移位信号输出端VN,因此,第一晶体管M1不仅可以输出高电平,还可以输出低电平,实现了输出移位信号的功能;当第一节点Q为高电平,第二节点QN为低电平,第一晶体管M1响应第一节点Q的低电平而关断,第二晶体管M2响应第二节点QN的高电平而导通,将第一电源端VGL1的低电位输出至移位信号输出端VN,维持移位信号输出端VN输出的低电平,因此,第二晶体管M2仅可以输出低电平,实现了移位信号的保持功能。
继续参见图4,在上述各实施例的基础上,可选地,扫描输出模块400包括第三晶体管M3和第四晶体管M4;第三晶体管M3的栅极与第一节点Q电连接,第三晶体管M3的第一极与第一时钟信号端CLK1电连接,第三晶体管M3的第二极与扫描信号输出端GN电连接;第四晶体管M4的栅极与第二节点QN电连接,第四晶体管M4的第一极与扫描信号输出端GN电连接,第四晶体管M4的第二极与第一电源端VGL1电连接。
其中,第三晶体管M3为驱动晶体管,第四晶体管M4为保持晶体管。示例性地,第三晶体管M3和第四晶体管M4均为N型晶体管,第一电源端VGL1为低电平;当第一节点Q为高电平,第二节点QN为低电平,第四晶体管M4响应第二节点QN的低电平而关断,第三晶体管M3响应第一节点Q的高电平而导通,将第一时钟信号端的高电平或低电平输出至扫描信号输出端GN,因此,第三晶体管M3不仅可以输出高电平,还可以输出低电平,实现了输出驱动信号的功能;当第一节点Q为高电平,第二节点QN为低电平,第三晶体管M3响应第一节点Q的低电平而关断,第四晶体管M4响应第二节点QN的高电平而导通,将第一电源端VGL1的低电位输出至扫描信号输出端GN,维持扫描信号输出端GN输出的低电平,因此,第四晶体管M4仅可以输出低电平,实现了驱动信号的保持功能。本发明实施例设置移位输出模块300与扫描输出模块400的拓扑结构相同,从而在相同的信号控制下移位输出模块300与扫描输出模块400输出相同的信号,从而利于简化扫描电路的控制逻辑。
继续参见图4,在上述各实施例的基础上,可选地,扫描电路还包括电容C1,电容C1的第一极与第三晶体管M3的栅极电连接,电容C1的第二极与扫描信号输出端GN电连接。其中,扫描输出模块400与移位输出模块300不同的是,扫描输出模块400在第三晶体管M3的栅极和第二极之间还设置有电容C1,一方面可以维持扫描信号输出端GN输出的扫描信号,另一方面对扫描信号具有滤波作用,减小了扫描信号的噪声,因此,电容C1确保了扫描信号输出端GN输出的扫描信号的稳定。以及,本发明实施例提供的拓扑结构,仅需设置一个驱动晶体管和一个电容C1,从而有利于减小显示面板的版图面积,有利于减小扫描电路时钟总线的负载。
在上述各实施例的基础上,可选地,第三晶体管M3的宽长比大于第四晶体管M4的宽长比,从而有利于增大第三晶体管M3的电流,提升第三晶体管M3的驱动能力。
需要说明的是,在上述各实施例中,示例性地示出了移位输出模块300和扫描输出模块400均与第一时钟信号端CLK1电连接,也就是说移位输出模块300和扫描输出模块400输入的时钟信号的时序相同,均为第一时钟信号的时序。示例性地,移位输出模块300和扫描输出模块400由驱动芯片(IC)的一个通道提供第一时钟信号。
在其他实施例中,还可以设置第一时钟信号端CLK1包括移位时钟信号端和扫描时钟信号端,扫描时钟信号端的信号和移位时钟信号端的信号时序相同,均为第一时钟信号;移位输出模块300与移位时钟信号端电连接,扫描输出模块400与扫描时钟信号端电连接。本发明实施例这样设置,一方面,可以控制移位输出模块300和扫描输出模块400分别由驱动芯片的两个通道提供第一时钟信号,有利于减小第一时钟信号的负载;另外,驱动芯片还可以设置与扫描输出模块400连接的通道的第一时钟信号的推力更大,以进一步提升像素电路的驱动能力;另一方面,移位时钟信号端输入的时钟信号为栅脉冲控制时钟,其作用为控制扫描电路中的晶体管的导通和关断,扫描时钟信号端输入的时钟信号为扫描时钟,作为扫描信号输出至扫描信号输出端GN,可以根据需要调节移位时钟信号端和扫描时钟信号端的电位高低,可以调节各晶体管的电流大小,以选择一个合适的电压来减小扫描电路的功耗。
图5为本发明实施例提供的又一种扫描电路的结构示意图。参见图5,在上述各实施例的基础上,可选地,扫描电路还包括第二时钟信号端CLK2、第三时钟信号端CLK3、第二移位信号输入端VN+1、第一电源端VGL1和节点互控模块500;第一节点控制模块100与第一移位信号输入端VN-1、第二移位信号输入端VN+1、第二时钟信号端CLK2、第三时钟信号端CLK3、第一电源端VGL1和第一节点Q电连接,第一节点控制模块100用于根据第一移位信号输入端VN-1、第二移位信号输入端VN+1、第二时钟信号端CLK2、第一电源端VGL1和第三时钟信号端CLK3输入的信号控制第一节点Q的电位;第二节点控制模块200与第一时钟信号端CLK1和第二节点QN电连接,第二节点控制模块200用于根据第一时钟信号端CLK1输入的信号控制第二节点QN的电位;节点互控模块500与第一节点Q、第二节点QN和第一电源端VGL1电连接,节点互控模块500用于根据第一节点Q的第一电位控制第二节点QN为第二电位,或者根据第二节点QN的第一电位控制第一节点Q为第二电位。
图6为本发明实施例提供的一种扫描电路的时序示意图。参见图5和图6,第一移位信号输入端VN-1输入第一移位信号VVN-1,第二移位信号输入端VN+1输入第二移位信号VVN+1,第一时钟信号端CLK1输入第一时钟信号VCLK1,第二时钟信号端CLK2输入第二时钟信号VCLK2,第三时钟信号端CLK3输入第三时钟信号VCLK3,第一节点的电位为第一电位信号VQ,第二节点的电位为第二电位信号VQN,移位信号输出端VN输出移位信号VVN,扫描信号输出端GN输出扫描信号VGN。
示例性地,第一电源端VGL1为低电平。该扫描电路的驱动方法包括第一阶段T1、第二阶段T2、第三阶段T3、第四阶段T4、第五阶段T5、第六阶段T6和第七阶段T7。
第一阶段T1,第一移位信号VVN-1为高电平,第二移位信号VVN+1为低电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为低电平,第三时钟信号VCLK3为高电平。第一节点控制模块100响应第一移位信号VVN-1的高电平、第二移位信号VVN+1的低电平、第二时钟信号VCLK2的低电平和第三时钟信号VCLK3的高电平,将第二时钟信号VCLK2的低电平导通至第一节点Q,控制第一节点Q的第一控制信号VQ为低电平。第二节点控制模块200响应第一时钟信号VCLK1的低电平而关断。移位输出模块300和扫描输出模块400响应第一控制信号VQ的低电平和第二控制信号VQN的低电平而关断。由于后级电路电容的存储作用,移位信号VVN和扫描信号VGN维持上一阶段的低电平。
第二阶段T2,第一移位信号VVN-1为高电平,第二移位信号VVN+1为低电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第一节点控制模块100响应第一移位信号VVN-1的高电平、第二移位信号VVN+1的低电平、第二时钟信号VCLK2的高电平和第三时钟信号VCLK3输入的低电平,将第二时钟信号VCLK2的高电平导通至第一节点Q,控制第一节点Q的第一控制信号VQ为高电平。由于扫描输出模块400的储能作用,第一节点Q的电位逐渐升高,但移位输出模块300和扫描输出模块400仍处于关断状态。第二节点控制模块200响应第一时钟信号VCLK1的低电平而关断。由于第一控制信号VQ的电位在上升期间不足以将移位输出模块300和扫描输出模块400导通,移位输出模块300和扫描输出模块400仍处于关断状态。由于后级电路电容的存储作用,移位信号VVN和扫描信号VGN维持上一阶段的低电平。
第三阶段T3,第一移位信号VVN-1输入低电平,第二移位信号VVN+1输入低电平,第一时钟信号VCLK1输入高电平,第二时钟信号VCLK2输入高电平,第三时钟信号VCLK3输入低电平。第一控制信号VQ的电位升高足以使移位输出模块300和扫描输出模块400导通,移位输出模块300和扫描输出模块400将第一时钟信号VCLK1的高电平导通至移位信号输出端VN和扫描信号输出端GN。第一节点Q响应扫描信号输出端GN的高电平和扫描输出模块400存储的高电平,其电压继续升高。第一节点控制模块100响应第一移位信号VVN-1、第二移位信号VVN+1和第三时钟信号VCLK3的低电平而关断。第二节点控制模块200响应第一时钟信号VCLK1的高电平而导通。与此同时,节点互控模块500响应第一控制信号VQ的高电平,控制第二节点QN为低电平。移位输出模块300和扫描输出模块400响应第一控制信号VQ的高电平和第二控制信号VQN的低电平,将第一时钟信号端CLK1的高电平输出至移位信号输出端VN和扫描信号输出端GN,移位信号VVN和扫描信号VGN为高电平。
第四阶段T4,第一移位信号VVN-1为低电平,第二移位信号VVN+1为高电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第一节点控制模块100响应第一移位信号VVN-1的低电平、第二移位信号VVN+1的高电平和第三时钟信号VCLK3的低电平,将第二时钟信号VCLK2的高电平输出至第一节点Q,控制第一控制信号VQ为高电平。第二节点控制模块200响应第一时钟信号VCLK1的低电平而关断。与此同时,节点互控模块500响应第一控制信号VQ的高电平,控制第二节点QN为低电平。移位输出模块300和扫描输出模块400响应第一控制信号VQ的高电平和第二控制信号VQN的低电平,将第一时钟信号端CLK1的低电平输出至移位信号输出端VN和扫描信号输出端GN,移位信号VVN和扫描信号VGN为低电平。
第五阶段T5,第一移位信号VVN-1为低电平,第二移位信号VVN+1为高电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为低电平,第三时钟信号VCLK3为高电平。第一节点控制模块100响应第一移位信号VVN-1的低电平、第二移位信号VVN+1和第三时钟信号VCLK3的高电平,将第二时钟信号VCLK2的低电平导通至第一节点Q,控制第一控制信号VQ为低电平。第二节点控制模块200响应第一时钟信号VCLK1的低电平而关断。节点互控模块500响应第一控制信号VQ和第二控制信号VQN的低电平而关断。移位输出模块300和扫描输出模块400响应第一控制信号VQ的低电平和第二控制信号VQN的低电平而关断。由于后级电路电容的存储作用,移位信号VVN和扫描信号VGN维持上一阶段的低电平。
第六阶段T6,第一移位信号VVN-1为低电平,第二移位信号VVN+1为低电平,第二时钟信号VCLK2为低电平,第三时钟信号VCLK3为高电平。第一节点控制模块100响应第一移位信号VVN-1的低电平、第二移位信号VVN+1的低电平和第三时钟信号VCLK3的高电平,将第一电源端VGL1的低电平导通至第一节点Q,控制第一控制信号VQ为低电平。第二节点控制模块200响应第一时钟信号VCLK1的低电平而关断。节点互控模块500响应第一控制信号VQ和第二控制信号VQN的低电平而关断。移位输出模块300和扫描输出模块400响应第一控制信号VQ的低电平和第二控制信号VQN的低电平而关断。由于后级电路电容的存储作用,移位信号VVN和扫描信号VGN维持上一阶段的低电平。
第七阶段T7,第一移位信号VVN-1为低电平,第二移位信号VVN+1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第一节点控制模块100响应第一移位信号VVN-1的低电平、第二移位信号VVN+1和第三时钟信号VCLK3的低电平而关断。第二节点控制模块200响应第一时钟信号VCLK1的高电平而导通,将第一时钟信号VCLK1的高电平导通至第二节点QN,控制第二控制信号VQN为高电平。节点互控模块500响应第二控制信号VQN的高电平将第一电源端VGL1的低电平导通至第一节点Q,控制第一节点Q为低电平。移位输出模块300和扫描输出模块400响应第一控制信号VQ的低电平和第二控制信号VQN的高电平,将第一电源端VGL1的低电平导通至移位信号输出端VN和扫描信号输出端GN,移位信号VVN和扫描信号VGN维持低电平输出。
以此类推,在第七阶段T7以后,扫描电路重复第六阶段T6和第七阶段T7的工作状态,第二控制信号VQN的电平状态与第二时钟信号VCLK2的电平状态保持一致,且在第二控制信号VQN为高电平时,移位输出模块300和扫描输出模块400分别维持移位信号输出端VN和扫描信号输出端GN的低电平。因此,本发明实施例实现了对第一移位信号输入端VN-1输入的脉冲信号的移位功能,即正向扫描。需要说明的是,本发明实施例提供的扫描电路还可以将第二移位信号输入端VN+1的脉冲信号进行移位输出,即反向扫描,本领域技术人员可以理解,反向扫描的驱动过程与正向扫描类似,不再赘述。
本发明实施例通过设置第一节点控制模块100分别与第一移位信号输入端VN-1、第二移位信号输入端VN+1和第二时钟信号端CLK2电连接,有利于避免第一节点控制模块100中的晶体管始终处于电压偏置的状态,从而有利于避免在恶劣工作条件下,第一节点控制模块100中的晶体管的工作阈值电压偏移。因此,本发明实施例有利于提升扫描电路工作的稳定性,从而有利于提升显示面板的信赖性。
图7为本发明实施例提供的又一种扫描电路的结构示意图。参见图7,在上述各实施例的基础上,可选地,第一节点控制模块100包括第五晶体管M5、第六晶体管M6和第七晶体管M7;第五晶体管M5的栅极与第一移位信号输入端VN-1电连接,第五晶体管M5的第一极与第二时钟信号端CLK2电连接,第五晶体管M5的第二极与第一节点Q电连接;第六晶体管M6的栅极与第二移位信号输入端VN+1电连接,第六晶体管M6的第一极与第二时钟信号端CLK2电连接,第六晶体管M6的第二极与第一节点Q电连接;第七晶体管M7的栅极与第三时钟信号端CLK3电连接,第七晶体管M7的第一极与第一电源端VGL1电连接,第七晶体管M7的第二极与第一节点Q电连接。
其中,第五晶体管M5和第六晶体管M6对称设置,分别受第一移位信号输入端VN-1和第二移位信号输入端VN+1的电压控制,且第五晶体管M5和第六晶体管M6的两端均未连接电源端,因此,第五晶体管M5和第六晶体管M6避免了处于电压偏置的状态,以及第五晶体管M5和第六晶体管M6的负载也相同。本发明实施例有效改善了第五晶体管M5和第六晶体管M6的工作阈值电压偏移的现象,降低了工作阈值电压漂移。
在上述各实施例的基础上,可选地,第二时钟信号端CLK2输入的时钟信号的频率与第三时钟信号端CLK3输入的时钟信号的频率相同,第一时钟信号端CLK1输入的时钟信号的频率为第二时钟信号端CLK2输入的时钟信号的频率的两倍。
其中,第二时钟信号端CLK2和第三时钟信号端CLK3输入的时钟信号为栅控制输出时钟,其作用为控制扫描电路中的晶体管的导通和关断。第一时钟信号端CLK1输入的时钟信号为控制移位时钟和扫描时钟,作为扫描信号输出至扫描信号输出端GN。本发明实施例设置栅脉冲输出时钟和控制移位时钟分开设置,有利于降低栅脉冲输出时钟的负载。另外,本发明实施例还可以根据需要调节第一时钟信号和第二时钟信号的电位高低,可以调节各晶体管的电流大小,以选择一个合适的电压来减小扫描电路的功耗。
需要说明的是,在上述各实施例中,第二节点控制模块200与第一时钟信号端CLK1电连接,从而可以在移位信号和扫描信号输出保持的阶段,控制第二节点QN的电位交替变化,在第二节点QN为高电平时,控制第一电源信号输出,保持移位信号和输出信号的低电平。由于第一时钟信号端CLK1的时钟频率较高,因此,第二节点控制模块200与第一时钟信号端CLK1电连接,使得移位信号和扫描信号的保持作用更好,具有更小的噪声。在其他实施例中,第二节点控制模块200还可以与第二时钟信号端CLK2电连接,同样可以达到保持移位信号和输出信号的低电平的作用。
在上述各实施例的基础上,可选地,第二时钟信号端CLK2输入的时钟信号的高电平与第三时钟信号端CLK3输入的时钟信号的高电平相同;第二时钟信号端CLK2输入的时钟信号的低电平与第三时钟信号端CLK3输入的时钟信号的低电平相同。
其中,第二时钟信号端CLK2和第三时钟信号端CLK3输入的时钟信号为栅控制输出时钟。本发明实施例通过设置第二时钟信号和第三时钟信号的高低电平相同,有利于控制晶体管的电压偏置状态相同,从而有利于维持各晶体管的工作阈值电压偏移较小。
在上述各实施例的基础上,可选地,第二时钟信号端CLK2输入的时钟信号的高电平和低电平对称;第三时钟信号端CLK3输入的时钟信号的高电平和低电平对称。其中,高电平和低电平对称是指,高电平和低电平相对于基准电平的偏压相等,例如基准电平为0V,高电平为12V,低电平为-12V。本发明实施例这样设置,有利于减少各晶体管的偏压,从而有利于降低各晶体管的阈值电压漂移。
图8为本发明实施例提供的又一种扫描电路的结构示意图。参见图8,在上述各实施例的基础上,可选地,第二节点控制模块200包括第九晶体管M9和第十晶体管M10;第九晶体管M9的栅极与其第一极电连接,第九晶体管M9的第一极与第一时钟信号端CLK1电连接,第九晶体管M9的第二极与第二节点QN电连接;第十晶体管M10的栅极与其第一极电连接,第十晶体管M10的第一极与第二节点QN电连接,第十晶体管M10的第二极与第一时钟信号端CLK1电连接。
其中,第九晶体管M9可以等效为阳极与第二时钟信号端CLK2连接,阴极与第二节点QN连接的二极管,第十晶体管M10可以等效为阳极与第二节点QN连接,阴极与第一时钟信号端CLK1连接的二极管,因此,第九晶体管M9和第十晶体管M10构成了反并联连接的二极管。当第一时钟信号端CLK1为高电平时,可以控制第二节点QN为高电平,在扫描信号的保持阶段,控制移位输出模块300和扫描输出模块400输出维持低电平的信号。本发明实施例设置第二节点控制模块200等效为反并联连接的二极管,避免了采用另外的信号线控制第二节点控制模块200,从而有利于减少信号线的数量。
图9为本发明实施例提供的又一种扫描电路的结构示意图。参见图9,在上述各实施例的基础上,可选地,节点互控模块500包括第十一晶体管M11和第十二晶体管M12;第十一晶体管M11的栅极与第一节点Q电连接,第十一晶体管M11的第一极与第一电源端VGL1电连接,第十一晶体管M11的第二极与第二节点QN电连接;第十二晶体管M12的栅极与第二节点QN电连接,第十二晶体管M12的第一极与第一电源端VGL1电连接,第十二晶体管M12的第二极与第一节点Q电连接。
其中,第十一晶体管M11受第一节点Q的控制,第十二晶体管M12受第二节点QN的控制。当第一节点Q和第二节点QN中的一个为高电平时,节点互控模块500导通,将另一个节点控制为低电平。因此,本发明实施例避免了第一节点Q和第二节点QN同时为高电平的情况,从而避免了移位输出模块300和扫描输出模块400中的输出晶体管和保持晶体管同时导通,使得扫描电路输出端短路,确保了移位信号输出端VN和扫描信号输出端GN输出信号的稳定性。
图10为本发明实施例提供的又一种扫描电路的结构示意图。参见图10,在上述各实施例的基础上,可选地,扫描电路还包括第八晶体管M8,第八晶体管M8的栅极与第三时钟信号端CLK3电连接,第八晶体管M8的第一极与扫描信号输出端GN电连接,第八晶体管M8的第二极与第一电源端VGL1电连接。本发明实施例设置第八晶体管M8,有利于在输出保持阶段,维持低电平的稳定输出。
继续参见图9,在上述各实施例的基础上,可选地,扫描电路包括移位输出模块300、扫描输出模块400、第一节点控制模块100、第二节点控制模块200、节点互控模块500和第八晶体管M8。
移位输出模块300包括第一晶体管M1和第二晶体管M2;第一晶体管M1的栅极与第一节点Q电连接,第一晶体管M1的第一极与第一时钟信号端CLK1电连接,第一晶体管M1的第二极与移位信号输出端VN电连接;第二晶体管M2的栅极与第二节点QN电连接,第二晶体管M2的第一极与移位信号输出端VN电连接,第二晶体管M2的第二极与第一电源端VGL1电连接。
扫描输出模块400包括第三晶体管M3和第四晶体管M4;第三晶体管M3的栅极与第一节点Q电连接,第三晶体管M3的第一极与第一时钟信号端CLK1电连接,第三晶体管M3的第二极与扫描信号输出端GN电连接;第四晶体管M4的栅极与第二节点QN电连接,第四晶体管M4的第一极与扫描信号输出端GN电连接,第四晶体管M4的第二极与第一电源端VGL1电连接。
第一节点控制模块100包括第五晶体管M5、第六晶体管M6和第七晶体管M7;第五晶体管M5的栅极与第一移位信号输入端VN-1电连接,第五晶体管M5的第一极与第二时钟信号端CLK2电连接,第五晶体管M5的第二极与第一节点Q电连接;第六晶体管M6的栅极与第二移位信号输入端VN+1电连接,第六晶体管M6的第一极与第二时钟信号端CLK2电连接,第六晶体管M6的第二极与第一节点Q电连接;第七晶体管M7的栅极与第三时钟信号端CLK3电连接,第七晶体管M7的第一极与第一电源端VGL1电连接,第七晶体管M7的第二极与第一节点Q电连接。
第二节点控制模块200包括第九晶体管M9和第十晶体管M10;第九晶体管M9的栅极与其第一极电连接,第九晶体管M9的第一极与第一时钟信号端CLK1电连接,第九晶体管M9的第二极与第二节点QN电连接;第十晶体管M10的栅极与其第一极电连接,第十晶体管M10的第一极与第二节点QN电连接,第十晶体管M10的第二极与第一时钟信号端CLK1电连接。
节点互控模块500包括第十一晶体管M11和第十二晶体管M12;第十一晶体管M11的栅极与第一节点Q电连接,第十一晶体管M11的第一极与第一电源端VGL1电连接,第十一晶体管M11的第二极与第二节点QN电连接;第十二晶体管M12的栅极与第二节点QN电连接,第十二晶体管M12的第一极与第一电源端VGL1电连接,第十二晶体管M12的第二极与第一节点Q电连接。
第八晶体管M8的栅极与第三时钟信号端CLK3电连接,第八晶体管M8的第一极与扫描信号输出端GN电连接,第八晶体管M8的第二极与第一电源端VGL1电连接。
继续参见图6,示例性地,各晶体管为N型晶体管。该扫描电路的驱动方法包括第一阶段T1、第二阶段T2、第三阶段T3、第四阶段T4、第五阶段T5、第六阶段T6和第七阶段T7。
第一阶段T1,第一移位信号VVN-1为高电平,第二移位信号VVN+1为低电平,第一时钟信号端CLK1为低电平,第二时钟信号端CLK2为低电平,第三时钟信号端CLK3为高电平。第五晶体管M5响应第一移位信号VVN-1输入的高电平而导通,将第二时钟信号VCLK2的低电平导通至第一节点Q,控制第一控制信号VQ为低电平。第六晶体管M6响应第二移位信号VVN+1的低电平而关断。第三晶体管M3响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平导通至第一节点Q,同样控制第一控制信号VQ为低电平。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第一时钟信号VCLK1输入的低电平和第二控制信号VQN的低电平而关断。第十一晶体管M11响应第一控制信号VQ的低电平而关断。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第一晶体管M1响应第一控制信号VQ的低电平而关断,第二晶体管M2响应第二控制信号VQN的低电平而关断。第三晶体管M3响应第一控制信号VQ的低电平而关断,第四晶体管M4响应第二控制信号VQN的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平输出至扫描信号输出端GN,控制扫描信号VGN为低电平。由于后级电路电容的存储作用,移位信号VVN维持上一阶段的低电平。
第二阶段T2,第一移位信号VVN-1为高电平,第二移位信号VVN+1为低电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第五晶体管M5响应第一移位信号VVN-1的高电平而导通,将第二时钟信号VCLK2的高电平导通至第一节点Q,由于电容C1的储能作用,第一节点Q的电位逐渐升高,但第三晶体管M3仍处于关断状态。第六晶体管M6响应第二移位信号VVN+1的低电平而关断。第七晶体管M7响应第三时钟信号VCLK3的低电平而关断。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号VCLK2输入高电平和第二节点QN的低电平而导通。与此同时,第十一晶体管M11响应第一控制信号VQ的高电平而导通,将第一电源端VGL1的低电平导通至第二节点QN,控制第二节点QN为低电平。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的低电平而关断。由于第一控制信号VQ的电位在上升期间不足以将第一晶体管M1和第三晶体管M3导通,第一晶体管M1和第三晶体管M3仍为关断状态。由于电容C1和后级电路电容的存储作用,移位信号VVN和扫描信号VGN维持上一阶段的低电平。
第三阶段T3,第一移位信号VVN-1为低电平,第二移位信号VVN+1为低电平,第一时钟信号端CLK1为高电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第一控制信号VQ的电位升高足以使第一晶体管M1和第三晶体管M3导通,第一晶体管M1将第一时钟信号的高电平导通至移位信号输出端VN,第三晶体管M3将第一时钟信号的高电平导通至扫描信号输出端GN。第一节点Q响应扫描信号输出端GN的高电平和电容C1存储的高电平,其电压继续升高。第五晶体管M5响应第一移位信号VVN-1的低电平而关断。第六晶体管M6响应第二移位信号VVN+1输入低电平而关断。第七晶体管M7响应第三时钟信号VCLK3的低电平而关断。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号VCLK2输入的高电平和第二控制信号VQN的低电平而导通。与此同时,第十一晶体管M11响应第一控制信号VQ的高电平而导通,将第一电源端VGL1的低电平导通至第二节点QN,控制第二节点QN为低电平。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的低电平而关断。移位信号输出端VN和扫描信号输出端GN输出高电平。
第四阶段T4,第一移位信号VVN-1为低电平,第二移位信号VVN+1为高电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第五晶体管M5响应第一移位信号VVN-1的低电平而关断。第六晶体管M6响应第二移位信号VVN+1的高电平而导通,第六晶体管M6将第二时钟信号VCLK2的高电平导通至第一节点Q,控制第一节点Q为高电平。第七晶体管M7响应第三时钟信号VCLK3的低电平而关断。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号端CLK2输入高电平和第二控制信号VQN的低电平而导通。与此同时,第十一晶体管M11响应第一控制信号VQ的高电平而导通,将第一电源端VGL1的低电平导通至第二节点QN,控制第二节点QN为低电平。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的低电平而关断。第一晶体管M1响应第一控制信号VQ的高电平而导通,将第一时钟信号VCLK1的低电平导通至移位信号输出端VN。第三晶体管M3响应第一控制信号VQ的高电平而导通,将第一时钟信号VCLK1的低电平导通至扫描信号输出端GN。第一节点Q响应扫描信号输出端GN的低电平和电容C1存储的高电平,其电压降低。综上,移位信号输出端VN和扫描信号输出端GN输出低电平。
第五阶段T5,第一移位信号VVN-1为低电平,第二移位信号VVN+1为高电平,第一时钟信号VCLK1为低电平,第二时钟信号VCLK2为低电平,第三时钟信号VCLK3为高电平。第五晶体管M5响应第一移位信号VVN-1的低电平而关断。第六晶体管M6响应第二移位信号VVN+1的高电平而导通,第六晶体管M6将第二时钟信号VCLK2的低电平导通至第一节点Q,控制第一节点Q为低电平。第七晶体管M7响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平导通至第一节点Q,控制第一节点Q为低电平。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号端CLK2输入低电平和第二控制信号VQN的低电平而关断。第十一晶体管M11响应第一控制信号VQ的低电平而关断。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第一晶体管M1和第三晶体管M3响应第一控制信号VQ的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平输出至扫描信号输出端GN,控制扫描信号输出端GN输出低电平。由于后级电路电容的存储作用,移位信号输出VVN维持上一阶段的低电平。
第六阶段T6,第一移位信号VVN-1为低电平,第二移位信号VVN+1为低电平,第二时钟信号VCLK2为低电平,第三时钟信号VCLK3为高电平。第五晶体管M5响应第一移位信号VVN-1的低电平而关断。第六晶体管M6响应第二移位信号VVN+1的低电平而关断。第七晶体管M7响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平导通至第一节点Q,控制第一节点Q为低电平。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号端CLK2输入低电平和第二控制信号VQN的低电平而关断。第十一晶体管M11响应第一控制信号VQ的低电平而关断。第十二晶体管M12响应第二控制信号VQN的低电平而关断。第一晶体管M1和第三晶体管M3响应第一控制信号VQ的低电平而关断。第八晶体管M8响应第三时钟信号VCLK3的高电平而导通,将第一电源端VGL1的低电平输出至扫描信号输出端GN,控制扫描信号输出端GN输出低电平。
第七阶段T7,第一移位信号VVN-1为低电平,第二移位信号VVN+1为低电平,第二时钟信号VCLK2为高电平,第三时钟信号VCLK3为低电平。第五晶体管M5响应第一移位信号VVN-1的低电平而关断。第六晶体管M6响应第二移位信号VVN+1的低电平而关断。第七晶体管M7响应第三时钟信号VCLK3输入低电平而关断。第九晶体管M9和第十晶体管M10构成反并联连接的二极管,其响应第二时钟信号VCLK2输入高电平和第二控制信号VQN的低电平而导通,将第二时钟信号VCLK2的高电平导通至第二节点QN,控制第二节点QN为高电平。第十一晶体管M11响应第一控制信号VQ的低电平而关断。第十二晶体管M12响应第二控制信号VQN的高电平而导通,将第一电源端VGL1的低电平导通至第一节点Q,控制第一节点Q为低电平。第一晶体管M1和第三晶体管M3响应第一控制信号VQ的低电平而关断。第三晶体管M3响应第二控制信号VQN的高电平而导通,将第一电源端VGL1的低电平导通至移位信号输出端VN,移位信号输出端VN维持低电平输出。第四晶体管M4响应第二控制信号VQN的高电平而导通,将第一电源端VGL1的低电平导通至扫描信号输出端GN,扫描信号输出端GN维持低电平输出。
以此类推,在第七阶段T7以后,扫描电路重复第六阶段T6和第七阶段T7的工作状态,第二控制信号VQN的电位与第一时钟信号VCLK1的电平状态保持一致,且在第二控制信号VQN为高电平时,第二晶体管M2和第四晶体管M4导通,维持扫描信号输出端GN的低电平。因此,本发明实施例实现了对第一移位信号VVN-1输入的脉冲信号的移位功能,即正向扫描。需要说明的是,本发明实施例提供的扫描电路还可以将第二移位信号VVN+1的脉冲信号进行移位输出,即反向扫描,本领域技术人员可以理解,反向扫描的驱动过程与正向扫描类似,不再赘述。
本发明实施例提供了一种12T1C扫描电路,该扫描电路至少包括以下有益效果:第一方面,该扫描电路的移位信号不会受到扫描信号的影响,即使位于显示区的扫描线出现短路或其他故障现象,不会影响到移位信号,因此下级的扫描电路仍然能够正常输出,从而降低了扫描电路的故障率,提升了显示面板的信赖性。第二方面,该扫描电路实现了双向扫描功能。第三方面,第五晶体管M5和第六晶体管M6对称设置,其负载相等,且偏压较小,有利于长时间工作的工作阈值电压偏移较小,从而有利于提升扫描电路工作的稳定性,进而提升了显示面板的信赖性。第四方面,本发明实施例仅需设置一个驱动晶体管和一个电容C1,从而有利于减小显示面板的版图面积,有利于减小扫描电路时钟总线的负载。
需要说明的是,在上述实施例中示例性地示出了各晶体管均为N型晶体管,并非对本发明的限定。在其他实施例中还可以根据需要设置各晶体管均为P型晶体管,或者,部分晶体管为P型晶体管,部分晶体管为N型晶体管,在实际应用中可以根据需要设定。
图11为本发明实施例提供的又一种扫描电路的结构示意图。参见图11,在上述各实施例的基础上,可选地,扫描电路还可以包括第二电源端VGL2,第二电源端VGL2与第一节点控制模块100和节点互控模块500电连接,第一电源端VGL1与移位信号输出模块300和扫描信号输出模块400电连接;第一电源端VGL1和第二电源端VGL2输入的电压不同。
其中,第一电源端VGL1的电压为控制各晶体管的导通和关断状态的控制电压。第二电源端VGL2输出的电压为扫描信号输出端GN输出的电压。本发明实施例设置第一电源端VGL1和第二电源端VGL2不同,可以不改变第二电源端VGL2的电压而调整第一电源端VGL1的电压。因此,本发明实施例可以确保扫描信号输出端GN输出信号稳定性的情况下,调节第一电源端VGL1的电压,通过调节第一电源端VGL1的电压,可以调节各晶体管的电流大小,以选择一个合适的电压来减小扫描电路的功耗。
本发明实施例还提供了一种显示面板。图12为本发明实施例提供的一种显示面板的结构示意图。参见图12,该扫描电路包括多个如本发明任意实施例所提供的扫描电路10、第一启动信号线41、第一时钟信号线21、第四时钟信号线24和多条扫描线50;多个扫描电路10级联连接,第一级扫描电路10的第一移位信号输入端与第一启动信号线41电连接;上一级扫描电路10的移位信号输出端与下一级扫描电路10的第一移位信号输入端电连接;扫描电路10的扫描信号输出端与对应的扫描线50电连接;第奇数级扫描电路的第一时钟信号端与第一时钟信号线21电连接;第偶数级扫描电路10的第一时钟信号端与第四时钟信号线24电连接。其中,第一时钟信号线21和第四时钟信号线24上的时钟信号的时序不同,从而驱动各级扫描电路10逐级输出扫描信号。本发明实施例所提供的显示面板包括本发明任意实施例所提供的扫描电路10,其技术原理和产生的技术效果类似,这里不再赘述。
继续参见图12,在上述各实施例的基础上,可选地,显示面板还包括第二时钟信号线22、第三时钟信号线23、第五时钟信号线25、第六时钟信号线26和第二启动信号线42;扫描电路10还包括第二时钟信号端、第三时钟信号端和第二移位信号输入端;第一节点控制模块与第一移位信号输入端、第二移位信号输入端、第二时钟信号端、第三时钟信号端和第一节点电连接,第一节点控制模块用于根据第一移位信号输入端、第二移位信号输入端、第二时钟信号端和第三时钟信号端输入的信号控制第一节点的电位;最后一级扫描电路10的第二移位信号输入端与第二启动信号线电连接;下一级扫描电路10的移位信号输出端与上一级扫描电路10的第二移位信号输入端电连接;第奇数级扫描电路10的第二时钟信号端与第二时钟信号线电连接,第三时钟信号端与第三时钟信号线电连接;第偶数级扫描电路10的第二时钟信号端与第五时钟信号线电连接,第三时钟信号端与第六时钟信号线电连接。
图13为本发明实施例提供的一种显示面板的驱动时序示意图。参见图13,示例性地,该显示面板共有N级扫描电路。第一时钟信号线21向奇数级扫描电路10的第一时钟信号端发送第一时钟信号VCLK1,第二时钟信号线22向奇数级扫描电路10的第二时钟信号端发送第二时钟信号VCLK2,第三时钟信号线23向奇数级扫描电路10的第三时钟信号端发送第三时钟信号VCLK3,第四时钟信号线24向偶数级扫描电路10的第一时钟信号端发送第四时钟信号VCLK4,第五时钟信号线25向偶数级扫描电路10的第二时钟信号端发送第五时钟信号VCLK5,第六时钟信号线26向偶数级扫描电路10的第三时钟信号端发送第六时钟信号VCLK6,第一启动信号线41向第一级扫描电路10的第一输入端输入第一启动信号VN0。
该显示面板的驱动方法包括:
向第一时钟信号线21发送第一时钟信号VCLK1,向第二时钟信号线22发送第二时钟信号VCLK2,向第三时钟信号线23发送第三时钟信号VCLK3,向第四时钟信号线24发送第四时钟信号VCLK4,向第五时钟信号线25发送第五时钟信号VCLK5,向第六时钟信号线26发送第六时钟信号VCLK6,向第一启动信号线41发送第一启动信号VN0;其中,第一时钟信号VCLK1与第四时钟信号VCLK4相反,第二时钟信号VCLK2与第五时钟信号VCLK5相反,第三时钟信号VCLK3与第六时钟信号VCLK6相反。
驱动多个扫描电路10正向逐级向多条扫描线50发送扫描信号,即第一级扫描电路10、第二级扫描电路10、……第N-1级扫描电路10和第N级扫描电路10依次输出扫描信号,实现正向扫描。
需要说明的是,本发明实施例还可以实现反向扫描。具体地,向第二启动信号线42发送启动信号,可以实现反向扫描,本领域技术人员可以理解,反向扫描的驱动方法类似,不再赘述。
本发明实施例还提供了一种显示面板的驱动方法。图14为本发明实施例提供的一种显示面板的驱动方法的流程示意图。参见图14,该显示面板的驱动方法包括以下步骤:
S110、在第一扫描阶段,向第一时钟信号线发送第一时钟信号,向第四时钟信号线发送第四时钟信号,向第一启动信号线发送第一启动信号;其中,第一时钟信号与第四时钟信号相反。
S120、驱动多个扫描电路正向逐级输出移位信号,以及驱动多个扫描电路正向逐级向多条扫描线发送扫描信号。
本发明实施例所提供的显示面板的驱动方法,适用于本发明任意实施例所提供的显示面板,其技术原理和产生的技术效果类似,这里不再赘述。
图15为本发明实施例提供的另一种显示面板的驱动方法的流程示意图。参见图15,在上述各实施例的基础上,可选地,该显示面板的驱动方法包括以下步骤:
S210、在第一扫描阶段,向第一时钟信号线发送第一时钟信号,向第二时钟信号线发送第二时钟信号,向第三时钟信号线发送第三时钟信号,向第四时钟信号线发送第四时钟信号,向第五时钟信号线发送第五时钟信号,向第六时钟信号线发送第六时钟信号,向第一电源信号线发送第一电源信号,向第二电源信号线发送第二电源信号,向第一启动信号线发送第一启动信号;其中,第一时钟信号与第四时钟信号相反,第二时钟信号与第五时钟信号相反,第三时钟信号与第六时钟信号相反。
S220、驱动多个扫描电路正向逐级向多条扫描线发送扫描信号。
S230、在第二扫描阶段,向第一时钟信号线发送第一时钟信号,向第二时钟信号线发送第二时钟信号,向第三时钟信号线发送第三时钟信号,向第四时钟信号线发送第四时钟信号,向第五时钟信号线发送第五时钟信号,向第六时钟信号线发送第六时钟信号,向第一电源信号线发送第一电源信号,向第二电源信号线发送第二电源信号,向第二启动信号线发送第二启动信号。
S240、驱动多个扫描电路反向逐级向多条扫描线发送扫描信号。
需要说明的是,本发明实施例示例性地示出了在显示面板的驱动过程中,正向扫描和反向扫描交替进行,并非对本发明的限定。在其他实施例中,还可以根据需要设置显示面板的驱动方式只包括正向扫描,或者只包括反向扫描,在实际应用中可以根据需要进行设定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (16)

1.一种扫描电路,其特征在于,包括:第一节点、第二节点、第一移位信号输入端、第一时钟信号端、移位信号输出端和扫描信号输出端;
第一节点控制模块,与所述第一移位信号输入端和所述第一节点电连接,所述第一节点控制模块用于响应所述第一移位信号输入端的移位信号,控制所述第一节点的电位;
第二节点控制模块,与所述第二节点电连接,所述第二节点控制模块用于控制所述第二节点的电位;
移位输出模块,与所述第一节点、所述第二节点、所述第一时钟信号端和所述移位信号输出端电连接,所述移位输出模块用于根据所述第一节点的电位和所述第二节点的电位将所述第一时钟信号端输入的信号输出至所述移位信号输出端;
扫描输出模块,与所述第一节点、所述第二节点、所述第一时钟信号端和所述扫描信号输出端电连接,所述扫描输出模块用于根据所述第一节点的电位和所述第二节点的电位将所述第一时钟信号端输入的信号输出至所述扫描信号输出端。
2.根据权利要求1所述的扫描电路,其特征在于,还包括第一电源端;所述移位输出模块包括第一晶体管和第二晶体管;
所述第一晶体管的栅极与所述第一节点电连接,所述第一晶体管的第一极与所述第一时钟信号端电连接,所述第一晶体管的第二极与所述移位信号输出端电连接;
所述第二晶体管的栅极与所述第二节点电连接,所述第二晶体管的第一极与所述移位信号输出端电连接,所述第二晶体管的第二极与所述第一电源端电连接。
3.根据权利要求1所述的扫描电路,其特征在于,还包括第一电源端;所述扫描输出模块包括第三晶体管、第四晶体管和电容;
所述第三晶体管的栅极与所述第一节点电连接,所述第三晶体管的第一极与所述第一时钟信号端电连接,所述第三晶体管的第二极与所述扫描信号输出端电连接;
所述第四晶体管的栅极与所述第二节点电连接,所述第四晶体管的第一极与所述扫描信号输出端电连接,所述第四晶体管的第二极与所述第一电源端电连接;
所述电容的第一极与所述第三晶体管的栅极电连接,所述电容的第二极与所述扫描信号输出端电连接。
4.根据权利要求3所述的扫描电路,其特征在于,所述第三晶体管的宽长比大于所述第四晶体管的宽长比。
5.根据权利要求1所述的扫描电路,其特征在于,所述第一时钟信号端包括移位时钟信号端和扫描时钟信号端,所述扫描时钟信号端的信号和所述移位时钟信号端的信号的时序相同;
所述移位输出模块与所述移位时钟信号端电连接,所述扫描输出模块与所述扫描时钟信号端电连接。
6.根据权利要求1所述的扫描电路,其特征在于,还包括第二时钟信号端、第三时钟信号端、第二移位信号输入端、第一电源端和节点互控模块;
所述第一节点控制模块与所述第一移位信号输入端、所述第二移位信号输入端、所述第二时钟信号端、所述第三时钟信号端、所述第一电源端和所述第一节点电连接,所述第一节点控制模块用于根据所述第一移位信号输入端、所述第二移位信号输入端、所述第二时钟信号端和所述第三时钟信号端输入的信号控制所述第一节点的电位;
所述第二节点控制模块与所述第一时钟信号端和所述第二节点电连接,所述第二节点控制模块用于根据所述第一时钟信号端输入的信号控制所述第二节点的电位;
所述节点互控模块与所述第一节点、所述第二节点和所述第一电源端电连接,所述节点互控模块用于根据所述第一节点的第一电位控制所述第二节点为第二电位,或者根据所述第二节点的第一电位控制所述第一节点为第二电位。
7.根据权利要求6所述的扫描电路,其特征在于,所述第一节点控制模块包括第五晶体管、第六晶体管和第七晶体管;
所述第五晶体管的栅极与所述第一移位信号输入端电连接,所述第五晶体管的第一极与所述第二时钟信号端电连接,所述第五晶体管的第二极与所述第一节点电连接;
所述第六晶体管的栅极与所述第二移位信号输入端电连接,所述第六晶体管的第一极与所述第二时钟信号端电连接,所述第六晶体管的第二极与所述第一节点电连接;
所述第七晶体管的栅极与所述第三时钟信号端电连接,所述第七晶体管的第一极与所述第一电源端电连接,所述第七晶体管的第二极与所述第一节点电连接。
8.根据权利要求6所述的扫描电路,其特征在于,还包括第八晶体管,所述第八晶体管的栅极与所述第三时钟信号端电连接,所述第八晶体管的第一极与所述扫描信号输出端电连接,所述第八晶体管的第二极与所述第一电源端电连接。
9.根据权利要求8所述的扫描电路,其特征在于,所述第二时钟信号端输入的时钟信号的频率与所述第三时钟信号端输入的时钟信号的频率相同,所述第一时钟信号端输入的时钟信号的频率为所述第二时钟信号端输入的时钟信号的频率的两倍。
10.根据权利要求6所述的扫描电路,其特征在于,所述第二时钟信号端输入的时钟信号的高电平与所述第三时钟信号端输入的时钟信号的高电平相同;
所述第二时钟信号端输入的时钟信号的低电平与所述第三时钟信号端输入的时钟信号的低电平相同。
11.根据权利要求6所述的扫描电路,其特征在于,所述第二时钟信号端输入的时钟信号的高电平和低电平对称;
所述第三时钟信号端输入的时钟信号的高电平和低电平对称。
12.根据权利要求6所述的扫描电路,其特征在于,所述第二节点控制模块包括第九晶体管和第十晶体管;
所述第九晶体管的栅极与其第一极电连接,所述第九晶体管的第一极与所述第一时钟信号端电连接,所述第九晶体管的第二极与所述第二节点电连接;
所述第十晶体管的栅极与其第一极电连接,所述第十晶体管的第一极与所述第二节点电连接,所述第十晶体管的第二极与所述第一时钟信号端电连接。
13.根据权利要求6所述的扫描电路,其特征在于,所述节点互控模块包括第十一晶体管和第十二晶体管;
所述第十一晶体管的栅极与所述第一节点电连接,所述第十一晶体管的第一极与所述第一电源端电连接,所述第十一晶体管的第二极与所述第二节点电连接;
所述第十二晶体管的栅极与所述第二节点电连接,所述第十二晶体管的第一极与所述第一电源端电连接,所述第十二晶体管的第二极与所述第一节点电连接。
14.一种显示面板,其特征在于,包括多个如权利要求1所述的扫描电路、第一启动信号线、第一时钟信号线、第四时钟信号线和多条扫描线;
多个所述扫描电路级联连接,第一级所述扫描电路的第一移位信号输入端与所述第一启动信号线电连接;上一级所述扫描电路的移位信号输出端与下一级所述扫描电路的第一移位信号输入端电连接;所述扫描电路的扫描信号输出端与对应的所述扫描线电连接;
第奇数级所述扫描电路的第一时钟信号端与所述第一时钟信号线电连接;第偶数级所述扫描电路的第一时钟信号端与所述第四时钟信号线电连接。
15.根据权利要求14所述的显示面板,其特征在于,还包括第二时钟信号线、第三时钟信号线、第五时钟信号线、第六时钟信号线和第二启动信号线;
所述扫描电路还包括第二时钟信号端、第三时钟信号端和第二移位信号输入端;所述第一节点控制模块与所述第一移位信号输入端、所述第二移位信号输入端、所述第二时钟信号端、所述第三时钟信号端和所述第一节点电连接,所述第一节点控制模块用于根据所述第一移位信号输入端、所述第二移位信号输入端、所述第二时钟信号端和所述第三时钟信号端输入的信号控制所述第一节点的电位;
最后一级所述扫描电路的第二移位信号输入端与所述第二启动信号线电连接;下一级所述扫描电路的移位信号输出端与上一级所述扫描电路的第二移位信号输入端电连接;
第奇数级所述扫描电路的第二时钟信号端与所述第二时钟信号线电连接,第三时钟信号端与所述第三时钟信号线电连接;第偶数级所述扫描电路的第二时钟信号端与所述第五时钟信号线电连接,第三时钟信号端与所述第六时钟信号线电连接。
16.一种如权利要求14所述的显示面板的驱动方法,其特征在于,包括:
在第一扫描阶段,向所述第一时钟信号线发送第一时钟信号,向所述第四时钟信号线发送第四时钟信号,向所述第一启动信号线发送第一启动信号;其中,所述第一时钟信号与所述第四时钟信号相反;
驱动多个所述扫描电路正向逐级输出移位信号,以及驱动多个所述扫描电路正向逐级向多条所述扫描线发送扫描信号。
CN201910798513.4A 2019-08-27 2019-08-27 一种扫描电路、显示面板和显示面板的驱动方法 Active CN110503913B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910798513.4A CN110503913B (zh) 2019-08-27 2019-08-27 一种扫描电路、显示面板和显示面板的驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910798513.4A CN110503913B (zh) 2019-08-27 2019-08-27 一种扫描电路、显示面板和显示面板的驱动方法

Publications (2)

Publication Number Publication Date
CN110503913A true CN110503913A (zh) 2019-11-26
CN110503913B CN110503913B (zh) 2023-02-28

Family

ID=68589987

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910798513.4A Active CN110503913B (zh) 2019-08-27 2019-08-27 一种扫描电路、显示面板和显示面板的驱动方法

Country Status (1)

Country Link
CN (1) CN110503913B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111640388A (zh) * 2020-06-30 2020-09-08 上海天马微电子有限公司 扫描信号生成电路、检测电路、面板及扫描信号生成方法
CN111916016A (zh) * 2020-07-27 2020-11-10 昆山国显光电有限公司 扫描驱动电路、显示面板和显示装置
CN113781947A (zh) * 2021-09-15 2021-12-10 昆山国显光电有限公司 一种移位寄存电路和显示面板
US20230093654A1 (en) * 2020-10-26 2023-03-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Gate driving unit, gate driving method, gate driving circuit and display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105551421A (zh) * 2016-03-02 2016-05-04 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN106157923A (zh) * 2016-09-26 2016-11-23 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107945765A (zh) * 2018-01-10 2018-04-20 京东方科技集团股份有限公司 移位寄存器电路及其控制方法、栅极驱动电路、显示装置
CN108288460A (zh) * 2018-04-26 2018-07-17 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN110070828A (zh) * 2019-04-08 2019-07-30 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105551421A (zh) * 2016-03-02 2016-05-04 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN106157923A (zh) * 2016-09-26 2016-11-23 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107945765A (zh) * 2018-01-10 2018-04-20 京东方科技集团股份有限公司 移位寄存器电路及其控制方法、栅极驱动电路、显示装置
CN108288460A (zh) * 2018-04-26 2018-07-17 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN110070828A (zh) * 2019-04-08 2019-07-30 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111640388A (zh) * 2020-06-30 2020-09-08 上海天马微电子有限公司 扫描信号生成电路、检测电路、面板及扫描信号生成方法
CN111916016A (zh) * 2020-07-27 2020-11-10 昆山国显光电有限公司 扫描驱动电路、显示面板和显示装置
US20230093654A1 (en) * 2020-10-26 2023-03-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Gate driving unit, gate driving method, gate driving circuit and display device
US11830410B2 (en) * 2020-10-26 2023-11-28 Chengdu Boe Optoelectronics Technology Co., Ltd. Gate driving unit, gate driving method, gate driving circuit and display device
CN113781947A (zh) * 2021-09-15 2021-12-10 昆山国显光电有限公司 一种移位寄存电路和显示面板
CN113781947B (zh) * 2021-09-15 2023-10-17 昆山国显光电有限公司 一种移位寄存电路和显示面板

Also Published As

Publication number Publication date
CN110503913B (zh) 2023-02-28

Similar Documents

Publication Publication Date Title
CN110503913A (zh) 一种扫描电路、显示面板和显示面板的驱动方法
CN107742502B (zh) 一种显示面板、显示方法及显示装置
CN102959614B (zh) 扫描信号线驱动电路和具备它的显示装置
CN108806584B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106601190A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105575315B (zh) 移位寄存器单元及其驱动方法、栅极扫描电路和显示装置
CN1523670B (zh) 半导体器件及其驱动方法
CN104715733A (zh) 移位寄存器单元、驱动电路和方法、阵列基板和显示装置
CN109243351B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN105139801A (zh) 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN110364121A (zh) 扫描电路、显示面板和显示装置
CN109389927A (zh) 移位寄存器及其驱动方法、栅极驱动电路
CN107221300A (zh) 像素电路及其驱动方法、显示基板、显示装置
CN111986609B (zh) 栅极驱动电路及显示装置
CN109410886A (zh) Goa电路
CN111583882A (zh) 阵列基板以及显示面板
CN110164375A (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN110322847A (zh) 栅极驱动电路、显示装置及驱动方法
CN110264948A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN112634805A (zh) 移位寄存器、显示面板及显示装置
CN112017613A (zh) 电荷共享电路、方法、显示驱动模组和显示装置
CN106601207A (zh) 控制电路、源极控制电路、驱动方法及显示装置
CN113763859B (zh) 移位寄存器及其驱动方法、栅极驱动电路、面板及装置
CN100481195C (zh) 电源电路、用其的驱动器ic、液晶显示装置及电子设备
CN105469736B (zh) 一种goa单元及其驱动方法、goa电路、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant