CN110416226B - 一种显示面板及其制作方法和显示装置 - Google Patents

一种显示面板及其制作方法和显示装置 Download PDF

Info

Publication number
CN110416226B
CN110416226B CN201910690569.8A CN201910690569A CN110416226B CN 110416226 B CN110416226 B CN 110416226B CN 201910690569 A CN201910690569 A CN 201910690569A CN 110416226 B CN110416226 B CN 110416226B
Authority
CN
China
Prior art keywords
layer
driving circuit
substrate
display panel
shielding layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910690569.8A
Other languages
English (en)
Other versions
CN110416226A (zh
Inventor
胡祖权
孙增标
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN201910690569.8A priority Critical patent/CN110416226B/zh
Publication of CN110416226A publication Critical patent/CN110416226A/zh
Application granted granted Critical
Publication of CN110416226B publication Critical patent/CN110416226B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods

Abstract

本发明实施例公开了一种显示面板及其制作方法和显示装置,其中显示面板划分为显示区和非显示区,显示面板包括:基底;发光器件层,发光器件层包括自基底依次层叠设置的第一电极层、发光层和第二电极层;阵列电路层,阵列电路层设置于第一电极层与基底之间,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;屏蔽层,屏蔽层设置于阵列电路层和第一电极层之间;其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线;使得在垂直于基底的方向上,与时钟信号线存在交叠的发光器件和与时钟信号线不存在交叠的发光器件的发光亮度趋于一致,进而提高显示面板的显示均一性,提升显示效果。

Description

一种显示面板及其制作方法和显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板及其制作方法和显示装置。
背景技术
随着显示技术的发展,窄边框已成为现有显示面板发展的一个主要趋势。
现有显示面板通常包括栅极驱动电路,栅极驱动电路通常设置于显示面板的非显示区,为缩短边框宽度,现有部分显示面板将栅极驱动电路设置于显示面板的显示区内,但是将显示面板设置于显示区会影响显示面板的显示均一性。
发明内容
本发明提供一种显示面板及其制作方法和显示装置,以实现显示面板窄边框的同时,提高显示面板的显示均一性。
第一方面,本发明实施例提供了一种显示面板,划分为显示区和非显示区,显示面板包括:
基底;
发光器件层,发光器件层包括自基底依次层叠设置的第一电极层、发光层和第二电极层;
阵列电路层,阵列电路层设置于第一电极层与基底之间,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;
屏蔽层,屏蔽层设置于阵列电路层和第一电极层之间;
其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线。
可选的,在垂直于基底的方向上,屏蔽层覆盖栅极驱动电路。
可选的,屏蔽层设置于整个显示区内。
可选的,阵列电路层还包括像素驱动电路,屏蔽层包括相互绝缘的第一部和第二部,其中,像素驱动电路通过第一部连接第一电极层,在垂直于基底的方向上,第二部至少覆盖栅极驱动电路的时钟信号线,第二部用于接入固定电位。
可选的,显示面板还包括与像素驱动电路电连接的第一电源模块和第二电源模块,第一电源模块和第二电源模块设置于非显示区,第二部与第一电源模块或第二电源模块电连接。
可选的,显示面板还包括绝缘层,绝缘层设置于屏蔽层和阵列电路层之间,第一部通过穿透绝缘层的过孔与像素驱动电路电连接。
可选的,像素驱动电路包括薄膜晶体管,薄膜晶体管包括栅极、第一极和第二极,在垂直于基底的方向上,过孔与第一极的位置对应,且过孔位置处的屏蔽层作为屏蔽层的第一部。
可选的,显示面板还包括与栅极驱动电路电连接的多条扫描线,沿扫描线延伸方向,栅极驱动电路设置于显示区的中间区域,扫描线从栅极驱动电路向两侧延伸;
像素驱动电路设置于栅极驱动电路的两侧。
第二方面,本发明实施例还提供了一种显示面板的制作方法,包括:
提供基底;
在基底的一侧形成阵列电路层,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;
在阵列电路层远离基底的一侧形成屏蔽层;
在屏蔽层远离基底的一侧形成发光器件层,其中发光器件层包括自屏蔽层依次设置的第一电极层、发光层和第二电极层;
其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线。
第三方面,本发明实施例还提供了一种显示装置,包括第一方面提供的显示面板。
本发明实施例提供了一种显示面板及其制作方法和显示装置,其中显示面板包括在第一电极层与基底之间的阵列电路层,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;屏蔽层,屏蔽层设置于阵列电路层和第一电极层之间;其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线;可以降低时钟信号线与第一电极层之间的耦合作用,进而对时钟信号线上的电位变化起到屏蔽作用,从而减小甚至消除时钟信号线上电位变化对第一电极层中第一电极的电位造成的影响,使得在垂直于基底的方向上,与时钟信号线存在交叠的发光器件和与时钟信号线不存在交叠的发光器件的发光亮度趋于一致,进而提高显示面板的显示均一性,提升显示效果。
附图说明
图1是本发明实施例提供的一种显示面板的结构示意图;
图2是本发明实施例提供的另一种显示面板的结构示意图;
图3是本发明实施例提供的另一种显示面板的结构示意图;
图4是本发明实施例提供的另一种显示面板的俯视图;
图5是本发明实施例提供的另一种显示面板的剖视图;
图6是本发明实施例提供的一种显示面板的制作方法的流程图;
图7是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中所述,为缩短边框宽度,现有部分显示面板将栅极驱动电路设置于显示面板的显示区内,但是将显示面板设置于显示区会影响显示面板的显示均一性。经发明人研究发现,出现上述问题的原因在于,显示区内包括多个发光器件,栅极驱动电路通常设置于发光器件的下方。发光器件通常包括相对较为靠近栅极驱动电路的阳极层,阳极层包括与每个发光器件一一对应的阳极,阳极中通常包含金属材料,阳极与栅极驱动电路存在交叠时,例如阳极与栅极驱动电路的信号线交叠时,如与时钟信号线相交叠(当像素的像素密度越高,此种交叠发生的可能性越大),发光器件的阳极与时钟信号线间形成交叠电容,而时钟信号是不断正负极性变化的信号,因此栅极驱动电路的时钟信号的不断变化将影响发光器件阳极电压的稳定性,而发光器件的阳极电压大小直接影响到流过发光器件的电流大小,进而影响到发光器件的发光亮度,从而导致显示区内设置栅极驱动电路区域内的发光器件的发光亮度与显示区内未设置栅极驱动电路区域内的发光器件发光亮度产生差异,使得显示面板的显示均一性变差。
基于上述问题,本发明实施例提供一种显示面板,图1是本发明实施例提供的一种显示面板的结构示意图,参考图1,该显示面板包括划分为显示区AA和非显示区NAA,显示面板包括:
基底110;
发光器件层120,发光器件层120包括自基底110依次层叠设置的第一电极层121、发光层122和第二电极层123;
阵列电路层130,阵列电路层130设置于第一电极层121与基底110之间,阵列电路层130包括栅极驱动电路131,且栅极驱动电路131设置于显示区AA;
屏蔽层140,屏蔽层140设置于阵列电路层130和第一电极层121之间;
其中,栅极驱动电路131包括时钟信号线1311,在垂直于基底110的方向上,屏蔽层140至少覆盖栅极驱动电路131的时钟信号线1311。
参考图1,具体的,基底110可以为显示装置提供缓冲、保护或支撑等作用。基底110可以是柔性基底,柔性基底的材料可以是聚酰亚胺(PI)、聚萘二甲酸乙二醇酯(PEN)或者聚对苯二甲酸乙二醇酯(PET)等,也可以是上述多种材料的混合材料。基底110也可以为采用玻璃等材料形成的硬质基底。
继续参考图1,发光器件层120包括自基底110一侧设置的第一电极层121、发光层122和第二电极层123。可选的,第一电极层121为阳极层,第二电极层123为阴极层。阳极层可以采用三层结构,其中第一层与第三层可为金属氧化物层例如可以是铟锡氧化物(ITO)、铟锌氧化物(IZO)、铝锌氧化物(AZO),中间的第二层可为金属层(如银或铜)。阴极层可以是ITO透明电极或镁银合金。并且,可选的,阳极层包括相互独立的多个阳极,阴极层为整面状电极。发光层122可以只包括单层膜层,即只包括发光材料层;也可以包括自第一电极层121至第二电极层123依次层叠设置的空穴注入层、空穴传输层、发光材料层、电子传输层、电子注入层等形成的多层结构。并且,发光层122至少包括红色发光层、绿色发光层和蓝色发光层,进而可实现多种颜色的显示。
继续参考图1,显示面板还包括阵列电路层130,阵列电路层130设置于第一电极层121与基底110之间。可选的,阵列电路层130包括像素驱动电路和栅极驱动电路131,其中像素驱动电路可以与第一电极一一对应电连接,进而为第一电极提供驱动电压,驱动发光器件发光。栅极驱动电路131设置于显示区AA内,可以与像素驱动电路在制作阵列电路层130时共同制作完成。本实施例提供的显示面板,将栅极驱动电路131设置于显示区AA内,与现有技术中将栅极驱动电路131设置在非显示区NAA的显示面板相比,可以极大缩小显示面板的边框面积,进而实现显示面板的窄边框。
参考图1,栅极驱动电路131中包括时钟信号线1311,随着现有显示面板中像素密度的不断增大,时钟信号线1311与第一电极层121通常存在交叠,进而形成寄生电容,由于寄生电容的耦合作用,因此当时钟信号线1311传输的时钟信号不断变化时,与时钟信号线1311有交叠的第一电极的电位也会受到影响而发生变化,从而导致与时钟信号线1311交叠的发光器件和与时钟信号线1311无交叠的发光器件的发光亮度产生差异,影响显示面板的显示均一性。本发明实施例提供的显示面板中,包括屏蔽层140,其中屏蔽层140可采用金属材料,可选的,屏蔽层140接入固定电位。屏蔽层140设置于阵列电路层130和第一电极层121之间,且在垂直于基底110的方向上,屏蔽层140至少覆盖栅极驱动电路131的时钟信号线1311,屏蔽层140的设置可以降低时钟信号线1311与第一电极层121之间的耦合作用,进而对时钟信号线1311上的电位变化起到屏蔽作用,从而减小甚至消除时钟信号线1311上电位变化对第一电极层121中第一电极的电位造成的影响,使得在垂直于基底110的方向上,与时钟信号线1311存在交叠的发光器件和与时钟信号线1311不存在交叠的发光器件的发光亮度趋于一致,进而提高显示面板的显示均一性,提升显示效果。
继续参考图1,可选的,显示面板还包括屏蔽层140和第一电极层121之间的平坦化层150,平坦化层150与屏蔽层140、阵列电路层130共同构成阵列基板,通过设置平坦化层150,能够平整阵列基板上因各种不同层图案所造成的面内段差。
本发明实施例提供的显示面板,包括在第一电极层与基底之间的阵列电路层,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;屏蔽层,屏蔽层设置于阵列电路层和第一电极层之间;其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线;可以降低时钟信号线与第一电极层之间的耦合作用,进而对时钟信号线上的电位变化起到屏蔽作用,从而减小甚至消除时钟信号线上电位变化对第一电极层中第一电极的电位造成的影响,使得在垂直于基底的方向上,与时钟信号线存在交叠的发光器件和与时钟信号线不存在交叠的发光器件的发光亮度趋于一致,进而提高显示面板的显示均一性,提升显示效果。
图2是本发明实施例提供的另一种显示面板的结构示意图,参考图2,在上述技术方案的基础上,可选的,在垂直于基底110的方向上,屏蔽层140覆盖栅极驱动电路131。
具体的,栅极驱动电路131中不只包括时钟信号线1311,还包括其他电位会经常发生变化的结构,例如与时钟信号线1311连接的膜层结构,又例如初始化信号传输线,因此,设置在垂直与基底110的方向上,屏蔽层140覆盖栅极驱动电路131,可以降低整个栅极驱动电路131与第一电极层121之间的耦合作用,进而对栅极驱动电路131中电位变化的信号线或膜层结构起到屏蔽作用,从而减小甚至消除栅极驱动电路131中膜层结构或信号线上电位变化对第一电极层121中第一电极的电位造成的影响,使得在垂直于基底110的方向上,与栅极驱动电路131存在交叠的发光器件和与栅极驱动电路131不存在交叠的发光器件的发光亮度趋于一致,进而进一步提高显示面板的显示均一性,提升显示效果。
图3是本发明实施例提供的另一种显示面板的结构示意图,参考图3,可选的,屏蔽层140设置于整个显示区AA内。
具体的,屏蔽层140和第一电极层121之间也存在寄生电容,通过将屏蔽层140设置于整个显示区AA内,可以避免只有在部分显示区AA设置屏蔽层140造成的只有在垂直于基底110方向上与屏蔽层140存在交叠的发光器件的第一电极与屏蔽层140之间构成电容,而在垂直于基底110方向上未与屏蔽层140存在交叠的发光器件的第一电极与屏蔽层140之间无法形成寄生电容造成的各发光器件与屏蔽层140之间的寄生电容不一致,使得所有发光器件对应的第一电极与屏蔽层140之间的寄生电容大小相同,进而使得显示同一灰阶时,流过各发光器件的驱动电流保持一致,进而进一步提高显示均一性,提升显示效果。
图4是本发明实施例提供的另一种显示面板的俯视图,图5是本发明实施例提供的另一种显示面板的剖视图,该剖视图可对应图4所示显示面板沿剖面线B-B’剖切得到,参考图4和图5,可选的,阵列电路层130还包括像素驱动电路132,屏蔽层140包括相互绝缘的第一部141和第二部142,其中,像素驱动电路132通过第一部141连接第一电极层121,在垂直于基底110的方向上,第二部142至少覆盖栅极驱动电路131的时钟信号线1311,第二部142用于接入固定电位。
具体的,参考图4和图5,在垂直于基底110的方向上,屏蔽层140的第一部141通常与像素驱动电路132对应,像素驱动电路132通过第一部141连接对应的第一电极,因此,屏蔽层140的第一部141与第一电极的电位相等。第一部141与第二部142绝缘设置,第二部142可用于接入固定电位,因第一部141只起到连接作用,因此可选的,第一部141可占据屏蔽层140较小的面积,第二部142可占据屏蔽层140中较大的面积。第二部142至少覆盖栅极驱动电路131的时钟信号线1311,因第二部142中接入的电位为固定电位,可以使得时钟信号线1311电位发生变化时,屏蔽层140的第二部142仍保持固定电位,第二部142的电位不会受到时钟信号线1311上电位变化的影响,而屏蔽层140的第一部141与像素驱动电路132电连接,因此,在垂直于基底110的方向上,屏蔽层140的第一部141通常与像素驱动电路132交叠,而不与栅极驱动电路131交叠,因此第一部141的电位也不会受到时钟信号线1311上电位变化的影响,即整个屏蔽层140的电位不会受到时钟信号线1311上电位变化的影响,因此,屏蔽层140可以起到屏蔽时钟信号线1311上电位变化的作用,使得第一电极层121的电位不会受到时钟信号线1311上电位变化的影响,进而提升显示面板的显示均一性,提升显示效果。
继续参考图4,在上述技术方案的基础上,可选的,显示面板还包括与像素驱动电路132电连接的第一电源模块210和第二电源模块220,第一电源模块210和第二电源模块220设置于非显示区NAA,第二部142与第一电源模块210或第二电源模块220电连接。
图4示例性地示出了第二部142与第一电源模块210电连接的情况,具体的,第一电源模块210和第二电源模块220分别为像素驱动电路132提供固定电位,第一电源模块210和第二电源模块220可以提供不同的电压,示例性的,第一电源模块210提供较高的电位,第二电源模块220提供较低的电位。屏蔽层140的第二部142与第一电源模块210或第二电源模块220电连接,可以使得屏蔽层140第二部142的电位固定,使得屏蔽层140的电位不会受到时钟信号线1311上电位变化的影响,因此,屏蔽层140可以起到屏蔽时钟信号线1311上电位变化的作用,使得第一电极层121的电位不会受到时钟信号线1311上电位变化的影响,进而提升显示面板的显示均一性,提升显示效果。
需要说明的是,图4中的屏蔽层140未具体示出第一部和第二部的具体结构,因第一部的只起到连接作用,面积较小,第二部142起到屏蔽作用,因此图4只以屏蔽层140包括的第二部142进行了示例性示出,屏蔽层140中第一部141和第二部142的具体结构设置可以参见图5。
继续参考图5,在上述技术方案的基础上,显示面板还包括绝缘层160,绝缘层160设置于屏蔽层140和阵列电路层130之间,第一部141通过穿透绝缘层160的过孔与像素驱动电路132电连接。
具体的,可以在阵列电路层130制作完成后,在阵列电路层130远离基底110的一侧制作整层绝缘层材料,然后图案化绝缘层材料形成绝缘层160,然后在绝缘层160远离基底110的一侧制作屏蔽层140,第一部141通过穿透绝缘层160的过孔与像素驱动电路132电连接,绝缘层160的设置使得屏蔽层140的第二部142与阵列电路层130之间绝缘,使得阵列电路层130中信号线或膜层结构的电位变化不会对第二部142的电位产生影响。
继续参考图5,在上述技术方案的基础上,可选的,像素驱动电路包括薄膜晶体管1321,薄膜晶体管1321包括栅极13211、第一极13212和第二极13213,在垂直于基底110的方向上,过孔与第一极13212的位置对应,且过孔位置处的屏蔽层140作为屏蔽层140的第一部141。
具体的,与屏蔽层140的第一部141电连接的薄膜晶体管1321可以是像素电路中的驱动晶体管,驱动晶体管产生的驱动电流通过屏蔽层140的第一部141流至第一电极层121,进而使得发光器件发光。可选的,第一极13212为源极,第二极13213为漏极。在垂直于基底110的方向上,过孔与第一极13212的位置对应,过孔位置处的屏蔽层140作为屏蔽层140的第一部141,因第一极13212占据面积非常小,过孔与第一极13212位置对应,因此在过孔在基底110上垂直投影的面积也很小,因此过孔位置处的屏蔽层140占用面积较小,因此过孔位置处的屏蔽层140作为屏蔽层140的第一部141,可以使得第一部141的面积较小,相应的,第二部142的面积较大,可以覆盖到栅极驱动电路的面积更大,而第二部142用于接入固定电位,进而可以使得屏蔽层140的屏蔽作用更强,更加有利于提高显示面板的显示均一性。
继续参考图4和图5,本实施例提供的显示面板,还可以包括缓冲层,缓冲层紧邻基底110设置,可以阻挡基底110上的杂质可能对阵列电路层130造成的污染。在缓冲层远离基底110的一侧,包括多晶硅层132,该多晶硅层133可以采用常见的沉积-光阻涂敷-曝光-显影-刻蚀-光阻剥离的过程来完成。在多晶硅层133远离基底110的一侧可包括栅极绝缘层134;在栅极绝缘层134远离基底110的一侧可包括第一金属层135,该第一金属层135包括像素驱动电路和栅极驱动电路中薄膜晶体管的栅极13211,还可包括像素驱动电路132中的存储电容的一个极板1351;在第一金属层135远离基底110的一侧还可包括电容绝缘层136;在电容绝缘层136远离基底110的一侧包括第二金属层137,其中,第二金属层137中可包括栅极驱动电路的时钟信号线1311和像素驱动电路中的存储电容的另一个极板1371;在第二金属层远离基底110的一侧,还可包括层间绝缘层138,在层间绝缘层138远离基底110的一侧包括薄膜晶体管的源极13212、漏极13213,且源极13212、漏极13213通过过孔与多晶硅层133连接;在源极13212、漏极13213远离基底110的一侧包括绝缘层160,在绝缘层160远离基底110的一侧包括屏蔽层140,在屏蔽层140远离基底110的一侧包括平坦化层150,在平坦化层150远离基底110的一侧包括发光器件层120,发光器件层120包括第一电极层121、第二电极层123以及第一电极层121与第二电极层123之间的发光层122,各发光器件的发光层122之间可以设置像素限定层170,像素限定层远离基底110的一侧设置有支撑柱180。
还需说明的是,图5只是示意性地示出了显示面板的一部分剖面结构(对应一个发光器件),整个显示面板的剖面结构根据该图可得出。
继续参考图4,可选的,显示面板还包括与栅极驱动电路131电连接的多条扫描线230,沿扫描线230延伸方向x,栅极驱动电路131设置于显示区AA的中间区域,扫描线230从栅极驱动电路131向两侧延伸;
像素驱动电路132设置于栅极驱动电路131的两侧。
具体的,将栅极驱动电路131设置于沿扫描线230延伸方向显示区AA的中间区域,扫描线230从栅极驱动电路131向两侧延伸,可以使得扫描线230可从中间分别向两侧扫描,提高扫描速率。并且,像素电路驱动电路设置在栅极驱动电路131的两侧,可以使得栅极驱动电路131和像素驱动电路132的工作不会相互影响,保证显示面板正常工作,保证显示面板良好的显示效果。
本发明实施例还提供了一种显示面板的制作方法,图6是本发明实施例提供的一种显示面板的制作方法的流程图,参考图6,该显示面板的制作方法包括:
步骤310、提供基底;
步骤320、在基底的一侧形成阵列电路层,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;
步骤330、在阵列电路层远离基底的一侧形成屏蔽层;
步骤340、在屏蔽层远离基底的一侧形成发光器件层,其中发光器件层包括自屏蔽层依次设置的第一电极层、发光层和第二电极层;
其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线。
本发明实施例提供的显示面板的制作方法,通过在基底的一侧形成阵列电路层,阵列电路层包括栅极驱动电路,且栅极驱动电路设置于显示区;在阵列电路层远离基底的一侧形成屏蔽层;其中,栅极驱动电路包括时钟信号线,在垂直于基底的方向上,屏蔽层至少覆盖栅极驱动电路的时钟信号线;可以降低时钟信号线与第一电极层之间的耦合作用,进而对时钟信号线上的电位变化起到屏蔽作用,从而减小甚至消除时钟信号线上电位变化对第一电极层中第一电极的电位造成的影响,使得在垂直于基底的方向上,与时钟信号线存在交叠的发光器件和与时钟信号线不存在交叠的发光器件的发光亮度趋于一致,进而提高显示面板的显示均一性,提升显示效果。
本发明实施例还提供了一种显示装置,图7是本发明实施例提供的一种显示装置的结构示意图,参考图7,该显示装置10可以包括本发明任意实施例提供的显示面板100。显示装置10可以为图7所示的手机,也可以为电脑、电视机、智能穿戴显示装置等,本发明实施例对此不作特殊限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (9)

1.一种显示面板,其特征在于,划分为显示区和非显示区,所述显示面板包括:
基底;
发光器件层,所述发光器件层包括自所述基底依次层叠设置的第一电极层、发光层和第二电极层;
阵列电路层,所述阵列电路层设置于所述第一电极层与所述基底之间,所述阵列电路层包括栅极驱动电路,且所述栅极驱动电路设置于所述显示区的中间区域;所述阵列电路层还包括像素驱动电路;
屏蔽层,所述屏蔽层设置于所述阵列电路层和所述第一电极层之间;
其中,所述栅极驱动电路包括时钟信号线,在垂直于所述基底的方向上,所述屏蔽层至少覆盖所述栅极驱动电路的所述时钟信号线;
还包括与所述栅极驱动电路电连接的多条扫描线,沿所述扫描线延伸方向,所述扫描线从所述栅极驱动电路向两侧延伸;所述像素驱动电路设置于所述栅极驱动电路的两侧。
2.根据权利要求1所述的显示面板,其特征在于,在垂直于所述基底的方向上,所述屏蔽层覆盖所述栅极驱动电路。
3.根据权利要求1所述的显示面板,其特征在于,所述屏蔽层设置于整个所述显示区内。
4.根据权利要求1所述的显示面板,其特征在于,所述屏蔽层包括相互绝缘的第一部和第二部,其中,所述像素驱动电路通过所述第一部连接所述第一电极层,在垂直于所述基底的方向上,所述第二部至少覆盖所述栅极驱动电路的所述时钟信号线,所述第二部用于接入固定电位。
5.根据权利要求4所述的显示面板,其特征在于,还包括与所述像素驱动电路电连接的第一电源模块和第二电源模块,所述第一电源模块和所述第二电源模块设置于非显示区,所述第二部与所述第一电源模块或所述第二电源模块电连接。
6.根据权利要求4所述的显示面板,其特征在于,还包括绝缘层,所述绝缘层设置于所述屏蔽层和所述阵列电路层之间,所述第一部通过穿透所述绝缘层的过孔与所述像素驱动电路电连接。
7.根据权利要求6所述的显示面板,其特征在于,所述像素驱动电路包括薄膜晶体管,所述薄膜晶体管包括栅极、第一极和第二极,在垂直于所述基底的方向上,所述过孔与所述第一极的位置对应,且所述过孔位置处的所述屏蔽层作为所述屏蔽层的第一部。
8.一种显示面板的制作方法,其特征在于,包括:
提供基底;
在所述基底的一侧形成阵列电路层,所述阵列电路层包括栅极驱动电路,且所述栅极驱动电路设置于显示区的中间区域;所述阵列电路层还包括像素驱动电路;
在所述阵列电路层远离所述基底的一侧形成屏蔽层;
在所述屏蔽层远离所述基底的一侧形成发光器件层,其中所述发光器件层包括自所述屏蔽层依次设置的第一电极层、发光层和第二电极层;
其中,所述栅极驱动电路包括时钟信号线,在垂直于所述基底的方向上,所述屏蔽层至少覆盖所述栅极驱动电路的所述时钟信号线;栅极驱动电路电连接多条扫描线,沿所述扫描线延伸方向,所述扫描线从所述栅极驱动电路向两侧延伸;所述像素驱动电路设置于所述栅极驱动电路的两侧。
9.一种显示装置,其特征在于,包括权利要求1-7任一项所述的显示面板。
CN201910690569.8A 2019-07-29 2019-07-29 一种显示面板及其制作方法和显示装置 Active CN110416226B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910690569.8A CN110416226B (zh) 2019-07-29 2019-07-29 一种显示面板及其制作方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910690569.8A CN110416226B (zh) 2019-07-29 2019-07-29 一种显示面板及其制作方法和显示装置

Publications (2)

Publication Number Publication Date
CN110416226A CN110416226A (zh) 2019-11-05
CN110416226B true CN110416226B (zh) 2022-02-22

Family

ID=68363878

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910690569.8A Active CN110416226B (zh) 2019-07-29 2019-07-29 一种显示面板及其制作方法和显示装置

Country Status (1)

Country Link
CN (1) CN110416226B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113785353B (zh) 2020-04-10 2022-10-18 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
US11735107B2 (en) 2020-04-10 2023-08-22 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and manufacturing method thereof, display device
CN113785352B (zh) 2020-04-10 2023-04-11 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
CN111443511A (zh) * 2020-04-16 2020-07-24 深圳市华星光电半导体显示技术有限公司 自电容式触控显示面板及其驱动方法
US11776481B2 (en) 2020-04-30 2023-10-03 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and manufacture method thereof, and display device
CN111627350B (zh) * 2020-06-23 2022-06-10 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示面板及显示装置
CN113096550B (zh) * 2021-04-08 2023-01-03 Oppo广东移动通信有限公司 显示模组和显示设备
CN113434054B (zh) * 2021-06-25 2023-11-28 厦门天马微电子有限公司 显示面板及显示装置
CN113920940A (zh) * 2021-10-29 2022-01-11 Oppo广东移动通信有限公司 显示模组、显示屏组件及电子设备
CN114706242B (zh) * 2022-04-07 2024-03-08 友达光电(昆山)有限公司 显示面板

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102830848B (zh) * 2012-09-07 2015-12-02 京东方科技集团股份有限公司 触摸液晶显示装置、液晶显示面板、阵列基板及彩膜基板
CN102967971B (zh) * 2012-11-02 2015-09-23 京东方科技集团股份有限公司 阵列基板以及显示装置
CN104536229B (zh) * 2015-01-12 2017-02-01 京东方科技集团股份有限公司 一种阵列基板及显示面板
DE112016002297T5 (de) * 2015-05-21 2018-03-15 Semiconductor Energy Laboratory Co., Ltd. Licht emittierendes Element, Anzeigevorrichtung, elektronisches Gerät und Beleuchtungsvorrichtung
US10222914B2 (en) * 2015-10-23 2019-03-05 Innolux Corporation Touch device
CN105469761B (zh) * 2015-12-22 2017-12-29 武汉华星光电技术有限公司 用于窄边框液晶显示面板的goa电路
CN105405865A (zh) * 2015-12-31 2016-03-16 昆山工研院新型平板显示技术中心有限公司 Amoled显示屏及像素排列方法
KR102464900B1 (ko) * 2016-05-11 2022-11-09 삼성디스플레이 주식회사 디스플레이 장치
CN109976056B (zh) * 2019-04-08 2023-04-14 京东方科技集团股份有限公司 阵列基板、其制作方法、显示面板及显示装置

Also Published As

Publication number Publication date
CN110416226A (zh) 2019-11-05

Similar Documents

Publication Publication Date Title
CN110416226B (zh) 一种显示面板及其制作方法和显示装置
KR101818451B1 (ko) 유기발광다이오드 표시소자 및 그 제조방법
CN211654824U (zh) 透明oled基板、透明显示面板、阵列基板、显示屏及显示设备
KR102443121B1 (ko) 디스플레이 패널 및 그 제조 방법 및 디스플레이 디바이스
US11910691B2 (en) Display panel, manufacturing method thereof, and display device
KR20170124065A (ko) 백플레인 기판 및 이를 이용한 유기 발광 표시 장치
US10916613B1 (en) Array substrate and OLED display device
WO2021078175A1 (zh) 显示基板及其制备方法、显示面板
US11980068B2 (en) Display panel and display device with multiplexed photosensitive and display region
US11165038B2 (en) Display module and electronic device with auxiliary electrode layer on cathode layer
US20220376003A1 (en) Display panel and display apparatus
KR20150057407A (ko) 유기전계발광표시장치
US20210367005A1 (en) Transparent display panel and display device
KR101649227B1 (ko) 유기발광 표시장치의 제조방법 및 이에 이용되는 유기발광 표시 기판
US11417713B2 (en) Substrate and manufacturing method therefor, and electronic apparatus
CN110634922A (zh) 一种显示面板和显示装置
KR101820166B1 (ko) 화이트 유기발광다이오드 표시소자 및 그 제조방법
US20220165833A1 (en) Display panel and display apparatus
JP2001109398A (ja) 表示装置
KR102407538B1 (ko) 유기발광다이오드 표시장치 및 그 제조 방법
JP4639588B2 (ja) 電気光学装置、電気光学装置の製造方法
US20230189596A1 (en) Display panel and display device
US20210359279A1 (en) Display panel and method of fabricating thereof
US20240049507A1 (en) Display panel and electronic device
CN112086487B (zh) 一种显示面板及显示设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant