CN110377135B - 一种psu的管理方法、系统及装置 - Google Patents

一种psu的管理方法、系统及装置 Download PDF

Info

Publication number
CN110377135B
CN110377135B CN201910684891.XA CN201910684891A CN110377135B CN 110377135 B CN110377135 B CN 110377135B CN 201910684891 A CN201910684891 A CN 201910684891A CN 110377135 B CN110377135 B CN 110377135B
Authority
CN
China
Prior art keywords
psu
working state
signal
management
actual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910684891.XA
Other languages
English (en)
Other versions
CN110377135A (zh
Inventor
华要宇
孙元帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201910684891.XA priority Critical patent/CN110377135B/zh
Publication of CN110377135A publication Critical patent/CN110377135A/zh
Application granted granted Critical
Publication of CN110377135B publication Critical patent/CN110377135B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申请公开了一种PSU的管理方法,应用于存储阵列中的CPLD,包括:获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号;根据实际工作状态信号确定PSU的实际状态;获取BMC发送的控制信号,根据控制信号和PSU的实际状态生成管理信号并发送,以便PSU根据接收到的管理信号执行对应的操作。本申请对PSU发送的工作状态信号进行消抖处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,减少存储阵列对PSU误判断或者PSU误动作,提高了存储阵列的稳定性和可靠性。本申请还公开了一种PSU的管理系统及装置,具有上述有益效果。

Description

一种PSU的管理方法、系统及装置
技术领域
本申请涉及存储阵列领域,特别是涉及一种PSU的管理方法、系统及装置。
背景技术
在云计算大数据时代,对存储阵列的可靠性提出更高要求。在存储阵列中,PSU(Primary Source Unit,一次供电单元)的输出信号以及存储阵列中的控制器对PSU的控制信号,都是长距离传输,很容易受到干扰源的影响,从而造成存储阵列对PSU误判断或者PSU误动作等情况发生,影响存储阵列的稳定性和可靠性。
因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。
发明内容
本申请的目的是提供一种PSU的管理方法、系统及装置,对PSU发送的工作状态信号进行消抖处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,减少存储阵列对PSU误判断或者PSU误动作,提高了存储阵列的稳定性和可靠性。
为解决上述技术问题,本申请提供了一种PSU的管理方法,应用于存储阵列中的CPLD,包括:
获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号;
根据所述实际工作状态信号确定所述PSU的实际状态;
获取BMC发送的控制信号,根据所述控制信号和所述PSU的实际状态生成管理信号并发送,以便所述PSU根据接收到的所述管理信号执行对应的操作。
优选的,所述获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号的过程具体为:
获取多次PSU的工作状态信号,判断多次所述工作状态信号是否均相同;
若是,则将所述工作状态信号作为实际工作状态信号;
若否,则将相同次数最多的工作状态信号作为所述实际工作状态信号。
优选的,该管理方法还包括:
向所述BMC发送所述PSU的实际状态,以便所述BMC更新所述PSU的工作状态寄存器及工作日志。
优选的,所述控制信号为所述BMC根据获取到的所述工作状态信号及所述工作状态寄存器的数据生成的控制信号。
优选的,所述获取PSU发送的工作状态信号之前,该管理方法还包括:
通过施密特触发器对所述PSU发送的工作状态信号进行整形;
相应的,所述获取PSU发送的工作状态信号的过程具体为:
获取整形后的工作状态信号。
优选的,所述通过施密特触发器对所述PSU发送的工作状态信号进行整形之后,该管理方法还包括:
对所述整形后的工作状态信号进行滤波;
相应的,所述获取PSU发送的工作状态信号的过程具体为:
获取滤波后的工作状态信号。
优选的,所述根据所述控制信号和所述PSU的实际状态生成管理信号并发送之后,该管理方法还包括:
对所述管理信号进行滤波,以便所述PSU根据滤波后的管理信号执行对应的操作。
优选的,该管理方法还包括:
对所述工作状态信号进行钳位处理和隔离处理后,通过SMBUS发送至BMC,以便所述BMC根据获取到的工作状态信号及所述工作状态寄存器的数据生成的控制信号。
为解决上述技术问题,本申请还提供了一种PSU的管理系统,包括:
获取模块,用于获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号;
确定模块,用于根据所述实际工作状态信号确定所述PSU的实际状态;
控制模块,用于获取BMC发送的控制信号,根据所述控制信号和所述PSU的实际状态生成管理信号并发送,以便所述PSU根据接收到的所述管理信号执行对应的操作。
为解决上述技术问题,本申请还提供了一种PSU的管理装置,应用于存储阵列中的CPLD,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上文任意一项所述PSU的管理方法的步骤。
本申请提供了一种PSU的管理方法,应用于存储阵列中的CPLD,包括:获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号;根据实际工作状态信号确定PSU的实际状态;获取BMC发送的控制信号,根据控制信号和PSU的实际状态生成管理信号并发送,以便PSU根据接收到的管理信号执行对应的操作。在实际应用中,采用本申请的方案,对PSU发送的工作状态信号进行消抖处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,减少存储阵列对PSU误判断或者PSU误动作,提高了存储阵列的稳定性和可靠性。本申请还提供了一种PSU的管理系统及装置,具有和上述管理方法相同的有益效果。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请所提供的一种PSU的管理方法的步骤流程图;
图2为本申请所提供的第一信号处理电路的结构示意图;
图3为本申请所提供的第二信号处理电路的结构示意图;
图4为本申请所提供的第三信号处理电路的结构示意图;
图5a为本申请所提供的第四信号处理电路的结构示意图;
图5b为本申请所提供的第五信号处理电路的结构示意图;
图6为本申请所提供的第六信号处理电路的结构示意图;
图7为本申请所提供的一种PSU的管理系统的结构示意图。
具体实施方式
本申请的核心是提供一种PSU的管理方法、系统及装置,对PSU发送的工作状态信号进行消抖处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,减少存储阵列对PSU误判断或者PSU误动作,提高了存储阵列的稳定性和可靠性。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参照图1,图1为本申请所提供的一种PSU的管理方法的步骤流程图,该管理方法包括:
步骤1:获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号;
首先需要说明的是,本申请应用于存储阵列中的CPLD(Complex ProgrammableLogic Device,复杂可编程逻辑器件),存储阵列一般包括PSU、BMC(Baseboard ManagementController,基板管理控制器)、CPLD、CPU、PCH等功能模块,PSU和BMC之间通过SMBUS总线进行数据交互,BMC和CPU之间通过PECI进行数据交互,BMC和CPLD之间通过UART/I2C进行数据交互,BMC和PCH之间通过PECI/I2C进行数据交互。
具体的,本步骤具体可以通过CPLD中的FPGA智能算法实现,PSU发送的工作状态信号用于指示PSU的工作状态,工作状态可以包括正常状态、异常状态、过流状态、过压状态、报警状态等等,每个状态对应一个工作状态信号,考虑到CPLD和PSU之间由于远距离传输存在干扰源对工作状态信号产生干扰,为避免CPLD对PSU状态的误判断,以及后续对PSU的误操作,在接收到PSU发送的工作状态信号后,首先对其进行消抖处理,得到实际工作状态信号,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,从而减少误判断及误操作。
步骤2:根据实际工作状态信号确定PSU的实际状态;
步骤3:获取BMC发送的控制信号,根据控制信号和PSU的实际状态生成管理信号并发送,以便PSU根据接收到的管理信号执行对应的操作。
可以理解的是,BMC可以通过SMBUS总线读取PSU内部各个工作状态寄存器的数据及实际工作状态信号,BMC判断对应的工作状态寄存器的数据及实际工作状态信号是否一致,如果一致,再向CPLD发送对应的控制信号,以降低BMC输出错误的控制信号的可能性,从而提高BMC对PSU实际状态判断的准确性。
进一步的,CPLD根据BMC发送的控制信号及其自身对PSU工作状态的判定结果生成管理信号,并发送给PSU,以便PSU根据管理信号执行对应的操作,假设CPLD判断PSU的工作状态为过流状态,CPLD生成过流保护控制指令,以便PSU在接收到过流保护控制指令后执行过流保护操作,通过对PSU发送的信号进行处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,提高管理信号的准确性和可靠性,减少存储阵列对PSU的误判断或者PSU误动作。
本申请提供了一种PSU的管理方法,应用于存储阵列中的CPLD,包括:获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号;根据实际工作状态信号确定PSU的实际状态;获取BMC发送的控制信号,根据控制信号和PSU的实际状态生成管理信号并发送,以便PSU根据接收到的管理信号执行对应的操作。在实际应用中,采用本申请的方案,对PSU发送的工作状态信号进行消抖处理,防止上升沿振铃、毛刺、外界干扰对工作状态信号质量的影响,减少存储阵列对PSU误判断或者PSU误动作,提高了存储阵列的稳定性和可靠性。
在上述实施例的基础上:
作为一种优选的实施例,获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号的过程具体为:
获取多次PSU的工作状态信号,判断多次工作状态信号是否均相同;
若是,则将工作状态信号作为实际工作状态信号;
若否,则将相同次数最多的工作状态信号作为实际工作状态信号。
具体的,假设工作状态信号以高低电平的形式表示,PSU实际发送的工作状态信号可能是低电平信号,由于存在毛刺等情况的影响,导致CPLD实际接收到的工作状态信号为高电平信号,如果此时按照高电平信号对PSU进行管理,则会导致对PSU工作状态的误判断以及对PSU的误操作,为避免上述情况,本申请在预设时间段内获取多次PSU的工作状态信号,假设获取5次,获取到的分别为0、0、1、0、0,可以看出第三次可能是由于存在毛刺等情况对信号产生了干扰,将低电平信号作为实际工作状态信号,若获取到的是0、1、1、1、1,那么第一次获取到的信号可能是受到干扰的信号,此时将高电平信号确定为实际工作状态信号。
作为一种优选的实施例,该管理方法还包括:
向BMC发送PSU的实际状态,以便BMC更新PSU的工作状态寄存器及工作日志。
具体的,CPLD在确定PSU的实际状态后,向BMC发送与实际状态对应的信号,以便BMC通过SMBUS总线更新PSU的工作状态寄存器及工作日志,当然,CPLD也可以通过向PSU发送信号,以更新PSU的工作状态寄存器及工作日志。工作人员可根据PSU的工作状态寄存器、工作日志分析PSU工作状态及具体的异常情况,进一步提高存储阵列的安全性和可靠性。
作为一种优选的实施例,获取PSU发送的工作状态信号之前,该管理方法还包括:
通过施密特触发器对PSU发送的工作状态信号进行整形;
相应的,获取PSU发送的工作状态信号的过程具体为:
获取整形后的工作状态信号。
作为一种优选的实施例,通过施密特触发器对PSU发送的工作状态信号进行整形之后,该管理方法还包括:
对整形后的工作状态信号进行滤波;
相应的,获取PSU发送的工作状态信号的过程具体为:
获取滤波后的工作状态信号。
具体的,为进一步避免远距离传输,干扰源对信号产生的影响,本申请还对PSU输出的信号进行了进一步处理,具体包括通过第一信号处理电路对PSU的输出信号进行整形、滤波等操作,第一信号处理电路的结构参照图2所示,图2中包括施密特触发器74LVC1G126、由R13和C3构成的RC滤板等,考虑到一般的存储阵列包括两个PSU,因此,图2中的PS1_WORK对应第一PSU的工作状态信号,PS2_WORK对应第二PSU的工作状态信号,两路信号通过施密特触发器整形,经过与门后输出至RC滤板进行滤波处理然后再送往CPLD,假设工作状态信号通过1指示正常状态和通过0指示异常状态,那么两个PSU的输出都为1时,与门才会输出1,任一PSU处于异常状态,与门都会输出0,以便CPLD根据异常状态对PSU进行管理。
具体的,施密特触发器即对PS1_WORK、PS2_WORK信号整形,消除上电时序对PS1_WORK、PS2_WORK信号上升沿振铃影响。
进一步的,PSU还会发送报警信号ALERT给CPLD,可以通过由图3所示的第二信号处理电路对第一PSU的报警信号PS1_ALERT和第二PSU的报警信号PS2_ALERT进行处理,第二处理电路包括下拉电阻R14、R15以及二极管D1、D2等器件,PS1_ALERT、PS2_ALERT加下拉电阻目的保证系统单电源供电时系统默认为非供电PSU异常。二极管D1、D2、电阻R14组成与非门,对ALERT信号进行整形,防止上电时序造成系统误判断,ALERT信号通过RC滤波后送往CPLD。
其中,PS_WORK、PS_ALERT信号RC滤波电路在印制板布局时尽可能靠近主板CPLD接口。
作为一种优选的实施例,根据控制信号和PSU的实际状态生成管理信号并发送之后,该管理方法还包括:
对管理信号进行滤波,以便PSU根据滤波后的管理信号执行对应的操作。
具体的,对CPLD发出的管理信号可以通过第三信号处理电路进行处理,参照图4所示,第三信号处理电路包括下拉电阻R19,以及由R18和C5构成的RC滤波模块,CPLD发出的管理信号通过RC滤波后送往PSU,下拉电阻消除上电时序对PSU管理信号的影响,其中RC滤波模块在印制板布局时尽可能靠近PSU接口。
作为一种优选的实施例,该管理方法还包括:
对工作状态信号进行钳位处理和隔离处理后,通过SMBUS发送至BMC,以便BMC根据获取到的工作状态信号及工作状态寄存器的数据生成的控制信号。
具体的,可以通过如图5a和图5b所示的第四信号处理电路、第五信号处理电路对BMC和PSU之间传递的信号PS1_SDA、PS2_SDA、PS1_SCL、PS2_SCL进行处理,第四信号处理电路包括上拉电阻R3和开关管Q1,第五信号处理电路包括上拉电阻R7和开关管Q2。2个PSU的SMBUS信号的SDA、SCL号线接上拉电阻防止信号串扰,通过MOS管隔离防止上电时序对SMBUS通讯系统影响。
进一步的,对于PSU发送的供电异常的信号AC_GOOD1、AC_GOOD2,可以通过第六信号处理电路进行处理,再送往CPLD,参照图6所示,第六信号处理电路包括施密特触发器,施密特触发器对AC_GOOD1、AC_GOOD2信号整形,又消除上电时序对AC_GOOD1、AC_GOOD2信号上升沿振铃影响。
综上所述,本申请通过多个信号处理电路,对PSU接口信号整形滤波处理,消除上电时序、外界干扰条件对接口信号的影响;并结合FPGA智能控制算法对接口信号进行消抖处理,防止接口信号上升沿振铃、毛刺、外界干扰对接口信号质量影响。提高了统一存储阵列产品稳定性、可靠性。
请参照图7,图7为本申请所提供的一种PSU的管理系统的结构示意图,包括:
获取模块1,用于获取PSU发送的工作状态信号,对工作状态信号进行消抖处理,得到实际工作状态信号;
确定模块2,用于根据实际工作状态信号确定PSU的实际状态;
控制模块3,用于获取BMC发送的控制信号,根据控制信号和PSU的实际状态生成管理信号并发送,以便PSU根据接收到的管理信号执行对应的操作。
作为一种优选的实施例,获取模块1具体用于:
获取多次PSU的工作状态信号,判断多次工作状态信号是否均相同;
若是,则将工作状态信号作为实际工作状态信号;
若否,则将相同次数最多的工作状态信号作为实际工作状态信号。
作为一种优选的实施例,控制模块3还用于:
向BMC发送PSU的实际状态,以便BMC更新PSU的工作状态寄存器及工作日志。
作为一种优选的实施例,控制信号为BMC根据获取到的工作状态信号及工作状态寄存器的数据生成的控制信号。
作为一种优选的实施例,该管理系统还包括:
整形模块,用于通过施密特触发器对PSU发送的工作状态信号进行整形;
相应的,获取PSU发送的工作状态信号的过程具体为:
获取整形后的工作状态信号。
作为一种优选的实施例,该管理系统还包括:
第一滤波模块,用于对整形后的工作状态信号进行滤波;
相应的,获取PSU发送的工作状态信号的过程具体为:
获取滤波后的工作状态信号。
作为一种优选的实施例,该管理系统还包括:
第二滤波模块,用于对管理信号进行滤波,以便PSU根据滤波后的管理信号执行对应的操作。
作为一种优选的实施例,该管理系统还包括:
接口信号处理模块,用于对工作状态信号进行钳位处理和隔离处理后,通过SMBUS发送至BMC,以便BMC根据获取到的工作状态信号及工作状态寄存器的数据生成的控制信号。
对于本申请所提供的一种PSU的管理系统的介绍请参照上述实施例,本申请在此不再赘述。
本申请所提供的一种PSU的管理系统,具有和上述管理方法相同的有益效果。
相应的,本申请还提供了一种PSU的管理装置,应用于存储阵列中的CPLD,包括:
存储器,用于存储计算机程序;
处理器,用于执行计算机程序时实现如上文任意一项PSU的管理方法的步骤。
对于本申请所提供的一种PSU的管理装置的介绍请参照上述实施例,本申请在此不再赘述。
本申请所提供的一种PSU的管理装置,具有和上述管理方法相同的有益效果。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其他实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种PSU的管理方法,其特征在于,应用于存储阵列中的CPLD,包括:
获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号;
根据所述实际工作状态信号确定所述PSU的实际状态;
获取BMC发送的控制信号,根据所述控制信号和所述PSU的实际状态生成管理信号并发送,以便所述PSU根据接收到的所述管理信号执行对应的操作;
该管理方法还包括:
向所述BMC发送所述PSU的实际状态,以便所述BMC更新所述PSU的工作状态寄存器及工作日志;
相应的,所述控制信号为所述BMC判定获取到的所述实际工作状态信号及所述工作状态寄存器的数据一致时生成的控制信号。
2.根据权利要求1所述的PSU的管理方法,其特征在于,所述获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号的过程具体为:
获取多次PSU的工作状态信号,判断多次所述工作状态信号是否均相同;
若是,则将所述工作状态信号作为实际工作状态信号;
若否,则将相同次数最多的工作状态信号作为所述实际工作状态信号。
3.根据权利要求1-2任意一项所述的PSU的管理方法,其特征在于,所述获取PSU发送的工作状态信号之前,该管理方法还包括:
通过施密特触发器对所述PSU发送的工作状态信号进行整形;
相应的,所述获取PSU发送的工作状态信号的过程具体为:
获取整形后的工作状态信号。
4.根据权利要求3所述的PSU的管理方法,其特征在于,所述通过施密特触发器对所述PSU发送的工作状态信号进行整形之后,该管理方法还包括:
对所述整形后的工作状态信号进行滤波;
相应的,所述获取PSU发送的工作状态信号的过程具体为:
获取滤波后的工作状态信号。
5.根据权利要求1所述的PSU的管理方法,其特征在于,所述根据所述控制信号和所述PSU的实际状态生成管理信号并发送之后,该管理方法还包括:
对所述管理信号进行滤波,以便所述PSU根据滤波后的管理信号执行对应的操作。
6.根据权利要求1所述的PSU的管理方法,其特征在于,该管理方法还包括:
对所述工作状态信号进行钳位处理和隔离处理后,通过SMBUS发送至BMC,以便所述BMC根据获取到的工作状态信号及所述工作状态寄存器的数据生成的控制信号。
7.一种PSU的管理系统,其特征在于,包括:
获取模块,用于获取PSU发送的工作状态信号,对所述工作状态信号进行消抖处理,得到实际工作状态信号;
确定模块,用于根据所述实际工作状态信号确定所述PSU的实际状态;
控制模块,用于获取BMC发送的控制信号,根据所述控制信号和所述PSU的实际状态生成管理信号并发送,以便所述PSU根据接收到的所述管理信号执行对应的操作;
所述控制模块,还用于向所述BMC发送所述PSU的实际状态,以便所述BMC更新所述PSU的工作状态寄存器及工作日志;
相应的,所述控制信号为所述BMC判定获取到的所述实际工作状态信号及所述工作状态寄存器的数据一致时生成的控制信号。
8.一种PSU的管理装置,其特征在于,应用于存储阵列中的CPLD,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1-6任意一项所述PSU的管理方法的步骤。
CN201910684891.XA 2019-07-26 2019-07-26 一种psu的管理方法、系统及装置 Active CN110377135B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910684891.XA CN110377135B (zh) 2019-07-26 2019-07-26 一种psu的管理方法、系统及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910684891.XA CN110377135B (zh) 2019-07-26 2019-07-26 一种psu的管理方法、系统及装置

Publications (2)

Publication Number Publication Date
CN110377135A CN110377135A (zh) 2019-10-25
CN110377135B true CN110377135B (zh) 2021-06-29

Family

ID=68256537

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910684891.XA Active CN110377135B (zh) 2019-07-26 2019-07-26 一种psu的管理方法、系统及装置

Country Status (1)

Country Link
CN (1) CN110377135B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114265489B (zh) * 2020-09-16 2023-10-27 富联精密电子(天津)有限公司 电源故障监测方法、装置、电子设备及存储介质
CN114153692A (zh) * 2021-11-26 2022-03-08 浪潮(山东)计算机科技有限公司 一种安培处理器的监控方法及服务器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104794033A (zh) * 2015-04-29 2015-07-22 浪潮电子信息产业股份有限公司 一种基于bmc的cpu低频故障的定位方法及装置
CN107346292A (zh) * 2016-05-06 2017-11-14 广达电脑股份有限公司 服务器系统及其计算机实现的方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201364545Y (zh) * 2009-03-05 2009-12-16 深圳华北工控股份有限公司 一种自动识别atx电源和at单电源并正常开机电路
CN104699215A (zh) * 2013-12-04 2015-06-10 鸿富锦精密电子(天津)有限公司 电源保护系统及方法
CN104317377A (zh) * 2014-09-28 2015-01-28 浪潮电子信息产业股份有限公司 一种通过BMC控制电源状态(active or standby)的设计方法
US9727108B2 (en) * 2015-03-13 2017-08-08 Lenovo (Singapore) Pte. Ltd. Supply of power from one device to another device
CN106708234A (zh) * 2016-12-28 2017-05-24 郑州云海信息技术有限公司 一种基于cpld的系统电源状态监控方法及装置
CN207081970U (zh) * 2017-06-22 2018-03-09 深圳市北鼎科技有限公司 节电控制芯片
CN208239975U (zh) * 2018-01-26 2018-12-14 郑州云海信息技术有限公司 一种具有信号处理稳压电路的服务器架构

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104794033A (zh) * 2015-04-29 2015-07-22 浪潮电子信息产业股份有限公司 一种基于bmc的cpu低频故障的定位方法及装置
CN107346292A (zh) * 2016-05-06 2017-11-14 广达电脑股份有限公司 服务器系统及其计算机实现的方法

Also Published As

Publication number Publication date
CN110377135A (zh) 2019-10-25

Similar Documents

Publication Publication Date Title
CN102761439B (zh) Pon接入系统中基于看门狗的异常检测记录装置及方法
CN110377135B (zh) 一种psu的管理方法、系统及装置
CN111061587A (zh) 一种i2c总线的通信控制方法、装置、设备及存储介质
CN103809990A (zh) 伺服器及其固件更新方法
CN109143954B (zh) 一种实现控制器复位的系统及方法
JP2016500174A (ja) 仮想gpio
CN109491946A (zh) 一种用于i2c总线扩展的芯片和方法
CN111736678B (zh) 一种芯片复位电路、方法以及设备
US7761637B2 (en) Slave device with latched request for service
CN104035536A (zh) 一种嵌入式系统监控及复位控制方法
CN103645975A (zh) 一种异常恢复的方法及串行总线传输装置
CN112099412B (zh) 一种微控制单元的安全冗余架构
CN102724013B (zh) 一种光传输设备主控系统主备冗余保护的倒换方法
CN114003445A (zh) Bmc的i2c监控功能测试方法、系统、终端及存储介质
CN108345564B (zh) 中断矩阵模块、芯片及电子设备
CN103885421A (zh) 一种标准总线控制器
CN111538626B (zh) 一种从i2c设备解挂死的方法
CN111522757A (zh) 一种基于i2c总线的中断读取与清除的控制方法
CN115098342A (zh) 系统日志收集方法、系统、终端及存储介质
CN115392186A (zh) 一种片上系统中故障收集管理系统及方法
CN106326063B (zh) 一种基板管理控制卡及基板
JP6394296B2 (ja) コンピュータ装置、および、その管理方法
CN107783862B (zh) 一种基于pca9555的8路服务器主从bmc复位控制方法
CN111338450A (zh) 一种芯片复位电路及芯片
CN217932650U (zh) 上电控制模块及机箱

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant