CN110308935B - 电子装置及其操作方法 - Google Patents

电子装置及其操作方法 Download PDF

Info

Publication number
CN110308935B
CN110308935B CN201810338054.7A CN201810338054A CN110308935B CN 110308935 B CN110308935 B CN 110308935B CN 201810338054 A CN201810338054 A CN 201810338054A CN 110308935 B CN110308935 B CN 110308935B
Authority
CN
China
Prior art keywords
controller
switching circuit
memories
electronic device
selection signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810338054.7A
Other languages
English (en)
Other versions
CN110308935A (zh
Inventor
李铭浚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wistron Corp
Original Assignee
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Corp filed Critical Wistron Corp
Publication of CN110308935A publication Critical patent/CN110308935A/zh
Application granted granted Critical
Publication of CN110308935B publication Critical patent/CN110308935B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Stored Programmes (AREA)

Abstract

一种电子装置及其操作方法。电子装置包括至少两个存储器、平台控制器、第一切换电路以及辅助控制器。至少两个存储器分别存储基本输入输出系统。第一切换电路耦接于平台控制器与至少两个存储器之间。辅助控制器获得平台控制器的状态。其中辅助控制器依据平台控制器的状态产生第一选择信号至第一切换电路,第一切换电路依据第一选择信号使平台控制器选择性地连接至至少两个存储器其中之一。

Description

电子装置及其操作方法
技术领域
本发明涉及一种电子装置及其操作方法,且特别涉及一种具有存储器备援机制的电子装置及其操作方法。
背景技术
近年来,许多需要高可靠度的产品(例如:存储服务器、个人电脑),皆希望能使存储在存储器中的基本输入输出系统(Basic Input Output Systems,BIOS)映像档具有备援机制,让上述产品能够顺利开机。也就是说,当遭遇主存储器损毁或以主存储器对系统开机失败时,还可以使用其他备援存储器中的BIOS映像档来对系统执行开机动作。
现有的BIOS备援机制主要是以英特尔(Intel)平台所提出的作法较为常见,其通过将两个相同或不同的BIOS映像档共同放入一颗具有较大容量的存储器,以使映像档能彼此互相备份。当存储器中第一个BIOS映像档损毁时,系统可通过读取同一颗存储器里面的第二个BIOS映像档,以对电子装置进行开机。然而,上述作法并无法解决根本上的问题,当较大容量的主存储器损毁时,系统还是无法使用里面的第二个BIOS映像档进行开机。因此,如何以优选的作法来实现存储器备援机制则成为一个重要的课题。
发明内容
本发明提供一种电子装置及其操作方法,其利用两个存储器以及通过辅助控制器的切换而使得平台控制器具备存储器备援机制。
本发明一实施例的一种电子装置包括至少两个存储器、平台控制器、第一切换电路以及辅助控制器。至少两个存储器分别存储基本输入输出系统。第一切换电路耦接于平台控制器与至少两个存储器之间。辅助控制器获得平台控制器的状态。辅助控制器依据平台控制器的状态产生第一选择信号至第一切换电路,且第一切换电路依据第一选择信号使平台控制器选择性地连接至至少两个存储器其中之一。
本发明另一实施例的一种电子装置包括至少两个存储器、平台控制器、第一切换电路以及辅助控制器。至少两个存储器分别存储基本输入输出系统。第一切换电路耦接于平台控制器与至少两个存储器之间,且其具有第一路径及第二路径。辅助控制器获得平台控制器的状态。辅助控制器依据平台控制器的状态产生第一选择信号至第一切换电路。第一切换电路依据第一选择信号使平台控制器经由第一路径选择性地连接至至少两个存储器其中之一,并使辅助控制器经由第二路径选择性地连接至至少两个存储器中的另一存储器。第一路径与第二路径并不相同。
本发明一实施例提供一种电子装置的操作方法。电子装置包括至少两个存储器、平台控制器、第一切换电路、以及辅助控制器。所述操作方法包括下列步骤。辅助控制器获得平台控制器的状态,并依据平台控制器的状态产生第一选择信号至第一切换电路;以及,第一切换电路依据第一选择信号使平台控制器选择性地连接至至少两个存储器其中之一。
基于上述,本发明通过辅助控制器来获取平台控制器的状态,以得知平台控制器对电子装置的开机是否成功。当平台控制器以至少两个存储器其中之一中的BIOS进行开机并且开机失败时,平台控制器会将上述状态提供给辅助控制器。辅助控制器会依据接收到的状态来产生第一选择信号,并将与平台控制器相耦接的第一存储器切换为所述至少两个存储器中的另一个备援存储器(如,第二存储器),并通过此存储器中的BIOS继续进行开机动作。因此,由于是利用辅助控制器来切换存储器,因此不需变动平台控制器对整体电子装置的开机机制,便可使电子装置具有备援存储器的机制。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合说明书附图作详细说明如下。
附图说明
图1示出本发明一实施例的电子装置的示意图。
图2示出本发明另一实施例的电子装置的示意图。
图3A示出本发明另一实施例的电子装置的示意图。
图3B示出本发明图3A实施例的电子装置的示意图。
图4示出本发明实施例的电子装置的操作方法的流程图。
附图标记说明:
100、200、300:电子装置
110、210、310:平台控制器
120、220、320:辅助控制器
130、230、330:第一切换电路
141、241、341:存储器/第一存储器
142、242、342:存储器/第二存储器
150、250、350:第一总线
160、260、360:第二总线
270:第二切换电路
331、332:路径
S1、S2:选择信号
S410~S420:本发明电子装置操作方法的步骤
具体实施方式
图1示出本发明一实施例的电子装置的示意图。本实施例的电子装置100包括平台控制器110、辅助控制器120、第一切换电路130、第一总线150、第二总线160以及至少两个存储器。为了简化说明,本实施例仅示出两个存储器(如,第一存储器141与第二存储器142),然而,电子装置100中存储器的数量可依据实际需求设置,其数量可为2个或2个以上以互相作为备援使用。因此,本发明并未对电子装置100中存储器的数量加以限制。电子装置100例如服务器或个人电脑,但本发明并不以此为限。
平台控制器110耦接至第一切换电路130,并且通过第一切换电路130选择性的连接到存储器141、142。辅助控制器120经由第一总线150来与平台控制器110进行通信,并通过第一总线150获得来自平台控制器110的当前状态,以依据平台控制器110的当前状态产生第一选择信号S1。平台控制器110例如平台路径控制器(Platform Controller Hub,PCH)。辅助控制器120例如基板管理控制器(Baseboard Management Controller,BMC)。此外,第一总线150例如为系统管理总线(System Management Bus,SMBus)、低引脚计数接口(low pin count,LPC)以及系统管理链结(System Management Link,SMLink)的其中之一。
第一切换电路130耦接于平台控制器110与存储器141、142之间。第一切换电路130依据由辅助控制器120所产生的第一选择信号S1以选择性地让平台控制器110与存储器141、142进行连接,使平台控制器110能选择性的通过存储器141、142其中之一对电子装置100进行开机动作。存储器141、142分别存储有基本输入输出系统。存储器141、142例如只读存储器(Read-Only Memory,ROM)、电子抹除式可复写只读存储器(EEPROM)、快闪存储器(Flash memory)或其他存储媒体,本发明在此并不加以限定。
本发明另可通过第二总线160来传输平台控制器110至存储器141或142和/或辅助控制器120至存储器141或142之间的数据。换句话说,本实施例中的平台控制器110与存储器141或142在相互连接时是以第二总线160相互耦接,而辅助控制器120与存储器141或142在相互连接时亦是以第二总线160相互耦接,而第一切换电路130具备控制第二总线160的耦接方向的能力。本实施例的第二总线160属于串行的外设接口(Serial PeripheralInterface Bus,SPI)。第一切换电路130例如总线开关(Bus Switch)。
在此描述平台控制器110、辅助控制器120以及第一切换电路130之间的制动方式。本实施例的平台控制器110通过第一总线150与辅助控制器120进行通信,以使辅助控制器120能经由第一总线150获取平台控制器110的当前状态。然后,辅助控制器120依据平台控制器110的当前状态产生第一选择信号S1,并将第一选择信号S1传送至第一切换电路130,以对第一切换电路130进行控制。第一切换电路130依据第一选择信号S1而选择性地切换平台控制器110与存储器141、142之间的连接。因此,电子装置100在遭遇到与平台控制器110相耦接的其中一颗存储器损毁或无法以所述存储器成功开机时,能通过辅助控制器120以将平台控制器110耦接至其他备援的存储器,从而继续进行开机动作,具有备援存储器的机制。
在此以平台控制器110对电子装置100进行开机动作的情境作为范例来详加说明本发明实施例。本实施例所述的“开机”是指电子装置100的电源位于S0阶段且正常运行。当平台控制器110经由第一切换电路130连接至存储器141、142的其中之一(在此以存储器141作为范例)时,平台控制器110以存储器141中的BIOS对电子装置100进行开机。若是于此时电子装置100开机失败,平台控制器110会通过第一总线150与辅助控制器120进行通信而传递上述状态。辅助控制器120经由第一总线150而接收到平台控制器110以存储器141中的BIOS对电子装置100开机却开机失败的状态,并依据此状态产生第一选择信号S1,将第一选择信号S1传送至第一切换电路130。
第一切换电路130在接收到第一选择信号S1后,依据此第一选择信号S1断开平台控制器110与存储器141之间的连接,并且依据第一选择信号S1改将平台控制器100连接至存储器142。因此,可使平台控制器110能以存储器142中的BIOS继续对电子装置100进行开机动作。如此一来,在平台控制器110遭遇与其相耦接的存储器141、142其中之一损毁时,平台控制器110仍能通过另一颗存储器继续进行开机,达到备援存储器机制的技术效果。
图2示出本发明另一实施例的电子装置的示意图。请参照图2,与图1实施例不同的地方在于,本实施例的电子装置200还包括耦接于平台控制器210、辅助控制器220以及第一切换电路230之间的第二切换电路270。因此,在本实施例中,辅助控制器220除了可依据平台控制器210的状态产生第一选择信号S1来控制第一切换电路230之外,辅助控制器220也可依据平台控制器210的状态产生第二选择信号S2至第二切换电路270以进行控制,使第二切换电路270依据第二选择信号S2选择性地将平台控制器210以及辅助控制器220的其中之一连接至第一切换电路230。
详细来说,本实施例的电子装置200包括平台控制器210、辅助控制器220、第一切换电路230、第一总线250、第二总线260、第二切换电路270以及存储器241、242。本实施例的电子装置200对存储器的数量同样可依据实际需求设置且其数量为2个或2个以上,本发明并未对存储器的数量加以限制。
此外,本发明另可通过第二总线260来传输平台控制器210及辅助控制器220与存储器241、242之间的数据。第二总线260属于串行的外设接口。其中,第一切换电路230以及第二切换电路270例如总线开关。本实施例的以平台控制器210对电子装置200进行开机的情境与电子装置100的动作流程相类似,在此不多赘述。
本实施例的电子装置200除了具有存储器备援机制,更具有对至少两个存储器(如存储器241、242)的轮流更新机制。在此以辅助控制器220对存储器241、242进行更新的情境作为范例。当电子装置200处于关机状态时,平台控制器210会通过第一总线250与辅助控制器220进行通信,使辅助控制器220经由第一总线250获取平台控制器210的状态,并从该状态得知电子装置200目前的状态为关机状态(亦即,电子装置200的电源位于S5阶段)。接着,辅助控制器220会依据电子装置200的关机状态分别产生第一选择信号S1以及第二选择信号S2,并分别传输至第一切换电路230以及第二切换电路270。
第二切换电路270接收到第二选择信号S2后,会依据第二选择信号S2来断开平台控制器210与第一切换电路230之间的连接,并且改将辅助控制器220连接至第一切换电路230。与此同时,第一切换电路230在接收到第一选择信号S1之后,会依据第一选择信号S1使辅助控制器220连接至存储器241、242其中之一(在此以存储器241作为范例),使辅助控制器220得以对存储器241进行更新。在更新完成后,辅助控制器220则再次传送第一选择信号S1至第一切换电路230,第一切换电路230在接收到第一选择信号S1之后,依据第一选择信号S1使辅助控制器220改为连接至存储器242。如此一来,辅助控制器220得以对存储器242轮流进行BIOS映像档的初步检测与更新等动作。
图3A示出本发明另一实施例的电子装置的示意图。图3B示出本发明图3A实施例的电子装置的示意图。请同时参照图3A及图3B,与图1实施例不同的地方在于,本实施例的电子装置300中的第一切换电路330具有第一路径331以及第二路径332,其中第一路径331及第二路径332为不同的路径,亦可以是两个具有物理性隔离的路径。图3B与图3A用以表示的电子装置300中第一切换电路330中的第一路径331与第二路径332的切换状态。图3A的第一切换电路330中的第一路径331连接至存储器341,第二路径332则连接至存储器342。图3B的第一切换电路330中的第一路径331连接至存储器342,第二路径332则连接至存储器341。也就是说,第一切换电路330可依据第一选择信号S1选择性的使第一路径331以及第二路径332分别与存储器341、342进行连接。
因此,在本实施例中,辅助控制器320会依据平台控制器310的状态产生第一选择信号S1,并且传送至第一切换电路330。第一切换电路330则会依据第一选择信号S1使平台控制器310经由第一路径331连接至存储器341、342其中之一(在此以存储器341作为范例),并使辅助控制器320经由第二路径332连接至存储器341、342中的另一存储器(即存储器342)。
本实施例的电子装置300包括平台控制器310、辅助控制器320、第一切换电路330、第一总线350、第二总线360以及存储器341、342。本实施例的电子装置300中存储器的数量同样可依据实际需求设置且其数量为2个或2个以上,本发明并未对存储器的数量加以限制。
在此以平台控制器310对电子装置300进行开机的情境作为范例来详加说明本实施例。当平台控制器310经由第一切换电路330中的第一路径331连接至存储器341、342的其中之一(在此以存储器341作为范例),并以存储器341中的BIOS对电子装置300进行开机,且在电子装置300开机失败时,平台控制器310会通过第一总线350与辅助控制器320进行通信。辅助控制器320便能经由第一总线350接收到平台控制器310以存储器341对电子装置300开机失败的状态,并且依据此状态来产生第一选择信号S1,并将第一选择信号S1传送至第一切换电路330。
第一切换电路330接收到第一选择信号S1之后,则依据此第一选择信号S1对原先连接至第一路径331的存储器341进行切换,将存储器341连接至第二路径332(如图3B所示),使存储器341能经由第二路径332连接至辅助控制器320。并且,第一切换电路330依据第一选择信号S1对原先连接至第二路径332的存储器342进行切换,将存储器342连接至第一路径331(如图3B所示),以使平台控制器310能经由第一路径331连接至存储器342,并以存储器342中的BIOS继续对电子装置300进行开机动作。借此以在平台控制器310遇到与其连接的存储器341、342其中之一损毁时,平台控制器310仍能通过另一颗存储器继续进行开机,使电子装置300具有备援存储器的机制。
另一方面,本实施例的电子装置300除了具有存储器备援机制,更具有对至少两个存储器(如存储器341、342)的轮流更新机制,以辅助控制器320对存储器341、342进行更新的情境作为范例。当电子装置300处于关机状态时,平台控制器310会通过第一总线350与辅助控制器320进行通信。使辅助控制器320经由第一总线350获取平台控制器310的状态,并从该状态得知电子装置300目前的关机状态。辅助控制器320依据电子装置300的关机状态来产生第一选择信号S1,并传输至第一切换电路330。
在第一切换电路330在接收到第一选择信号S1之后,依据第一选择信号S1使存储器341、342其中之一(在此以存储器341作为范例)经由第二路径332连接至辅助控制器320(如图3B所示)。此时,辅助控制器320会对存储器341进行更新,并在更新完成后,辅助控制器320再次传送第一选择信号S1至第一切换电路330,使第一切换电路330在接收到第一选择信号S1之后,依据第一选择信号S1改为将辅助控制器320经由第二路径332连接至存储器342(如图3A所示),使辅助控制器320得以对存储器342进行更新,借此方式使辅助控制器320能轮流对存储器341、342进行BIOS映像档的初步检测与更新等动作。
本实施例的电子装置300更具有系统运行(Run Time)期间的存储器更新机制,以辅助控制器320在电子装置300运行期间对存储器341、342进行更新的情境作为范例。当平台控制器310经由第一切换电路330中的第一路径331连接至存储器341(如图3A所示)、以存储器341中的BIOS对电子装置300进行开机、且电子装置300开机成功时,辅助控制器320会通过第一切换电路330中的第二路径332连接至存储器342,以在电子装置300的运行期间对存储器342进行更新。
相对的,当平台控制器310经由第一切换电路330中的第一路径331连接至存储器342(如图3B所示)、以存储器342中的BIOS对电子装置300进行开机、且电子装置300开机成功时,辅助控制器320会通过第一切换电路330中的第二路径332连接至存储器341,以在电子装置300的运行期间对存储器341进行更新,以具有系统运行期间的存储器更新机制。
承接上述,在本实施例的电子装置300中,无论是在电子装置300的运行期间或电子装置300的关机期间,辅助控制器320皆可对存储器341、342进行更新。因此,在电子装置300关机后,当平台控制器310要对电子装置300进行下一次开机动作时,辅助控制器320可依据平台控制器310的具有开机要求的状态来产生第一选择信号S1至第一切换电路330,以选择当前更新至最新版本的存储器(例如存储器341、342),并使具备最新版本的存储器连接至平台控制器310。如此一来,平台控制器310便会以最新版本的存储器(例如存储器341、342)对电子装置300进行开机。
图4示出本发明实施例的电子装置的操作方法的流程图。请参照图4,在步骤S410中,辅助控制器会获得平台控制器的状态,并且依据平台控制器的状态来产生第一选择信号至第一切换电路。接着,在步骤S420中,第一切换电路会依据第一选择信号,使平台控制器能选择性地连接到至少两个存储器的其中之一。步骤S410至步骤S420中的各个详细流程及操作请参照上述各实施例。
综上所述,本发明通过辅助控制器来获取平台控制器的状态,以得知平台控制器对电子装置的开机是否成功。当平台控制器以至少两个存储器其中的第一存储器中的BIOS进行开机并且开机失败时,平台控制器会将上述状态提供给辅助控制器。辅助控制器会依据接收到的状态来产生第一选择信号,并将与平台控制器相耦接的第一存储器切换为所述至少两个存储器中的另一个备援存储器(如,第二存储器),并通过此存储器中的BIOS继续进行开机动作。因此,由于是利用辅助控制器来切换存储器,因此不需变动平台控制器对整体电子装置的开机机制,便可使电子装置具有备援存储器的机制。此外,辅助控制器(如,基板管理控制器)还可对可能已损毁的第一存储器进行初步检测,并尝试性地对其进行BIOS映像档的回复,以维持辅助控制器对于这两个存储器的BIOS更新功能。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的构思和范围内,当可作些许的变动与润饰,故本发明的保护范围应当以权利要求为准。

Claims (23)

1.一种电子装置,包括:
至少两个存储器,其中所述至少两个存储器分别存储基本输入输出系统;
一平台控制器;
一第一切换电路,耦接于所述平台控制器与所述至少两个存储器之间;以及
一辅助控制器,获得所述平台控制器的状态,
其中所述辅助控制器依据所述平台控制器的所述状态产生一第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号使所述平台控制器选择性地连接至所述至少两个存储器中的一第一存储器,并使所述辅助控制器选择性地连接至所述至少两个存储器中的一第二存储器,
其中当所述平台控制器经由所述第一切换电路的一第一路径连接至所述至少两个存储器中的所述第一存储器对所述电子装置进行开机,并且所述电子装置开机成功时,所述第一切换电路依据所述第一选择信号使所述辅助控制器连接至所述至少两个存储器中的所述第二存储器,所述辅助控制器通过所述第一切换电路的一第二路径对所述至少两个存储器中的所述第二存储器进行更新。
2.如权利要求1所述的电子装置,其中所述电子装置还包括:
一第二切换电路,耦接于所述平台控制器、所述辅助控制器以及所述第一切换电路之间,
其中所述辅助控制器依据所述平台控制器的所述状态产生一第二选择信号至所述第二切换电路,所述第二切换电路依据所述第二选择信号选择性地使所述平台控制器以及所述辅助控制器其中之一连接至所述第一切换电路。
3.如权利要求2所述的电子装置,其中当所述辅助控制器接收到所述平台控制器的所述状态且所述状态表示所述电子装置为关机状态时,所述辅助控制器依据所述状态分别产生所述第一选择信号以及所述第二选择信号至所述第一切换电路以及所述第二切换电路,所述第二切换电路依据所述第二选择信号断开所述平台控制器与所述第一切换电路之间的连接,并将所述辅助控制器连接至所述第一切换电路,所述第一切换电路依据所述第一选择信号使所述辅助控制器轮流连接至所述至少两个存储器其中之一,以使所述辅助控制器轮流对所述至少两个存储器进行更新动作。
4.如权利要求1所述的电子装置,其中当所述平台控制器经由所述第一切换电路连接至所述至少两个存储器中的一第一存储器对所述电子装置进行开机,并且所述电子装置开机失败时,所述辅助控制器依据所述平台控制器的所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号断开所述平台控制器与所述第一存储器的连接,并依据所述第一选择信号使所述平台控制器经由所述第一切换电路连接至所述至少两个存储器中的一第二存储器,以使所述平台控制器继续对所述电子装置进行开机动作。
5.如权利要求1所述的电子装置,其中所述平台控制器为平台路径控制器,所述辅助控制器为基板管理控制器。
6.如权利要求1所述的电子装置,其中所述平台控制器通过一第一总线与所述辅助控制器通信,
所述第一总线为包括系统管理总线、低引脚计数接口以及系统管理链结的其中之一。
7.如权利要求1所述的电子装置,其中所述平台控制器、所述辅助控制器与所述至少两个存储器通过一第二总线传输数据,
所述第二总线属于串行的外设接口。
8.一种电子装置,包括:
至少两个存储器,其中所述至少两个存储器分别存储基本输入输出系统;
一平台控制器;
一第一切换电路,耦接于所述平台控制器与所述至少两个存储器之间,具有一第一路径及一第二路径;以及
一辅助控制器,获得所述平台控制器的状态,
其中所述辅助控制器依据所述平台控制器的所述状态产生一第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号使所述平台控制器经由所述第一路径选择性地连接至所述至少两个存储器中的一第一存储器,并使所述辅助控制器经由所述第二路径选择性地连接至所述至少两个存储器中的一第二存储器,
其中当所述平台控制器经由所述第一切换电路的所述第一路径连接至所述至少两个存储器中的所述第一存储器对所述电子装置进行开机,并且所述电子装置开机成功时,所述第一切换电路依据所述第一选择信号使所述辅助控制器连接至所述至少两个存储器中的所述第二存储器,所述辅助控制器通过所述第一切换电路的所述第二路径对所述至少两个存储器中的所述第二存储器进行更新,
其中,所述第一路径与所述第二路径并不相同。
9.如权利要求8所述的电子装置,其中当所述平台控制器经由所述第一切换电路中的所述第一路径连接至所述至少两个存储器中的所述第一存储器对所述电子装置进行开机,并且所述电子装置开机失败时,所述辅助控制器依据所述平台控制器的所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号将所述第一存储器经由所述第二路径连接至所述辅助控制器,并依据所述第一选择信号使所述平台控制器经由所述第一切换电路的所述第一路径连接至所述至少两个存储器中的所述第二存储器,以继续对所述电子装置进行开机动作。
10.如权利要求8所述的电子装置,其中当所述辅助控制器接收到所述平台控制器的所述状态显示所述电子装置为关机状态时,所述辅助控制器依据所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号经由所述第二路径将所述至少两个存储器其中之一轮流连接至所述辅助控制器,以使所述辅助控制器轮流对所述至少两个存储器进行更新动作。
11.如权利要求8所述的电子装置,其中所述平台控制器为平台路径控制器,所述辅助控制器为基板管理控制器。
12.如权利要求8所述的电子装置,其中所述平台控制器通过一第一总线与所述辅助控制器通信,
所述第一总线为系统管理总线、低引脚计数接口以及系统管理链结的其中之一。
13.如权利要求8所述的电子装置,其中所述平台控制器、所述辅助控制器与所述至少两个存储器通过一第二总线传输数据,
所述第二总线属于串行的外设接口。
14.一种电子装置的操作方法,其中所述电子装置包括至少两个存储器、一平台控制器、一第一切换电路、以及一辅助控制器,所述操作方法包括:
所述辅助控制器获得所述平台控制器的状态,并依据所述平台控制器的所述状态产生一第一选择信号至所述第一切换电路;以及
所述第一切换电路依据所述第一选择信号使所述平台控制器选择性地连接至所述至少两个存储器中的一第一存储器,并使所述辅助控制器选择性地连接至所述至少两个存储器中的一第二存储器,
当所述平台控制器经由所述第一切换电路中的一第一路径连接至所述至少两个存储器中的所述第一存储器对所述电子装置进行开机,并且所述电子装置开机成功时,依据所述第一选择信号使所述辅助控制器连接至所述至少两个存储器中的所述第二存储器,并由所述辅助控制器通过所述第一切换电路中的一第二路径对所述至少两个存储器中的所述第二存储器进行更新,其中,所述第一路径与所述第二路径并不相同。
15.如权利要求14所述的操作方法,还包括:
所述第一切换电路依据所述第一选择信号使所述辅助控制器选择性地连接至所述至少两个存储器中的另一个。
16.如权利要求15所述的操作方法,还包括:
当所述平台控制器经由所述第一切换电路中的一第一路径连接至所述至少两个存储器中的一第一存储器对所述电子装置进行开机,并且所述电子装置开机失败时,所述辅助控制器依据所述平台控制器的所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号将所述第一存储器经由所述第一切换电路中的一第二路径连接至所述辅助控制器,并依据所述第一选择信号使所述平台控制器经由所述第一路径连接至少两个存储器中的一第二存储器,以继续对所述电子装置进行开机动作,
其中,所述第一路径与所述第二路径并不相同。
17.如权利要求15所述的操作方法,还包括:
当所述辅助控制器接收到所述平台控制器的所述状态显示所述电子装置为关机状态时,所述辅助控制器所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号经由所述第一切换电路中的一第二路径将所述至少两个存储器其中之一轮流连接至所述辅助控制器,以使所述辅助控制器轮流对所述至少两个存储器进行更新动作。
18.如权利要求14所述的操作方法,还包括:
所述辅助控制器依据所述平台控制器的所述状态产生一第二选择信号至一第二切换电路,所述第二切换电路依据所述第二选择信号选择性地使所述平台控制器以及所述辅助控制器其中之一连接至所述第一切换电路。
19.如权利要求18所述的操作方法,还包括:
当所述辅助控制器接收到所述平台控制器的所述状态显示所述电子装置为关机状态时,所述辅助控制器依据所述状态分别产生所述第一选择信号以及所述第二选择信号至所述第一切换电路以及所述第二切换电路,所述第二切换电路依据所述第二选择信号断开所述平台控制器与所述第一切换电路之间的连接,并将所述辅助控制器连接至所述第一切换电路,所述第一切换电路依据所述第一选择信号将所述至少两个存储器其中之一轮流连接至所述辅助控制器,以使所述辅助控制器轮流对所述至少两个存储器进行更新动作。
20.如权利要求18所述的操作方法,还包括:
当所述平台控制器经由所述第一切换电路连接至所述至少两个存储器中的一第一存储器对所述电子装置进行开机,并且所述电子装置开机失败时,所述辅助控制器依据所述平台控制器的所述状态产生所述第一选择信号至所述第一切换电路,所述第一切换电路依据所述第一选择信号断开所述平台控制器与所述第一存储器的连接,并依据所述第一选择信号使所述平台控制器经由所述第一切换电路连接至所述至少两个存储器中的一第二存储器,以继续对所述电子装置进行开机动作。
21.如权利要求14所述的操作方法,其中所述平台控制器为平台路径控制器,所述辅助控制器为基板管理控制器。
22.如权利要求14所述的操作方法,其中所述平台控制器通过一第一总线与所述辅助控制器通信,
所述第一总线为系统管理总线、低引脚计数接口以及系统管理链结的其中之一。
23.如权利要求14所述的操作方法,其中所述平台控制器、所述辅助控制器与所述至少两个存储器通过一第二总线传输数据,
所述第二总线属于串行的外设接口。
CN201810338054.7A 2018-03-27 2018-04-16 电子装置及其操作方法 Active CN110308935B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107110381 2018-03-27
TW107110381A TWI666556B (zh) 2018-03-27 2018-03-27 電子裝置及其操作方法

Publications (2)

Publication Number Publication Date
CN110308935A CN110308935A (zh) 2019-10-08
CN110308935B true CN110308935B (zh) 2022-06-14

Family

ID=68049675

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810338054.7A Active CN110308935B (zh) 2018-03-27 2018-04-16 电子装置及其操作方法

Country Status (3)

Country Link
US (1) US10803001B2 (zh)
CN (1) CN110308935B (zh)
TW (1) TWI666556B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210046348A (ko) * 2019-10-18 2021-04-28 삼성전자주식회사 복수의 프로세서들에 유연하게 메모리를 할당하기 위한 메모리 시스템 및 그것의 동작 방법
CN113467796A (zh) * 2020-03-30 2021-10-01 技嘉科技股份有限公司 固态硬盘以及启动方法
TWI755184B (zh) * 2020-12-03 2022-02-11 聯陽半導體股份有限公司 電子裝置及其開機方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3755791A (en) * 1972-06-01 1973-08-28 Ibm Memory system with temporary or permanent substitution of cells for defective cells
GB2013451A (en) * 1978-01-27 1979-08-08 Siemens Ag Indirectly controlled exchange apparatus
CN1412666A (zh) * 2001-10-19 2003-04-23 微星科技股份有限公司 具有双基本输入输出系统的显示界面与具有该显示界面的电脑
TW545637U (en) * 1998-06-26 2003-08-01 Mitac Technology Corp Device capable of preventing access failure of BIOS data and computer device with backup BIOS
WO2008104117A1 (fr) * 2007-02-27 2008-09-04 Huawei Technologies Co., Ltd. Équipement électronique.sa méthode d'activation et méthode et dispositif de mise à niveau de bios
CN101739315A (zh) * 2008-11-24 2010-06-16 英业达股份有限公司 自动启动备份韧件的系统与方法
CN103246579A (zh) * 2012-02-06 2013-08-14 鸿富锦精密工业(深圳)有限公司 基板管理控制器系统
CN105786462A (zh) * 2014-12-24 2016-07-20 昆达电脑科技(昆山)有限公司 开机方法
CN106326168A (zh) * 2015-07-02 2017-01-11 纬创资通股份有限公司 连接电路及具有该连接电路的计算机系统
CN107220052A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种基本输入输出系统的应用方法及装置
CN107544921A (zh) * 2016-06-27 2018-01-05 慧荣科技股份有限公司 储存装置及其操作方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060225067A1 (en) * 2005-04-05 2006-10-05 Inventec Corporation Method for automatically updating and backing up the BIOS
TWI264896B (en) * 2005-06-29 2006-10-21 Inventec Corp System and method for remotely switching backup system program modules of a computer platform
TW200721008A (en) * 2005-11-23 2007-06-01 Inventec Corp Method and system for switching between embedded operating systems of computer platform
KR101330121B1 (ko) * 2006-10-30 2013-11-26 삼성전자주식회사 컴퓨터시스템 및 그 제어방법
TWI338228B (en) * 2007-09-06 2011-03-01 Inventec Corp Computer system having bios function
KR100964636B1 (ko) 2007-10-01 2010-06-21 세메스 주식회사 시스템 제어기 및 그 구동 방법
CN101499044A (zh) * 2008-02-03 2009-08-05 英业达股份有限公司 具有双基本输入输出系统的电脑系统及其操作方法
US8074037B2 (en) * 2009-03-30 2011-12-06 Inventec Corporation Storage service device with dual controller and backup method thereof
TWI537735B (zh) * 2011-12-16 2016-06-11 祥碩科技股份有限公司 電子裝置及其基本輸入輸出系統的更新裝置
CN102750206A (zh) * 2012-05-10 2012-10-24 加弘科技咨询(上海)有限公司 多bios电路及多bios切换的方法
KR20140073384A (ko) 2012-12-06 2014-06-16 삼성전자주식회사 보안 부팅을 수행하는 칩 시스템과 이를 이용하는 화상형성장치 및 그 보안 부팅 방법
US9158628B2 (en) * 2013-11-27 2015-10-13 American Megatrends, Inc. Bios failover update with service processor having direct serial peripheral interface (SPI) access
TW201527965A (zh) * 2014-01-03 2015-07-16 Hon Hai Prec Ind Co Ltd Bios調試偵測系統及方法
CN105095000A (zh) * 2014-04-29 2015-11-25 鸿富锦精密工业(武汉)有限公司 Bios恢复电路
CN104503783B (zh) * 2014-12-11 2018-02-13 华为技术有限公司 一种呈现服务器硬件初始化程度的方法及服务器
CN107168829B (zh) * 2017-05-15 2021-02-09 苏州浪潮智能科技有限公司 一种确保服务器系统双bios安全可信运行的方法及系统
CN107480011B (zh) * 2017-08-23 2020-11-06 英业达科技有限公司 Bios切换装置
US10445088B2 (en) * 2018-01-11 2019-10-15 Macronix International Co., Ltd. System boot code clone

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3755791A (en) * 1972-06-01 1973-08-28 Ibm Memory system with temporary or permanent substitution of cells for defective cells
GB2013451A (en) * 1978-01-27 1979-08-08 Siemens Ag Indirectly controlled exchange apparatus
TW545637U (en) * 1998-06-26 2003-08-01 Mitac Technology Corp Device capable of preventing access failure of BIOS data and computer device with backup BIOS
CN1412666A (zh) * 2001-10-19 2003-04-23 微星科技股份有限公司 具有双基本输入输出系统的显示界面与具有该显示界面的电脑
WO2008104117A1 (fr) * 2007-02-27 2008-09-04 Huawei Technologies Co., Ltd. Équipement électronique.sa méthode d'activation et méthode et dispositif de mise à niveau de bios
CN101739315A (zh) * 2008-11-24 2010-06-16 英业达股份有限公司 自动启动备份韧件的系统与方法
CN103246579A (zh) * 2012-02-06 2013-08-14 鸿富锦精密工业(深圳)有限公司 基板管理控制器系统
CN105786462A (zh) * 2014-12-24 2016-07-20 昆达电脑科技(昆山)有限公司 开机方法
CN106326168A (zh) * 2015-07-02 2017-01-11 纬创资通股份有限公司 连接电路及具有该连接电路的计算机系统
CN107544921A (zh) * 2016-06-27 2018-01-05 慧荣科技股份有限公司 储存装置及其操作方法
CN107220052A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种基本输入输出系统的应用方法及装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
BIOS integrity an advanced persistent threat;Muhammad Irfan Afzal Butt;《2014 Conference on Information Assurance and Cyber Security (CIACS)》;20140613;第47-50页 *
郭金龙 ; 刘珍珍.UEFI系统启动过程与设置研究.《福建电脑》.2017, *

Also Published As

Publication number Publication date
CN110308935A (zh) 2019-10-08
US20190303329A1 (en) 2019-10-03
TWI666556B (zh) 2019-07-21
US10803001B2 (en) 2020-10-13
TW201942755A (zh) 2019-11-01

Similar Documents

Publication Publication Date Title
US8762782B2 (en) Basic input-output system circuit and method for using the same
US9015458B2 (en) Computer system and method for updating basic input/output system by switching between local mode and bypass mode through baseboard management controller
CN110308935B (zh) 电子装置及其操作方法
EP2254051B1 (en) Computer system with damaged bios data recovering function and recovering method thereof
US9910664B2 (en) System and method of online firmware update for baseboard management controller (BMC) devices
CN110780890A (zh) 系统升级方法、装置、电子设备和介质
CN113282434B (zh) 一种基于封装后修复技术的内存修复方法及相关组件
US11144328B2 (en) System method to update failover process by running basic input/output (BIOS) system boot code from non-volatile memory express device (NVME)
CN103365696A (zh) Bios镜像文件获取方法及装置
US7194614B2 (en) Boot swap method for multiple processor computer systems
US9298371B1 (en) System and method of reducing write cycles and increasing longevity of non-volatile memory in baseboard management controller (BMC)
CN110780942A (zh) 系统启动方法、装置、节点设备及计算机可读存储介质
US10824517B2 (en) Backup and recovery of configuration files in management device
CN103475514A (zh) 无bmc的节点、集群系统及bios修复和升级方法
CN113377425B (zh) Bmc固件生成方法和装置、bmc启动方法和装置及存储介质
US20220179746A1 (en) Electronic apparatus and boot method thereof
CN112148531A (zh) 一种双核芯片及其程序备份和恢复的方法
CN111176902A (zh) 一种使用BMC Flash备份Controller Device韧体的装置和方法
KR101564144B1 (ko) 펌웨어 관리 장치 및 방법
CN115373906B (zh) 嵌入式系统架构的备份启动方法、装置、设备及芯片
TWI777664B (zh) 嵌入式系統的開機方法
US11513697B2 (en) Storage apparatus and control system for the same
US20240019919A1 (en) Method of updating power firmware and power supply
CN112883384B (zh) 一种强鲁棒性的嵌入式计算机引导加载程序的保护方法
CN115269244A (zh) 一种控制方法、装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant