CN106326168A - 连接电路及具有该连接电路的计算机系统 - Google Patents

连接电路及具有该连接电路的计算机系统 Download PDF

Info

Publication number
CN106326168A
CN106326168A CN201510400441.5A CN201510400441A CN106326168A CN 106326168 A CN106326168 A CN 106326168A CN 201510400441 A CN201510400441 A CN 201510400441A CN 106326168 A CN106326168 A CN 106326168A
Authority
CN
China
Prior art keywords
output pin
motherboard
hyte
signal group
crosspoint
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510400441.5A
Other languages
English (en)
Other versions
CN106326168B (zh
Inventor
李旭翔
李铭浚
张志玮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wistron Corp
Original Assignee
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Corp filed Critical Wistron Corp
Publication of CN106326168A publication Critical patent/CN106326168A/zh
Application granted granted Critical
Publication of CN106326168B publication Critical patent/CN106326168B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units

Abstract

本公开提供一种连接电路及具有该连接电路的计算机系统。该连接电路耦接于一储存装置、一第一主机板及一第二主机板,并受控于一第一控制信号及一第二控制信号以切换于一第一模式、一第二模式及一第三模式之间,该连接电路包含有一第一交换单元;一第二交换单元;以及一第一多工单元,信号连接于该第一交换单元及该第二交换单元;其中,该第一模式为该储存装置仅由该第一主机板存取,该第二模式为该储存装置仅由该第二主机板存取,该第三模式为该储存装置由该第一主机板及该第二主机板共同存取。

Description

连接电路及具有该连接电路的计算机系统
技术领域
本发明涉及一种连接电路及具有该连接电路的计算机系统,特别涉及一种可切换操作于单一主机板存取储存装置与双主机板存取储存装置之间的连接电路及计算机系统。
背景技术
相较于传统硬盘,固态硬盘(Solid State Drive,SSD)具有低功耗、无噪音、抗震动、低热量的特点,这些特点使得数据能更加安全地得到储存,因此,固态硬盘逐渐在工业电脑市场、军事、航空、服务器等领域取代传统硬盘。常见的固态硬盘为单端口,即一固态硬盘仅能耦接于单一主机板,而现有技术已发展出双端口的固态硬盘,即一固态硬盘可同时耦接于双主机板。不论是单端口还是双端口的固态硬盘,其所能提供的数据传输通道个数为固定的,然而,实际应用中,双端口固态硬盘分别分配给双主机板的数据传输通道个数为单端口固态硬盘提供给单一主机板的数据传输通道个数的一半,造成双端口固态硬盘实质上降低对每一主机板的数据传输容量。另一方面,现有技术缺乏从双主机板对单端口固态硬盘进行存取切换至单一主机板对固态硬盘进行存取(或从单一主机板对单端口固态硬盘进行存取切换至双主机板对单端口固态硬盘进行存取)的切换机制,而使单端口固态硬盘的使用灵活性降低。因此,现有技术实有改进的必要。
发明内容
因此,本发明的主要目的即在于一种可切换于单一主机存取储存装置与双主机存取储存装置之间的连接电路及具有该连接电路的计算机系统,以改善现有技术的缺点。
本发明公开一种连接电路,耦接于一第一接口与一第二接口之间,该第一接口耦接于一储存装置,该第二接口耦接于一第一主机板及一第二主机板,该连接电路包含有一第一交换单元,包含有一第一输出脚位组、一第二输出脚位组、一第三输出脚位组及一第四输出脚位组,该第一交换单元通过该第二接口耦接于该第一主机板及该第二主机板;一第二交换单元,包含有一第五输出脚位组、一第六输出脚位组、一第七输出脚位组及一第八输出脚位组,该第二交换单元通过该第二接口耦接于该第一主机板及该第二主机板;一第一多工单元,耦接于该第一接口的一第一连接端口,包含有一第一输入脚位组,电性连接于该第一交换单元的该第二输出脚位组;一第二输入脚位组,电性连接于该第二交换单元的该第六输出脚位组;一第三输入脚位组,电性连接于该第一交换单元的该第三输出脚位组;以及一第四输入脚位组,电性连接于该第二交换单元的该第七输出脚位组;其中,该第一接口的一第二连接端口耦接于该第一交换单元的该第一输出脚位组及该第二交换单元的该第五输出脚位组。
本发明另公开一种计算机系统,包含有一储存装置;一第一主机板;一第二主机板;一连接电路,通过一第一接口耦接于该储存装置,通过一第二接口耦接于该第一主机板及该第二主机板,该连接电路包含有一第一交换单元,包含有一第一输出脚位组、一第二输出脚位组、一第三输出脚位组及一第四输出脚位组,该第一交换单元通过该第二接口耦接于该第一主机板及该第二主机板;一第二交换单元,包含有一第五输出脚位组、一第六输出脚位组、一第七输出脚位组及一第八输出脚位组,该第二交换单元通过该第二接口耦接于该第一主机板及该第二主机板;一第一多工单元,耦接于该第一接口的一第一连接端口,包含有一第一输入脚位组,电性连接于该第一交换单元的该第二输出脚位组;一第二输入脚位组,电性连接于该第二交换单元的该第六输出脚位组;一第三输入脚位组,电性连接于该第一交换单元的该第三输出脚位组;以及一第四输入脚位组,电性连接于该第二交换单元的该第七输出脚位组;其中,该第一接口的一第二连接端口耦接于该第一交换单元的该第一输出脚位组及该第二交换单元的该第五输出脚位组。
附图说明
图1为本发明实施例一计算机系统的示意图。
图2为图1的一连接电路的示意图。
图3A为图2的连接电路的操作示意图。
图3B为图2的连接电路的操作示意图。
图3C为图2的连接电路的操作示意图。
图3D为图2的连接电路的操作示意图。
图4为本发明实施例一连接电路的示意图。
附图标记说明:
10 计算机系统
100 储存装置
108、110 主机板
102、402 连接电路
104、106 接口
200、202 交换单元
204、206 多工单元
GI1~GI4、GO1~GO8 脚位
S0、S1 控制信号
A_T_1、A_T_2、B_T_1、B_T_2、 信号
A_R_1、A_R_2、B_R_1、B_R
_2
Pt1、Pt2 连接端口
具体实施方式
请参考图1,图1为本发明实施例一计算机系统10的示意图。计算机系统10可为一工作站或是一服务器等高级运算系统,其包含有一储存装置100、一连接电路102、一第一接口104、一第二接口106、一第一主机板108及一第二主机板110。第一主机板108及第二主机板110可通过第二接口106、连接电路102及第一接口104耦接至储存装置100而对储存装置100进行存取,换句话说,连接电路102通过第一接口104耦接于储存装置100,并通过第二接口106耦接于第一主机板108及第二主机板110。其中,储存装置100可为一双端口的固态硬盘(Solid State Drive,SSD)或一单端口的固态硬盘,第一接口104可为符合SFF-8639规格的连接器接口,第二接口106符合PCI-Express规格的接口。第一接口104可提供4个数据传输通道供主机板进行数据存取,第二接口106可提供8个数据传输通道,其中4个数据传输通道供第一主机板108使用,而剩下4个数据传输通道供第二主机板110使用。
进一步地,计算机系统10可根据一第一控制信号S0及一第二控制信号S1切换第一主机板108及第二主机板110对于储存装置100的存取模式,即储存装置100可仅由第一主机板108存取、仅由第二主机板110存取或是由第一主机板108及第二主机板110同时存取。其中,第一控制信号S0可为一数字二元信号,其值为0或1,分别对应于一第一电位或一第二电位。第一控制信号S0及第二控制信号S1可由第一主机板108及第二主机板110产生并传递至连接电路102,以控制连接电路102切换于一第一模式、一第二模式及一第三模式之间,其中第一模式为储存装置100仅由第一主机板108存取,第二模式为储存装置100仅由第二主机板110存取,第三模式为储存装置100由第一主机板108及第二主机板110共同存取。
详细来说,请参考图2,图2为本发明实施例的连接电路102的示意图。连接电路102包含有一第一交换单元200、一第二交换单元202、一第一多工单元204及一第二多工单元206。第一交换单元200通过第二接口106耦接于第一主机板108及第二主机板110,用来传递第一主机板108的一第一传送信号组A_T_1及一第二传送信号组A_T_2与第二主机板110的一第一传送信号组B_T_1及一第二传送信号组B_T_2。第一交换单元200、第二交换单元202、第一多工单元204及第二多工单元206可利用现有具交换器极多工器的集成电路来实现。在此实施例中,第一交换单元200包含有一第一输出脚位组GO1、一第二输出脚位组GO2、一第三输出脚位组GO3及一第四输出脚位组GO4。第二交换单元202通过第二接口106耦接于第一主机板108及第二主机板110,用来传递第一主机板108的一第一接收信号组A_R_1及一第二接收信号组A_R_2与第二主机板110的一第一接收信号组B_R_1及一第二接收信号组B_R_2,第二交换单元202包含有一第五输出脚位组GO5、一第六输出脚位组GO6、一第七输出脚位组GO7及一第八输出脚位组GO8。
此外,第一多工单元204耦接于第一接口104的一第一连接端口Pt1,第一多工单元204包含有一第一输入脚位组GI1、一第二输入脚位组GI2、一第三输入脚位组GI3及一第四输入脚位组GI4,第一输入脚位组GI1电性连接于第一交换单元200的第二输出脚位组GO2,第二输入脚位组GI2电性连接于第二交换单元202的第六输出脚位组GO6,第三输入脚位组GI3电性连接于第一交换单元200的第三输出脚位组GO3,第四输入脚位组GI4电性连接于第二交换单元202的第七输出脚位组GO7。第二多工单元206电性连接于第一交换单元200的第一输出脚位组GO1及第二交换单元202的第五输出脚位组GO5,并将第一交换单元200的第一输出脚位组GO1及第二交换单元202的第五输出脚位组GO5导通至第一接口104的一第二连接端口Pt2,换句话说,第一接口104的第二连接端口Pt2通过第二多工单元206耦接于第一交换单元200的第一输出脚位组GO1及第二交换单元202的第五输出脚位组GO5。
前述传送信号组及接收信号组各自包含至少一传送信号及接收信号,每一传送信号组及每一接收信号组所包含传送信号及接收信号的信号个数可根据系统需求而据以调整。同样的,输出脚位组及输入脚位组各自包含至少一脚位,每一输出脚位组及每一输入脚位组所包含的脚位个数可根据所承载的信号个数、信号为单端输出(入)或是差动输出(入)或其他因素而据以调整。
为了方便说明,于后续说明书中,将以第一传送信号组A_T_1、B_T_1、第二传送信号组A_T_2、B_T_2、第一接收信号组A_R_1、B_R_1及第二接收信号组A_R_2、B_R_2的信号传递方向为由第二接口106传递至第一接口104为例进行说明。
另一方面,第一交换单元200及第二交换单元202皆受控于第一控制信号S0而改变传递至其输出脚位的排列顺序,即第一交换单元200根据第一控制信号S0改变第一传送信号组A_T_1及第二传送信号组A_T_2与第一传送信号组B_T_1及第二传送信号组B_T_2传递至第一输出脚位组GO1、第二输出脚位组GO2、第三输出脚位组GO3及第四输出脚位组GO4的排列顺序;而第二交换单元202根据第一控制信号S0改变第一接收信号组A_R_1及第二接收信号组A_R_2与第一接收信号组B_R_1及第二接收信号组B_R_2传递至第五输出脚位组GO5、第六输出脚位组GO6、第七输出脚位组GO7及第八输出脚位组GO8的排列顺序。更精确的说,当第一控制信号S0为0(对应至一第一电位)时,第一交换单元200将第一主机板108的第一传送信号组A_T_1及第二传送信号组A_T_2输出至第一输出脚位组GO1及第二输出脚位组GO2,并将第二主机板110的第一传送信号组B_T_1及第二传送信号组B_T_2输出至第三输出脚位组GO3及第四输出脚位组GO4,第二交换单元202将第一主机板108的第一接收信号组A_R_1及第二接收信号组A_R_2输出至第五输出脚位组GO5及第六输出脚位组GO6,并将第二主机板110的第一接收信号组B_R_1及第二接收信号组B_R_2输出至第七输出脚位组GO7及第八输出脚位组GO8。而当第一控制信号S0为1(对应至一第二电位)时,第一交换单元200将第二主机板110的第一传送信号组B_T_1及第二传送信号组B_T_2输出至第一输出脚位组GO1及第二输出脚位组GO2,并将第一主机板108的第一传送信号组A_T_1及第二传送信号组A_T_2输出至第三输出脚位组GO3及第四输出脚位组GO4,第二交换单元202将第二主机板110的第一接收信号组B_R_1及第二接收信号组B_R_2输出至第五输出脚位组GO5及第六输出脚位组GO6,并将第一主机板108的第一接收信号组A_R_1及第二接收信号组A_R_2输出至第七输出脚位组GO7及第八输出脚位组GO8。
此外,第一多工单元204受控于第二控制信号S1,并从第一多工单元204的输入脚位中根据第二控制信号S1选择一特定部分输入信号,并将该特定部分输入信号传递至第一接口104的第一连接端口Pt1。更精确的说,当第二控制信号S1为0(对应至第一电位)时,第一多工单元204选择性地将第一输入脚位组GI1及第二输入脚位组GI2的信号传递至第一接口104的第一连接端口Pt1。当第二控制信号S1为1(对应至第二电位)时,第一多工单元204选择性地将第三输入脚位组GI3及第四输入脚位组GI4传递至第一接口104的第一连接端口Pt1。
举例来说,请参考图3A,图3A为连接电路102操作于第一模式的操作示意图。当第一控制信号S0为0(对应至第一电位)且第二控制信号S1为0(对应至第一电位)时,连接电路102操作于第一模式。需注意的是,当第一控制信号S0为0时,第一交换单元200分别将第二传送信号组A_T_2及第一传送信号组A_T_1传递至第一多工单元204的第一输入脚位组GI1及第二多工单元206,且第二交换单元202分别将第二接收信号组A_R_2及第一接收信号组A_R_1分别传递至第一多工单元204的第二输入脚位组GI2及第二多工单元206,在此情形下,当第二控制信号S1为0时,如图3A所示,传递至第一接口104的第一连接端口Pt1的信号为第二传送信号组A_T_2及第二接收信号组A_R_2,传递至第一接口104的第二连接端口Pt2的信号为第一传送信号组A_T_1及第一接收信号组A_R_1,换句话说,传递至第一接口104的信号皆相关于第一主机板108,代表第一主机板108通过其4个传输通道对储存装置100进行存取,此时储存装置100仅由第一主机板108存取。
另外,请继续参考图3B,图3B为连接电路102操作于第二模式的操作示意图。当第一控制信号S0为1(对应至第二电位)且第二控制信号S1为0(对应至第一电位)时,连接电路102操作于第二模式。
需注意的是,当第一控制信号S0为1时,第一交换单元200分别将第二传送信号组B_T_2及第一传送信号组B_T_1传递至第一多工单元204的第一输入脚位组GI1及第二多工单元206,且第二交换单元202分别将第二接收信号组B_R_2及第一接收信号组B_R_1分别传递至第一多工单元204的第二输入脚位组GI2及第二多工单元206,在此情形下,当第二控制信号S1为0时,如图3B所示,传递至第一接口104的第一连接端口Pt1的信号为第二传送信号组B_T_2及第二接收信号组B_R_2,传递至第一接口104的第二连接端口Pt2的信号为第一传送信号组B_T_1及第一接收信号组B_R_1,换句话说,传递至第一接口104的信号皆相关于第二主机板110,代表第二主机板110通过其4个传输通道对储存装置100进行存取,此时储存装置100仅由第二主机板110存取。
另外,请继续参考图3C及图3D,图3C及图3D为连接电路102操作于第三模式的操作示意图。当第二控制信号S1为1(对应至第二电位)时,连接电路102操作于第三模式,图3C绘示连接电路102操作于第三模式的一实施例,即第二控制信号S1为1(对应至第二电位)且第一控制信号S0为0(对应至第一电位),如图3C所示。与图3A的第一模式相异之处在于,于第三模式中第二控制信号S1为1,因此第一多工单元204将第三输入脚位组GI3的第一传送信号组B_T_1及第四输入脚位组GI4的第一接收信号组B_R_1传递至第一接口104的第一连接端口Pt1,即传递至第一接口104的第一连接端口Pt1的信号为第二主机板110的第一传送信号组B_T_1及第一接收信号组B_R_1,传递至第一接口104的第二连接端口Pt2的信号为第一主机板108的第一传送信号组A_T_1及第一接收信号组A_R_1,故此时储存装置100由第一主机板108及第二主机板110共同存取。另一方面,图3D绘示连接电路102操作于第三模式的另一实施例,即第二控制信号S1为1(对应至第二电位)且第一控制信号S0为1(对应至第二电位),如图3D所示。与图3B的第二模式相异之处在于,于第三模式中第二控制信号S1为1,因此第一多工单元204将第三输入脚位组GI3的第一传送信号组A_T_1及第四输入脚位组GI4的第一接收信号组A_R_1传递至第一接口104的第一连接端口Pt1,即传递至第一接口104的第一连接端口Pt1的信号为第一主机板108的第一传送信号组A_T_1及第一接收信号组A_R_1,传递至第一接口104的第二连接端口Pt2的信号为第二主机板110的第一传送信号组B_T_1及第一接收信号组B_R_1,故此时储存装置100亦由第一主机板108及第二主机板110共同存取。整体而言,当连接电路102操作于第三模式时,即当第二控制信号S1为1时,第一主机板108及第二主机板110各自通过2个传输通道对储存装置100进行存取,此时储存装置100由第一主机板108及第二主机板110共同存取。
现有技术中,当储存装置可耦接于双主机板时,分配给双主机板的数据传输通道个数为储存装置可提供的数据传输通道个数的一半,且无法切换于「单一主机板对储存装置进行存取」与「双主机板对储存装置进行存取」之间。相较之下,通过本发明实施例的连接电路102,当储存装置100仅由单一主机板进行存取时,储存装置100提供其所有的数据传输通道给该单一主机板,可维持相同于单端口固态硬盘所能提供的数据传输容量。另一方面,通过连接电路102,计算机系统10可切换于「由单一主机板存取储存装置100」与「由双主机板存取储存装置100」之间。
前述实施例是用以说明本发明的概念,本领域技术人员当可据以做不同的修饰,而不限于此。于上述实施例中,第一传送信号组A_T_1、B_T_1、第二传送信号组A_T_2、B_T_2、第一接收信号组A_R_1、B_R_1及第二接收信号组A_R_2、B_R_2的信号传递方向为由第二接口106传递至第一接口104,而不在此限,信号传递方向亦可为由第一接口104传递至第二接口106。另外,第二多工单元206可受控于一固定控制信号,而不在此限,只要将第一接口104的第二连接端口Pt2耦接至第一交换单元200的第一输出脚位组GO1及第二交换单元202的第五输出脚位组GO5,即满足本发明的要求,举例来说,请参考图4,图4为本发明实施例一连接电路40的示意图,连接电路402与连接电路102结构类似,故相同元件沿用相同符号,与连接电路102不同的是,于连接电路402中,第一接口104的第二连接端口Pt2直接电性连接于第一交换单元200的第一输出脚位组GO1及第二交换单元202的第五输出脚位组GO5,亦符合本发明的要求。另外,连接电路的设置方式并未有所限,举例来说,本发明的连接电路可设置于一插入接口卡(Interposer Board)中,而不在此限。
综上所述,本发明的连接电路可根据第一控制信号极第二控制信号切换于不同模式,使得储存装置可由单一主机板进行存取或由双主机板进行存取。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (36)

1.一种连接电路,其特征在于,耦接于一第一接口与一第二接口之间,该第一接口耦接于一储存装置,该第二接口耦接于一第一主机板及一第二主机板,该连接电路包含有:
一第一交换单元,用来接收并输出该第一主机板与该第二主机板的多个传送信号组,并根据一第一控制信号决定该多个传送信号组输出至该第一交换单元的多个输出脚位的顺序;
一第二交换单元,用来接收并输出该第一主机板与该第二主机板的多个接收信号组,并根据该第一控制信号决定该多个接收信号组输出至该第二交换单元的多个输出脚位的顺序;以及
一第一多工单元,耦接于该第一交换单元及该第二交换单元,用来接收该第一主机板的一传送信号组及一接收信号组与该第二主机板的一传送信号组及一接收信号组,并根据一第二控制信号决定输出该第一主机板的该传送信号组及该接收信号组或该第二主机板的该传送信号组及该接收信号组。
2.如权利要求1所述的连接电路,其中该连接电路根据该第一控制信号及该第二控制信号以切换于一第一模式、一第二模式及一第三模式之间,该第一模式为该储存装置由该第一主机板存取,该第二模式为该储存装置由该第二主机板存取,该第三模式为该储存装置由该第一主机板及该第二主机板共同存取。
3.如权利要求2所述的连接电路,其中该第一交换单元包含有一第一输出脚位组、一第二输出脚位组、一第三输出脚位组及一第四输出脚位组,该第一交换单元通过该第二接口接收该第一主机板的一第一传送信号组及一第二传送信号组及该第二主机板的一第一传送信号组及一第二传送信号组;该第二交换单元包含有一第五输出脚位组、一第六输出脚位组、一第七输出脚位组及一第八输出脚位组,该第二交换单元通过该第二接口接收该第一主机板的一第一接收信号组及一第二接收信号组及该第二主机板的一第一接收信号组及一第二接收信号组;该第一多工单元耦接于该第一接口的一第一连接端口,该第一多工单元包含有一第一输入脚位组、一第二输入脚位组、一第三输入脚位组及一第四输入脚位组,该第一输入脚位组电性连接于该第一交换单元的该第二输出脚位组,该第二输入脚位组电性连接于该第二交换单元的该第六输出脚位组,该第三输入脚位组电性连接于该第一交换单元的该第三输出脚位组,该第四输入脚位组,电性连接于该第二交换单元的该第七输出脚位组,该第一接口的一第二连接端口耦接于该第一交换单元的该第一输出脚位组及该第二交换单元的该第五输出脚位组。
4.如权利要求3所述的连接电路,其中当该第二控制信号为一第一电位时,该连接电路操作于该第一模式或该第二模式。
5.如权利要求4所述的连接电路,其中当该第二控制信号为该第一电位时,该第一多工单元选择性连接该第一多工单元的该第一输入脚位组及第二输入脚位组的信号至该第一接口的该第一连接端口。
6.如权利要求4所述的连接电路,其中当该第二控制信号为该第一电位且该第一控制信号为该第一电位时,该连接电路操作于该第一模式。
7.如权利要求6所述的连接电路,其中当该第一控制信号为该第一电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组,该第一交换单元的该第三输出脚位组及该第四输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组。
8.如权利要求4所述的连接电路,其中当该第二控制信号为该第一电位且该第一控制信号为一第二电位时,该连接电路操作于该第二模式。
9.如权利要求8所述的连接电路,其中当该第一控制信号为该第二电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组,该第三输出脚位组及该第四输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组。
10.如权利要求3所述的连接电路,其中当该第二控制信号为该第二电位时,该连接电路操作于该第三模式。
11.如权利要求10所述的连接电路,其中当该第二控制信号为该第二电位时,该第一多工单元选择性连接该第一多工单元的第三输入脚位组及第四输入脚位组的信号至该第一接口的该第一连接端口。
12.如权利要求10所述的连接电路,其中当该第一控制信号为该第一电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组,该第一交换单元的该第三输出脚位组及该第四输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组。
13.如权利要求10所述的连接电路,其中当该第一控制信号为该第二电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组,该第三输出脚位组及该第四输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组。
14.如权利要求1所述的连接电路,另包含:
一第二多工单元,耦接于该第一接口的该第二连接端口与该第一交换单元及该第二交换单元之间,包含有:
一第五输入脚位组,电性连接于该第一交换单元的该第一输出脚位组;以及
一第六输入脚位组,电性连接于该第二交换单元的该第五输出脚位组。
15.如权利要求1所述的连接电路,其中该储存装置为一固态硬盘。
16.如权利要求1所述的连接电路,其中该第一接口符合SFF-8639的规格。
17.如权利要求1所述的连接电路,其中该第二接口符合PCI-Express的规格。
18.如权利要求1所述的连接电路,其中该连接电路是设置于一插入接口卡中。
19.一种计算机系统,其特征在于,包含有:
一储存装置;
一第一主机板;
一第二主机板;
一连接电路,通过一第一接口耦接于该储存装置,通过一第二接口耦接于该第一主机板及该第二主机板,该连接电路包含有:
一第一交换单元,用来接收并输出该第一主机板与该第二主机板的多个传送信号组,并根据一第一控制信号决定该多个传送信号组输出至该第一交换单元的多个输出脚位的顺序;
一第二交换单元,用来接收并输出该第一主机板与该第二主机板的多个接收信号组,并根据该第一控制信号决定该多个接收信号组输出至该第二交换单元的多个输出脚位的顺序;以及
一第一多工单元,耦接于该第一交换单元及该第二交换单元,用来接收该第一主机板的一传送信号组及一接收信号组与该第二主机板的一传送信号组及一接收信号组,并根据一第二控制信号决定输出该第一主机板的该传送信号组及该接收信号组或该第二主机板的该传送信号组及该接收信号组。
20.如权利要求19所述的计算机系统,其中该连接电路受控于该第一控制信号及该第二控制信号以切换于一第一模式、一第二模式及一第三模式之间,该第一模式为该储存装置由该第一主机板存取,该第二模式为该储存装置由该第二主机板存取,该第三模式为该储存装置由该第一主机板及该第二主机板共同存取。
21.如权利要求19所述的计算机系统,其中该第一交换单元包含有一第一输出脚位组、一第二输出脚位组、一第三输出脚位组及一第四输出脚位组,该第一交换单元通过该第二接口接收该第一主机板的一第一传送信号组及一第二传送信号组及该第二主机板的一第一传送信号组及一第二传送信号组;该第二交换单元包含有一第五输出脚位组、一第六输出脚位组、一第七输出脚位组及一第八输出脚位组,该第二交换单元通过该第二接口接收该第一主机板的一第一接收信号组及一第二接收信号组及该第二主机板的一第一接收信号组及一第二接收信号组;该第一多工单元耦接于该第一接口的一第一连接端口,该第一多工单元包含有一第一输入脚位组、一第二输入脚位组、一第三输入脚位组及一第四输入脚位组,该第一输入脚位组电性连接于该第一交换单元的该第二输出脚位组,该第二输入脚位组电性连接于该第二交换单元的该第六输出脚位组,该第三输入脚位组电性连接于该第一交换单元的该第三输出脚位组,该第四输入脚位组,电性连接于该第二交换单元的该第七输出脚位组,该第一接口的一第二连接端口耦接于该第一交换单元的该第一输出脚位组及该第二交换单元的该第五输出脚位组。
22.如权利要求21所述的计算机系统,其中当该第二控制信号为一第一电位时,该连接电路操作于该第一模式或该第二模式。
23.如权利要求22所述的计算机系统,其中当该第二控制信号为该第一电位时,该第一多工单元选择性连接该第一多工单元的该第一输入脚位组及第二输入脚位组的信号至该第一接口的该第一连接端口。
24.如权利要求22所述的计算机系统,其中当该第二控制信号为该第一电位且该第一控制信号为该第一电位时,该连接电路操作于该第一模式。
25.如权利要求24所述的计算机系统,其中当该第一控制信号为该第一电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组,该第一交换单元的该第三输出脚位组及该第四输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组。
26.如权利要求22所述的计算机系统,其中当该第二控制信号为该第一电位且该第一控制信号为一第二电位时,该连接电路操作于该第二模式。
27.如权利要求26所述的计算机系统,其中当该第一控制信号为该第二电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组,该第三输出脚位组及该第四输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组。
28.如权利要求21所述的计算机系统,其中当该第二控制信号为该第二电位时,该连接电路操作于该第三模式。
29.如权利要求28所述的计算机系统,其中当该第二控制信号为该第二电位时,该第一多工单元选择性连接该第一多工单元的第三输入脚位组及第四输入脚位组的信号至该第一接口的该第一连接端口。
30.如权利要求28所述的计算机系统,当该第一控制信号为该第一电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组,该第一交换单元的该第三输出脚位组及该第四输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组。
31.如权利要求28所述的计算机系统,其中当该第一控制信号为该第二电位时,该第一交换单元的该第一输出脚位组及该第二输出脚位组传递该第二主机板的该第一传送信号组及该第二传送信号组,该第三输出脚位组及该第四输出脚位组传递该第一主机板的该第一传送信号组及该第二传送信号组;该第二交换单元的该第五输出脚位组及该第六输出脚位组传递该第二主机板的该第一接收信号组及该第二接收信号组,该第七输出脚位组及该第八输出脚位组传递该第一主机板的该第一接收信号组及该第二接收信号组。
32.如权利要求19所述的计算机系统,另包含:
一第二多工单元,耦接于该第一接口的该第二连接端口与该第一交换单元及该第二交换单元之间,包含有:
一第五输入脚位组,电性连接于该第一交换单元的该第一输出脚位组;以及
一第六输入脚位组,电性连接于该第二交换单元的该第五输出脚位组。
33.如权利要求19所述的计算机系统,其中该储存装置为一固态硬盘。
34.如权利要求19所述的计算机系统,其中该第一接口符合SFF-8639的规格。
35.如权利要求19所述的计算机系统,其中该第二接口符合PCI-Express的规格。
36.如权利要求19所述的计算机系统,其中该连接电路是设置于一插入接口卡中。
CN201510400441.5A 2015-07-02 2015-07-09 连接电路及具有该连接电路的计算机系统 Active CN106326168B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104121476A TWI536179B (zh) 2015-07-02 2015-07-02 連接電路及具有該連接電路之計算機系統
TW104121476 2015-07-02

Publications (2)

Publication Number Publication Date
CN106326168A true CN106326168A (zh) 2017-01-11
CN106326168B CN106326168B (zh) 2019-06-07

Family

ID=56755771

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510400441.5A Active CN106326168B (zh) 2015-07-02 2015-07-09 连接电路及具有该连接电路的计算机系统

Country Status (3)

Country Link
US (1) US10235313B2 (zh)
CN (1) CN106326168B (zh)
TW (1) TWI536179B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110308935A (zh) * 2018-03-27 2019-10-08 纬创资通股份有限公司 电子装置及其操作方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190109720A1 (en) 2016-07-26 2019-04-11 Samsung Electronics Co., Ltd. Modular system (switch boards and mid-plane) for supporting 50g or 100g ethernet speeds of fpga+ssd
US10210123B2 (en) 2016-07-26 2019-02-19 Samsung Electronics Co., Ltd. System and method for supporting multi-path and/or multi-mode NMVe over fabrics devices
US11461258B2 (en) 2016-09-14 2022-10-04 Samsung Electronics Co., Ltd. Self-configuring baseboard management controller (BMC)
US10409760B1 (en) 2018-03-09 2019-09-10 Samsung Electronics Co., Ltd. Adaptive interface high availability storage device
TW202022626A (zh) * 2018-12-14 2020-06-16 威聯通科技股份有限公司 使用雷靂介面的多重通道儲存裝置及系統

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201066375Y (zh) * 2007-08-01 2008-05-28 英业达股份有限公司 读卡接口的测试治具
CN101246463A (zh) * 2007-02-14 2008-08-20 旺玖科技股份有限公司 可自动切换接口的储存装置
CN101436163A (zh) * 2007-11-16 2009-05-20 慧荣科技股份有限公司 非挥发性存储器储存装置及其存取方法
US20090216910A1 (en) * 2007-04-23 2009-08-27 Duchesneau David D Computing infrastructure
CN104424150A (zh) * 2013-08-28 2015-03-18 鸿富锦精密电子(天津)有限公司 存储扩展系统
CN204390227U (zh) * 2015-02-03 2015-06-10 杭州士兰控股有限公司 计算设备扩展装置、以及可扩展的计算系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8341332B2 (en) * 2003-12-02 2012-12-25 Super Talent Electronics, Inc. Multi-level controller with smart storage transfer manager for interleaving multiple single-chip flash memory devices
US8346884B2 (en) * 2003-01-21 2013-01-01 Nextio Inc. Method and apparatus for a shared I/O network interface controller
US20050160229A1 (en) * 2004-01-16 2005-07-21 International Business Machines Corporation Method and apparatus for preloading translation buffers
US7523228B2 (en) * 2006-09-18 2009-04-21 International Business Machines Corporation Method for performing a direct memory access block move in a direct memory access device
US7872483B2 (en) * 2007-12-12 2011-01-18 Samsung Electronics Co., Ltd. Circuit board having bypass pad
US7865668B2 (en) * 2007-12-18 2011-01-04 International Business Machines Corporation Two-sided, dynamic cache injection control
JP2010079445A (ja) * 2008-09-24 2010-04-08 Toshiba Corp Ssd装置
US8446729B2 (en) * 2009-03-23 2013-05-21 Ocz Technology Group Inc. Modular mass storage system and method therefor
US9176915B2 (en) * 2009-04-30 2015-11-03 Dell Products L.P. Data storage device carrier system
US20110211310A1 (en) * 2010-03-01 2011-09-01 Seagate Technology Llc Signal path interconnection and assembly
US10114778B2 (en) * 2015-05-08 2018-10-30 Samsung Electronics Co., Ltd. Multi-protocol IO infrastructure for a flexible storage platform

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101246463A (zh) * 2007-02-14 2008-08-20 旺玖科技股份有限公司 可自动切换接口的储存装置
US20090216910A1 (en) * 2007-04-23 2009-08-27 Duchesneau David D Computing infrastructure
CN201066375Y (zh) * 2007-08-01 2008-05-28 英业达股份有限公司 读卡接口的测试治具
CN101436163A (zh) * 2007-11-16 2009-05-20 慧荣科技股份有限公司 非挥发性存储器储存装置及其存取方法
CN104424150A (zh) * 2013-08-28 2015-03-18 鸿富锦精密电子(天津)有限公司 存储扩展系统
CN204390227U (zh) * 2015-02-03 2015-06-10 杭州士兰控股有限公司 计算设备扩展装置、以及可扩展的计算系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110308935A (zh) * 2018-03-27 2019-10-08 纬创资通股份有限公司 电子装置及其操作方法
CN110308935B (zh) * 2018-03-27 2022-06-14 纬创资通股份有限公司 电子装置及其操作方法

Also Published As

Publication number Publication date
US10235313B2 (en) 2019-03-19
TWI536179B (zh) 2016-06-01
CN106326168B (zh) 2019-06-07
TW201702903A (zh) 2017-01-16
US20170003709A1 (en) 2017-01-05

Similar Documents

Publication Publication Date Title
CN106326168A (zh) 连接电路及具有该连接电路的计算机系统
CN104734998B (zh) 一种网络设备及信息传输方法
EP2688243B1 (en) 50 Gb/s ethernet using serializer/deserializer lanes
US6388658B1 (en) High-end KVM switching system
CN204808315U (zh) 一种基于spi串行外设接口协议实现板间通信的系统
CN104067248A (zh) 用于根据不同协议的信号的复用器
CN110321313A (zh) 可配置接口卡
CN105607694A (zh) 基于vpx总线的自适应可变冗余3u信号处理背板
CN208188819U (zh) 接口复用电路和装置
CN204650513U (zh) 分布式架构设备及其串口复用电路
CN103814367B (zh) 通信装置和用于在通信装置的用户之间交换数据的方法
CN100573490C (zh) 模块互连结构
US20120044951A1 (en) Alignment apparatus and method
US10271113B2 (en) Chassis switch using distributed backplane to interconnect line cards
CN103064475A (zh) 一种服务设备
CN102693196A (zh) 存储器控制器地址与数据管脚多路复用
CN109407574A (zh) 一种多总线可选择输出控制装置及其方法
CN205788168U (zh) 主从式串口设备集线器
CN108038069A (zh) 一种针对rssd开发的硬盘背板及其设计方法
JP2003204327A5 (zh)
CN101459860A (zh) 用于机架式设备标准槽位扩展的转接板及实现方法
WO2006085272A3 (en) Scalable universal serial bus architecture
CN202383666U (zh) 一种紧凑型工业计算机总线通信插件
CN101635661B (zh) 一种交换式的hdlc总线
CN102346503B (zh) 一种机柜及机柜系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant