CN107220052A - 一种基本输入输出系统的应用方法及装置 - Google Patents

一种基本输入输出系统的应用方法及装置 Download PDF

Info

Publication number
CN107220052A
CN107220052A CN201710378946.5A CN201710378946A CN107220052A CN 107220052 A CN107220052 A CN 107220052A CN 201710378946 A CN201710378946 A CN 201710378946A CN 107220052 A CN107220052 A CN 107220052A
Authority
CN
China
Prior art keywords
basic input
output system
input output
cpu
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710378946.5A
Other languages
English (en)
Inventor
高阳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201710378946.5A priority Critical patent/CN107220052A/zh
Publication of CN107220052A publication Critical patent/CN107220052A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Abstract

本申请提供了一种基本输入输出系统的应用方法及装置,方法包括:存储系统的可编程逻辑器件判断是否接收到主基本输入输出系统在正常启动后反馈的完成启动信号;若否,可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使切换器将存储系统的CPU切换至与备用基本输入输出系统;可编程逻辑器件发送复位信号至CPU,以使CPU完成复位后,启动备用基本输入输出系统。在本申请中通过以上方式提高了基本输入输出系统正常启动的概率,从而提高了系统运行的稳定性。

Description

一种基本输入输出系统的应用方法及装置
技术领域
本申请涉及计算机领域,特别涉及一种基本输入输出系统的应用方法及装置。
背景技术
存储系统是指计算机中由存放程序和数据的各种存储设备、控制部件及管理信息调度的设备和算法所组成的系统。
其中,存储系统由于需要保证存储系统长时间运行并能够保证数据不丢失,因此对其的稳定性要求很高。而存储系统稳定性运行的前提是存储系统的BIOS(Basic InputOutput System,基本输入输出系统)正常启动,一旦BIOS芯片坏掉或是BIOS芯片中烧录的文件坏掉,存储系统将不能够正常启动,因此如何保证BIOS正常启动成为亟待解决的问题。
发明内容
为解决上述技术问题,本申请实施例提供一种基本输入输出系统的应用方法及装置,以达到提高基本输入输出系统正常启动的概率,从而提高系统运行的稳定性的目的,技术方案如下:
一种基本输入输出系统的应用方法,基于存储系统中的基本输入输出系统,所述存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,所述方法包括:
所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号;
若否,所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统;
所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
优选的,还包括:
所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号;
若否,所述可编程逻辑器件发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统;
所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
优选的,还包括:
所述可编程逻辑器件判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号;
若是,所述可编程逻辑器件发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
优选的,还包括:
所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号;
若是,所述可编程逻辑器件发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
优选的,所述可编程逻辑器件包括:复杂可编程逻辑器件。
一种基本输入输出系统的应用装置,基于存储系统中的基本输入输出系统,所述存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,所述装置应用于所述存储系统的可编程逻辑器件,包括:
第一判断模块,用于判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第一发送模块;
所述第一发送模块,用于发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统;
第二发送模块,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
优选的,还包括:
第二判断模块,用于判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第三发送模块;
所述第三发送模块,用于发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统;
第四发送模块,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
优选的,还包括:
第三判断模块,用于判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第五发送模块;
所述第五发送模块,用于发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
优选的,还包括:
第四判断模块,用于判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第六发送模块;
所述第六发送模块,用于发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
优选的,所述可编程逻辑器件包括:复杂可编程逻辑器件。
与现有技术相比,本申请的有益效果为:
在本申请中,预先对存储系统中的基本输入输出系统进行了冗余设计,保证存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,基于上述冗余设计,可编程逻辑器件在判断出未接收到主基本输入输出系统在正常启动后反馈的完成启动信号时,说明主基本输入输出系统未能正常启动,为了保证基本输入输出系统能够正常启动,则发送备用基本输入输出系统启动信号至切换器,将CPU切换至备用基本输入输出系统,并发送复位信号至CPU,以使CPU完成复位后,启动备用基本输入输出系统。这种在主基本输入输出系统未正常启动,进而启动备用基本输入输出系统的方式提高了基本输入输出系统正常启动的概率,从而提高了系统运行的稳定性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的基本输入输出系统的应用方法的一种流程图;
图2是本申请提供的基本输入输出系统的应用方法的另一种流程图;
图3是本申请提供的基本输入输出系统的应用方法的再一种流程图;
图4是本申请提供的基本输入输出系统的应用方法的再一种流程图;
图5是本申请提供的基本输入输出系统的应用装置的一种逻辑结构示意图;
图6是本申请提供的基本输入输出系统的应用装置的另一种逻辑结构示意图;
图7是本申请提供的基本输入输出系统的应用装置的再一种逻辑结构示意图;
图8是本申请提供的基本输入输出系统的应用装置的再一种逻辑结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
实施例一
在本实施例中,提供了一种基本输入输出系统的应用方法,基于存储系统中的基本输入输出系统。其中,存储系统中的基本输入输出系统为经过冗余设计后的基本输入输出系统,其包括一个主基本输入输出系统和至少一个备用基本输入输出系统。主基本输入输出系统为存储系统默认的基本输入输出系统,在存储系统的启动流程开启时,首先启动主基本输入输出系统,在主基本输入输出系统正常启动后,存储系统正常启动。
请参见图1,其示出了本申请提供的基本输入输出系统的应用方法的一种流程图,可以包括以下步骤:
步骤S11:所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号。
若否,说明主基本输入输出系统未能正常启动,则执行步骤S12;若是,说明主基本输入输出系统已正常启动,可编程逻辑器件可以发送主基本输入输出系统已正常启动的反馈信号至存储系统的CPU(中央处理器,Central Processing Unit))。当然,另外一种实现方式可能为:主基本输入输出系统在正常启动后,直接反馈已正常启动的信号给CPU,这种情况下,可编程逻辑器件则不需要执行任何操作。
其中,主基本输入输出系统具体通过GPIO(GeneralPurpose Input Output,通用输入/输出)接口反馈完成启动信号。
步骤S12:所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统。
在本实施例中,可以但不局限于将备用基本输入输出系统启动信号设置为高电平信号。切换器在接收到高电平信号时,说明需要将CPU切换至备用基本输入输出系统,从而切换器执行将存储系统的CPU切换至备用基本输入输出系统的操作。
步骤S13:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
在主基本输入输出系统未能正常启动的情况下,启动备用基本输入输出系统,从而保证有一个基本输入输出系统能够正常启动,进而保证存储系统能够正常启动。
在本申请中,预先对存储系统中的基本输入输出系统进行了冗余设计,保证存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,基于上述冗余设计,可编程逻辑器件在判断出未接收到主基本输入输出系统在正常启动后反馈的完成启动信号时,说明主基本输入输出系统未能正常启动,为了保证基本输入输出系统能够正常启动,则发送备用基本输入输出系统启动信号至切换器,将CPU切换至备用基本输入输出系统,并发送复位信号至CPU,以使CPU完成复位后,启动备用基本输入输出系统。这种在主基本输入输出系统未正常启动,进而启动备用基本输入输出系统的方式提高了基本输入输出系统正常启动的概率,从而提高了系统运行的稳定性。
由于可编程逻辑器件需要一直监控主基本输入输出系统和备用基本输入输出系统的启动情况,因此图1示出的步骤S11-S 13之后,CPU当前使用的是备用基本输入输出系统,在这种情况下,CPU的启动流程重新开启时,还需要对备用输入输出系统的启动进行重新判断,请参见图2,可以包括以下步骤:
步骤S21:所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号。
若否,执行步骤S22。
步骤S22:所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统。
步骤S23:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
步骤S21至S23与图1示出的步骤S11-S13一一对应,步骤S21至S23的具体过程可以参见步骤S11-S13的具体过程,在此不再赘述。
步骤S24:所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号。
若否,说明备用基本输入输出系统未能正常启动,则执行步骤S25;若是,说明备用基本输入输出系统已正常启动,可编程逻辑器件可以发送备用基本输入输出系统已正常启动的反馈信号至CPU。当然,另外一种实现方式可能为:备用基本输入输出系统在正常启动后,直接反馈已正常启动的信号给CPU,这种情况下,可编程逻辑器件则不需要执行任何操作。
其中,备用基本输入输出系统具体通过GPIO接口反馈完成启动信号。
步骤S25:所述可编程逻辑器件发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统。
在本实施例中,可以将主基本输入输出系统启动信号设置为低电平信号。切换器在接收到低电平信号时,说明需要将CPU切换至主基本输入输出系统,从而切换器执行将CPU切换至主基本输入输出系统的操作。
步骤S26:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
在备用基本输入输出系统未能正常启动的情况下,启动主基本输入输出系统,从而保证有一个基本输入输出系统能够正常启动,进而保证存储系统能够正常启动。
基于本申请的上述实施例的介绍,上述基本输入输出系统的应用方法还可以包括基本输入输出系统的更新过程,请参见图3,可以包括以下步骤:
步骤S31:所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号。
若否,执行步骤S32。
步骤S32:所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统。
步骤S33:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
步骤S34:所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号。
若否,则执行步骤S35。
步骤S35:所述可编程逻辑器件发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统。
步骤S36:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
步骤S31至S36与图2示出的步骤S21-S26一一对应,步骤S31至S36的具体过程可以参见步骤S21-S26的具体过程,在此不再赘述。
步骤S37:所述可编程逻辑器件判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号。
在本实施例中,可以设置首先对主基本输入输出系统进行更新。基于这种设置,则需要首先判断是否接收到主基本输入输出系统在完成更新后反馈的完成更新信号。
若是,说明主基本输入输出系统已经完成更新,则执行步骤S38,若否,说明主基本输入输出系统未完成更新,则继续等待,并实时的判断是否接收到主基本输入输出系统在完成更新后反馈的完成更新信号。
其中,主基本输入输出系统具体通过GPIO接口反馈完成更新信号。
步骤S38:所述可编程逻辑器件发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
在主基本输入输出系统完成更新后,对备用基本输入输出系统进行更新。
当然,本申请还提供了另外一种不同于图3示出的基本输入输出系统更新过程的实施方式,请参见图4,可以包括以下步骤:
步骤S41:所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号。
若否,执行步骤S42。
步骤S42:所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统。
步骤S43:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
步骤S44:所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号。
若否,则执行步骤S45。
步骤S45:所述可编程逻辑器件发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统。
步骤S46:所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
步骤S41至S46与图2示出的步骤S21-S26一一对应,步骤S41至S46的具体过程可以参见步骤S21-S26的具体过程,在此不再赘述。
步骤S47:所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号。
在本实施例中,可以设置首先对备用基本输入输出系统进行更新。基于这种设置,则需要首先判断是否接收到备用基本输入输出系统在完成更新后反馈的完成更新信号。
若是,说明备用基本输入输出系统已经完成更新,则执行步骤S48;若否,说明备用基本输入输出系统未完成更新,则继续等待,并实时的判断是否接收到备用基本输入输出系统在完成更新后反馈的完成更新信号。
其中,备用基本输入输出系统具体通过GPIO接口反馈完成更新信号。
步骤S48:所述可编程逻辑器件发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
在备用基本输入输出系统完成更新后,对主基本输入输出系统进行更新。
在本申请的上述实施例中,可编程逻辑器件具体可以包括但局限于CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件)。
实施例二
与上述方法实施例相对应,本实施例提供了一种基本输入输出系统的应用装置,基于存储系统中的基本输入输出系统,所述存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,基本输入输出系统的应用装置应用于所述存储系统的可编程逻辑器件,请参见图5,基本输入输出系统的应用装置包括:第一判断模块11、第一发送模块12和第二发送模块13。
第一判断模块11,用于判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第一发送模块12。
所述第一发送模块12,用于发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统.
第二发送模块13,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
上述基本输入输出系统的应用装置还可以包括:第二判断模块14、第三发送模块15和第四发送模块16,如图6所示。
第二判断模块14,用于判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第三发送模块15。
所述第三发送模块15,用于发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统。
第四发送模块16,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
上述基本输入输出系统的应用装置还可以包括:第三判断模块17和第五发送模块18,如图7所示。
第三判断模块17,用于判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第五发送模块18。
所述第五发送模块18,用于发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
上述基本输入输出系统的应用装置还可以包括:第四判断模块19和第六发送模块110,如图8所示。
第四判断模块19,用于判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第六发送模块110。
所述第六发送模块110,用于发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
在本申请的上述实施例中,所述可编程逻辑器件具体可以包括但不局限于复杂可编程逻辑器件。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于装置类实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本申请所提供的一种基本输入输出系统的应用方法及装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种基本输入输出系统的应用方法,其特征在于,基于存储系统中的基本输入输出系统,所述存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,所述方法包括:
所述存储系统的可编程逻辑器件判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号;
若否,所述可编程逻辑器件发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统;
所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
2.根据权利要求1所述的方法,其特征在于,还包括:
所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号;
若否,所述可编程逻辑器件发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统;
所述可编程逻辑器件发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
3.根据权利要求2所述的方法,其特征在于,还包括:
所述可编程逻辑器件判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号;
若是,所述可编程逻辑器件发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
4.根据权利要求2所述的方法,其特征在于,还包括:
所述可编程逻辑器件判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号;
若是,所述可编程逻辑器件发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
5.根据权利要求1-4任意一项所述的方法,其特征在于,所述可编程逻辑器件包括:复杂可编程逻辑器件。
6.一种基本输入输出系统的应用装置,其特征在于,基于存储系统中的基本输入输出系统,所述存储系统中的基本输入输出系统包括一个主基本输入输出系统和至少一个备用基本输入输出系统,所述装置应用于所述存储系统的可编程逻辑器件,包括:
第一判断模块,用于判断是否接收到所述主基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第一发送模块;
所述第一发送模块,用于发送备用基本输入输出系统启动信号至切换器,以使所述切换器将所述存储系统的CPU切换至与所述备用基本输入输出系统;
第二发送模块,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述备用基本输入输出系统。
7.根据权利要求6所述的装置,其特征在于,还包括:
第二判断模块,用于判断是否接收到所述备用基本输入输出系统在正常启动后反馈的完成启动信号,若否,执行第三发送模块;
所述第三发送模块,用于发送主基本输入输出系统启动信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统;
第四发送模块,用于发送复位信号至所述CPU,以使所述CPU完成复位后,启动所述主基本输入输出系统。
8.根据权利要求7所述的装置,其特征在于,还包括:
第三判断模块,用于判断是否接收到所述主基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第五发送模块;
所述第五发送模块,用于发送备用基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述备用基本输入输出系统,并由所述CPU发送更新指令至所述备用基本输入输出系统。
9.根据权利要求7所述的装置,其特征在于,还包括:
第四判断模块,用于判断是否接收到所述备用基本输入输出系统在完成更新后反馈的完成更新信号,若是,执行第六发送模块;
所述第六发送模块,用于发送主基本输入输出系统更新信号至所述切换器,以使所述切换器将所述CPU切换至所述主基本输入输出系统,并由所述CPU发送更新指令至所述主基本输入输出系统。
10.根据权利要求6-9任意一项所述的装置,其特征在于,所述可编程逻辑器件包括:复杂可编程逻辑器件。
CN201710378946.5A 2017-05-25 2017-05-25 一种基本输入输出系统的应用方法及装置 Pending CN107220052A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710378946.5A CN107220052A (zh) 2017-05-25 2017-05-25 一种基本输入输出系统的应用方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710378946.5A CN107220052A (zh) 2017-05-25 2017-05-25 一种基本输入输出系统的应用方法及装置

Publications (1)

Publication Number Publication Date
CN107220052A true CN107220052A (zh) 2017-09-29

Family

ID=59945284

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710378946.5A Pending CN107220052A (zh) 2017-05-25 2017-05-25 一种基本输入输出系统的应用方法及装置

Country Status (1)

Country Link
CN (1) CN107220052A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108228394A (zh) * 2018-01-02 2018-06-29 郑州云海信息技术有限公司 一种服务器双BIOS Flash控制系统及方法
CN109032888A (zh) * 2018-06-28 2018-12-18 郑州云海信息技术有限公司 一种服务器启动过程故障检测方法、装置及受控终端
CN110308935A (zh) * 2018-03-27 2019-10-08 纬创资通股份有限公司 电子装置及其操作方法
CN110321147A (zh) * 2019-07-03 2019-10-11 浙江大华技术股份有限公司 基本输入输出系统更新装置
CN117112308A (zh) * 2023-09-14 2023-11-24 上海合芯数字科技有限公司 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101908008A (zh) * 2009-06-03 2010-12-08 大唐移动通信设备有限公司 一种bios切换装置及切换方法
CN103077060A (zh) * 2013-01-10 2013-05-01 中兴通讯股份有限公司 主备用bios的切换方法及装置、系统
CN105159719A (zh) * 2015-09-06 2015-12-16 浙江大华技术股份有限公司 一种主备用基本输入输出系统的启动方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101908008A (zh) * 2009-06-03 2010-12-08 大唐移动通信设备有限公司 一种bios切换装置及切换方法
CN103077060A (zh) * 2013-01-10 2013-05-01 中兴通讯股份有限公司 主备用bios的切换方法及装置、系统
CN105159719A (zh) * 2015-09-06 2015-12-16 浙江大华技术股份有限公司 一种主备用基本输入输出系统的启动方法及装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108228394A (zh) * 2018-01-02 2018-06-29 郑州云海信息技术有限公司 一种服务器双BIOS Flash控制系统及方法
CN110308935A (zh) * 2018-03-27 2019-10-08 纬创资通股份有限公司 电子装置及其操作方法
CN110308935B (zh) * 2018-03-27 2022-06-14 纬创资通股份有限公司 电子装置及其操作方法
CN109032888A (zh) * 2018-06-28 2018-12-18 郑州云海信息技术有限公司 一种服务器启动过程故障检测方法、装置及受控终端
CN110321147A (zh) * 2019-07-03 2019-10-11 浙江大华技术股份有限公司 基本输入输出系统更新装置
CN117112308A (zh) * 2023-09-14 2023-11-24 上海合芯数字科技有限公司 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡

Similar Documents

Publication Publication Date Title
CN107220052A (zh) 一种基本输入输出系统的应用方法及装置
CN101853172B (zh) 复杂可编程逻辑器件cpld动态升级装置及方法
CN101317381B (zh) 对能力管理对象维护、对能力管理的方法、系统及终端
CN110427385B (zh) 区块链数据更新方法、相关节点及区块链
CN105468717B (zh) 数据库操作方法和装置
CN101968744B (zh) 一种基于irf系统的盒式设备升级方法和系统
CN102955714B (zh) 实现动态模拟远程接口的装置及方法
CN103559055A (zh) 一种应用于Android平台的启动活动的方法和装置
US20180157484A1 (en) Firmware update method and system
CN104516781A (zh) 一种操作系统语言切换方法及装置
CN103605542A (zh) Fpga配置文件的在线升级装置
CN102945111A (zh) 移动终端的后台程序管理方法和装置
CN102520856A (zh) 图标功能组合方法及装置
US20100070260A1 (en) Verification device, verifying apparatus and verification system
CN104375888A (zh) 基于Android系统的由通知栏调用后台任务的方法
CN103268302A (zh) 一种接口扩展电路、接口扩展连接方法和嵌入式系统
CN104951330B (zh) 操作多重操作系统的方法及其电子装置
CN113760611B (zh) 系统站点切换方法、装置、电子设备及存储介质
CN104780068B (zh) 一种机房迁移的网络切换方法、装置及系统
CN105005492A (zh) 一种嵌入式设备以及一种软件升级方法
WO2022222968A1 (zh) 会议通话的恢复方法、装置、系统、电子设备和可读存储介质
CN109916012A (zh) 一种空调器控制方法及系统
CN104901836A (zh) 一种跨区域sdn控制器与转发设备的连接方法和装置
CN114546842A (zh) 接口测试方法、装置和存储介质及电子设备
CN111818526B (zh) 一种数据同步方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170929

RJ01 Rejection of invention patent application after publication