CN117112308A - 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡 - Google Patents

智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡 Download PDF

Info

Publication number
CN117112308A
CN117112308A CN202311190853.1A CN202311190853A CN117112308A CN 117112308 A CN117112308 A CN 117112308A CN 202311190853 A CN202311190853 A CN 202311190853A CN 117112308 A CN117112308 A CN 117112308A
Authority
CN
China
Prior art keywords
basic input
output system
network card
intelligent network
abnormal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311190853.1A
Other languages
English (en)
Other versions
CN117112308B (zh
Inventor
于宝在
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hexin Technology Co ltd
Shanghai Hexin Digital Technology Co ltd
Original Assignee
Hexin Technology Co ltd
Shanghai Hexin Digital Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hexin Technology Co ltd, Shanghai Hexin Digital Technology Co ltd filed Critical Hexin Technology Co ltd
Priority to CN202311190853.1A priority Critical patent/CN117112308B/zh
Publication of CN117112308A publication Critical patent/CN117112308A/zh
Application granted granted Critical
Publication of CN117112308B publication Critical patent/CN117112308B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • H04L41/0663Performing the actions predefined by failover planning, e.g. switching to standby network elements
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Hardware Redundancy (AREA)

Abstract

本申请提供一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡,通过复杂可编程逻辑器件检测目标智能网卡的主基本输入输出系统的初始化状态并在异常状态下将主基本输入输出系统切换为备用基本输入输出系统并对该备用基本输入输出系统进行初始化,以在初始化完成后由目标智能网卡的操作系统开始对智能网卡进行控制。本申请通过复杂可编程逻辑器件在主基本输入输出系统初始化状态异常时将主基本输入输出系统切换为备用基本输入输出系统,节约了解决智能网卡故障所需要的成本并节省了人力。

Description

智能网卡的双基本输入输出系统切换方法、系统、终端、介质 及网卡
技术领域
本申请涉及智能网卡领域,特别是涉及一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡。
背景技术
智能网卡(Smart NIC),其核心是通过FPGA(Field Programmable Gate Array,现场可编程门阵列)协助CPU(Central Processing Unit,中央处理器)处理网络负载,编程网络接口功能。智能网卡能够提升应用程序和虚拟化性能,实现软件定义网络(SDN)和网络功能虚拟化(NFV),将网络虚拟化、负载均衡和其他低级功能从服务器CPU中移除,确保为应用提供最大的处理能力。与此同时,智能网卡还能够提供分布式计算资源,是的用户可以开发自己的软件或提供接入服务,从而加速特定应用程序。
然而目前的智能网卡基本只包括单个选项ROM(OpROM),一旦选项ROM固件被破坏,智能网卡只能进行报废处理。并且当智能网卡出现问题时,需要找供应商技术支持,重新烧录BIOS(Basic Input Output System,基本输入输出系统),消耗大量成本和人力。
发明内容
鉴于以上所述现有技术的缺点,本申请的目的在于提供一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡,用于解决现有技术中处理智能网卡故障需要消耗大量成本和人力的问题。
为实现上述目的及其他相关目的,本申请的第一方面提供一种智能网卡的双基本输入输出系统切换方法,应用于复杂可编程逻辑器件,包括:检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常;若为异常,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
于本申请的第一方面的一些实施例中,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:在检测到所述主基本输入输出系统上电初始化操作完成后,将一SGPIO信号设置为高电平;从上电开始间隔阈值时间后读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
于本申请的第一方面的一些实施例中,所述阈值时间不小于由目标智能网卡的满配情况计算获得的标准时间。
于本申请的第一方面的一些实施例中,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:利用定时器判断在设定时间范围内是否接收到所述主基本输入输出系统发出的置数信号;若在设定时间范围内未接收到所述置数信号,则将一SGPIO信号设置为高电平;读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
于本申请的第一方面的一些实施例中,所述初始化状态判断条件包括:若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
于本申请的第一方面的一些实施例中,通过控制开关模块的方式将所述主基本输入输出系统切换为所述备用基本输入输出系统。
为实现上述目的及其他相关目的,本申请的第二方面提供一种智能网卡的双基本输入输出系统切换系统,应用于复杂可编程逻辑器件,包括:检测模块,用于检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常;切换模块,连接所述检测模块,用于在所述主基本输入输出系统的初始化状态为异常的情况下,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
为实现上述目的及其他相关目的,本申请的第三方面提供一种终端,包括:处理器及存储器;所述存储器用于存储计算机程序,所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行所述智能网卡的双基本输入输出系统切换方法。
为实现上述目的及其他相关目的,本申请的第四方面提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现所述智能网卡的双基本输入输出系统切换方法。
为实现上述目的及其他相关目的,本申请的第五方面提供一种智能网卡,包括:主基本输入输出系统、备用基本输入输出系统以及复杂可编程逻辑器件;其中,所述复杂可编程逻辑器件,用于当检测到所述主基本输入输出系统的初始化状态为异常时,将所述主基本输入输出系统切换为所述备用基本输入输出系统,以供在所述备用基本输入输出系统初始化完成后由智能网卡的操作系统开始对所述智能网卡进行控制。
如上所述,本申请的一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡,具有以下有益效果:通过复杂可编程逻辑器件检测目标智能网卡的主基本输入输出系统的初始化状态并在异常状态下将主基本输入输出系统切换为备用基本输入输出系统并对该备用基本输入输出系统进行初始化,以在初始化完成后由目标智能网卡的操作系统开始对智能网卡进行控制。本申请通过复杂可编程逻辑器件在主基本输入输出系统初始化状态异常时将主基本输入输出系统切换为备用基本输入输出系统,节约了解决智能网卡故障所需要的成本并节省了人力。
附图说明
图1显示为本申请一实施例中智能网卡的双基本输入输出系统切换方法流程示意图。
图2显示为本申请一实施例中智能网卡结构示意图。
图3显示为本申请一实施例中上电初始化流程示意图。
图4显示为本申请一具体实施例中双基本输入输出系统切换方法流程示意图。
图5显示为本申请一具体实施例中复杂可编程逻辑器件结构示意图。
图6显示为本申请一实施例中终端的结构示意图。
具体实施方式
以下通过特定的具体实例说明本申请的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本申请的其他优点与功效。本申请还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本申请的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,在下述描述中,参考附图,附图描述了本申请的若干实施例。应当理解,还可使用其他实施例,并且可以在不背离本申请的精神和范围的情况下进行机械组成、结构、电气以及操作上的改变。下面的详细描述不应该被认为是限制性的,并且本申请的实施例的范围仅由公布的专利的权利要求书所限定。这里使用的术语仅是为了描述特定实施例,而并非旨在限制本申请。空间相关的术语,例如“上”、“下”、“左”、“右”、“下面”、“下方”、“下部”、“上方”、“上部”等,可在文中使用以便于说明图中所示的一个元件或特征与另一元件或特征的关系。
在本申请中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”、“固持”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
再者,如同在本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,除非上下文中有相反的指示。本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包含”、“包括”表明存在所述的特征、操作、元件、组件、项目、种类、和/或组,但不排除一个或多个其他特征、操作、元件、组件、项目、种类、和/或组的存在、出现或添加。应当进一步理解,此处使用的术语“或”和“和/或”被解释为包括性的,或意味着任一个或任何组合。因此,“A、B或C”或者“A、B和/或C”意味着“以下任一个:A;B;C;A和B;A和C;B和C;A、B和C”。仅当元件、功能或操作的组合在某些方式下内在地互相排斥时,才会出现该定义的例外。
本申请提供一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡,通过复杂可编程逻辑器件检测目标智能网卡的主基本输入输出系统的初始化状态并在异常状态下将主基本输入输出系统切换为备用基本输入输出系统并对该备用基本输入输出系统进行初始化,以在初始化完成后由目标智能网卡的操作系统开始对智能网卡进行控制。本申请通过复杂可编程逻辑器件在主基本输入输出系统初始化状态异常时将主基本输入输出系统切换为备用基本输入输出系统,节约了解决智能网卡故障所需要的成本并节省了人力。
在对本发明进行进一步详细说明之前,对本发明实施例中涉及的名词和术语进行说明,本发明实施例中涉及的名词和术语适用于如下的解释:
(1)基本输入输出系统(Basic Input Output System,BIOS):
从层次关系来看,它位于计算机硬件层和操作系统层之间,一般以固件(Firmware)的形式存在,向下负责计算机硬件的管理,向上对操作系统提供统一的硬件使用和管理接口。它为计算机提供最低级的、最直接的硬件控制,计算机的原始操作都是依照固化在BIOS里的内容来完成的。准确地说,BIOS是硬件与软件程序之间的一个“转换器”或者说是接口(虽然它本身也只是一个程序),负责解决硬件的即时需求,并按软件对硬件的操作要求具体执行。计算机用户在使用计算机的过程中,都会接触到BIOS,它在计算机系统中起着非常重要的作用。
在整个计算机系统中,BIOS主要提供三种服务:自检及初始化、硬件终端处理及程序设定中断。作为电脑最基础的程序,开机后BIOS程序首先被加载,然后它会对电脑的硬件设备进行完全彻底的检验和测试。如果发现问题,则给出相应提示交由用户处理;如果未发现,则将硬件设置为备用状态,然后启动操作系统,把对电脑的控制权交给用户。
(2)复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD):
CPLD采用CMOS EPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。CPLD具有编程灵活、集成度高、设计开发周期短、适用范围宽、开发工具先进、设计制造成本低、对设计者的硬件经验要求低、标准产品无需测试、保密性强、价格大众化等特点,可实现较大规模的电路设计,因此被广泛应用于产品的原型设计和产品生产之中。几乎所有应用中小规模通用数字集成电路的场合均可应用CPLD器件,CPLD器件已成为电子产品不可缺少的组成部分。
(3)串行通用输入输出系统(Serial General Purpose Input Output,SGPIO):SGPIO协议是一种用于串行通信的协议,主要用于连接系统主板和外部设备之间的输入输出控制。SGPIO协议通过使用时钟(CLK)、数据(DATA)和控制(CTRL)信号来完成通信。CLK信号用于同步数据传输,DATA信号用于传输实际的数据,CTRL信号则用于传输控制信息,如传输开始和结束的标志等。在设计SGPIO通信的硬件模块时,需要根据协议规范来编写相应的代码。
为了使本发明的目的、技术方案及优点更加清楚明白,通过下述实施例并结合附图,对本发明实施例中的技术方案的进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定发明。
如图1所示,展示为本发明实施例中智能网卡的双基本输入输出切换方法流程示意图。
所述智能网卡的双基本输入输出切换方法,包括:
步骤S101:检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常。
可选的,目标智能网卡,如图2所示,包括:主基本输入输出系统2、备用基本输入输出系统3以及复杂可编程逻辑器件1。
可选的,主基本输入输出系统的程序信息存储于FLASH芯片中。
在本发明中,采用两种方法来检测主基本输入输出系统的初始化状态是否为异常。下文将结合实施例对两种方法分别进行解释说明。
第一种方法:所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:在检测到所述主基本输入输出系统上电初始化操作完成后,将一SGPIO信号设置为高电平;从上电开始间隔阈值时间后读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
可选的,通过服务器向目标智能网卡供电;供电方法为将目标智能网卡插入服务器的插槽中,服务器即可对目标智能网卡进行供电。
需要说明的是,上电初始化操作,如图3所示,是在目标智能网卡通电后,目标智能网卡中的所有组件,例如CPU(Central Processing Unit,中央处理器),都需要经过主基本输入输出系统的测试和初始化。若上述测试和初始化的过程中没有出现问题,则继续由操作系统来控制目标智能网卡。
可选的,所述阈值时间不小于由目标智能网卡的满配情况计算获得的标准时间。
可选的,目标智能网卡可以实现多种功能,目标智能网卡的满配情况是目标智能网卡可以实现的所有功能都初始化完成。计算获得的标准时间为目标智能网卡可以实现的所有功能都初始化完成所需要的时间。
举例来说,由目标智能网卡获得的满配情况计算获得的标准时间为5分钟。当从上电开始,间隔5分钟后复杂可编程逻辑器件读取所有的SGPIO信号。
可选的,所述初始化状态判断条件包括:若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
具体的,所有的SGPIO信号默认设置为低电平。当主基本输入输出系统的上电初始化操作出现异常时,不会将所有的SGPIO信号中的某一SGPIO信号设置为高电平。因此,当复杂可编程逻辑器件读取的所有的SGPIO信号中不存在高电平SGPIO信号时,则表示为主基本输入输出系统的初始化状态异常。当主基本输入输出系统上电初始化操作正常完成后,主基本输入输出系统会将所有的SGPIO信号中的某一SGPIO信号设置为高电平。因此,当复杂可编程逻辑器件读取的所有的SGPIO信号中存在高电平SGPIO信号时,则表示为主基本输入输出系统的初始化状态正常,即,主基本输入输出系统正常启动。
需要说明的是,本发明可以选择所有的SGPIO信号中任一SGPIO信号将该SGPIO信号设为高电平,本发明对此不做限定。
第二种方法:所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:利用定时器判断在设定时间范围内是否接收到所述主基本输入输出系统发出的置数信号;若在设定时间范围内未接收到所述置数信号,则将一SGPIO信号设置为高电平;读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
可选的,定时器可以通过计数器来进行实现。需要说明的是,可以根据实际需求选用计数器的类型,本发明对此不做限定。
可选的,主基本输入输出系统在上电初始化操作的过程中,会不间断地向定时器发送置数信号。若主基本输入输出系统在上电初始化操作的过程中出现异常,则会停止向定时器发送置数信号。
可选的,置数信号用于将计数器的当前值重新置为初始值。
以设定的时间范围为30s为例,由于设定的时间范围为30s,则将计数器的初始值置为30。计数器会按照从30到0的顺序递减计数,即计数器按照30、29……0的顺序进行计数。主基本输入输出系统在上电初始化操作过程中,会向定时器不间断地发送置数信号,置数信号会将计数器的当前值重新置为30,例如,计数器的当前值为29,置数信号会将计数器的值重新置为30。若主基本输入输出系统在上电初始化操作的过程中出现了异常,主基本输入输出系统就会停止向计数器发送置数信号,计数器从30到0依次递减计数的过程不会被打断。当在计数器的值变为0时,则认为主基本输入输出系统在上电初始化中出现了异常,此时,将一SGPIO信号设置为高电平。复杂可编程逻辑器件读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
需要说明的是,时间范围可以按照需求设定,本发明对此不做限定。本发明可以选择所有的SGPIO信号中任一SGPIO信号将该SGPIO信号设为高电平,本发明对此不做限定。
可选的,所述初始化状态判断条件包括:若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
具体的,所有的SGPIO信号默认设置为低电平。当主基本输入输出系统的上电初始化操作出现异常时,不会将所有的SGPIO信号中的某一SGPIO信号设置为高电平。因此,当复杂可编程逻辑器件读取的所有的SGPIO信号中不存在高电平SGPIO信号时,则表示为主基本输入输出系统的初始化状态异常。当主基本输入输出系统上电初始化操作正常完成后,主基本输入输出系统会将所有的SGPIO信号中的某一SGPIO信号设置为高电平。因此,当复杂可编程逻辑器件读取的所有的SGPIO信号中存在高电平SGPIO信号时,则表示为主基本输入输出系统的初始化状态正常,即,主基本输入输出系统正常启动。
步骤S102:若为异常,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
具体的,若为异常,复杂可编程逻辑器件将主基本输入输出系统切换为备用基本输入输出系统,然后智能网卡重启,备用基本输入输出系统进行初始化。在初始化完成后,由目标智能网卡的操作系统对重启后的智能网卡进行控制。本实施例中,备用基本输入输出系统对智能网卡中各组件的测试和初始化的过程中没有出现问题,并将由操作系统开始对重启后的智能网卡进行控制,表示为初始化完成。可选的,通过控制开关模块的方式将所述主基本输入输出系统切换为所述备用基本输入输出系统。
具体的,如图2所示,复杂可编程逻辑器件1控制开关模块4将所述主基本输入输出系统2切换为所述备用基本输入输出系统3。复杂可编程逻辑器件1通过SPI协议与开关模块4进行通信,开关模块4分别与主基本输入输出系统2以及备用基本输入输出系统3通过SPI协议进行通信。可以理解为在主基本输入输出系统2上电初始化时,复杂可编程逻辑器件1通过控制开关模块4建立了与主基本输入输出系统2之间的通路。在切换为备用基本输入输出系统3时,可以看做复杂可编程逻辑器件1通过控制开关模块4建立了与备用基本输入输出系统3之间的通路。
需要说明的是,SPI(Serial Perripheral Interface,串行外围设备接口)协议是一种高速、全双工的总线协议。SPI采用主从方式工作,主机通常为FPGA、MCU等可编程控制器,从机通常为EPROM、Flash等设备。SPI一般由SCLK、CS、MOSI以及MISO四根线组成,当有多个从机存在时,通过CS来选择要控制的从机设备。
可选的,也可以通过手动的方式将主基本输入输出系统切换为备用基本输入输出系统;其中,手动的方式包括:按键以及跳帽。
需要说明的是,跳帽(jumpers)是一种用于控制连接器上特定针脚之间的连接的设备。它通常由一个跳帽外壳、一个切换开关和一些导片组成。跳帽外壳底部对应连接器上的针脚设有若干槽孔,这些槽孔内放置了若干导片,这些导片可以与连接器上的针脚对应电性相连。切换开关可活动地设置在每个槽孔顶部的滑道内,并可以选择性地电性连通其中两个导片。这样,通过切换开关就可以控制连接器的特定针脚间的相互连接。
为了更好的解释本发明中的智能网卡的双基本输入输出系统切换方法,现提供一具体实施例。
实施例一:一种智能网卡的双基本输入输出系统切换方法。
如图4所示,智能网卡插入服务的插槽后,服务器开始向智能网卡供电。此时,智能网卡启动。Master BIOS,即主基本输入输出系统,上电并开始初始化。在Master BIOS(主基本输入输出系统)初始化完成后,置flags,即将一SGPIO信号设置为高电平。CPLD(复杂可编程逻辑器件)在间隔阈值时间后读取所有的SGPIO信号,并根据SGPIO信号的电平判断初始化状态。若初始化状态异常,CPLD(复杂可编程逻辑器件)将Master BIOS(主基本输入输出系统)切换为backup BIOS(备用基本输入输出系统),然后重启智能网卡。在智能网卡重启后,backup BIOS(备用基本输入输出系统)开始初始化。在backup BIOS(备用基本输入输出系统)初始化完成后,由智能网卡的操作系统开始控制智能网卡。
与上述实施例原理相似的是,本发明提供一种复杂可编程逻辑器件。
以下结合附图提供具体实施例:
如图5所示,展示为本发明中复杂可编程逻辑器件的结构示意图。
所述复杂可编程逻辑器件5,包括:
检测模块51,用于检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常;
可选的,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:在检测到所述主基本输入输出系统上电初始化操作完成后,将一SGPIO信号设置为高电平;从上电开始间隔阈值时间后读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
可选的,所述初始化状态判断条件包括:若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
可选的,所述阈值时间不小于由目标智能网卡的满配情况计算获得的标准时间。
可选的,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:利用定时器判断在设定时间范围内是否接收到所述主基本输入输出系统发出的置数信号;若在设定时间范围内未接收到所述置数信号,则将一SGPIO信号设置为高电平;读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
可选的,所述初始化状态判断条件包括:若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
切换模块52,连接所述检测模块51,用于在所述主基本输入输出系统的初始化状态为异常的情况下,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
可选的,通过控制开关模块的方式将所述主基本输入输出系统切换为所述备用基本输入输出系统。
由于本实施例中的复杂可编程逻辑器件可以实现以上实施例中的所有功能,此处不做重复赘述。
如图6所示,展示为本发明实施例中终端的结构示意图。
所述终端6,包括:处理器62及存储器61;所述存储器61用于存储计算机程序;所述处理器62用于执行所述存储器存储的计算机程序,以使所述终端6执行如图1所述智能网卡的双基本输入输出系统切换方法。
可选的,所述存储器61的数量均可以是一或多个,所述处理器62的数量均可以是一或多个,而图6中均以一个为例。
可选的,所述控制装置中的处理器62会按照如图1所述的步骤,将一个或多个以应用程序的进程对应的指令加载到存储器61中,并由处理器62来运行存储在第一存储器中的应用程序,从而实现如图1所述智能网卡的双基本输入输出系统切换方法中的各种功能。
可选的,所述存储器61,可能包括但不限于高速随机存取存储器、非易失性存储器。例如一个或多个磁盘存储设备、闪存设备或其他非易失性固态存储设备;所述处理器62,可能包括但不限于中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital SignalProcessing,简称DSP)、专用集成电路(Application Specific Integrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
可选的,所述处理器62可以是通用处理器,包括中央处理器(Central ProcessingUnit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
本发明还提供计算机可读存储介质,存储有计算机程序,所述计算机程序运行时实现如图1所述智能网卡的双基本输入输出系统切换方法。所述计算机可读存储介质可包括,但不限于,软盘、光盘、CD-ROM(只读光盘存储器)、磁光盘、ROM(只读存储器)、RAM(随机存取存储器)、EPROM(可擦除可编程只读存储器)、EEPROM(电可擦除可编程只读存储器)、磁卡或光卡、闪存、或适于存储机器可执行指令的其他类型的介质/机器可读介质。所述计算机可读存储介质可以是未接入计算机设备的产品,也可以是已接入计算机设备使用的部件。
于本发明的一些实施例中,所述计算机可读写存储介质可以包括只读存储器、随机存取存储器、EEPROM、CD-ROM或其它光盘存储装置、磁盘存储装置或其它磁存储设备、闪存、U盘、移动硬盘、或者能够用于存储具有指令或数据结构形式的期望的程序代码并能够由计算机进行存取的任何其它介质。另外,任何连接都可以适当地称为计算机可读介质。例如,如果指令是使用同轴电缆、光纤光缆、双绞线、数字订户线(DSL)或者诸如红外线、无线电和微波之类的无线技术,从网站、服务器或其它远程源发送的,则所述同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线电和微波之类的无线技术包括在所述介质的定义中。然而,应当理解的是,计算机可读写存储介质和数据存储介质不包括连接、载波、信号或者其它暂时性介质,而是旨在针对于非暂时性、有形的存储介质。如申请中所使用的磁盘和光盘包括压缩光盘(CD)、激光光盘、光盘、数字多功能光盘(DVD)、软盘和蓝光光盘,其中,磁盘通常磁性地复制数据,而光盘则用激光来光学地复制数据。
与上述实施例原理相似的是,本发明提供一种智能网卡。
如图2所示,展示为本发明实施例智能网卡的结构示意图。
所述智能网卡包括:主基本输入输出系统2、备用基本输入输出系统3以及复杂可编程逻辑器件1;其中,所述复杂可编程逻辑器件1,用于当检测到所述主基本输入输出系统2的初始化状态为异常时,将所述主基本输入输出系统2切换为所述备用基本输入输出系统3,以供在所述备用基本输入输出系统3初始化完成后由智能网卡的操作系统开始对所述智能网卡进行控制。
由于本实施例中的智能网卡可以实现以上实施例中的所有功能,此处不做重复赘述。
综上所述,本申请提供一种智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡,通过复杂可编程逻辑器件检测目标智能网卡的主基本输入输出系统的初始化状态并在异常状态下将主基本输入输出系统切换为备用基本输入输出系统并对该备用基本输入输出系统进行初始化,以在初始化完成后由目标智能网卡的操作系统开始对智能网卡进行控制。本申请通过复杂可编程逻辑器件在主基本输入输出系统初始化状态异常时将主基本输入输出系统切换为备用基本输入输出系统,节约了解决智能网卡故障所需要的成本并节省了人力。所以,本申请有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本申请的原理及其功效,而非用于限制本申请。任何熟悉此技术的人士皆可在不违背本申请的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本申请所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本申请的权利要求所涵盖。

Claims (10)

1.一种智能网卡的双基本输入输出系统切换方法,其特征在于,应用于复杂可编程逻辑器件,包括:
检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常;
若为异常,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
2.根据权利要求1所述的方法,其特征在于,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:
在检测到所述主基本输入输出系统上电初始化操作完成后,将一SGPIO信号设置为高电平;
从上电开始间隔阈值时间后读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
3.根据权利要求2所述的方法,其特征在于,所述阈值时间不小于由目标智能网卡的满配情况计算获得的标准时间。
4.根据权利要求1所述的方法,其特征在于,所述检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常包括:
利用定时器判断在设定时间范围内是否接收到所述主基本输入输出系统发出的置数信号;
若在设定时间范围内未接收到所述置数信号,则将一SGPIO信号设置为高电平;
读取所有的SGPIO信号,并根据初始化状态判断条件检测所述主基本输入输出系统的初始化状态是否为异常。
5.根据权利要求2或4所述的方法,其特征在于,所述初始化状态判断条件包括:
若读取的所有的SGPIO信号中不存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为异常;
若读取的所有的SGPIO信号中存在高电平SGPIO信号,则将所述主基本输入输出系统的初始化状态检测为正常。
6.根据权利要求1所述的方法,其特征在于,通过控制开关模块的方式将所述主基本输入输出系统切换为所述备用基本输入输出系统。
7.一种智能网卡的双基本输入输出系统切换系统,其特征在于,应用于复杂可编程逻辑器件,包括:
检测模块,用于检测目标智能网卡的主基本输入输出系统的初始化状态是否为异常;
切换模块,连接所述检测模块,用于在所述主基本输入输出系统的初始化状态为异常的情况下,将所述主基本输入输出系统切换为备用基本输入输出系统,并对该备用基本输入输出系统进行初始化,以在初始化完成后由所述目标智能网卡的操作系统开始对所述智能网卡进行控制。
8.一种终端,其特征在于,包括:处理器及存储器;
所述存储器用于存储计算机程序;
所述处理器用于执行所述存储器存储的计算机程序,以使所述终端执行如权利要求1至6中任一项所述方法。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现权利要求1至6中任一项所述方法。
10.一种智能网卡,其特征在于,包括:主基本输入输出系统、备用基本输入输出系统以及复杂可编程逻辑器件;
其中,所述复杂可编程逻辑器件,用于当检测到所述主基本输入输出系统的初始化状态为异常时,将所述主基本输入输出系统切换为所述备用基本输入输出系统,以供在所述备用基本输入输出系统初始化完成后由智能网卡的操作系统开始对所述智能网卡进行控制。
CN202311190853.1A 2023-09-14 2023-09-14 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡 Active CN117112308B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311190853.1A CN117112308B (zh) 2023-09-14 2023-09-14 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311190853.1A CN117112308B (zh) 2023-09-14 2023-09-14 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡

Publications (2)

Publication Number Publication Date
CN117112308A true CN117112308A (zh) 2023-11-24
CN117112308B CN117112308B (zh) 2024-06-11

Family

ID=88803909

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311190853.1A Active CN117112308B (zh) 2023-09-14 2023-09-14 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡

Country Status (1)

Country Link
CN (1) CN117112308B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070079032A1 (en) * 2005-09-30 2007-04-05 Intel Corporation Serial signal ordering in serial general purpose input output (SGPIO)
CN107220052A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种基本输入输出系统的应用方法及装置
CN113411212A (zh) * 2021-06-16 2021-09-17 英业达科技有限公司 智能网卡的bios控制系统与智能网卡的bios控制方法
WO2022199622A1 (zh) * 2021-03-25 2022-09-29 华为技术有限公司 一种电子设备的启动程序的运行方法和电子设备
CN116107819A (zh) * 2022-12-16 2023-05-12 苏州浪潮智能科技有限公司 一种服务器启动故障检测系统、方法、装置以及介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070079032A1 (en) * 2005-09-30 2007-04-05 Intel Corporation Serial signal ordering in serial general purpose input output (SGPIO)
CN107220052A (zh) * 2017-05-25 2017-09-29 郑州云海信息技术有限公司 一种基本输入输出系统的应用方法及装置
WO2022199622A1 (zh) * 2021-03-25 2022-09-29 华为技术有限公司 一种电子设备的启动程序的运行方法和电子设备
CN113411212A (zh) * 2021-06-16 2021-09-17 英业达科技有限公司 智能网卡的bios控制系统与智能网卡的bios控制方法
CN116107819A (zh) * 2022-12-16 2023-05-12 苏州浪潮智能科技有限公司 一种服务器启动故障检测系统、方法、装置以及介质

Also Published As

Publication number Publication date
CN117112308B (zh) 2024-06-11

Similar Documents

Publication Publication Date Title
CN109324991B (zh) 一种pcie设备的热插拔装置、方法、介质及系统
CN102200916B (zh) 电子设备、可配置的部件及该部件的配置信息存储方法
CN103345407B (zh) 控制电路、连通控制器、连通控制方法及主板
US20160306634A1 (en) Electronic device
WO2023147748A1 (zh) 一种服务器初始化智能网卡的方法、装置、设备及介质
CN115686872B (zh) 基于bmc的内存资源处理设备、方法、装置及介质
CN111142644A (zh) 一种硬盘运行控制方法、装置及相关组件
CN111966626B (zh) 一种基于espi总线的服务器启动装置和方法
CN112000351A (zh) Bmc固件的更新方法、更新装置、更新设备及存储介质
CN104158709A (zh) 一种光模块识别的方法及端口扩展设备
CN117112308B (zh) 智能网卡的双基本输入输出系统切换方法、系统、终端、介质及网卡
CN114328329A (zh) 一种主从设备兼容的通信模块设计方法及装置
CN114185720B (zh) 服务器动态热备份的方法、装置、设备及存储介质
CN108182157B (zh) 一种实现异构混合内存的方法、bmc、装置及存储介质
CN103902301A (zh) 读取bios的方法、装置以及处理器
CN114461286B (zh) 一种服务器启动方法、装置、电子设备及可读存储介质
CN214751393U (zh) 微控制器和计算系统
CN115237234A (zh) 一种支持不同型号智能网卡的方法、装置、设备及介质
CN111610995B (zh) 一种设备固件升级方法、装置、电子设备和存储介质
CN110096366B (zh) 一种异构内存系统的配置方法、装置及服务器
CN114546899A (zh) Usb设备连接方法、系统及计算机可读存储介质
CN115422110B (zh) 电子设备和PCIE Switch芯片的端口配置方法
CN110633002A (zh) 处理电路及其电源管理方法
CN115080487B (zh) 充电处理方法、装置、设备及存储介质
CN117931246B (zh) 一种升级ec固件的方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant