CN110277046A - 显示设备、显示设备的驱动方法、和传送像素数据的方法 - Google Patents

显示设备、显示设备的驱动方法、和传送像素数据的方法 Download PDF

Info

Publication number
CN110277046A
CN110277046A CN201910193642.0A CN201910193642A CN110277046A CN 110277046 A CN110277046 A CN 110277046A CN 201910193642 A CN201910193642 A CN 201910193642A CN 110277046 A CN110277046 A CN 110277046A
Authority
CN
China
Prior art keywords
pixel data
interface
color
integrated circuit
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910193642.0A
Other languages
English (en)
Other versions
CN110277046B (zh
Inventor
A·阿米尔克汉尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN110277046A publication Critical patent/CN110277046A/zh
Application granted granted Critical
Publication of CN110277046B publication Critical patent/CN110277046B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/128Frame memory using a Synchronous Dynamic RAM [SDRAM]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及显示设备、显示设备的驱动方法、和传送像素数据的方法。一种用于移动显示器的低功率架构包括:显示器;低压集成电路,被配置为:接收高速输入信号、处理输入信号、并且基于处理后的输入信号来输出未压缩的像素数据;以及高压集成电路,被配置为根据未压缩的像素数据来驱动显示器中的像素,其中,低压集成电路被配置为经由时序到驱动器(T2D)接口将未压缩的像素数据提供给高压集成电路。

Description

显示设备、显示设备的驱动方法、和传送像素数据的方法
相关申请的交叉引用
本申请要求2018年3月14日提交的第62/643,117号美国临时专利申请的优先权和权益,该申请的内容通过引用整体合并于此。
技术领域
本文所公开的实施例的一个或多个方面涉及用于显示器接口的系统和方法。
背景技术
用于移动设备的显示器在每个下一代中都持续变得越来越强大。通常,每一代都具有更高的分辨率、更大的颜色空间、更高的亮度、以及更高的对比度。例如,显示器中像素列的数量已经从全高清显示器中的1080列增加到4k显示器中的2160列,再到8k显示器中的4320列。
通常,在移动设备显示器中,由集成电路(例如,源IC)来驱动列。随着移动设备显示技术跟随每一代而得到发展,已经存在针对额外存储器的增长的需求。可能需要额外的存储器以用于各种不同的目的,例如用于支持更高的分辨率、用于支持更大的颜色空间、用于针对像素的均匀性而进行补偿、和/或用于帧缓冲以节省功率。在一些架构中,使用单独的芯片来引入额外存储器。然而,因为单独的存储器芯片可以是高功率的,所以它可能会存在问题。因此,需要一种新的架构,以避免对于利用空间的额外存储器芯片以及额外空间的需要。
诸如时序控制器嵌入式驱动器集成电路(TED)等的新一代处理器可以是有用的。TED是显示器内的、从应用处理器接收视频流并驱动显示器上的像素的芯片。TED在输出端具有高压驱动并在输入端具有递送视频的串行接口。此外,TED执行信号处理和反序列化,并且然后再转换至高压并驱动像素。
另外,TED可以使用较大的先进先出(FIFO)数据缓冲器。缓冲器的大小取决于显示器的分辨率和颜色分辨率以及压缩。例如,具有1440×3040分辨率的8比特显示器(例如,针对每个像素为24比特,并且针对红色子像素、蓝色子像素和绿色子像素中的每一个子像素为8比特)可能会需要1440×3040×24×1/3(显示流压缩)=33.4兆字节(MB)的空间来存储单个帧。随着分辨率的增加,缓冲器的大小也会增加,并且可能没有用于越来越大的缓冲器的物理空间或者预算。
在该背景技术部分中公开的上述信息仅用于增强对背景的理解,并且因此,上述信息可以包含不构成现有技术的信息。
发明内容
本公开的实施例的各方面涉及用于移动显示器的低功率架构的系统和方法。
根据本公开的一些实施例,一种显示器架构系统包括:显示器;低压集成电路,被配置为:接收高速输入信号、处理输入信号、并且基于处理后的输入信号来输出未压缩的像素数据;以及高压集成电路,被配置为根据未压缩的像素数据来驱动显示器中的像素,其中,低压集成电路被配置为经由时序到驱动器(T2D)接口将未压缩的像素数据提供给高压集成电路。
根据一些示例实施例,高速输入信号包括编码输入信号。
根据一些示例实施例,T2D接口包括并行接口。
根据一些示例实施例,低压集成电路包括嵌入式存储器管理器(eMEM)、以及处理器。
根据一些示例实施例,低压集成电路使用第一工艺来制造,并且高压集成电路使用第二工艺来制造。
根据一些示例实施例,处理器包括时序控制器嵌入式驱动器集成电路(TED)内核。
根据一些示例实施例,嵌入式存储器管理器包括嵌入式动态随机存取存储器(eDRAM)和嵌入式磁阻随机存取存储器(eMRAM)中的至少一个。
根据一些示例实施例,第一工艺比第二工艺更先进。
根据本公开的一些示例实施例,一种用于传送显示器中的像素数据的方法包括:通过低压集成电路的传送器侧,在数据总线上传送未压缩的像素数据;以及通过高压集成电路的接收器侧,从低压集成电路接收未压缩的像素数据,其中,数据总线包括在该接收器侧的未端接连接。
根据一些示例实施例,未压缩的像素数据包括红绿蓝(RGB)像素数据。
根据一些示例实施例,未压缩的像素数据包括红绿蓝绿(RGBG)像素数据。
根据一些示例实施例,传送像素数据包括:在传送器侧对未压缩的像素数据进行转换编码;在接收器侧对编码后的像素数据进行解码。
根据一些示例实施例,传送像素数据进一步包括:通过传送器侧中的第一缓冲器,将RGBG像素数据中的红/蓝(R/B)像素数据分离为第一颜色流,并且将RGBG像素数据中的绿(G)像素数据分离为第二颜色流;通过传送器侧中的第一缓冲器,对第一颜色流的R/B像素数据进行重新排序,使得R/B像素数据的相同颜色连续呈现;通过传送器侧中的第一缓冲器,将第一颜色流和第二颜色流传送到接收器侧中的第二缓冲器;通过接收器侧中的第二缓冲器,对第一颜色流的R/B像素数据进行重新排序,使得R/B像素数据的颜色按原始顺序呈现。
根据本公开的一些示例实施例,一种用于驱动显示器的方法包括:通过低压集成电路的缓冲器,将未压缩的RGBG像素数据的红/蓝(R/B)像素数据分离为第一颜色流,并且将未压缩的RGBG像素数据的绿(G)像素数据分离为第二颜色流;通过低压集成电路的缓冲器,对第一颜色流的R/B像素数据进行重新排序,使得R/B像素数据的相同颜色连续呈现;通过低压集成电路的缓冲器,将第一颜色流和第二颜色流传送到接口的接收器侧;通过接口,将第一颜色流和第二颜色流从接口的接收器侧携带到接口的传送器侧;以及通过接口的传送器侧,将第一颜色流和第二颜色流传送到高压集成电路。
根据一些示例实施例,驱动显示器进一步包括:通过高压集成电路,将第一颜色流和第二颜色流存储在高压集成电路的缓冲器中;通过高压集成电路的缓冲器,对第一颜色流的R/B像素数据进行重新排序,使得R/B像素数据的颜色处于原始顺序;通过高压集成电路,将第一颜色流和第二颜色流驱动到显示器。
据一些示例实施例,接口包括时序到驱动器(T2D)接口。
根据一些示例实施例,低压集成电路包括嵌入式存储器管理器(eMEM)、以及处理器。
根据一些示例实施例,低压集成电路使用第一工艺来制造,并且高压集成电路使用第二工艺来制造。
根据一些示例实施例,处理器包括时序控制器嵌入式驱动器集成电路(TED)内核。
根据一些示例实施例,第一工艺比第二工艺更先进。
附图说明
通过以下结合附图所做的描述,可以更详细地理解一些实施例,在附图中:
图1是用于具有外部DRAM的移动设备的显示器架构的系统图。
图2示出了根据本公开的一个实施例的用于移动设备的显示器架构的系统图。
图3A示出了根据一个实施例的LV芯片320和接口350的系统图。
图3B示出了用于说明通过图3A中所示的架构来传送信号的流程图。
图4A示出了根据另一实施例的LV芯片420和接口450的系统图。
图4B示出了用于说明通过图4A中所示的架构来传送信号的流程图。
图5A示出了根据另一实施例的LV芯片520和接口550的系统图。
图5B示出了用于说明通过图5A中所示的架构来传送信号的流程图。
图6是用于示出根据实施例的由显示器架构使用的峰值功率降低编码技术的图。
具体实施方式
在各种实施例中,低功率移动显示器架构可以包括使用包括不同工艺技术(例如,65nm低电压工艺和130nm高电压工艺)的集成电路的混合显示器面板接口。在各种实施例中,集成电路通过它们之间的并行接口被连接。在各种实施例中,第一集成电路包括输入接口,该输入接口被配置为连接到应用处理器并从应用处理器接收显示数据。在各种实施例中,第一集成电路使用更先进的工艺(例如65nm或更小的半导体工艺)来构造。在各种实施例中,第一集成电路包括输出并行接口,该输出并行接口用于经由并行接口将像素数据中继到第二集成电路。在各种实施例中,第一集成电路被配置为对像素数据中的各个像素重新排序,使得相同颜色的像素以连续的顺序被中继。在各种实施例中,第一集成电路被配置为使用数据比特反转编码技术来反转像素数据。在各种实施例中,并行接口被配置为在第一集成电路与第二集成电路之间携带未压缩的像素数据。在各种实施例中,并行接口在接收器侧是未端接的(un-terminated),是低摆动的,并且在任何时刻都包括子像素数据。在各种实施例中,第二集成电路经由并行接口从第一集成电路接收像素数据,并且使用像素驱动器将该像素数据输出至显示器面板的列。在各种实施例中,第二集成电路使用不太先进的工艺(例如130nm半导体工艺)来构造。
图1是用于具有外部DRAM的移动设备的显示器架构的系统图。
参考图1,显示器架构可以包含时序控制器嵌入式驱动器集成电路(TED)120芯片,TED 120芯片被配置为从处理器(例如,应用处理器)接收视频流并驱动附接的显示器110上的像素。在一些实施例中,视频流可以是编码信号(例如,压缩信号)。TED 120通常使用针对高压(HV)驱动(例如,用于驱动像素)而优化的半导体工艺来制造。然而,TED 120在其输入端还包括低压(LV)串行接口。在TED 120上通常采用的工艺对于串行接口或者对于嵌入式存储器等而言不是最佳的。在一些情况下,TED 120还连接到外部存储器130(例如,DRAM)。与存储器130的接合涉及双向、高速和不是理想的低功率应用(例如,具有功率约束的移动设备或任何显示器)的相对高功率的接口。
图2示出了根据本公开的一个实施例的用于移动设备的显示器架构的系统图。
参考图2,在各种实施例中,显示器架构包含用于信号处理和基于信号来驱动显示器上的像素的单独集成电路。在各种实施例中,集成电路包括高压(HV)芯片260和低压(LV)芯片220。在各种实施例中,高压芯片260具有能够容许驱动像素所需的在5-8伏范围内的电源电平的晶体管。在各种实施例中,低压芯片220具有能够容许在1.0-1.2伏范围内的通用工艺的电源电压的晶体管。根据各种实施例,HV芯片260被耦接到显示器210并且经由接口250被耦接到LV芯片220。LV芯片220被配置为从外部源(例如,应用处理器)接收显示数据。在一些实施例中,显示数据可以是编码信号(例如,压缩信号)。LV芯片220处理输入的显示数据并且使用接口250将信息发送到HV芯片260。在一些实施例中,LV芯片220可以对输入的像素进行一些像素处理和补偿。然后HV芯片260驱动显示器的像素。在各种实施例中,HV芯片260被集成在显示器210的玻璃上。
根据各种实施例,在LV芯片220处执行信号处理。LV芯片220包括嵌入式存储器管理器(eMEM)240以及时序控制器嵌入式驱动器集成电路(TED)内核230。在一些实施例中,eMEM 240可以是嵌入式动态随机存取存储器(eDRAM)或嵌入式磁阻随机存取存储器(eMRAM)。通过在同一芯片上包括TED内核230和eMEM 240,消除了针对如参考图1所讨论的在TED与外部存储器部件之间来回传送高功率信号的需要。
在各种实施例中,LV芯片220的TED内核230在其输入端从应用处理器接收信号。在各种实施例中,信号可以是编码信号(例如,压缩信号)。在各种实施例中,信号包括视频数据,该视频数据通常包括子像素数据。子像素数据可以包括但不限于红绿蓝(RGB)子像素数据、红绿蓝绿(RGBG)子像素数据、红绿(RG)子像素数据和红(R)子像素数据。在接收到信号之后,TED内核230处理信号。在一些情况下,在TED内核230处的信号处理可能需要访问存储器。在该实施例中,TED内核230使用eMEM 240。TED内核230将信号发送到eMEM 240,该信号在eMEM 240中被临时存储。随后,TED内核230从eMEM 240获取所存储的信号。
在获取所存储的信号之后,TED内核230通过接口250将未压缩的信号传送到HV芯片260。HV芯片260用作电平移位器并且包含像素驱动器。在接收到信号之后,HV芯片260将信号的电压增加到更高的电压,以便驱动显示器210上的像素。
根据该实施例,信号处理和驱动步骤成本更高并且能效更高。TED工艺是专用工艺,该专用工艺必须能够驱动高压信号并且还能够支持快速低压逻辑。将TED工艺分割到两个单独芯片上允许在单独芯片上放置高压步骤和低电压步骤。低压芯片可以采用更先进的工艺(例如65nm或更小的半导体工艺)来构造。高压芯片是简单的电平芯片,可以使用较老的技术(例如不太先进的技术)(例如130nm工艺)来构造。低压芯片包含制造成本低于如图1所示的定制产品DRAM的嵌入式存储器工艺。
另外,在各种实施例中,接口250被配置为提供额外的功率节省。与图1的在TED120与存储器130之间的接口不同,接口250是单向的并且是低速并行的。当与图1中描述的显示器架构相比时,使用接口250可以将功耗减少一半。
在一些实施例中,接口250可以是时序到驱动器(timing-to-driver,T2D)接口。接口250将未压缩的信号从LV芯片220携带到HV芯片260。接口250可以是短距离的,因为HV芯片260和LV芯片220可以非常近地彼此靠近。接口250可以被配置为通过允许像素未端接来减少功耗,并且因此,功耗可以与显示器210上显示的图像内容成比例。
在一些实施例中,接口250提供额外的优点。例如,接口250可以具有减少的寻址开销或者没有寻址开销,并且可以具有低开销计时。接口250的每引脚数据速率可以小于约2Mb/s,以放宽对HV芯片260的约束。接口250在接收器侧是未端接的并且是低摆动的。接口250可以是差分的或者是单端的,然而,在一些实施例中,单端解决方案可能是优选的。另外,接口250可以被配置为携带未压缩的子像素数据。在一些实施例中,子像素数据可以包括但不限于红绿蓝(RGB)子像素数据、红绿蓝绿(RGBG)子像素数据、红绿(RG)子像素数据、红(R)子像素数据。
图3A示出了根据一个实施例的LV芯片320和接口350的系统图。
参考图3A,LV芯片320是如图2中所描述的较大的显示器架构的一部分。根据该实施例,显示器架构包含红绿蓝(RGB)显示器(例如,RGB条带显示器)。然而,在其他实施例中,可以使用不同类型的显示器(例如,红绿蓝白(RGBW)显示器、红绿蓝绿(RGBG)显示器、或任何其他类型的显示器)。
在该实施例中,LV芯片320经由接口350被耦接到HV芯片。在一些实施例中,接口350可以是时序到驱动器(T2D)接口。LV芯片320包括嵌入式存储器管理器(eMEM)340以及时序控制器嵌入式驱动器集成电路(TED)内核330。
图3B显示了用于说明通过图3A中所示的架构来传送信号的流程图。
LV芯片320被配置为在其输入端从应用处理器接收信号。在步骤300中,LV芯片320的TED内核330接收信号。在各种实施例中,信号可以是编码信号(例如,压缩信号)。在一些实施例中,TED内核330可以在接收到信号之后将信号临时存储在eMEM 340中。信号可以包括用于在RGB显示器上显示的视频数据。因此,根据该实施例,视频数据可以包括红绿蓝(RGB)子像素数据。在步骤305中,TED内核330从eMEM 340获取信号并且处理信号。例如,在一些实施例中,TED内核330将RGB像素数据分割为单独的颜色流,如步骤310所示。例如,对于10比特显示器(例如,10比特颜色)而言,RGB像素数据可以从30比特像素数据被分割为10比特子像素数据(例如,[29:0]→{R[9:0]G[9:0]B[9:0]})。在处理信号之后,TED内核330在步骤315中跨越接口350将未压缩且被分割的信号传送到HV芯片。接口350是单端的、低摆动的且未端接的。
在各种实施例中,接口350可以是宽接口(wide interface)。例如,接口350可以包括33个引脚,其中30个引脚为像素数据(例如,针对10比特显示器)保留,2个引脚用于转发时钟(例如,差分时钟),并且一个引脚用于参考电压。因此,接口350可以是有效的RGB接口。在各种实施例中,可以按照行(例如,以光栅扫描或类似模式)来顺序地发送像素数据。因此,当一个像素具有与邻近像素相同的输出时,在该像素与邻近像素之间不存在改变或切换。因此,功率几乎没有变化。在各种实施例中,接口350所消耗的功率与像素切换(例如,改变)的速率有关。因此,接口350的功率与正在显示的图像的内容成比例。例如,当图像具有均匀彩色图像时,接口350的功耗近似为零(例如,在像素之间没有切换)。类似地,接口350的针对水平条纹图像的功率通常高于均匀图像的功率,但是也几乎为零,这是因为对于图像中的每条线而言,在像素之间没有切换。然而,接口350的针对垂直条纹图像的功率更高,这归因于每列之间的像素切换。
在各种实施例中,接口350可以具有每通道1.08Gb/s的数据速率(例如,当显示器具有3K×3K分辨率、120Hz刷新速率和10比特/颜色时)。
图4A示出了根据另一实施例的LV芯片420和接口450的系统图。
参考图4A,LV芯片420是如图2中所描述的较大的显示器架构的一部分。根据该实施例,显示器架构包含红绿蓝绿(RGBG)(例如,五格型(Pentile))显示器。然而,在其他实施例中,可以使用不同类型的显示器(例如,红绿蓝白(RGBW)显示器、红绿蓝(RGB)显示器、或任何其他类型的显示器)。
在该实施例中,LV芯片420经由接口450被耦接到HV芯片。在一些实施例中,接口450可以是时序到驱动器(T2D)接口。LV芯片420将嵌入式存储器管理器(eMEM)440和时序控制器嵌入式驱动器集成电路(TED)内核430加以组合。
图4B显示了用于说明通过图4A中所示的架构来传送信号的流程图。
LV芯片420被配置为在其输入端从应用处理器接收信号。在各种实施例中,信号可以是编码信号(例如,压缩信号)。在步骤400中,LV芯片420的TED内核430接收信号。在一些实施例中,TED内核430可以在接收到信号之后将信号临时存储在eMEM 440中。信号可以包括用于在RGBG显示器上显示的视频数据。因此,根据该实施例,视频数据可以包括红绿蓝绿(RGBG)子像素数据。在步骤405中,TED内核430从eMEM 440获取信号并且处理信号。例如,在一些实施例中,TED内核430将RGBG像素数据分割为单独的颜色流,如步骤410所示。例如,针对10比特显示器(例如,10比特颜色),RGBG像素数据可以从40比特像素数据被分割为10比特子像素数据(例如,[39:0]→{R[9:0]G[9:0]B[9:0]G[9:0]})。在处理信号之后,TED内核430在步骤415中跨越接口450将未压缩的信号传送到HV芯片。接口450是单端的、低摆动的且未端接的。
在各种实施例中,接口450可以是宽接口。例如,接口450可以包括43个引脚,其中40个引脚为像素数据(例如,针对10比特显示器)保留,2个引脚用于转发时钟(例如,差分时钟),并且一个引脚用于参考电压。因此,接口450可以是有效的RGBG接口。在各种实施例中,可以按照行(例如,以光栅扫描或类似模式)来顺序地发送像素数据。因此,当一个像素具有与邻近像素相同的输出时,在该像素与邻近像素之间不存在改变或切换。因此,功率几乎没有变化。在各种实施例中,接口450所消耗的功率与像素切换(例如,改变)的速率有关。因此,接口450的功率与正在显示的图像的内容成比例。例如,当图像具有均匀彩色图像时,接口450的功耗近似为零(例如,在像素之间没有切换)。类似地,接口450的针对水平条纹图像的功率通常高于均匀图像的功率,但是也几乎为零,这是因为对于图像中的每条线而言,在像素之间没有切换。然而,接口450的针对垂直条纹图像的功率更高,这归因于每列之间的像素切换。
在各种实施例中,接口450可以具有每通道0.54Gb/s的数据速率(例如,当显示器具有3K×3K分辨率、120Hz刷新速率和10比特/颜色时)。
图5A示出了根据另一实施例的LV芯片520和接口550的系统图。
参考图5A,LV芯片520和接口550是如图2中所描述的较大的显示器架构的一部分。根据该实施例,显示器架构包含RGBG显示器。
在该实施例中,LV芯片520可以包括缓冲器560并且经由具有减小宽度的接口550被耦接到HV芯片。在一些实施例中,接口550可以是减小宽度的RGBG时序到驱动器(T2D)接口。
LV芯片520包括嵌入式存储器管理器(eMEM)540以及时序控制器嵌入式驱动器集成电路(TED)内核530。另外,eMEM 540包括用于临时存储子像素数据的缓冲器560。
图5B显示了用于说明通过图5A中所示的架构来传送信号的流程图。
LV芯片520被配置为在其输入端从应用处理器接收信号。在各种实施例中,信号可以是编码信号(例如,压缩信号)。在步骤505中,LV芯片520的TED内核530接收信号。在一些实施例中,TED内核530可以在接收到信号之后将信号临时存储在eMEM 540中。信号可以包括用于在RGBG显示器上显示的视频数据。因此,根据该实施例,视频数据可以包括红绿蓝绿(RGBG)子像素数据。在步骤515中,TED内核530从eMEM 540获取信号并且处理信号。例如,在一些实施例中,TED内核530将RGBG像素数据分割为单独的颜色流,如步骤525所示。例如,针对10比特显示器(例如,10比特颜色),RGBG像素数据可以从40比特像素数据被分割为10比特子像素数据(例如,[39:0]→{R[9:0]G[9:0]B[9:0]G[9:0]})。在步骤535中,TED内核530将未压缩的信号传送到缓冲器560。
在步骤545中,缓冲器560被配置为对像素数据进行划分并重新排序,并由此减小接口550的尺寸。例如,如上所述,RGBG接口550可以包括40个引脚[39:0]。在各种实施例中,可以利用缓冲器560(连同HV芯片中的对应缓冲器)以及双倍数据速率来将接口尺寸(例如,引脚数量)减半(例如,20个引脚[19:0])。像素数据可以被划分为包括红/蓝像素数据的第一颜色流和包括绿像素数据的第二颜色流。例如,四个RGBG像素(在显示器的水平线中)可以包括子像素R0、G0、B1、G1、R2、G2、B3和G3。缓冲器560根据子像素的类型来划分颜色流,并且然后将子像素混洗,以在时间上连续地发送类似的子像素。例如,邻近的红色子像素R0和R2可以与它们所对应的绿色子像素G0和G1分成一组。类似地,相邻的蓝色子像素B1和B3可以与它们所对应的绿色子像素G2和G3分成一组。在步骤555中,将重新排序后的子像素存储在缓冲器560中,并按照其重新排序后的顺序经由接口550发送到HV芯片。具体地,第一颜色流和第二颜色流被传送到接口550接收器侧,接口550将第一颜色流和第二颜色流从接口550的接收器侧携带到接口550的传送器侧,并且接口550的传送器侧将第一颜色流和第二颜色流传送到HV芯片。在一些实施例中,HV芯片可以利用嵌入在HV芯片上的类似缓冲器来反转颜色的混洗。
缓冲器560对颜色的混洗还可以减少接口550所使用的功率量。如上所述,接口550所消耗的功率与在不同状态之间切换的信号有关(例如,当像素切换时)。当接口550从一种颜色(例如蓝色)的第一子像素移动到不同颜色(例如红色)的第二子像素时,输出值变化(例如,像素切换)。当接口550从一种颜色(例如蓝色)的第一子像素移动到同一颜色(例如蓝色)的第二子像素时,信号不太可能切换并且通常保持在恒定或类似的电平。因此,减少了由接口550消耗的功率。
图6是示出根据实施例的由显示器架构使用的峰值功率降低编码技术的图。
在各种实施例中,显示器架构可以支持各种编码技术以降低峰值接口功率。这些编码技术中的一些可以包括转换编码技术。例如,可以采用数据比特反转(DBI)来降低峰值接口功率。在DBI编码期间,系统可以通过选择性地将在序列中发送的比特中的一部分反转来减少切换量。例如,使用T2D接口(每个上面所讨论的T2D接口)从LV芯片发送到HV芯片的数据流(或序列)可以包括总线上的以T2D0 610开始并且以T2D4 630结束的序列(其中序列的每个部分代表像素数据)。数据流可以是DBI编码的,用以在总线上创建以T2D0 635开始并且以T2D4 655结束的DBI编码序列。在各种实施例中,可以将一个或多个DBI引脚添加到LV芯片、HV芯片和T2D接口中的每一个中。例如,每种颜色(例如,子像素)可以具有专用DBI引脚,或者对于每组像素数据(610-630)可以存在一个DBI引脚。此外,可以在LV芯片与T2D接口之间和/或在T2D接口与HV芯片之间使用编码。
在各种实施例中,显示器架构包括单个DBI引脚,以用于指示在时刻n处的T2D总线的值已被反转。在各种实施例中,LV芯片可以将在时刻0处的DBI编码的T2D总线输出值T2D0610与在时刻1处的至DBI编码器的输入T2D1 615进行比较。如果总线的一半以上的比特正在从在时刻0处的T2D总线输出值T2D0 610被转换到在时刻1处的至DBI编码器的输入T2D1615,则DBI的比特被置位并且在时刻1处的DBI编码的T2D总线输出值T2D1 640将等于被反转的在时刻1处的输入值T2D1 615。这确保了不超过一半的比特将在DBI编码器的输出端被转换。每个后续的T2D总线输出和输入值也可以相应地进行比较和反转。因此,LV芯片可以将以T2D0 635开始并且以T2D4 655结束(其中T2D1 640反转)的DBI流与DBI信号660一起发送到T2D接口。
前述内容是对示例实施例的说明,而不应被解释为对示例实施例进行限制。尽管已经描述了几个示例实施例,但是本领域技术人员将容易地理解,在实质上不脱离示例实施例的新颖性教导和优点的情况下,可以对示例实施例进行许多修改。因此,所有这些修改都旨在包括在如权利要求中限定的示例实施例的范围内。在权利要求中,装置加功能的条款旨在覆盖在本文被描述为执行所述功能的结构,而不仅仅是结构等同物,还包括等效结构。因此,应当理解,上述内容是对示例实施例的说明,并且不应被解释为限于所公开的特定实施例,对所公开的示例性实施例以及其他示例性实施例的修改旨在被包括在所附权利要求的范围内。本发明构思由所附权利要求限定,其中包括权利要求的等同物。
通过参考前面提及的实施例的详细描述和附图,可以更容易地理解本发明构思的特征及其实现方法。参考附图更详细地描述了前述实施例,其中相同的附图标记始终表示相同的元件。然而,本公开可以以各种不同的形式体现,并且不应被解释是仅限于本文所示出的实施例。相反,这些实施例被提供为示例使得本公开透彻且完整,且向本领域技术人员充分地传达本发明的方面和特征。因此,对于本领域普通技术人员来说对完整理解本公开的实施例的方面和特征而言不是必须的工艺、元件和技术可以不被描述。除非另有说明,否则在整个附图和书面描述中,相同的附图标记表示相同的元件,因而相同的元件的描述将不再重复。在附图中,为了清楚起见,元件、层和区域的相对尺寸可以被夸大。
在前面的描述中,出于解释的目的,阐述了许多具体细节以提供对各种实施例的透彻理解。然而,显而易见的是,可以在没有这些具体细节或具有一个或多个等效布置的情况下对各种实施例加以实践。此外,本领域普通技术人员将理解,在不脱离本公开的精神或范围的情况下,可以以任何适当的方式来组合本文所描述的两个或更多个实施例的各种特征。在其他实例中,以框图形式示出了公知的结构和设备,以避免不必要地混淆各种实施例。
应当理解,当元件、层、区域或部件被称为在另一元件、层、区域或部件“上”、“连接到”或“耦接到”另一元件、层、区域或部件时,该元件、层、区域或部件可以直接在其他元件、层、区域或部件上、直接连接到或耦接到其他元件、层、区域或部件,或者可以存在一个或多个中间元件、层、区域或部件。然而,“直接连接/直接耦接”是指一个部件在没有中间部件的情况下与另一个部件直接地连接或耦接。同时,可以类似地对诸如“之间”、“直接介于”或“相邻于”和“直接相邻于”等描述部件之间关系的其他表达描述加以解释。另外,被理解的是当元件或层被称为在两个元件或层“之间”时,该元件或层可以是两个元件或层之间的唯一元件或层,或者也可以存在一个或多个中间元件或层。
本文使用的术语仅用于描述特定的实施例的目的,并不旨在限制本公开。如本文所使用的,单数形式“一”旨在也包括复数形式,除非上下文另有明确说明。将进一步理解,当在本说明书中使用时,术语“包括”、“具有”和“包含”表明存在所陈述的特征、整体、步骤、操作、元件和/部件,但并不排除存在或添加一个或多个其它特征、整体、步骤、操作、元件、部件和/或它们的组。如本文所使用的,术语“和/或”包括相关联的所列项目中的一个或多个的任意和所有的组合。
如本文所使用的,术语“大致”、“约”、“近似”以及类似术语被用作近似的术语,而不是作为程度的术语,并且因此被利用以考虑本领域普通技术人员将会认识到的测量值或计算值中的固有偏差。考虑到讨论中的测量和与特定量的测量相关联的误差(即,测量系统的限制),本文所使用的“约”或“近似”包括在由本领域普通技术人员所确定的特定值的可接受偏差范围内的规定值和平均数。例如,“约”可以意味着在一个或多个标准偏差内,或者在规定值的±30%、20%、10%、5%之内。此外,当描述本公开的实施例时,“可以”的使用是指“本公开的一个或多个实施例”。如本文所使用的,术语“使用”和“被使用”可以被认为分别与术语“利用”和“被利用”同义。另外,术语“示例性”意指示例或例示。
当特定实施例可以以不同方式实现时,具体的处理顺序可以与所描述的顺序不同地执行。例如,两个连续描述的处理可以大致上同时地执行或者以与所描述的顺序相反的顺序来执行。

Claims (20)

1.一种显示器架构系统,包括:
显示器;
低压集成电路,被配置为:
接收高速的输入信号;
处理所述输入信号;并且
基于处理后的所述输入信号来输出未压缩的像素数据;以及
高压集成电路,被配置为基于所述未压缩的像素数据来驱动所述显示器中的像素;
其中,所述低压集成电路被配置为经由时序到驱动器接口将所述未压缩的像素数据提供给所述高压集成电路。
2.根据权利要求1所述的显示器架构系统,其中,
所述高速的输入信号包括编码输入信号。
3.根据权利要求1所述的显示器架构系统,其中,
所述时序到驱动器接口包括并行接口。
4.根据权利要求1所述的显示器架构系统,其中,
所述低压集成电路包括嵌入式存储器管理器以及处理器。
5.根据权利要求1所述的显示器架构系统,其中,
所述低压集成电路使用第一工艺来制造,并且所述高压集成电路使用第二工艺来制造。
6.根据权利要求4所述的显示器架构系统,其中,
所述处理器包括时序控制器嵌入式驱动器集成电路内核。
7.根据权利要求4所述的显示器架构系统,其中,
所述嵌入式存储器管理器包括嵌入式动态随机存取存储器和嵌入式磁阻随机存取存储器中的至少一个。
8.根据权利要求5所述的显示器架构系统,其中,
所述第一工艺比所述第二工艺更先进。
9.一种用于传送显示器中的像素数据的方法,包括:
通过低压集成电路的传送器侧,在数据总线上传送未压缩的像素数据;并且
通过高压集成电路的接收器侧,从所述低压集成电路接收所述未压缩的像素数据,
其中,所述数据总线包括在所述接收器侧的未端接连接。
10.根据权利要求9所述的方法,其中,
所述未压缩的像素数据包括红绿蓝像素数据。
11.根据权利要求9所述的方法,其中,
所述未压缩的像素数据包括红绿蓝绿像素数据。
12.根据权利要求9所述的方法,进一步包括:
在所述传送器侧对所述未压缩的像素数据进行转换编码;
在所述接收器侧对编码后的所述像素数据进行解码。
13.根据权利要求11所述的方法,进一步包括:
通过所述传送器侧中的第一缓冲器,将所述红绿蓝绿像素数据中的红/蓝像素数据分离为第一颜色流,并且将所述红绿蓝绿像素数据中的绿像素数据分离为第二颜色流;
通过所述传送器侧中的所述第一缓冲器,对所述第一颜色流的所述红/蓝像素数据进行重新排序,使得由所述红/蓝像素数据指示的相同颜色连续呈现;
通过所述传送器侧中的所述第一缓冲器,将所述第一颜色流和所述第二颜色流传送到所述接收器侧中的第二缓冲器;
通过所述接收器侧中的所述第二缓冲器,对所述第一颜色流的所述红/蓝像素数据进行重新排序,使得由所述红/蓝像素数据指示的所述颜色按原始顺序呈现。
14.一种用于驱动显示器的方法,包括:
通过低压集成电路的缓冲器,将未压缩的红绿蓝绿像素数据中的红/蓝像素数据分离为第一颜色流,并且将所述未压缩的红绿蓝绿像素数据的绿像素数据分离为第二颜色流;
通过所述低压集成电路的所述缓冲器,对所述第一颜色流的所述红/蓝像素数据进行重新排序,使得由所述红/蓝像素数据指示的相同颜色连续呈现;
通过所述低压集成电路的所述缓冲器,将所述第一颜色流和所述第二颜色流传送到接口的接收器侧;
通过所述接口,将所述第一颜色流和所述第二颜色流从所述接口的所述接收器侧携带到所述接口的传送器侧;并且
通过所述接口的所述传送器侧,将所述第一颜色流和所述第二颜色流传送到高压集成电路。
15.根据权利要求14所述的方法,进一步包括:
通过所述高压集成电路,将所述第一颜色流和所述第二颜色流存储在所述高压集成电路的缓冲器中;
通过所述高压集成电路的所述缓冲器,对所述第一颜色流的所述红/蓝像素数据进行重新排序,使得由所述红/蓝像素数据指示的所述颜色处于原始顺序;
通过所述高压集成电路,将所述第一颜色流和所述第二颜色流驱动到所述显示器。
16.根据权利要求14所述的方法,其中,
所述接口包括时序到驱动器接口。
17.根据权利要求14所述的方法,其中,
所述低压集成电路包括嵌入式存储器管理器以及处理器。
18.根据权利要求14所述的方法,其中,
所述低压集成电路使用第一工艺来制造,并且所述高压集成电路使用第二工艺来制造。
19.根据权利要求17所述的方法,其中,
所述处理器包括时序控制器嵌入式驱动器集成电路内核。
20.根据权利要求18所述的方法,其中,
所述第一工艺比所述第二工艺更先进。
CN201910193642.0A 2018-03-14 2019-03-14 显示设备、显示设备的驱动方法、和传送像素数据的方法 Active CN110277046B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862643117P 2018-03-14 2018-03-14
US62/643,117 2018-03-14
US16/271,511 2019-02-08
US16/271,511 US10832632B2 (en) 2018-03-14 2019-02-08 Low power architecture for mobile displays

Publications (2)

Publication Number Publication Date
CN110277046A true CN110277046A (zh) 2019-09-24
CN110277046B CN110277046B (zh) 2022-01-28

Family

ID=67905940

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910193642.0A Active CN110277046B (zh) 2018-03-14 2019-03-14 显示设备、显示设备的驱动方法、和传送像素数据的方法

Country Status (3)

Country Link
US (1) US10832632B2 (zh)
KR (1) KR20190109271A (zh)
CN (1) CN110277046B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210149543A (ko) * 2020-06-02 2021-12-09 삼성전자주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
KR20210151582A (ko) 2020-06-05 2021-12-14 삼성전자주식회사 Ddi 칩 및 디스플레이 장치

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1559065A (zh) * 2001-12-27 2004-12-29 株式会社瑞萨科技 显示驱动控制系统
US9047826B2 (en) * 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using reordered image data
CN104794999A (zh) * 2015-03-26 2015-07-22 友达光电股份有限公司 显示面板
CN105590603A (zh) * 2016-02-25 2016-05-18 硅谷数模半导体(北京)有限公司 源极驱动器及显示系统
CN106097956A (zh) * 2016-06-08 2016-11-09 友达光电股份有限公司 显示装置及驱动显示装置的方法
US20170069289A1 (en) * 2015-09-03 2017-03-09 Samsung Electronics Co., Ltd. Image processing apparatus and control method thereof
CN106716517A (zh) * 2014-09-19 2017-05-24 弗劳恩霍夫应用研究促进协会 用于运行双向显示器的方法
CN107077252A (zh) * 2014-11-18 2017-08-18 触觉实验室股份有限公司 用于定时输入感测、渲染和显示以便最小化时延的系统和方法
CN107750377A (zh) * 2015-06-10 2018-03-02 苹果公司 显示面板冗余方案

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4490719B2 (ja) 2004-04-02 2010-06-30 東芝モバイルディスプレイ株式会社 液晶表示装置
JP4063800B2 (ja) 2004-08-02 2008-03-19 沖電気工業株式会社 表示パネル駆動装置
KR20070008289A (ko) * 2005-07-13 2007-01-17 삼성전자주식회사 디스플레이 장치 및 그것을 구비한 정보 처리 시스템,그리고 그것의 구동 방법
US8421516B2 (en) * 2009-10-23 2013-04-16 Arm Limited Apparatus and method providing an interface between a first voltage domain and a second voltage domain
KR101257220B1 (ko) 2010-11-26 2013-04-29 엘지디스플레이 주식회사 액정표시장치
TWI441130B (zh) 2011-10-18 2014-06-11 Au Optronics Corp 整合式源極驅動系統及包含其之顯示器
KR102095280B1 (ko) * 2012-09-28 2020-03-31 주식회사 실리콘웍스 입력 버퍼 및 상기 입력 버퍼를 갖는 게이트 드라이브 집적 회로
US9355613B2 (en) 2012-10-09 2016-05-31 Mediatek Inc. Data processing apparatus for transmitting/receiving compression-related indication information via display interface and related data processing method
US9307248B2 (en) * 2013-03-08 2016-04-05 Mediatek Inc. Image encoding method and apparatus for performing bit-plane scanning coding upon pixel data and related image decoding method and apparatus
KR102098717B1 (ko) 2013-08-22 2020-04-09 삼성디스플레이 주식회사 표시 장치
US9953603B2 (en) 2013-11-05 2018-04-24 Sharp Kabushiki Kaisha Display device and method for driving same
WO2015139628A1 (en) 2014-03-18 2015-09-24 Mediatek Inc. Data processing apparatus capable of performing optimized compression for compressed data transmission over multiple display ports of display interface and related data processing method
KR102154190B1 (ko) 2014-05-08 2020-09-09 삼성전자 주식회사 멀티칩으로 구성된 드라이버 집적 회로 및 이의 구동 방법
KR102261510B1 (ko) 2014-11-04 2021-06-08 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR102285910B1 (ko) 2014-12-31 2021-08-06 엘지디스플레이 주식회사 터치센서 일체형 표시장치
KR102253824B1 (ko) * 2015-01-13 2021-05-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 그것을 포함하는 표시 장치
US9882746B2 (en) * 2015-12-29 2018-01-30 Synaptics Incorporated Timing-controller-controlled power modes in touch-enabled source drivers
KR102496347B1 (ko) 2016-04-20 2023-02-06 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 전자 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1559065A (zh) * 2001-12-27 2004-12-29 株式会社瑞萨科技 显示驱动控制系统
US9047826B2 (en) * 2012-03-14 2015-06-02 Apple Inc. Systems and methods for liquid crystal display column inversion using reordered image data
CN106716517A (zh) * 2014-09-19 2017-05-24 弗劳恩霍夫应用研究促进协会 用于运行双向显示器的方法
CN107077252A (zh) * 2014-11-18 2017-08-18 触觉实验室股份有限公司 用于定时输入感测、渲染和显示以便最小化时延的系统和方法
CN104794999A (zh) * 2015-03-26 2015-07-22 友达光电股份有限公司 显示面板
CN107750377A (zh) * 2015-06-10 2018-03-02 苹果公司 显示面板冗余方案
US20170069289A1 (en) * 2015-09-03 2017-03-09 Samsung Electronics Co., Ltd. Image processing apparatus and control method thereof
CN105590603A (zh) * 2016-02-25 2016-05-18 硅谷数模半导体(北京)有限公司 源极驱动器及显示系统
CN106097956A (zh) * 2016-06-08 2016-11-09 友达光电股份有限公司 显示装置及驱动显示装置的方法

Also Published As

Publication number Publication date
KR20190109271A (ko) 2019-09-25
CN110277046B (zh) 2022-01-28
US20190287479A1 (en) 2019-09-19
US10832632B2 (en) 2020-11-10

Similar Documents

Publication Publication Date Title
US20170256215A1 (en) Display device and display device driver
CN101142821B (zh) 新压缩格式和用其在帧存储器中暂存图像数据的设备
CN100393100C (zh) 图像处理装置、图像传送装置、图像接收装置和图像处理方法
CN102385844B (zh) 显示系统和显示设备驱动器
CN102542969B (zh) 图像数据压缩和解压方法及使用所述方法的显示驱动装置
CN100437724C (zh) 图形控制芯片中的旁路像素时钟产生和crtc电路
CN101425277B (zh) 液晶显示器,lcd驱动器和lcd驱动器的操作方法
US20050253798A1 (en) Image display system and image information transmission method
CN105191304B (zh) 依据像素数据执行位平面扫描编码的图像编码方法与装置以及相关的图像解码方法与装置
CN103280195B (zh) 采用列反转驱动实现点反转的液晶显示装置及其驱动方法
CN101292279B (zh) 用于图像处理的改进的存储器结构
CN101923824A (zh) 到级联的显示面板驱动器的图像数据传输
CN110277046A (zh) 显示设备、显示设备的驱动方法、和传送像素数据的方法
CN101221733B (zh) 可压缩的过度驱动电路及相关方法
CN101171622A (zh) 具有新颖的子像素结构的显示系统的有效存储器结构
CN110706662B (zh) 用于rgbg子像素格式的色彩变换的设备和方法以及存储介质
CN106205452A (zh) 定时控制器和显示装置
US8681170B2 (en) Apparatus and method for multi-streaming for more than three pixel component values
US8922532B2 (en) Display apparatus having a frame rate converter to convert a frame rate of input image data and method of driving display panel
CN101409054B (zh) 显示面板的驱动电路及其驱动方法
CN207009060U (zh) 显示面板的驱动装置及显示装置
US10726815B2 (en) Image processing apparatus, display panel and display apparatus
CN108881915B (zh) 基于dsc编码技术视频播放的装置和方法
CN104754332A (zh) 一种智能穿戴设备的视频图片传输方法
CN102142239A (zh) 显示面板驱动电路和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant