CN110223652A - 时序控制器控制方法、时序控制器和驱动电路 - Google Patents

时序控制器控制方法、时序控制器和驱动电路 Download PDF

Info

Publication number
CN110223652A
CN110223652A CN201910495080.5A CN201910495080A CN110223652A CN 110223652 A CN110223652 A CN 110223652A CN 201910495080 A CN201910495080 A CN 201910495080A CN 110223652 A CN110223652 A CN 110223652A
Authority
CN
China
Prior art keywords
switch
module
control
sequence controller
objective function
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910495080.5A
Other languages
English (en)
Other versions
CN110223652B (zh
Inventor
王明良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beihai Hui Ke Photoelectric Technology Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Beihai HKC Optoelectronics Technology Co Ltd
Original Assignee
Beihai Hui Ke Photoelectric Technology Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beihai Hui Ke Photoelectric Technology Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical Beihai Hui Ke Photoelectric Technology Co Ltd
Priority to CN201910495080.5A priority Critical patent/CN110223652B/zh
Publication of CN110223652A publication Critical patent/CN110223652A/zh
Priority to PCT/CN2020/095395 priority patent/WO2020249010A1/zh
Priority to US17/421,280 priority patent/US11631377B2/en
Application granted granted Critical
Publication of CN110223652B publication Critical patent/CN110223652B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/404Coupling between buses using bus bridges with address mapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种时序控制器控制方法、时序控制器和驱动电路。其中,时序控制器控制方法,包括:获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;若判定总线地址与时序控制器的地址匹配,则获取总线信号中的数据信息;根据数据信息获得目标功能模块的地址;根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;根据开关控制数据控制与目标功能模块连接的开关闭合。通过自动侦测总线地址,控制时序控制器内部对应地址的功能模块的开关闭合,避免因对伽马芯片等其他元器件进行操作时,造成的时序控制器误打开,提高电源模块的稳定性,提升显示品质。

Description

时序控制器控制方法、时序控制器和驱动电路
技术领域
本发明涉及显示技术领域,特别是涉及一种时序控制器控制方法、时序控制器和驱动电路。
背景技术
这里的陈述仅提供与本申请有关的背景信息,而不必然地构成现有技术。
液晶电视因其重量轻,厚度薄,功耗小,已被广泛普及。现在常见的液晶面板的驱动架构,主要通过PCB(Printed Circuit Board,印制电路板)上的TCON(TimmingController,时序控制器)对显示数据进行处理,PWM IC(Pulse-width modulationIntegrated Circuit,电源芯片)提供驱动电源,Gamma IC(Gamma Integrated Circuit,伽马芯片)提供驱动液晶单元的伽马电压。
由于芯片数字化的发展,目前时序控制器和伽马芯片均通过I2C总线连接在一起,便于通过操作I2C对任意一个芯片进行相应的读取操作,但这种连接方式容易出现的问题是,当用户对伽马芯片进行操作的时候,也会对时序控制器的工作造成影响,会导致时序控制器内部的开关误打开,造成时序控制器的工作量增大,与该时序控制器连接的电源模块所输出的电流突然变大、输出电压异常波动,进一步造成芯片工作异常、显示异常。
发明内容
基于此,有必要针对总线信号导致时序控制器误打开所造成的电源电压异常的问题,提供一种时序控制器控制方法、时序控制器和驱动电路。
一方面,本申请实施例提供了一种时序控制器控制方法,包括:
获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;
若判定总线地址与时序控制器的地址匹配,则获取总线信号中的数据信息;
根据数据信息获得目标功能模块的地址;
根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;
根据开关控制数据控制与目标功能模块连接的开关闭合,使目标功能模块通过对应的开关获取存储器中存储的功能模块的工作参数;
其中,时序控制器由电源模块供电,时序控制器包括多个功能模块,目标功能模块是指总线信号指示的被控功能模块。
本发明实施例提供的时序控制器控制方法可以通过自动侦测I2C总线上传输的信号的地址,控制时序控制器内部对应地址的目标功能模块的开关闭合,避免因对伽马芯片等其他元器件进行操作时,造成的时序控制器误打开,且避免I2C总线上有信号时,时序控制器内部的功能模块全部打开造成的电源模块输出电压波动,提高电源模块的稳定性,进一步提升显示效果。
在其中一个实施例中,根据开关控制数据控制与目标功能模块连接的开关闭合的步骤包括:
若开关控制数据为多个,则根据各开关控制数据依次控制与各目标功能模块连接的开关闭合。
在其中一个实施例中,开关控制数据存储在查找表中,查找表表征各功能模块的地址与开关控制数据的对应关系。
在其中一个实施例中,根据开关控制数据控制与目标功能模块连接的开关闭合的步骤包括:
根据开关控制数据生成开关控制模拟信号;
发送开关控制模拟信号至与目标功能模块连接的开关,控制开关闭合。
在其中一个实施例中,功能模块的工作参数包括过驱动模块的工作参数、精准颜色控制模块的工作参数和抖动模块的工作参数,开关控制模拟信号包括:
第一控制信号,用于控制与过驱动模块连接的第一开关闭合,使过驱动模块从存储器获取过驱动模块的工作参数;
第二控制信号,用于控制与精准颜色控制模块连接的第二开关闭合,使精准颜色控制模块通过第二开关从存储器获取精准颜色控制模块的工作参数;
第三控制信号,用于控制与抖动模块连接的第三开关闭合,使抖动模块通过第三开关从存储器获取抖动模块的工作参数;
功能模块包括过驱动模块、精准颜色控制模块和抖动模块,开关包括第一开关、第二开关和第三开关。
在其中一个实施例中,查询指令包括目标功能模块的地址。
一种时序控制器,包括:处理器、存储器、多个开关和多个功能模块;处理器和各功能模块均用于与电源模块连接;
存储器存储有用于指示控制各开关开闭状态的开关控制数据和各功能模块的工作参数;
各功能模块通过一一对应的开关与存储器连接;
处理器用于执行上述时序控制器控制方法的步骤。
在其中一个实施例中,处理器用于根据开关控制数据生成开关控制模拟信号,并发送开关控制模拟信号至与目标功能模块连接的开关,控制开关闭合;功能模块的工作参数包括过驱动模块的工作参数、精准颜色控制模块的工作参数和抖动模块的工作参数,开关控制模拟信号包括第一控制信号、第二控制信号和第三控制信号,开关包括:
第一开关,第一开关的第一端与存储器的第二访问端连接;
第二开关,第二开关的第一端与存储器的第二访问端连接;
第三开关,第三开关的第一端与存储器的第二访问端连接;
功能模块包括:
过驱动模块,过驱动模块的输入端与第一开关的第二端连接;
精准颜色控制模块,精准颜色控制模块的输入端与第二开关的第二端连接;
抖动模块,抖动模块的输入端与第三开关的第二端连接;
处理器用于根据第一控制信号控制第一开关闭合,用于根据第二控制信号控制第二开关闭合;还用于根据第三控制信号控制第三开关闭合。
在其中一个实施例中,各开关为MOS管;开关的漏极与对应的功能模块连接;开关的源极与存储器连接;开关的栅极与处理器连接,用于接入开关控制模拟信号。
一种驱动电路,包括:
上述时序控制器,以及
伽马芯片,用于连接I2C总线;
电源模块,与时序控制器连接,用于提供电源电压至时序控制器。
附图说明
图1为液晶面板的驱动架构的示意图;
图2为一个示例性技术中驱动电路的结构示意图;
图3为一个示例性技术中电源模块电压的波形示意图;
图4为一个实施例中时序控制器控制方法的流程示意图;
图5为一个实施例中根据开关控制数据控制与目标功能模块连接的开关闭合步骤的流程示意图;
图6为另一个实施例中根据开关控制数据控制与目标功能模块连接的开关闭合步骤的流程示意图;
图7为一个实施例中时序控制器控制装置的结构示意图;
图8为另一个实施例中时序控制器控制装置的结构示意图;
图9为再一个实施例中时序控制器控制装置的结构示意图;
图10为一个实施例中计算机设备内部结构的示意图;
图11为一个实施例中时序控制器和驱动电路的结构示意图;
图12为另一个实施例中时序控制器和驱动电路的结构示意图;
图13为一个实施例中显示装置的结构示意图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的首选实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
需要说明的是,当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件并与之结合为一体,或者可能同时存在居中元件。本文所使用的术语“安装”、“一端”、“另一端”以及类似的表述只是为了说明的目的。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
如图1所示,为常见的液晶面板的驱动架构,如图2所示,为一个示例性技术中驱动电路的设计架构,易知,当I2C总线(是由Philips公司开发的一种简单、双向二线制同步串行总线)上有动作的时候,内部的I2C slave(I2C总线从设备接口)只要侦测到有动作,便会启动用于控制各开关的控制信号,将开关K1、K2、K3全部同时打开,这样时序控制器内部的OD(Over-actuated,过驱动)模块,ACC(Advanced Colour Control,精准颜色控制/自动色度控制)模块,Dither(抖动)模块便可以读取look up table(查找表),这种设计的目的是为了提早打开内部开关,方便对时序控制器进行操作,可是三个模块同时打开,会造成时序控制器内部处理芯片的工作量剧增,消耗的电源VDD的电流便会突然变大,容易造成电源模块输出的电压VDD不稳,造成电源模块工作异常从而出现显示异常。
如图3所示,当用户向伽马芯片输送信号,即I2C有动作的时候,原本很稳定的VDD,由于电流的突然增大,VDD电压便会进入异常波动区,电压飘忽不定。
本申请实施例提供了一种时序控制器控制方法,如图4所示,包括:
S10:获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;
S20:若判定总线地址与时序控制器的地址匹配,则获取总线信号中的数据信息;
S30:根据数据信息获得目标功能模块的地址;
S40:根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;
S50:根据开关控制数据控制与目标功能模块连接的开关闭合,使目标功能模块通过对应的开关获取存储器中存储的功能模块的工作参数;
其中,时序控制器由电源模块供电,时序控制器包括多个功能模块,目标功能模块是指总线信号指示的被控功能模块。
其中,I2C总线是由Philips公司开发的一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。总线上的每个器件均有唯一的地址,根据各器件是用于传送数据还是接收数据,总线上的各器件可以分为主器件和从器件,主器件用于启动总线传送数据,并产生时钟以开放传送的器件,此时任何被寻址的器件均被认为是从器件(例如上述时序控制器中的被控功能模块)。数据信息是指主器件寻址成功并接收相应从器件反馈的应答信号后,继续传输的用于指示从器件工作的数据。判定总线地址与时序控制器的地址匹配是指总线上传输的地址信号中除起始位的有效位数据与时序控制器的地址一致。目标功能模块是时序控制器中的功能模块中的其中一个或多个,目标功能模块是总线信号中的数据信息所要控制的对象。开关控制数据是指存储在存储器中、与各目标功能模块的地址一一对应的、用于指示控制各开关的开闭状态的数据。
具体的,如图2和图4所示,为了避免总线上有动作时,时序控制器误触发,造成电源模块输出电压的波动,先获取I2C总线上传输的总线信号中的总线地址,判断该总线地址是否与时序控制器的地址匹配,若判定地址匹配,说明时序控制器为被寻址的从器件,则进一步获取总线信号中的数据信息部分,并对该部分信息进行解析,获得目标功能模块的地址,解析过程可以是按照每个字节进行分段,然后将每个字节中的8位数据转换为时序控制器内部可识别的地址(例如,与时序控制器中功能模块的地址所采用的进制法一致)。进一步的,根据获得的目标功能模块的地址生成并发送查询指令至存储器,通过访问存储器,获得与目标功能模块对应的开关控制数据,其中,查询指令可以是包括目标功能模块的地址的指令。在接收到存储器反馈的开关控制数据后,根据该数据控制对应的开关闭合,打通目标功能模块与存储器之间的连接通路,目标功能模块从存储器中获取其工作参数,进入工作状态。本发明实施例提供的时序控制器控制方法,通过先进行地址匹配判断,当时序控制器为被控的从器件时,再进行下一步时序控制器内部工作分配,根据数据信息中的目标功能模块的地址,控制与对应模块连接的开关闭合,控制目标功能模块进入工作状态,提高与时序控制器连接的电源模块的稳定性,从而提高各芯片工作的稳定,不会因工作电压波动造成的显示异常,显示品质得到提高。其中,电源模块可以是PWM IC(Pulse-widthmodulation Integrated Circuit,电源芯片)。
本发明实施例提供的时序控制器控制方法,通过判断I2C总线传输的信号中的地址是否与时序控制器的地址相匹配,即判断该地址是否要发送给时序控制器,若是,再接收I2C总线后续传输的数据信息,执行下一步操作,从数据信息得到目标功能模块的地址,并根据目标功能模块的地址,生成查询指令,通过访问存储器,找到时序控制器内部目标功能模块对应的开关控制数据,然后根据该开关控制数据,控制与目标功能模块对应连接的开关闭合,与总线地址不对应的执行开关,其连接的开关不执行闭合操作,只打通目标功能模块与存储器之间的连接通路,使得目标功能模块从存储器中获取其工作参数,开始工作。本发明实施例提供的时序控制器控制方法可以通过自动侦测I2C总线上传输的信号的地址,控制时序控制器内部对应地址的目标功能模块的开关闭合,避免因对伽马芯片等其他元器件进行操作时,造成的时序控制器误打开,且避免I2C总线上有信号时,时序控制器内部的功能模块全部打开造成的电源模块输出电压波动,提高电源模块的稳定性,进一步提升显示效果。
在其中一个实施例中,如图5所示,根据开关控制数据控制与目标功能模块连接的开关闭合的步骤包括:
S51:若开关控制数据为多个,则根据各开关控制数据依次控制与各目标功能模块连接的开关闭合。
为进一步减小时序控制器工作时,对电源模块的输出电压造成的影响,当开关控制数据为多个时,即需要控制的目标功能模块为多个时,则根据各开关控制数据依次控制各开关闭合,避免同时闭合多个开关,造成的负载过大,造成电源模块输出电压波动。
本发明实施例提供的时序控制器控制方法,在侦测到总线地址与时序控制器内部的多个功能模块地址匹配时,相应的,从存储器获取的开关控制模拟信号也为多个,为进一步减小多个功能模块同时打开对电源模块造成影响,处理器按照一定的顺序,依次根据各开关控制模拟信号控制对应的开关闭合,保证同一时间只闭合一个开关,避免瞬时功耗过大造成的电源电压不稳,提供高品质的显示装置和显示效果。
在其中一个实施例中,开关控制数据存储在查找表中,查找表表征各功能模块的地址与开关控制数据的对应关系。为方便查询,开关控制数据存储在查找表中,查找表是能够表征各功能模块的地址与开关控制数据对应关系的表格。具体表格中的存储内容,可以是功能模块的地址与开关控制数据一一对应的表格,则查询指令中可以包括目标功能模块的地址。也可以是预先定义的功能模块的编号与开关控制数据之间一一对应的表格,此时,根据目标功能模块的地址生成查询指令的过程可以是,先根据目标功能模块的地址获得该功能模块的编号,然后生成包括该编号信息的查询指令。
在其中一个实施例中,如图6所示,根据开关控制数据控制与目标功能模块连接的开关闭合的步骤包括:
S52:根据开关控制数据生成开关控制模拟信号;
S53:发送开关控制模拟信号至与目标功能模块连接的开关,控制开关闭合。
在接收到存储器反馈的开关控制数据后,将该数据转换为能够控制开关状态的开关控制模拟信号,以便控制对应开关闭合。其中,开关可以是MOS管,体积小。例如,与抖动模块连接的开关可以是MOS管,漏极与抖动模块连接,源极与存储器连接,栅极用于接收开关控制模拟信号,栅极在接收到高电平的开关控制模拟信号时闭合,抖动模块从存储器中获取其对应的工作参数,开始工作。需要说明的是,开关还可以是其他类型的电子开关,例如晶体管等,连接方式随开关类型适应性调整,以保证开关在接收到对应的开关控制模拟信号后能够闭合为准。
在其中一个实施例中,功能模块的工作参数包括过驱动模块的工作参数、精准颜色控制模块的工作参数和抖动模块的工作参数,开关控制模拟信号包括:
第一控制信号,用于控制与过驱动模块连接的第一开关闭合,使过驱动模块从存储器获取过驱动模块的工作参数;
第二控制信号,用于控制与精准颜色控制模块连接的第二开关闭合,使精准颜色控制模块通过第二开关从存储器获取精准颜色控制模块的工作参数;
第三控制信号,用于控制与抖动模块连接的第三开关闭合,使抖动模块通过第三开关从存储器获取抖动模块的工作参数;
功能模块包括过驱动模块、精准颜色控制模块和抖动模块,开关包括第一开关、第二开关和第三开关。
其中,过驱动模块用于调制时序控制器接收到的数据信号,该数据信号是指用于驱动显示面板的信号,经过过驱动模块调制的数据信号能够过驱动液晶,改善液晶分子的响应速度。精准颜色控制模块是一个闭环的负反馈放大电路,用于控制色度信号的幅度。检测色度同步信号作为标准来进行控制,根据色度同步信号的大小来控制色度信号的幅度,自动改变增益,使色度信号达到一个稳定值。抖动模块可以执行随机抖动操作,可以改善数字显示器的图像逼真度。
具体的,在一个具体实施过程中,针对于时序控制器中常用的三个功能模块,开关控制模拟信号包括第一控制信号、第二控制信号和第三控制信号,分别对应控制第一开关、第二开关和第三开关,其中,第一开关是与过驱动模块连接的开关,第二开关是与精准颜色控制模块连接的开关,第三开关是与抖动模块连接的开关。若判定总线信号中的地址与时序控制器的地址匹配,则进一步接收数据信息,对该数据信息进行解析,得到目标功能模块的地址,若该地址为过驱动模块的地址,则从存储器中获取与该地址对应的开关控制数据,并根据该数据生成第一控制信号,发送该第一控制信号至第一开关,驱动第一开关闭合,过驱动模块从存储器获取其工作数据,开始工作。同理,若需要控制的对象为精准颜色控制模块和抖动模块时,实现过程同过驱动模块。若需要控制三个功能模块均进行工作,即根据数据信息生成的目标功能模块的地址为三个,则通过查询存储器,获取三个开关控制数据,并根据这三个开关控制模拟信号生成第一控制信号、第二控制信号和第三控制信号,并依次发送第一控制信号、第二控制信号和第三控制信号至对应的第一开关、第二开关和第三开关,同一时间只闭合一个开关,其中,依次打开的顺序除上述例子描述外,还可以是其他顺序。
在其中一个实施例中,查询指令包括目标功能模块的地址。查询指令可以包括目标功能模块的地址,当存储器收到该查询指令后,可以获知该查询指令所要查询的是哪个功能模块的地址所对应的开关控制数据,为查表提供依据。
本申请实施例还提供了一种时序控制器控制装置,如图7所示,包括:
总线地址获取单元710,用于获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;
数据信息获取单元720,用于在判定总线地址与时序控制器的地址匹配时,获取总线信号中的数据信息;
目标功能模块地址获取单元730,用于根据数据信息获得目标功能模块的地址;
开关控制数据获取单元740,用于根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;
开关控制单元750,用于根据开关控制数据控制与目标功能模块连接的开关闭合,使目标功能模块通过对应的开关获取存储器中存储的功能模块的工作参数;
其中,时序控制器由电源模块供电,时序控制器包括多个功能模块,目标功能模块是指总线信号指示的被控功能模块。
其中,功能模块、开关等释义与上述时序控制器控制方法中的释义相同,在此不作赘述。
在其中一个实施例中,如图8所示,开关控制单元750包括:
开关顺序控制单元751,用于在开关控制数据为多个,则根据各开关控制数据依次控制与各目标功能模块连接的开关闭合。
在其中一个实施例中,如图9所示,开关控制单元750还包括:
开关控制模拟信号生成单元752,用于根据开关控制数据生成开关控制模拟信号;
开关控制模拟信号发送单元753,用于发送开关控制模拟信号至与目标功能模块连接的开关,以控制开关闭合。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图10所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种时序控制器控制方法。该计算机设备的显示屏可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。
本领域技术人员可以理解,图10中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
一种计算机设备,包括存储器和处理器,存储器存储有计算机程序,处理器执行计算机程序时实现以下步骤:
S10:获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;
S20:若判定总线地址与时序控制器的地址匹配,则获取总线信号中的数据信息;
S30:根据数据信息获得目标功能模块的地址;
S40:根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;
S50:根据开关控制数据控制与目标功能模块连接的开关闭合,使目标功能模块通过对应的开关获取存储器中存储的功能模块的工作参数;
其中,时序控制器由电源模块供电,时序控制器包括多个功能模块,目标功能模块是指总线信号指示的被控功能模块。
本申请提供的计算机设备可以执行上述方法实施例中的所有步骤,本申请提供的计算机设备可以在判断总线地址与时序控制器的地址匹配后再进行功能模块的工作分配,避免总线上有动作时,时序控制器误动作,造成电源模块输出电压波动,提高显示稳定性。
一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:
S10:获取I2C总线上传输的总线信号中的总线地址,I2C总线与时序控制器连接;
S20:若判定总线地址与时序控制器的地址匹配,则获取总线信号中的数据信息;
S30:根据数据信息获得目标功能模块的地址;
S40:根据目标功能模块的地址生成并发送查询指令至存储器,且接收存储器反馈的与目标功能模块对应的开关控制数据;
S50:根据开关控制数据控制与目标功能模块连接的开关闭合,使目标功能模块通过对应的开关获取存储器中存储的功能模块的工作参数;
其中,时序控制器由电源模块供电,时序控制器包括多个功能模块,目标功能模块是指总线信号指示的被控功能模块。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
另一方面,本申请实施例还提供了一种时序控制器10,如图11所示,包括:处理器100、存储器200、多个开关和多个功能模块400;处理器100和各功能模块400均用于与电源模块40连接;
存储器200存储有用于指示控制各开关开闭状态的开关控制数据和各功能模块400的工作参数;
各功能模块400通过一一对应的开关与存储器200连接;
处理器100用于执行上述时序控制器10工作状态控制方法的步骤。
其中,功能模块400、开关等释义与上述时序控制器10工作状态控制方法中的释义相同,在此不作赘述。本申请实施例提供的时序控制器10,通过集成有处理器100与其他器件,能够先识别判断总线20上的总线信号的地址是否与自身匹配,若匹配再进行下一步工作安排,具体的,根据总线信号中的数据信息,生成目标功能模块400的地址,并进一步根据该目标功能模块400的地址生成查询指令,通过查询存储器200,得到该目标功能模块400的地址对应的开关控制数据,然后根据开关控制数据控制与目标功能模块400连接的开关闭合,使目标功能模块400开始工作。避免时序控制器10误触发造成的电源模块40输出电压波动,提升显示稳定性和品质。
在其中一个实施例中,如图12所示,处理器100用于根据开关控制数据生成开关控制模拟信号,并发送开关控制模拟信号至与目标功能模块400连接的开关,控制开关闭合;功能模块的工作参数包括过驱动模块410的工作参数、精准颜色控制模块420的工作参数和抖动模块430的工作参数,开关控制模拟信号(C1、C2、……、Cn)包括第一控制信号C1、第二控制信号C2和第三控制信号C3,开关包括:
第一开关K1,第一开关K1的第一端与存储器200的第二访问端连接;
第二开关K2,第二开关K2的第一端与存储器200的第二访问端连接;
第三开关K3,第三开关K3的第一端与存储器200的第二访问端连接;
功能模块包括:
过驱动模块410,过驱动模块410的输入端与第一开关K1的第二端连接;
精准颜色控制模块420,精准颜色控制模块420的输入端与第二开关K2的第二端连接;
抖动模块430,抖动模块430的输入端与第三开关K3的第二端连接;
处理器用于根据第一控制信号C1控制第一开关K1闭合,用于根据第二控制信号C2控制第二开关K2闭合;还用于根据第三控制信号C3控制第三开关K3闭合。
其中,第一开关K1、第二控制信号等释义与上述方法实施例中相同,在此不做赘述。通过各控制信号(C1、C2、……、Cn)与各开关一一对应的方式,能够单独控制各开关(K1、K2、K3、……、Kn)的开关状态,在需要对多个功能模块进行控制时,可以依次控制各功能模块,同一时间闭合一个开关,避免因时序控制器工作造成的电源模块40输出电压波动,提升显示品质。
在其中一个实施例中,各开关(K1、K2、K3、……、Kn)为MOS管;开关的漏极与对应的功能模块连接;开关的源极与存储器连接;开关的栅极与处理器连接,用于接入开关控制模拟信号。采用MOS管作为开关,体积小,利于实现显示装置的窄边框设计。
一种驱动电路,如图11和图12所示,包括:上述时序控制器10,以及伽马芯片30,用于连接I2C总线20;电源模块40,与时序控制器10连接,用于提供电源电压至时序控制器10。
本申请实施例提供的驱动电路,伽马芯片30和时序控制器10均连接I2C总线20,电源模块40为时序控制器10供电,为避免对伽马芯片30进行操作时,时序控制器10误动作,时序控制器10内部功能模块全部打开,造成电源模块40输出电压波动。采用上述实施例中提供的时序控制器10,先判断总线信号中的地址是否与时序控制器10的地址匹配,若匹配再进行下一步工作,根据总线信号中的数据信息得到需要控制的目标功能模块的地址,然后根据该地址,进行查表等,从存储器200中获取目标功能模块对应的开关控制数据,根据该数据控制对应的开关闭合,目标功能模块从存储器200获取工作参数,开始工作。
一种显示装置,如图13所示,包括:显示面板2、上述驱动电路1,驱动电路1用于驱动显示面板2显示。
本申请实施例提供的显示装置具有上述驱动电路1,能够保证在总线上有动作时,电源模块40的输出电压稳定,无波动现象,进而保证各器件稳定工作,显示效果稳定。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种时序控制器控制方法,其特征在于,包括:
获取I2C总线上传输的总线信号中的总线地址,所述I2C总线与时序控制器连接;
若判定所述总线地址与时序控制器的地址匹配,则获取所述总线信号中的数据信息;
根据所述数据信息获得目标功能模块的地址;
根据所述目标功能模块的地址生成并发送查询指令至存储器,且接收所述存储器反馈的与所述目标功能模块对应的开关控制数据;
根据所述开关控制数据控制与所述目标功能模块连接的开关闭合,使所述目标功能模块通过对应的开关获取所述存储器中存储的功能模块的工作参数;
其中,所述时序控制器由电源模块供电,所述时序控制器包括多个功能模块,所述目标功能模块是指所述总线信号指示的被控功能模块。
2.根据权利要求1所述的时序控制器控制方法,其特征在于,根据所述开关控制数据控制与所述目标功能模块连接的开关闭合的步骤包括:
若所述开关控制数据为多个,则根据各所述开关控制数据依次控制与各所述目标功能模块连接的开关闭合。
3.根据权利要求1或2所述的时序控制器控制方法,其特征在于,所述开关控制数据存储在查找表中,所述查找表表征各功能模块的地址与开关控制数据的对应关系。
4.根据权利要求3所述的时序控制器控制方法,其特征在于,根据所述开关控制数据控制与所述目标功能模块连接的开关闭合的步骤包括:
根据所述开关控制数据生成开关控制模拟信号;
发送所述开关控制模拟信号至与所述目标功能模块连接的开关,控制所述开关闭合。
5.根据权利要求4所述的时序控制器控制方法,其特征在于,所述功能模块的工作参数包括过驱动模块的工作参数、精准颜色控制模块的工作参数和抖动模块的工作参数,所述开关控制模拟信号包括:
第一控制信号,用于控制与过驱动模块连接的第一开关闭合,使过驱动模块从所述存储器获取过驱动模块的工作参数;
第二控制信号,用于控制与精准颜色控制模块连接的第二开关闭合,使精准颜色控制模块通过所述第二开关从所述存储器获取精准颜色控制模块的工作参数;
第三控制信号,用于控制与抖动模块连接的第三开关闭合,使抖动模块通过所述第三开关从所述存储器获取抖动模块的工作参数;
所述功能模块包括过所述驱动模块、所述精准颜色控制模块和所述抖动模块,所述开关包括所述第一开关、所述第二开关和所述第三开关。
6.根据权利要求1或2所述的时序控制器控制方法,其特征在于,所述查询指令包括所述目标功能模块的地址。
7.一种时序控制器,其特征在于,包括:处理器、存储器、多个开关和多个功能模块;所述处理器和各所述功能模块均用于与电源模块连接;
所述存储器存储有用于指示控制各开关开闭状态的开关控制数据和各所述功能模块的工作参数;
各所述功能模块通过一一对应的开关与所述存储器连接;
所述处理器用于执行权利要求1-3中任一项所述的时序控制器控制方法的步骤。
8.根据权利要求7所述的时序控制器,其特征在于,所述处理器用于根据所述开关控制数据生成开关控制模拟信号,并发送所述开关控制模拟信号至与所述目标功能模块连接的开关,控制所述开关闭合;所述功能模块的工作参数包括过驱动模块的工作参数、精准颜色控制模块的工作参数和抖动模块的工作参数,所述开关控制模拟信号包括第一控制信号、第二控制信号和第三控制信号,所述开关包括:
第一开关,所述第一开关的第一端与所述存储器的第二访问端连接;
第二开关,所述第二开关的第一端与所述存储器的第二访问端连接;
第三开关,所述第三开关的第一端与所述存储器的第二访问端连接;
所述功能模块包括:
过驱动模块,所述过驱动模块的输入端与所述第一开关的第二端连接;
精准颜色控制模块,所述精准颜色控制模块的输入端与所述第二开关的第二端连接;
抖动模块,所述抖动模块的输入端与所述第三开关的第二端连接;
所述处理器用于根据所述第一控制信号控制所述第一开关闭合,用于根据所述第二控制信号控制所述第二开关闭合;还用于根据所述第三控制信号控制所述第三开关闭合。
9.根据权利要求8所述的时序控制器,其特征在于,各所述开关为MOS管;所述开关的漏极与对应的功能模块连接;所述开关的源极与所述存储器连接;所述开关的栅极与所述处理器连接,用于接入所述开关控制模拟信号。
10.一种驱动电路,其特征在于,包括:
权利要求7-9中任一项所述的时序控制器,以及
伽马芯片,用于连接所述I2C总线;
电源模块,与所述时序控制器连接,用于提供电源电压至所述时序控制器。
CN201910495080.5A 2019-06-10 2019-06-10 时序控制器控制方法、时序控制器和驱动电路 Active CN110223652B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910495080.5A CN110223652B (zh) 2019-06-10 2019-06-10 时序控制器控制方法、时序控制器和驱动电路
PCT/CN2020/095395 WO2020249010A1 (zh) 2019-06-10 2020-06-10 时序控制器控制方法和时序控制器
US17/421,280 US11631377B2 (en) 2019-06-10 2020-06-10 Timing controller control method and timing controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910495080.5A CN110223652B (zh) 2019-06-10 2019-06-10 时序控制器控制方法、时序控制器和驱动电路

Publications (2)

Publication Number Publication Date
CN110223652A true CN110223652A (zh) 2019-09-10
CN110223652B CN110223652B (zh) 2021-08-24

Family

ID=67816031

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910495080.5A Active CN110223652B (zh) 2019-06-10 2019-06-10 时序控制器控制方法、时序控制器和驱动电路

Country Status (3)

Country Link
US (1) US11631377B2 (zh)
CN (1) CN110223652B (zh)
WO (1) WO2020249010A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020249010A1 (zh) * 2019-06-10 2020-12-17 北海惠科光电技术有限公司 时序控制器控制方法和时序控制器
CN113228569A (zh) * 2020-05-27 2021-08-06 深圳市大疆创新科技有限公司 可移动平台及其控制方法、控制装置和存储介质

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114884770B (zh) * 2022-07-13 2022-10-18 南京观海微电子有限公司 一种基于系统总线的多机通讯系统及通讯方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5892933A (en) * 1997-03-31 1999-04-06 Compaq Computer Corp. Digital bus
CN103472748A (zh) * 2013-09-04 2013-12-25 青岛海信信芯科技有限公司 时序控制电路的验证系统和验证方法
CN105096860A (zh) * 2015-07-31 2015-11-25 深圳市华星光电技术有限公司 一种tftlcd驱动电路通信方法、通信装置以及系统
CN105957491A (zh) * 2016-07-14 2016-09-21 深圳市华星光电技术有限公司 I2c传输电路及显示装置
CN106847163A (zh) * 2017-04-19 2017-06-13 惠科股份有限公司 一种显示面板控制电路、显示装置及其控制方法
CN109410824A (zh) * 2018-12-28 2019-03-01 深圳市华星光电技术有限公司 显示装置驱动系统及显示装置驱动方法
CN109509442A (zh) * 2018-11-29 2019-03-22 惠州高盛达科技有限公司 小型化的t-con板
CN109658887A (zh) * 2018-12-27 2019-04-19 惠科股份有限公司 一种显示面板的时序控制芯片的控制方法和显示面板
CN109859684A (zh) * 2017-11-30 2019-06-07 乐金显示有限公司 显示装置及其接口方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005038203A (ja) * 2003-07-15 2005-02-10 Denso Corp メモリ制御方法及び装置
TWI236657B (en) * 2004-09-01 2005-07-21 Au Optronics Corp Timing controller with external interface and apparatuses based thereon
US8024499B1 (en) * 2008-01-17 2011-09-20 Juniper Networks, Inc. Systems and methods for automated sensor polling
KR20120130355A (ko) * 2011-05-23 2012-12-03 삼성전자주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
US9665528B2 (en) * 2014-11-20 2017-05-30 International Business Machines Corporation Bus serialization for devices without multi-device support
KR20160128538A (ko) * 2015-04-28 2016-11-08 삼성디스플레이 주식회사 표시 장치
US20170032746A1 (en) * 2015-07-31 2017-02-02 Shenzhen China Star Optpelectronics Technology Co. Ltd. Driving circuit communication method, communication device and system of tft-lcd
JP2017091048A (ja) * 2015-11-05 2017-05-25 富士通株式会社 中継装置、中継方法および中継制御プログラム
JP2019160150A (ja) * 2018-03-16 2019-09-19 株式会社東芝 半導体装置
KR20200137313A (ko) * 2019-05-29 2020-12-09 에스케이하이닉스 주식회사 메모리 장치, 메모리 컨트롤러 및 이들을 포함하는 저장 장치
CN110223652B (zh) * 2019-06-10 2021-08-24 北海惠科光电技术有限公司 时序控制器控制方法、时序控制器和驱动电路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5892933A (en) * 1997-03-31 1999-04-06 Compaq Computer Corp. Digital bus
CN103472748A (zh) * 2013-09-04 2013-12-25 青岛海信信芯科技有限公司 时序控制电路的验证系统和验证方法
CN105096860A (zh) * 2015-07-31 2015-11-25 深圳市华星光电技术有限公司 一种tftlcd驱动电路通信方法、通信装置以及系统
CN105957491A (zh) * 2016-07-14 2016-09-21 深圳市华星光电技术有限公司 I2c传输电路及显示装置
CN106847163A (zh) * 2017-04-19 2017-06-13 惠科股份有限公司 一种显示面板控制电路、显示装置及其控制方法
CN109859684A (zh) * 2017-11-30 2019-06-07 乐金显示有限公司 显示装置及其接口方法
CN109509442A (zh) * 2018-11-29 2019-03-22 惠州高盛达科技有限公司 小型化的t-con板
CN109658887A (zh) * 2018-12-27 2019-04-19 惠科股份有限公司 一种显示面板的时序控制芯片的控制方法和显示面板
CN109410824A (zh) * 2018-12-28 2019-03-01 深圳市华星光电技术有限公司 显示装置驱动系统及显示装置驱动方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020249010A1 (zh) * 2019-06-10 2020-12-17 北海惠科光电技术有限公司 时序控制器控制方法和时序控制器
US11631377B2 (en) 2019-06-10 2023-04-18 Beihai Hkc Optoelectronics Technology Co., Ltd. Timing controller control method and timing controller
CN113228569A (zh) * 2020-05-27 2021-08-06 深圳市大疆创新科技有限公司 可移动平台及其控制方法、控制装置和存储介质

Also Published As

Publication number Publication date
US20220157266A1 (en) 2022-05-19
US11631377B2 (en) 2023-04-18
WO2020249010A1 (zh) 2020-12-17
CN110223652B (zh) 2021-08-24

Similar Documents

Publication Publication Date Title
CN110223652A (zh) 时序控制器控制方法、时序控制器和驱动电路
CN110060653A (zh) 驱动电路控制方法及装置和驱动电路
CN205354618U (zh) 显示器和显示器驱动器电路
CN102024423B (zh) 控制有机发光二极管显示器的亮度的设备和方法
US7280104B2 (en) Display drive control device, for which drive method, electronics device and semiconductor integrated circuit
KR101329850B1 (ko) 반도체 장치 및 데이터 처리 시스템
CN108648704A (zh) 电压补偿方法及装置、显示面板、显示装置
CN101807382A (zh) 用以校正环境亮度传感器的校正方法及其相关校正装置
CN111192556A (zh) 控制电源芯片提供电压的方法和装置
US20190164474A1 (en) Driving method and driving chip for organic light-emitting display panel, and display device
CN113345366B (zh) 像素驱动电路及其驱动方法、显示面板
US20130016034A1 (en) Gamma Buffer Output Compensation Circuit, Drive Circuit and Resistance Setting Method Thereof
CN106097991B (zh) 液晶面板的数据驱动电路及驱动方法
CN115527483A (zh) 像素电路及其控制方法、显示装置
CN110728961A (zh) 一种液晶显示器上电延时控制电路和控制方法
CN108665849A (zh) 一种基于多组伽马调节及电源动态调整的方法及装置
CN114207698B (zh) 电源管理装置和显示设备
CN114283739A (zh) 像素电路及其驱动方法、显示装置
CN101604277B (zh) I2c总线验证系统及方法
CN216084272U (zh) 一种TCON模组以及Tconless屏设备
TWI708224B (zh) 顯示面板及其升壓電路
CN109801584B (zh) 像素电路及其驱动方法、显示装置
CN104200789A (zh) 显示装置、像素电路及像素电路驱动方法
US20220093021A1 (en) Driving circuit, method for determining connection information of driving circuit and display device
CN210167109U (zh) 一种新型的三色墨水屏显示系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant