CN110096843B - 一种ldo修调控制电路 - Google Patents

一种ldo修调控制电路 Download PDF

Info

Publication number
CN110096843B
CN110096843B CN201910423016.6A CN201910423016A CN110096843B CN 110096843 B CN110096843 B CN 110096843B CN 201910423016 A CN201910423016 A CN 201910423016A CN 110096843 B CN110096843 B CN 110096843B
Authority
CN
China
Prior art keywords
ldo
circuit
output
input
control logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910423016.6A
Other languages
English (en)
Other versions
CN110096843A (zh
Inventor
李亚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changsha Jingmei Integrated Circuit Design Co ltd
Original Assignee
Changsha Jingmei Integrated Circuit Design Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changsha Jingmei Integrated Circuit Design Co ltd filed Critical Changsha Jingmei Integrated Circuit Design Co ltd
Priority to CN201910423016.6A priority Critical patent/CN110096843B/zh
Publication of CN110096843A publication Critical patent/CN110096843A/zh
Application granted granted Critical
Publication of CN110096843B publication Critical patent/CN110096843B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

在LDO集成电路设计过程中,经常需要通过修调的方式校准LDO的输出电压或者配置LDO的参数;在常规的设计中LDO一般只有VDD、GND、OUT三个PIN脚,难以在成测时修调,只能在中测时通过激光或者熔丝修调的方式实现,本发明提供一种LDO修调控制电路可以在不增加PIN脚的前提下实现成测修调。

Description

一种LDO修调控制电路
技术领域
本发明属于集成电路设计领域,用于在成测时实现LDO的修调校准。
背景技术
在LDO集成电路设计过程中,经常需要通过修调的方式校准LDO的输出电压,或者配置LDO的其他参数;但在常规的设计中LDO一般只有VDD、GND、OUT三个PIN脚,缺乏数据通讯接口,因此难以在成测时实现修调,只能在中测时通过激光修调或者熔丝修调的方式实现,增加了测试成本。
发明内容
本发明通过操作LDO在正常工作、过流、过压三种状态之间切换将控制信号通过LDO的输出端OUT写入LDO,实现与LDO的数据通讯,主要的技术点有两个方面:
1.通过过流检测电路和过压检测电路检测LDO当前工作状态;
2.通过控制逻辑电路将检测到的LDO状态变化转换为LDO的控制信号。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1本发明的一种LDO修调控制电路;
图2 本发明的一种控制逻辑电路实现方式;
图3 控制逻辑电路时序图。
具体实施方式
以下结合附图,详细说明发明公开的一种LDO修调控制电路的工作过程。
一种电路结构可以在不增加额外引脚的前提下实现LDO成测修调;电路包含:LDO和外围电路两部分;LDO包含:过流检测电路、过压检测电路、控制逻辑电路、修调存储电路、LDO环路四部分;过流检测电路用于检测LDO电路的输出电流,当输出电流小于设定值时,输出端OC输出低,输出电流大于设定值时,输出端OC输出高,输出端OC连接到控制逻辑的输入端DI0;过压检测电路用于检测LDO的输出电压,当输出电压小于设定值时,输出端OV输出低,输出电压大于设定值时,输出端OV输出高,输出端OV连接到控制逻辑的输入端DI1;控制逻辑电路将过流检测电路和过压检测电路的输出信号转变为LDO环路的输入控制信号,控制逻辑电路的输入端DI0接过流检测电路的输出端OC,输入端DI1接过压检测电路的输出端OV,输出端VO接修调存储电路的输入IN,控制逻辑电路的输出DO可以是一个单独的信号线也可以是一组数据总线;修调存储电路用于存储修调值,修调存储电路的输入IN接控制逻辑电路的输出DO,输出Z接LDO环路的输入控制信号DI;LDO环路将VDD输入电源转换为OUT输出电压,LDO环路的输入控制信号DI接修调存储电路的输出Z,输出端OUT作为LDO的输出端OUT;LDO的输入电源VDD接VDD电源,GND端接地,输出端OUT接外围电路的VOUT结点;外围电路用于实现LDO在正常工作、过流、过压三种状态之间切换;开关K1的一端接VDD电源,另一端接VOUT结点;电阻R1一端接VOUT结点,另一端接开关K2的一端;开关K2的一端接电阻R1的一端,另一端接地;电容Co的一端接VOUT结点,另一端接地;电阻R2的一端接VOUT结点,另一端接地。
当开关K1闭合、开关K2断开,VOUT电压等于VDD电压,过压检测电路将检测到LDO处于过压状态,OV输出高;当开关K1断开,开关K2闭合,选择合适的的电阻R1使LDO的输出电流超过限流值,则过流检测电路OC输出高;当开关K1、K2都断开,只有Co和R2连接到VOUT,LDO处于正常工作状态,过流、过压检测电路的输出OC、OV全为低。
通过操作开关K1、K2可以实现LDO在正常工作、过流、过压三种状态之间切换,进而实现控制OC和OV信号的控制;图2是一种可能的控制逻辑电路结构;电路由挤脉冲电路、D触发器、移位寄存器链三部分组成;D触发器的D端和CK端都接地,置位端(高电平置位)S接DI0信号,复位端(高电平复位)R接挤脉冲电路输出,D触发器输出Q接移位寄存器链的数据输入DIN端;挤脉冲电路的输入接DI1信号,输出接D触发器的复位端R;移位寄存器链的数据输入D端接D触发器的输出Q,时钟输入端CLK接信号DI1,输出DO作为控制逻辑电路的输出。
控制时序如图3所示,K1、K2信号为高表示开关闭合,为低表示开关断开,当开关K2闭合、K1断开,DI0为高,D触发器置位,DIN为高;当开关K2断开、K1由断开变为闭合,DI0由低变为高,移位寄存器链将DIN数据写入;当开关K2断开,K1由闭合变为断开,DI0由高变低,挤脉冲电路输出高脉冲将D触发器复位,D触发器输出低;因此该电路通过开关K2控制写入数据的值,通过开关K1控制移位寄存器链的时钟,可以实现数据的输入。并将数据写入修调存储电路,修调存储电路用于存储修调值,该电路可以是熔丝、PROM、EPROM、FLASH等掉电不失存储器。
综上所述,本发明通过控制LDO在正常工作、过流、过压三种状态之间切换,可以实现在不增加LDO引脚数量的条件下实现对LDO的数据输入,可以用于实现LDO的成测修调功能。

Claims (2)

1.一种电路结构,包括:
一种电路结构可以在不增加额外引脚的前提下实现LDO成测修调;电路包含:LDO和外围电路两部分;LDO包含:过流检测电路、过压检测电路、控制逻辑电路、修调存储电路、 LDO环路四部分;过流检测电路用于检测LDO电路的输出电流,当输出电流小于设定值时,输出端OC输出低,输出电流大于设定值时,输出端OC输出高,输出端OC连接到控制逻辑的输入端DI0;过压检测电路用于检测LDO的输出电压,当输出电压小于设定值时,输出端OV输出低,输出电压大于设定值时,输出端OV输出高,输出端OV连接到控制逻辑的输入端DI1;控制逻辑电路将过流检测电路和过压检测电路的输出信号转变为LDO环路的输入控制信号,控制逻辑电路的输入端DI0接过流检测电路的输出端OC,输入端DI1接过压检测电路的输出端OV,输出端VO接修调存储电路的输入IN,控制逻辑电路的输出DO可以是一个单独的信号线也可以是一组数据总线;修调存储电路用于存储修调值,修调存储电路的输入IN接控制逻辑电路的输出DO,输出Z接LDO环路的输入控制信号DI;LDO环路将VDD输入电源转换为OUT输出电压,LDO环路的输入控制信号DI接修调存储电路的输出Z,输出端OUT作为LDO的输出端OUT;LDO的输入电源VDD接VDD电源,GND端接地,输出端OUT接外围电路的VOUT结点;外围电路用于实现LDO在正常工作、过流、过压三种状态之间切换;开关K1的一端接VDD电源,另一端接VOUT结点;电阻R1一端接VOUT结点,另一端接开关K2的一端;开关K2的一端接电阻R1的一端,另一端接地;电容Co的一端接VOUT结点,另一端接地;电阻R2的一端接VOUT结点,另一端接地。
2.根据权利要求1所述一种电路结构,该电路结构的特点为通过操作LDO在正常工作、过流、过压三种状态之间切换将控制信号通过LDO的输出端OUT写入LDO。
CN201910423016.6A 2019-05-21 2019-05-21 一种ldo修调控制电路 Active CN110096843B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910423016.6A CN110096843B (zh) 2019-05-21 2019-05-21 一种ldo修调控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910423016.6A CN110096843B (zh) 2019-05-21 2019-05-21 一种ldo修调控制电路

Publications (2)

Publication Number Publication Date
CN110096843A CN110096843A (zh) 2019-08-06
CN110096843B true CN110096843B (zh) 2023-07-11

Family

ID=67448758

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910423016.6A Active CN110096843B (zh) 2019-05-21 2019-05-21 一种ldo修调控制电路

Country Status (1)

Country Link
CN (1) CN110096843B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005020349A (ja) * 2003-06-26 2005-01-20 Renesas Technology Corp 半導体集積回路および電子システム
WO2005091482A1 (ja) * 2004-03-24 2005-09-29 Matsushita Electric Industrial Co., Ltd. Dc−dcコンバータ
US7683596B1 (en) * 2005-06-24 2010-03-23 Summit Microelectronics, Inc. Method for regulating an output voltage of a DC/DC converter using an active DC output control circuit
JP2013110326A (ja) * 2011-11-22 2013-06-06 Sanken Electric Co Ltd トリミング回路及び調整回路
CN105281747A (zh) * 2014-05-29 2016-01-27 中国科学院沈阳自动化研究所 一种可输出修调结果的熔丝修调电路及其控制方法
CN105897249A (zh) * 2016-03-31 2016-08-24 珠海矽尚科技有限公司 一种基于管脚复用的数字修调系统
CN107040249A (zh) * 2017-03-29 2017-08-11 湖南汇德电子有限公司 一种用于比较器反转电压阈值修调判断的电路
CN207603256U (zh) * 2017-12-11 2018-07-10 江西万年芯微电子有限公司 一种钛酸锂电池管理芯片

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005020349A (ja) * 2003-06-26 2005-01-20 Renesas Technology Corp 半導体集積回路および電子システム
WO2005091482A1 (ja) * 2004-03-24 2005-09-29 Matsushita Electric Industrial Co., Ltd. Dc−dcコンバータ
US7683596B1 (en) * 2005-06-24 2010-03-23 Summit Microelectronics, Inc. Method for regulating an output voltage of a DC/DC converter using an active DC output control circuit
JP2013110326A (ja) * 2011-11-22 2013-06-06 Sanken Electric Co Ltd トリミング回路及び調整回路
CN105281747A (zh) * 2014-05-29 2016-01-27 中国科学院沈阳自动化研究所 一种可输出修调结果的熔丝修调电路及其控制方法
CN105897249A (zh) * 2016-03-31 2016-08-24 珠海矽尚科技有限公司 一种基于管脚复用的数字修调系统
CN107040249A (zh) * 2017-03-29 2017-08-11 湖南汇德电子有限公司 一种用于比较器反转电压阈值修调判断的电路
CN207603256U (zh) * 2017-12-11 2018-07-10 江西万年芯微电子有限公司 一种钛酸锂电池管理芯片

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
一种分段线性高压LED恒流驱动芯片;尹勇生;叶明远;刘言言;邓红辉;;微电子学(01) *

Also Published As

Publication number Publication date
CN110096843A (zh) 2019-08-06

Similar Documents

Publication Publication Date Title
US5894423A (en) Data processing system having an auto-ranging low voltage detection circuit
US10153016B2 (en) Apparatus of offset voltage adjustment in input buffer
US9407264B1 (en) System for isolating integrated circuit power domains
CN105301337B (zh) 一种测试集成电路漏电流的系统及其测试方法
US20090072810A1 (en) Voltage-drop measuring circuit, semiconductor device and system having the same, and associated methods
US20040041595A1 (en) Semiconductor integrated circuit device, and adjustment method of semiconductor integrated circuit device
US7924636B2 (en) Electronic circuit device
US11587634B2 (en) Integrated circuit test apparatus
CN110096843B (zh) 一种ldo修调控制电路
CN203206209U (zh) 具有复用引脚的芯片
CN205140524U (zh) 一种用于集成电路芯片的熔丝读取电路
US6826085B2 (en) Nonvolatile semiconductor memory device capable of accurately and quickly adjusting step-up voltage
KR20150018092A (ko) 반도체 장치 테스트 방법 및 이를 이용한 테스트 시스템
CN114166889A (zh) 测试电路和包括该测试电路的半导体存储器系统
KR20210031088A (ko) 스몰핀 패키지용 오티피 메모리 제어 시스템, 오티피 메모리의 프로그래밍 및 읽기 회로
CN100401083C (zh) 半导体装置及其检验方法
ITMI20101081A1 (it) Dispositivo di memoria non volatile con circuito di riconnessione
US6993467B2 (en) Method and circuits for performing offline circuit trimming
JP4441326B2 (ja) 電圧検出回路
SU1049838A1 (ru) Устройство контрол интегральных схем
CN115589133B (zh) 一种电源多路复用器及其控制方法
US20130135130A1 (en) Method and system for auto-ranging analog-to-digital converter for current sensing
US10833688B2 (en) Electronic control device
EP3179478B1 (en) Resistive memory and memory cell thereof
JP2008107256A (ja) 半導体試験装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant