CN110008159A - Pcie宽度自动适配方法、装置及电子设备和存储介质 - Google Patents

Pcie宽度自动适配方法、装置及电子设备和存储介质 Download PDF

Info

Publication number
CN110008159A
CN110008159A CN201910290903.0A CN201910290903A CN110008159A CN 110008159 A CN110008159 A CN 110008159A CN 201910290903 A CN201910290903 A CN 201910290903A CN 110008159 A CN110008159 A CN 110008159A
Authority
CN
China
Prior art keywords
width
pcie
information
automatic adaptation
configuration information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910290903.0A
Other languages
English (en)
Inventor
邱星萍
吕佳鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910290903.0A priority Critical patent/CN110008159A/zh
Publication of CN110008159A publication Critical patent/CN110008159A/zh
Priority to PCT/CN2019/098499 priority patent/WO2020206879A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Abstract

本申请公开了一种PCIE宽度自动适配方法、装置及一种电子设备和计算机可读存储介质,该方法包括:在PCIE port初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。本申请通过预先保存标识信息以及对应的宽度信息,在当前主机端连接到外接卡对应的转接卡后,利用转接卡的标识信息确定对应的宽度信息,从而为主机端PCIE配置相应的宽度,实现PCIE宽度的自动适配。

Description

PCIE宽度自动适配方法、装置及电子设备和存储介质
技术领域
本申请涉及计算机技术领域,更具体地说,涉及一种PCIE宽度自动适配方法、装置及一种电子设备和一种计算机可读存储介质。
背景技术
基于Intel x86架构的设计,一个PCIE port最大的链路宽度为x16,其中,一个x16又可以分为2个x8或4个x4,这些配置一般都是BIOS预先分配的,如果配置为x4,则限定了卡link的最大宽度为x4,对后期所接的卡存在一定的限制。
因此,如何解决上述问题是本领域技术人员需要重点关注的。
发明内容
本申请的目的在于提供一种PCIE宽度自动适配方法、装置及一种电子设备和一种计算机可读存储介质,实现了PCIE宽度的自动适配。
为实现上述目的,本申请提供了一种PCIE宽度自动适配方法,包括:
在PCIE port初始化后,获取预先保存的配置信息;
获取与当前外接卡对应的转接卡的标识信息;
确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
可选的,所述获取预先保存的配置信息,包括:
通过I2C接口获取BMC中预先保存的所述配置信息。
可选的,所述配置信息为所述转接卡通过GPIO连接到所述BMC后,由所述BMC记录至缓存空间的当前所述转接卡的标识信息和对应的宽度信息。
可选的,所述配置信息为所述BMC通过预设输入接口接收到编辑指令后,根据所述编辑指令生成并保存的信息。
为实现上述目的,本申请提供了一种PCIE宽度自动适配装置,包括:
配置获取模块,用于在PCIE port初始化后,获取预先保存的配置信息;
标识获取模块,用于获取与当前外接卡对应的转接卡的标识信息;
宽度确定模块,用于确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
可选的,所述配置获取模块,包括:
信息获取单元,用于通过I2C接口获取BMC中预先保存的所述配置信息。
可选的,所述配置信息为所述转接卡通过GPIO连接到所述BMC后,由所述BMC记录至缓存空间的当前所述转接卡的标识信息和对应的宽度信息。
可选的,所述配置信息为所述BMC通过预设输入接口接收到编辑指令后,根据所述编辑指令生成并保存的信息。
为实现上述目的,本申请提供了一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如前述公开的任一项所述的PCIE宽度自动适配方法。
为实现上述目的,本申请提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如前述公开的任一项所述的PCIE宽度自动适配方法。
通过以上方案可知,本申请提供的一种PCIE宽度自动适配方法,包括:在PCIEport初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。本申请通过预先保存标识信息以及对应的宽度信息,在当前主机端连接到外接卡对应的转接卡后,利用转接卡的标识信息确定对应的宽度信息,从而为主机端PCIE配置相应的宽度,实现PCIE宽度的自动适配。本申请还公开了一种PCIE宽度自动适配装置及一种电子设备和一种计算机可读存储介质,同样能实现上述技术效果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种PCIE宽度自动适配方法的流程图;
图2为本申请实施例公开的另一种PCIE宽度自动适配方法的流程图;
图3为本申请实施例公开的一种PCIE宽度自动适配装置的结构图;
图4为本申请实施例公开的一种电子设备的结构图;
图5为本申请实施例公开的另一种电子设备的结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在现有技术中,基于Intel x86架构的设计,一个PCIE port最大的链路宽度为x16,其中,一个x16又可以分为2个x8或4个x4,这些配置一般都是BIOS预先分配的,如果配置为x4,则限定了卡link的最大宽度为x4,对后期所接的卡存在一定的限制。
因此,本申请实施例公开了一种PCIE宽度自动适配方法,参见图1,本申请实施例公开的一种PCIE宽度自动适配方法的流程图,如图1所示,包括:
S101:在PCIE port初始化后,获取预先保存的配置信息;
本实施例中,BIOS默认配置为4个x4,在PCIE port初始化后,获取预先保存的用于配置主机端PCIE宽度的配置信息。
S102:获取与当前外接卡对应的转接卡的标识信息;
进一步地,获取当前外接卡对应的转接卡,并确定转接卡的标识信息。
S103:确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
本步骤中,从配置信息中获取与标识信息对应的宽度信息,从而利用宽度信息实现主机端PCIE宽度的配置。
可以理解的是,x16的PCIE链路在走线时默认配置为4个x4,在通过预设转接卡连接到外接卡后,由于转接卡的标识信息不同,通过区分转接卡的宽度,确定是否将两个x4合成一个x8,或将4个x4合成一个x16,来配置主机端PCIE宽度,在配置后,主机端即可以与相应宽度的转接卡进行连接。
通过以上方案可知,本申请提供的一种PCIE宽度自动适配方法,包括:在PCIEport初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。本申请通过预先保存标识信息以及对应的宽度信息,在当前主机端连接到外接卡对应的转接卡后,利用转接卡的标识信息确定对应的宽度信息,从而为主机端PCIE配置相应的宽度,实现PCIE宽度的自动适配。
本申请实施例公开了一种PCIE宽度自动适配方法,相对于上一实施例,本实施例对技术方案作了进一步的说明。具体的:
参见图2,本申请实施例提供的另一种PCIE宽度自动适配方法的流程图,如图2所示,包括:
S201:在PCIE port初始化后,通过I2C接口获取BMC中预先保存的配置信息;
本步骤中,在BIOS启动后,利用BIOS在PCIE port初始化后通过统一的I2C接口获取BMC中的配置信息,以根据配置信息进行初始化。
可以理解的是,配置信息为预先保存至BMC中的用于配置主机PCIE宽度的信息。具体地,配置信息可以为在转接卡连接到BMC的GPIO后,BMC将当前转接卡的信息记录至缓存空间中,当前转接卡的信息包括标识信息以及对应的宽度信息。
另外,配置信息也可以为用户通过预设输入接口输入对配置信息的编辑指令后,由BMC根据编辑指令生成相应的配置信息,并保存至BMC内存空间的信息。
S202:获取与当前外接卡对应的转接卡的标识信息;
S203:确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
在具体实施中,可以为根据当前转接卡的标识信息确定需要配置的宽度。例如,若识别到当前转接卡的标识信息为00、00、00、00,则保持默认设置,即4个x4;若识别到当前转接卡的标识信息为11、00、00,则将主机端PCIE的宽度配置为x8、x4、x4;若识别到当前转接卡的标识信息为00、00、11,则将主机端PCIE的宽度配置为x4、x4、x8;若识别到当前转接卡的标识信息为11、11,则将主机端PCIE的宽度配置为x8、x8;若识别到当前转接卡的标识信息为33,则将主机端PCIE的宽度配置为x16。
下面对本申请实施例提供的一种PCIE宽度自动适配装置进行介绍,下文描述的一种PCIE宽度自动适配装置与上文描述的一种PCIE宽度自动适配方法可以相互参照。
参见图3,本申请实施例提供的一种PCIE宽度自动适配装置的结构图,如图3所示,包括:
配置获取模块100,用于在PCIE port初始化后,获取预先保存的配置信息;
标识获取模块200,用于获取与当前外接卡对应的转接卡的标识信息;
宽度确定模块300,用于确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
进一步地,在本实施例所提供的PCIE宽度自动适配装置中,所述配置获取模块,可以具体包括:
信息获取单元,用于通过I2C接口获取BMC中预先保存的所述配置信息。
进一步地,在本实施例所提供的PCIE宽度自动适配装置中,所述配置信息为所述转接卡通过GPIO连接到所述BMC后,由所述BMC记录至缓存空间的当前所述转接卡的标识信息和对应的宽度信息。
进一步地,在本实施例所提供的PCIE宽度自动适配装置中,所述配置信息为所述BMC通过预设输入接口接收到编辑指令后,根据所述编辑指令生成并保存的信息。
本申请还提供了一种电子设备,参见图4,本申请实施例提供的一种电子设备的结构图,如图4所示,包括:
存储器11,用于存储计算机程序;
处理器12,用于执行所述计算机程序时可以实现上述公开的任一种PCIE宽度自动适配方法的步骤。
具体的,存储器11包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机可读指令,该内存储器为非易失性存储介质中的操作系统和计算机可读指令的运行提供环境。处理器12在一些实施例中可以是一中央处理器(CentralProcessing Unit,CPU)、控制器、微控制器、微处理器或其他数据处理芯片,为电子设备提供计算和控制能力,执行所述存储器11中保存的计算机程序时,可以实现以下步骤:
在PCIE port初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
可选的,所述处理器12执行所述存储器11中保存的计算机子程序时,可以实现以下步骤:
通过I2C接口获取BMC中预先保存的所述配置信息
在上述实施例的基础上,作为优选实施方式,参见图5,所述电子设备还包括:
输入接口13,与处理器12相连,用于获取外部导入的计算机程序、参数和指令,经处理器12控制保存至存储器11中。该输入接口13可以与输入装置相连,接收用户手动输入的参数或指令。该输入装置可以是显示屏上覆盖的触摸层,也可以是终端外壳上设置的按键、轨迹球或触控板,也可以是键盘、触控板或鼠标等。
显示单元14,与处理器12相连,用于显示处理器12处理的数据以及用于显示可视化的用户界面。该显示单元14可以为LED显示器、液晶显示器、触控式液晶显示器以及OLED(Organic Light-Emitting Diode,有机发光二极管)触摸器等。
网络端口15,与处理器12相连,用于与外部各终端设备进行通信连接。该通信连接所采用的通信技术可以为有线通信技术或无线通信技术,如移动高清链接技术(MHL)、通用串行总线(USB)、高清多媒体接口(HDMI)、无线保真技术(WiFi)、蓝牙通信技术、低功耗蓝牙通信技术、基于IEEE802.11s的通信技术等。
图5仅示出了具有组件11-15的电子设备,本领域技术人员可以理解的是,图5示出的结构并不构成对电子设备的限定,可以包括比图示更少或者更多的部件,或者组合某些部件,或者不同的部件布置。
本申请还提供了一种计算机可读存储介质,该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。该存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
在PCIE port初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
可选的,所述计算机可读存储介质中存储的计算机子程序被处理器执行时,具体可以实现以下步骤:
通过I2C接口获取BMC中预先保存的所述配置信息。
通过以上方案可知,本申请提供的一种PCIE宽度自动适配方法,包括:在PCIEport初始化后,获取预先保存的配置信息;获取与当前外接卡对应的转接卡的标识信息;确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。本申请通过预先保存标识信息以及对应的宽度信息,在当前主机端连接到外接卡对应的转接卡后,利用转接卡的标识信息确定对应的宽度信息,从而为主机端PCIE配置相应的宽度,实现PCIE宽度的自动适配。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种PCIE宽度自动适配方法,其特征在于,包括:
在PCIE port初始化后,获取预先保存的配置信息;
获取与当前外接卡对应的转接卡的标识信息;
确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
2.根据权利要求1所述的PCIE宽度自动适配方法,其特征在于,所述获取预先保存的配置信息,包括:
通过I2C接口获取BMC中预先保存的所述配置信息。
3.根据权利要求2所述的PCIE宽度自动适配方法,其特征在于,所述配置信息为所述转接卡通过GPIO连接到所述BMC后,由所述BMC记录至缓存空间的当前所述转接卡的标识信息和对应的宽度信息。
4.根据权利要求2所述的PCIE宽度自动适配方法,其特征在于,所述配置信息为所述BMC通过预设输入接口接收到编辑指令后,根据所述编辑指令生成并保存的信息。
5.一种PCIE宽度自动适配装置,其特征在于,包括:
配置获取模块,用于在PCIE port初始化后,获取预先保存的配置信息;
标识获取模块,用于获取与当前外接卡对应的转接卡的标识信息;
宽度确定模块,用于确定所述配置信息中与所述标识信息对应的宽度信息,并根据所述宽度信息配置主机端PCIE的宽度。
6.根据权利要求5所述的PCIE宽度自动适配装置,其特征在于,所述配置获取模块,包括:
信息获取单元,用于通过I2C接口获取BMC中预先保存的所述配置信息。
7.根据权利要求6所述的PCIE宽度自动适配装置,其特征在于,所述配置信息为所述转接卡通过GPIO连接到所述BMC后,由所述BMC记录至缓存空间的当前所述转接卡的标识信息和对应的宽度信息。
8.根据权利要求6所述的PCIE宽度自动适配装置,其特征在于,所述配置信息为所述BMC通过预设输入接口接收到编辑指令后,根据所述编辑指令生成并保存的信息。
9.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至4任一项所述的PCIE宽度自动适配方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至4任一项所述的PCIE宽度自动适配方法。
CN201910290903.0A 2019-04-11 2019-04-11 Pcie宽度自动适配方法、装置及电子设备和存储介质 Pending CN110008159A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910290903.0A CN110008159A (zh) 2019-04-11 2019-04-11 Pcie宽度自动适配方法、装置及电子设备和存储介质
PCT/CN2019/098499 WO2020206879A1 (zh) 2019-04-11 2019-07-31 Pcie宽度自动适配方法、装置及电子设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910290903.0A CN110008159A (zh) 2019-04-11 2019-04-11 Pcie宽度自动适配方法、装置及电子设备和存储介质

Publications (1)

Publication Number Publication Date
CN110008159A true CN110008159A (zh) 2019-07-12

Family

ID=67171217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910290903.0A Pending CN110008159A (zh) 2019-04-11 2019-04-11 Pcie宽度自动适配方法、装置及电子设备和存储介质

Country Status (2)

Country Link
CN (1) CN110008159A (zh)
WO (1) WO2020206879A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020206879A1 (zh) * 2019-04-11 2020-10-15 苏州浪潮智能科技有限公司 Pcie宽度自动适配方法、装置及电子设备和存储介质
CN112732346A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种pcie配置信息的设置方法、装置、设备及介质
CN116737626A (zh) * 2023-08-16 2023-09-12 苏州浪潮智能科技有限公司 Hca卡控制方法、系统、装置、存储介质及电子装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1987840A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 总线宽度自动调整方法及系统
CN1987839A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 Pci-e总线自动配置系统
CN101382925A (zh) * 2007-09-03 2009-03-11 英业达股份有限公司 动态分配竖卡链路宽度的方法
US7991854B2 (en) * 2004-03-19 2011-08-02 Microsoft Corporation Dynamic session maintenance for mobile computing devices
CN102810085A (zh) * 2011-06-03 2012-12-05 鸿富锦精密工业(深圳)有限公司 Pci-e扩展系统及方法
CN104133533A (zh) * 2014-08-06 2014-11-05 浪潮(北京)电子信息产业有限公司 一种支持全长的pcie扩展卡板卡系统
CN104518886A (zh) * 2014-12-11 2015-04-15 曙光信息产业(北京)有限公司 服务器的网络唤醒方法和装置
CN107590089A (zh) * 2016-07-06 2018-01-16 技嘉科技股份有限公司 基本输入输出系统对pci‑e通道的控制方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106569806A (zh) * 2016-10-24 2017-04-19 郑州云海信息技术有限公司 一种实现bios自适应分配pcie带宽的方法、bios及主板
CN108762939A (zh) * 2018-06-29 2018-11-06 郑州云海信息技术有限公司 一种PCIe端口资源分配方法、系统及设备和存储介质
CN109558282B (zh) * 2018-12-03 2021-10-29 郑州云海信息技术有限公司 一种pcie链路检测方法、系统及电子设备和存储介质
CN110008159A (zh) * 2019-04-11 2019-07-12 苏州浪潮智能科技有限公司 Pcie宽度自动适配方法、装置及电子设备和存储介质

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7991854B2 (en) * 2004-03-19 2011-08-02 Microsoft Corporation Dynamic session maintenance for mobile computing devices
CN1987840A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 总线宽度自动调整方法及系统
CN1987839A (zh) * 2005-12-20 2007-06-27 英业达股份有限公司 Pci-e总线自动配置系统
CN101382925A (zh) * 2007-09-03 2009-03-11 英业达股份有限公司 动态分配竖卡链路宽度的方法
CN102810085A (zh) * 2011-06-03 2012-12-05 鸿富锦精密工业(深圳)有限公司 Pci-e扩展系统及方法
CN104133533A (zh) * 2014-08-06 2014-11-05 浪潮(北京)电子信息产业有限公司 一种支持全长的pcie扩展卡板卡系统
CN104518886A (zh) * 2014-12-11 2015-04-15 曙光信息产业(北京)有限公司 服务器的网络唤醒方法和装置
CN107590089A (zh) * 2016-07-06 2018-01-16 技嘉科技股份有限公司 基本输入输出系统对pci‑e通道的控制方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020206879A1 (zh) * 2019-04-11 2020-10-15 苏州浪潮智能科技有限公司 Pcie宽度自动适配方法、装置及电子设备和存储介质
CN112732346A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种pcie配置信息的设置方法、装置、设备及介质
CN116737626A (zh) * 2023-08-16 2023-09-12 苏州浪潮智能科技有限公司 Hca卡控制方法、系统、装置、存储介质及电子装置
CN116737626B (zh) * 2023-08-16 2023-11-10 苏州浪潮智能科技有限公司 Hca卡控制方法、系统、装置、存储介质及电子装置

Also Published As

Publication number Publication date
WO2020206879A1 (zh) 2020-10-15

Similar Documents

Publication Publication Date Title
EP3367208A1 (en) Electronic device including display with rounded corners
CN108604218B (zh) 具有通用串行总线USB Type-C接口的设备之间建立连接的方法和终端设备
KR101524096B1 (ko) 호스트가 볼 때 디바이스 펌웨어 업데이트 효과들의 관리
CN110008159A (zh) Pcie宽度自动适配方法、装置及电子设备和存储介质
CN102650975B (zh) 用于多硬件平台飞腾服务器的i2c总线的实现方法
US20150194834A1 (en) Charging method and charging apparatus for electronic device
US7908417B2 (en) Motherboard system, storage device for booting up thereof and connector
CN108776648A (zh) 数据传输方法、系统及fpga异构加速卡和存储介质
TWI467379B (zh) 系統運作方法、記憶體控制器與記憶體儲存裝置
US8694803B1 (en) Controlling power received through multiple bus interfaces in a portable computing device
CN109451098A (zh) Fpga加速卡mac地址配置方法、装置及加速卡
CN109388345B (zh) 存储器的数据读取方法、显示装置及计算机可读存储介质
CN108762939A (zh) 一种PCIe端口资源分配方法、系统及设备和存储介质
CN108089822A (zh) 存储芯片的管理方法、系统、设备及存储介质
US20160092201A1 (en) Method and Device for Updating Program Data
CN109743105A (zh) 智能网卡光模块管理方法、装置、系统及智能网卡和介质
CN110020528A (zh) 一种bmc启动方法、装置及电子设备和存储介质
US20180046322A1 (en) Driving method for touch display device and driving system of the same
US10715748B2 (en) System and method for controlling a projector via a passive control strip
CN110018944A (zh) 服务器sensor配置方法、系统及设备和存储介质
US20140292776A1 (en) Electronic apparatus and control method
US20140317391A1 (en) Method for changing a system program and processing device utilizing the same
CN110389756A (zh) 软件开发工具包功能调用方法、系统及电子设备和介质
CN109885345A (zh) 一种数据存储方法、sd存储卡及电子设备和存储介质
CN110008105A (zh) 一种bmc时间保留方法、装置及电子设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190712