CN110008105A - 一种bmc时间保留方法、装置及电子设备和存储介质 - Google Patents

一种bmc时间保留方法、装置及电子设备和存储介质 Download PDF

Info

Publication number
CN110008105A
CN110008105A CN201910290898.3A CN201910290898A CN110008105A CN 110008105 A CN110008105 A CN 110008105A CN 201910290898 A CN201910290898 A CN 201910290898A CN 110008105 A CN110008105 A CN 110008105A
Authority
CN
China
Prior art keywords
time
bmc
host
register
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910290898.3A
Other languages
English (en)
Other versions
CN110008105B (zh
Inventor
张兆义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910290898.3A priority Critical patent/CN110008105B/zh
Publication of CN110008105A publication Critical patent/CN110008105A/zh
Application granted granted Critical
Publication of CN110008105B publication Critical patent/CN110008105B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种BMC时间保留方法、装置及一种电子设备和计算机可读存储介质,该方法包括:BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。本申请利用主机时间寄存器的时间值更新BMC的内部时间寄存器,在BMC复位或者关闭电源时将BMC时间值进行保留,保证了时间的准确性,从而在故障发生时便于追溯分析并解决问题。

Description

一种BMC时间保留方法、装置及电子设备和存储介质
技术领域
本申请涉及计算机技术领域,更具体地说,涉及一种BMC时间保留方法、装置及一种电子设备和一种计算机可读存储介质。
背景技术
BMC(Baseboard Management Controller)是一种专用芯片/控制器(叫做服务器处理器或基板管理控制器),是基于IPMI系统的心脏;在IPMI管理平台中,系统管理软件对各个被管理器件的管理,都是通过与BMC通信来实现的.BMC维护一个内部时间戳时钟,供各种BMC子系统使用,例如用于为SEL日志、审计日志、黑盒日志添加时间戳。目前BMC获取时间机制有四种,分别为设置NTP时钟源,采用BMC芯片AST2500RTC,BIOS发送RTC时间、BMC与ME交互获取时间。
但是目前很多客户默认关闭NTP时钟源,而ME在交互过程中也是极不稳定,容易Hang死,AST2500RTC没有支持备用电池,因此当BMC复位或关闭交流电源时,内部时钟时间将不会被存储,记录相关SEL日志时间极不准确,在故障发生时,容易造成工程师误判。因此,急需提出一种更为合理、科学、有效保留BMC时间的设计方法。
发明内容
本申请的目的在于提供一种BMC时间保留方法、装置及一种电子设备和一种计算机可读存储介质,能够有效地将BMC时间进行保留。
为实现上述目的,本申请提供了一种BMC时间保留方法,包括:
BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
可选的,若所述BMC为初始启动,所述利用读取到的所述时间值设置所述BMC的时间之前,还包括:
判断是否接收到所述BMC正常启动的信号;
如果是,则启动所述利用读取到的所述时间值设置所述BMC的时间的步骤。
可选的,所述获取主机时间寄存器的时间值,包括:
通过SMBus总线读取所述主机时间寄存器的所述时间值。
可选的,所述重新读取所述主机时间寄存器的时间值之前,还包括:
检测主机电源是否处于正常状态;
如果否,则显示相应的提示信息;
如果是,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
可选的,所述定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器,包括:
按照3600秒的时间周期读取所述主机时间寄存器的实时时间;
利用所述实时时间设置所述BMC的当前时间,并将所述实时时间写入所述内部时间寄存器。
为实现上述目的,本申请提供了一种BMC时间保留装置,包括:
第一获取模块,用于在BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
第二获取模块,用于如果所述时间值读取失败,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
时间设置模块,用于利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
时间更新模块,用于定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
可选的,还包括:
判断模块,用于若所述BMC为初始启动,所述利用读取到的所述时间值设置所述BMC的时间之前,判断是否接收到所述BMC正常启动的信号;如果是,则启动所述利用读取到的所述时间值设置所述BMC的时间的步骤。
可选的,还包括:
检测模块,用于在重新读取所述主机时间寄存器的时间值之前,检测主机电源是否处于正常状态;
提示模块,用于如果主机电源处于非正常状态,则显示相应的提示信息;
启动模块,用于如果主机电源处于正常状态,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
为实现上述目的,本申请提供了一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现前述公开的任一种所述BMC时间保留方法的步骤。
为实现上述目的,本申请提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现前述公开的任一种所述BMC时间保留方法的步骤。
通过以上方案可知,本申请提供的一种BMC时间保留方法,包括:BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。本申请利用主机时间寄存器的时间值更新BMC的内部时间寄存器,在BMC复位或者关闭电源时将BMC时间值进行保留,保证了时间的准确性,从而在故障发生时便于追溯分析并解决问题。本申请还公开了一种BMC时间保留装置及一种电子设备和一种计算机可读存储介质,同样能实现上述技术效果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种BMC时间保留方法的流程图;
图2为本申请实施例公开的另一种BMC时间保留方法的流程图;
图3为本申请实施例公开的一种BMC时间保留装置的结构图;
图4为本申请实施例公开的一种电子设备的结构图;
图5为本申请实施例公开的另一种电子设备的结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
目前,很多客户默认关闭NTP时钟源,而ME在交互过程中也是极不稳定,容易Hang死,AST2500RTC没有支持备用电池,因此当BMC复位或关闭交流电源时,内部时钟时间将不会被存储,记录相关SEL日志时间极不准确,在故障发生时,容易造成工程师误判。
本申请实施例公开了一种BMC时间保留方法,能够有效地将BMC时间进行保留。
参见图1,本申请实施例公开的一种BMC时间保留方法的流程图,如图1所示,包括:
S101:BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
本实施例中,在BMC上电启动或重启时,从主机时间寄存器中读取时间值,同时检测是否读取到时间值。
S102:如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
可以理解的是,由于在BMC启动时读取时间值,可能会存在读取不到的情况,本实施例在步骤S101中检测是否读取成功,并且如果读取失败,则在本步骤中,检测到BIOS上电自检完成后,再次读取时间值,保证时间值成功读取。
S103:利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
本步骤中,利用读取成功得到的时间值设置BMC的内部时间,并将时间值写入到BMC的内部时间寄存器。
S104:定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
进一步地,由于BMC内部时间寄存器的时间可能存在不准确的情况,本实施例通过定期读取主机时间寄存器的实时时间,对BMC内部时间寄存器进行更新,保证内部时间寄存器的时间准确性。
通过以上方案可知,本申请提供的一种BMC时间保留方法,包括:BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。本申请利用主机时间寄存器的时间值更新BMC的内部时间寄存器,在BMC复位或者关闭电源时将BMC时间值进行保留,保证了时间的准确性,从而在故障发生时便于追溯分析并解决问题。
本申请实施例公开了一种BMC时间保留方法,相对于上一实施例,本实施例对技术方案作了进一步的说明和优化。具体的:
参见图2,本申请实施例提供的另一种BMC时间保留方法的流程图,如图2所示,包括:
S201:当BMC初始启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
本实施例中,BMC启动时,通过SMBus总线读取所述主机时间寄存器的所述时间值。
S202:如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
S203:判断是否接收到所述BMC正常启动的信号;
S204:如果是,利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
本实施例中,在成功读取到主机时间寄存器的时间值后,进一步判断BMC是否正常启动,若接收到BMC正常启动的信号,则将时间值写入到内部时间寄存器中。
S205:定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
需要说明的是,本实施例可以按照3600秒的时间周期读取主机时间寄存器的实时时间,并利用实时时间设置BMC的当前时间,进一步将实时时间写入内部时间寄存器。
进一步地,在上述任一实施例的基础上,本实施例的提供的另一种BMC时间保留方法,在重新读取主机时间寄存器的时间值之前,还包括:
步骤1:检测主机电源是否处于正常状态;
步骤2:如果否,则显示相应的提示信息;
步骤3:如果是,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
可以理解的是,本实施例在检测到BIOS上电自检完成之后,进一步判断主机电源是否处于正常状态,若处于正常状态,则重新读取主机时间寄存器的时间值。相反的,若当前主机电源不是非正常状态,则显示相应的提示信息,保证读取时间的准确性。
下面对本申请实施例提供的一种BMC时间保留装置进行介绍,下文描述的一种BMC时间保留装置与上文描述的一种BMC时间保留装置可以相互参照。
参见图3,本申请实施例提供的一种BMC时间保留装置的结构图,如图3所示,包括:
第一获取模块100,用于在BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
第二获取模块200,用于如果所述时间值读取失败,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
时间设置模块300,用于利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
时间更新模块400,用于定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
进一步地,本实施例中BMC时间保留装置还可以包括:
判断模块,用于若所述BMC为初始启动,所述利用读取到的所述时间值设置所述BMC的时间之前,判断是否接收到所述BMC正常启动的信号;如果是,则启动所述利用读取到的所述时间值设置所述BMC的时间的步骤。
进一步地,本实施例中BMC时间保留装置还可以包括:
检测模块,用于在重新读取所述主机时间寄存器的时间值之前,检测主机电源是否处于正常状态;
提示模块,用于如果主机电源处于非正常状态,则显示相应的提示信息;
启动模块,用于如果主机电源处于正常状态,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
本申请还提供了一种电子设备,参见图4,本申请实施例提供的一种电子设备的结构图,如图4所示,包括:
存储器11,用于存储计算机程序;
处理器12,用于执行所述计算机程序时可以实现上述实施例所提供的步骤。
具体的,存储器11包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机可读指令,该内存储器为非易失性存储介质中的操作系统和计算机可读指令的运行提供环境。处理器12在一些实施例中可以是一中央处理器(CentralProcessing Unit,CPU)、控制器、微控制器、微处理器或其他数据处理芯片,为电子设备提供计算和控制能力。
在上述实施例的基础上,作为优选实施方式,参见图5,所述电子设备还包括:
输入接口13,与处理器21相连,用于获取外部导入的计算机程序、参数和指令,经处理器12控制保存至存储器11中。该输入接口13可以与输入装置相连,接收用户手动输入的参数或指令。该输入装置可以是显示屏上覆盖的触摸层,也可以是终端外壳上设置的按键、轨迹球或触控板,也可以是键盘、触控板或鼠标等。
显示单元14,与处理器12相连,用于显示处理器12处理的数据以及用于显示可视化的用户界面。该显示单元14可以为LED显示器、液晶显示器、触控式液晶显示器以及OLED(Organic Light-Emitting Diode,有机发光二极管)触摸器等。
网络端口15,与处理器12相连,用于与外部各终端设备进行通信连接。该通信连接所采用的通信技术可以为有线通信技术或无线通信技术,如移动高清链接技术(MHL)、通用串行总线(USB)、高清多媒体接口(HDMI)、无线保真技术(WiFi)、蓝牙通信技术、低功耗蓝牙通信技术、基于IEEE802.11s的通信技术等。
图5仅示出了具有组件11-15的电子设备,本领域技术人员可以理解的是,图5示出的结构并不构成对电子设备的限定,可以包括比图示更少或者更多的部件,或者组合某些部件,或者不同的部件布置。
本申请还提供了一种计算机可读存储介质,该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。该存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述实施例所提供的步骤。
本申请利用主机时间寄存器的时间值更新BMC的内部时间寄存器,在BMC复位或者关闭电源时将BMC时间值进行保留,保证了时间的准确性,从而在故障发生时便于追溯分析并解决问题。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种BMC时间保留方法,其特征在于,包括:
BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
如果否,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
2.根据权利要求1所述的BMC时间保留方法,其特征在于,若所述BMC为初始启动,所述利用读取到的所述时间值设置所述BMC的时间之前,还包括:
判断是否接收到所述BMC正常启动的信号;
如果是,则启动所述利用读取到的所述时间值设置所述BMC的时间的步骤。
3.根据权利要求1或2所述的BMC时间保留方法,其特征在于,所述获取主机时间寄存器的时间值,包括:
通过SMBus总线读取所述主机时间寄存器的所述时间值。
4.根据权利要求3所述的BMC时间保留方法,其特征在于,所述重新读取所述主机时间寄存器的时间值之前,还包括:
检测主机电源是否处于正常状态;
如果否,则显示相应的提示信息;
如果是,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
5.根据权利要求1所述的BMC时间保留方法,其特征在于,所述定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器,包括:
按照3600秒的时间周期读取所述主机时间寄存器的实时时间;
利用所述实时时间设置所述BMC的当前时间,并将所述实时时间写入所述内部时间寄存器。
6.一种BMC时间保留装置,其特征在于,包括:
第一获取模块,用于在BMC启动时,获取主机时间寄存器的时间值,并检测所述时间值是否读取成功;
第二获取模块,用于如果所述时间值读取失败,则在检测到BIOS上电自检完成之后,重新读取所述主机时间寄存器的时间值;
时间设置模块,用于利用读取到的所述时间值设置所述BMC的时间,并将所述时间值写入所述BMC的内部时间寄存器;
时间更新模块,用于定期读取所述主机时间寄存器的实时时间,并将所述实时时间同步至所述内部时间寄存器。
7.根据权利要求6所述的BMC时间保留装置,其特征在于,还包括:
判断模块,用于若所述BMC为初始启动,所述利用读取到的所述时间值设置所述BMC的时间之前,判断是否接收到所述BMC正常启动的信号;如果是,则启动所述利用读取到的所述时间值设置所述BMC的时间的步骤。
8.根据权利要求6或7所述的BMC时间保留装置,其特征在于,还包括:
检测模块,用于在重新读取所述主机时间寄存器的时间值之前,检测主机电源是否处于正常状态;
提示模块,用于如果主机电源处于非正常状态,则显示相应的提示信息;
启动模块,用于如果主机电源处于正常状态,则启动所述重新读取所述主机时间寄存器的时间值的步骤。
9.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至5任一项所述BMC时间保留方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述BMC时间保留方法的步骤。
CN201910290898.3A 2019-04-11 2019-04-11 一种bmc时间保留方法、装置及电子设备和存储介质 Active CN110008105B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910290898.3A CN110008105B (zh) 2019-04-11 2019-04-11 一种bmc时间保留方法、装置及电子设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910290898.3A CN110008105B (zh) 2019-04-11 2019-04-11 一种bmc时间保留方法、装置及电子设备和存储介质

Publications (2)

Publication Number Publication Date
CN110008105A true CN110008105A (zh) 2019-07-12
CN110008105B CN110008105B (zh) 2022-08-05

Family

ID=67171211

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910290898.3A Active CN110008105B (zh) 2019-04-11 2019-04-11 一种bmc时间保留方法、装置及电子设备和存储介质

Country Status (1)

Country Link
CN (1) CN110008105B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114442988A (zh) * 2022-02-15 2022-05-06 深圳市航顺芯片技术研发有限公司 数据显示方法、装置、时钟显示系统、设备及介质
CN114895746A (zh) * 2022-06-14 2022-08-12 北京东土军悦科技有限公司 一种系统时间的同步方法及装置、计算设备、存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108376107A (zh) * 2018-03-01 2018-08-07 郑州云海信息技术有限公司 一种服务器故障检测的方法、装置、设备及存储介质
CN108874595A (zh) * 2018-06-28 2018-11-23 郑州云海信息技术有限公司 一种hba卡重置方法、系统及hba卡和存储介质
CN109086634A (zh) * 2018-07-25 2018-12-25 浪潮(北京)电子信息产业有限公司 一种bmc芯片管理方法、系统及bmc芯片和存储介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108376107A (zh) * 2018-03-01 2018-08-07 郑州云海信息技术有限公司 一种服务器故障检测的方法、装置、设备及存储介质
CN108874595A (zh) * 2018-06-28 2018-11-23 郑州云海信息技术有限公司 一种hba卡重置方法、系统及hba卡和存储介质
CN109086634A (zh) * 2018-07-25 2018-12-25 浪潮(北京)电子信息产业有限公司 一种bmc芯片管理方法、系统及bmc芯片和存储介质

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114442988A (zh) * 2022-02-15 2022-05-06 深圳市航顺芯片技术研发有限公司 数据显示方法、装置、时钟显示系统、设备及介质
CN114895746A (zh) * 2022-06-14 2022-08-12 北京东土军悦科技有限公司 一种系统时间的同步方法及装置、计算设备、存储介质
CN114895746B (zh) * 2022-06-14 2023-11-07 北京东土军悦科技有限公司 一种系统时间的同步方法及装置、计算设备、存储介质

Also Published As

Publication number Publication date
CN110008105B (zh) 2022-08-05

Similar Documents

Publication Publication Date Title
TWI465901B (zh) Method and system for verification of computerized systems for cloud testing and remote monitoring of integrated circuit devices
US8468389B2 (en) Firmware recovery system and method of baseboard management controller of computing device
CN111767184A (zh) 一种故障诊断方法、装置及电子设备和存储介质
US9098301B2 (en) Electronic device and booting method
CN103842968B (zh) 一种内存数据的迁移方法、计算机和装置
CN109683696A (zh) 服务器电源故障检测系统、方法、装置、设备及介质
US8661306B2 (en) Baseboard management controller and memory error detection method of computing device utilized thereby
US8538720B2 (en) Cold boot test system and method for electronic devices
CN107122321A (zh) 硬件修复方法、硬件修复系统以及计算机可读取存储装置
CN112017723B (zh) 存储器的掉电测试方法、装置、可读存储介质及电子设备
CN103930878A (zh) 用于存储器验证的方法、装置及系统
US20140068350A1 (en) Self-checking system and method using same
KR20160032529A (ko) 시스템 온 칩과 이의 dvfs 검증 방법
CN103399809A (zh) 板卡测试方法及测试装置
CN103257922B (zh) 一种快速测试bios与os接口代码可靠性的方法
CN109451098A (zh) Fpga加速卡mac地址配置方法、装置及加速卡
CN113703799A (zh) 计算设备及其bios更新方法和介质
CN110008105A (zh) 一种bmc时间保留方法、装置及电子设备和存储介质
CN101446915A (zh) 一种bios级日志的记录方法及装置
CN114765051A (zh) 内存测试方法及装置、可读存储介质、电子设备
CN111008106B (zh) 一种服务器监控管理方法、装置及电子设备和存储介质
CN104657232A (zh) Bios自动恢复系统及方法
CN110008159A (zh) Pcie宽度自动适配方法、装置及电子设备和存储介质
WO2020113469A1 (zh) 开机检测方法、开机检测装置及移动终端
CN105630523A (zh) 计算机bios资料恢复系统及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant