CN109388345B - 存储器的数据读取方法、显示装置及计算机可读存储介质 - Google Patents

存储器的数据读取方法、显示装置及计算机可读存储介质 Download PDF

Info

Publication number
CN109388345B
CN109388345B CN201811165376.2A CN201811165376A CN109388345B CN 109388345 B CN109388345 B CN 109388345B CN 201811165376 A CN201811165376 A CN 201811165376A CN 109388345 B CN109388345 B CN 109388345B
Authority
CN
China
Prior art keywords
storage area
data
storage
checksum
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811165376.2A
Other languages
English (en)
Other versions
CN109388345A (zh
Inventor
赵文勤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chongqing HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chongqing HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN201811165376.2A priority Critical patent/CN109388345B/zh
Priority to PCT/CN2018/119148 priority patent/WO2020062554A1/zh
Publication of CN109388345A publication Critical patent/CN109388345A/zh
Application granted granted Critical
Publication of CN109388345B publication Critical patent/CN109388345B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种存储器的数据读取方法、显示装置及计算机可读存储介质,显示装置包括:存储器,包括第一存储区域及第二存储区域,第一存储区域与时序控制器电连接,存储器的数据读取方法包括以下步骤:根据存储在第一存储区域和第二存储区域的存储数据设置预设存储数据;获取时序控制器发送的逻辑地址;在获取的时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与预设存储数据进行比较;在两者的存储数据不一致时,将第二存储区域存储的存储数据赋值给第一存储区域,并触发时序控制器读取第一存储区域的存储数据。本发明解决了存储器存储的时序控制数据被干扰信号被改写,导致无法正常驱动显示面板显示画面的问题发生。

Description

存储器的数据读取方法、显示装置及计算机可读存储介质
技术领域
本发明涉及存储器技术领域,特别涉及一种存储器的数据读取方法、显示装置及计算机可读存储介质。
背景技术
显示装置中,时序控制器TCON IC内部静态只读存储器(static read onlymemory,SROM)里的数据一般在掉电之后不能保存,而可擦除存储器(ElectricallyErasable Programmable read only memory,EEPROM)或闪存器Flash里存储的数据即使掉电之后也能保存,所以会将时序控制器的控制程序储存在可擦除存储器或闪存器中。上电之后,时序控制器会进行初始化,通过总线从外部存储器中读取时序控制数据。存储器的数据在显示装置正常工作时是不能被修改的,一旦被修改,将导致时序控制器读取时序控制数据出错,而出现显示装置显示异常的问题。
发明内容
本发明的主要目的是提出一种存储器的数据读取方法、显示装置及计算机可读存储介质,旨在解决存储器存储的时序控制数据被干扰信号被改写,导致无法正常驱动显示面板显示画面的问题发生。
为实现上述目的,本发明提出一种存储器的数据读取方法,应用于显示装置中,所述显示装置包括时序控制器;
存储器,用于存储数据或信号,所述存储器包括存储有相同存储数据的第一存储区域及第二存储区域,所述第一存储区域与时序控制器通讯连接,所述存储器的数据读取方法包括以下步骤:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;
获取时序控制器发送的逻辑地址;
在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与所述预设存储数据进行比较;
在所述第一存储区域的存储数据与所述预设存储数据不一致时,将所述第二存储区域存储的存储数据赋值给所述第一存储区域,并触发所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
可选地,所述在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将所述第一存储区域的存储数据与预设存储数据进行比较的步骤具体包括:
计算所述第一存储区域的校验和,并记为第一检测校验和;
将所述第一检测校验和与预设校验和进行比较;
在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域的存储数据与所述预设存储数据不一致。
可选地,在所述将所述第二存储区域存储的第一存储数据赋值给所述第一存储区域的步骤之后还包括:
重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
可选地,所述存储器的数据读取方法还包括:
在所述第一检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接时,并供所述时序控制器读取所述第一存储区域的存储数据。
本发明还提出一种显示装置,所述显示装置包括:
时序控制器,被配置为在显示装置上电工作时,发送逻辑地址;
存储器,用于存储数据或信号,所述存储器包括:
第一存储区域及第二存储区域,存储有相同的存储数据,所述第一存储区域与所述书序控制器通讯连接;以及,
检查模块,被配置为根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;并在获取到的所述时序控制器发送的逻辑地址与所述存储器存储的逻辑地址相同时,将所述第一存储区域的存储数据与预设存储数据进行比较;
在所述第一存储区域的存储数据与所述预设存储数据不一致时,触发所述第二存储区域将存储数据赋值给所述第一存储区域,并触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
可选地,所述检查模块具体被配置为:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
计算所述第一存储区域的校验和,并记为第一检测校验和;
将所述第一检测校验和与预设校验和进行比较;
在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域的存储数据与所述预设存储数据不一致。
可选地,在所述检查模块还被配置为:
重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,并触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
可选地,所述显示装置还包括连接器及串行通讯总线,所述存储器通过所述串行通讯总线与所述时序控制器通讯连接,所述存储器还通过所述连接器及串行通讯总线与上位机连接。
可选地,所述存储器为可擦除存储器或者闪存器。
本发明还提出一种计算机可读存储介质,其上存储有存储器的数据读取程序,其特征在于,该存储器的数据读取程序被处理器执行时实现如上所述的存储器的数据读取方法。
本发明存储器的数据读取方法根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;并获取时序控制器发送的逻辑地址;在获取的时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与第一存储数据进行比较,并在第一存储区域的存储数据与预设存储数据不一致时,将第二存储区域存储的存储数据赋值给第一存储区域,并触发时序控制器读取第二存储区域赋值给第一存储区域后的存储数据。本发明有利于避免存储器存储的时序控制数据被干扰信号被改写,或者在存储器进行读写操作时,发生意外掉电,使得存储器内部数据丢失,而使时序控制器读取的时序控制数据有误,导致无法正常驱动显示面板显示画面的问题发生。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本发明存储器的数据方法一实施例的流程示意图;
图2为图1本发明存储器的数据读取方法中步骤步骤S200的细化流程示意图;
图3为本发明存储器的数据方法另一实施例的流程示意图;
图4为本发明显示装置一实施例的功能模块示意图;
图5为本图4本发明显示装置另一一实施例的功能模块示意图;
图6是本发明实施例方案涉及的硬件运行环境的存储器的数据读取装置的结构示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明,若本发明实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,若本发明实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
本发明提出一种存储器的数据读取方法,应用于显示装置中,显示装置中设置有时序控制器及存储器,该显示装置可以是手机、电脑、电视、平板电脑、投影仪等显示装置。
存储器和时序控制器均可以设置于时序控制(Timing Controller,TCON)PCB板上,由于时序控制器内部静态只读存储器SROM里的数据在掉电之后不能保存,可擦除存储器(Electrically Erasable Programmable read only memory,EEPROM)或闪存器Flash里存储的数据即使掉电之后也能保存,所以会将时序控制器的控制程序储存在可擦除存储器EEPROM或闪存器Flash中。并在显示装置上电之后,时序控制器会进行初始化,通过通讯总线从外部存储器中读取时序控制信号及其他设定数据进行初始设置。也即,存储器可以存储用于驱动显示装置中的栅极驱动集成电路和源极驱动集成电路工作的控制信号,并通过串行通讯总线与时序控制器通讯连接。在显示装置上电工作时,时序控制器读取存储器里的控制信号,及其他设定数据进行初始设置,以产生对应的时序控制信号,从而驱动显示装置中的显示面板的源极驱动集成电路及栅极驱动集成电路工作。存储器的数据在显示装置正常工作时是不能被修改的,一旦被修改,使得时序控制器初始化出错或者失败,将导致显示装置显示异常。通常,存储器大多设置写保护引脚(WP pin),并在输入高电平时,可以控制存储器写入数据,而在低电平时,不能写入数据,此时存储器仅供时序控制器读取数据。
然而,在供存储器与时序控制器通讯的通讯总线,或者其他路径往往会有杂讯干扰信号,该干扰信号将导致存储器误动作,而写入该干扰信号的数据,使得存储器存储的软体数据code被改写,最终导致显示装置显示异常。或者在擦除存储器EEPROM或闪存器Flash进行读写操作时,发生意外掉电,则导致内部数据丢失,将导致时序控制器读取的时序控制数据有误,而使时序控制器无法正常驱动显示面板显示画面。
为了解决上述问题,参照图1,在本发明一实施例中,该存储器的数据读取方法包括以下步骤:
步骤S100、根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;
本实施例中,存储器包括分别存储有第一存储数据的第一存储区域及第二存储区域,所述第一存储区域与时序控制器通讯连接,也即本实施例将存储器的存储区域分设成两个或者两个以上,本实施例可选为两个,且分别为第一存储区域和第二存储区域,在对存储器进行数据写入时,在第一存储区域和第二存储区域分别存储有相同的存储数据,本实施例将该写入的存储数据定义为第一存储数据,该第一存储数据也即为供时序控制器进行初始化的控制信号及其他设定数据,该第一存储数据通过上位机写入。在写入后,需要对第一存储数据进行写保护,以保证在非程序更新的情况下,存储器内的数据不被改写。本实施例中,该预设存储数据可以设置为第一存储数据,也即通过上位机写入至第一存储区域和第二存储区域的存储数据。
步骤S200、获取时序控制器发送的逻辑地址;
本实施例中,时序控制器相当于主机设备,而存储器及其他功能电路相当于从机设备,各从机设备通过通讯总线,例如I2C(Inter-Integrated Circuit)通讯总线与时序控制器通讯连接。在时序控制器读取存储器的存储数据时,时序控制器将发送一个逻辑地址,存储器在获取到该逻辑地址,并与存储器存储的逻辑地址匹配时,时序控制器则与存储器通讯连接,并读取存储器存储的数据。
步骤S300、在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与预设存储数据进行比较;
本实施例中,时序控制器与存储器的第一存储区域内的寄存器通讯连接,且配置为仅读取第一存储区域的数据,而不读取第二存储区域的数据,如此设置,可以防止意外掉电丢失两个存储区域的数据。在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同或者匹配时,控制存储器的第一存储区域内的寄存器与时序控制器通讯连接,此时将第一存储区域当前的存储数据与预设存储数据进行比对,以防止第一存储区域的存储数据可能因为存储器与时序控制器的I2C总线上的寄生电容、阻抗产生的干扰信号窜入至的第一存储区域,而导致第一存储区域的存储数据被改写,时序控制器读取被改写的存储数据,而使时序控制器无法正常驱动显示面板显示画面。
步骤S400、在所述第一存储区域的存储数据与所述预设存储数据不一致时,将所述第二存储区域存储的第一存储数据赋值给所述第一存储区域,并触发所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
本实施例中,第一存储区域是与时序控制器通过通讯总线连接的,而第二存储区域仅与第一存储区域通讯连接,因此在第一存储区域的存储数据被改写后,而导致第一存储区域的存储数据与所述第一存储数据不一致时,可以将第二存储区域的存储数据赋值给第一存储区域。此时时序控制器读取的数据即为第二存储区域赋值给第一存储区域后的第一存储数据,也即存储在存储器内的控制信号,及其他设定数据进行初始设置,以产生对应的时序控制信号,从而驱动显示装置中的显示面板的源极驱动集成电路及栅极驱动集成电路工作。
本发明存储器的数据读取方法通过根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;并获取时序控制器发送的逻辑地址;在获取的时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与第一存储数据进行比较,并在第一存储区域的存储数据与预设存储数据不一致时,将第二存储区域存储的第一存储数据赋值给第一存储区域,并触发时序控制器读取第二存储区域赋值给第一存储区域后的第一存储数据。本发明有利于避免存储器存储的时序控制数据被干扰信号被改写,或者在存储器进行读写操作时,发生意外掉电,使得存储器内部数据丢失,而使时序控制器读取的时序控制数据有误,导致无法正常驱动显示面板显示画面的问题发生。
参照图2,在一可选实施例中,所述在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将所述第一存储区域的存储数据与所述第一存储数据进行比较的步骤具体包括:
步骤S210、根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
步骤S220、计算所述第一存储区域的校验和,并记为第一检测校验和;
步骤S230、将所述第一检测校验和与预设校验和进行比较;
步骤S240、在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域的存储数据与所述预设存储数据不一致。
本实施例中,预设校验和可以是存储器与上位机通讯连接,并通过上位机写入第一存储数据后的获得校验和,也即预设校验和,具体可通过对写入至第一存储区域寄存器或第二存储区域的数值进行加法计算,并取后六位作为预设校验和的值,本实施例的预设校验和以十六进制为数制表示的形式。在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,可以对第一存储区域寄存器的数值进行加法计算,并取后六位作为校验和的值,也即第一检测校验和,当第一存储区域当前存储的数据的校验和,也即第一检测校验和与预设校验不一致时,则可确定第一存储区域的存储数据与第一存储数据不一致,也即第一存储区域当前存储的数据已被改写。
在一可选实施例中,在所述将所述第二存储区域存储的第一存储数据赋值给所述第一存储区域的步骤之后还包括:
步骤S410、重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
步骤S420、将所述第二检测校验和与预设校验和进行比较;
步骤S430、在所述第二检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
本实施例中,在第二存储区域赋值给第一存储区域后,可以对第一存储区域寄存器当前所存储的数值进行加法计算,并取后六位作为校验和的值,也即第二检测校验和,当第一存储区域当前存储的数据的校验和预设校验和一致时,则表示第二存储区域赋值给第一存储区域的数值成功,也即当前第一存储区域当前存储的数据为未被改写的第一存储数据。此时时序控制器读取的数据即为第二存储区域赋值给第一存储区域后的存储数据,也即存储在存储器内的控制信号,及其他设定数据进行初始设置,以产生对应的时序控制信号,从而驱动显示装置中的显示面板的源极驱动集成电路及栅极驱动集成电路工作。
在一可选实施例中,所述存储器的数据读取方法还包括:
在所述第一检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接时,并供所述时序控制器读取所述第一存储区域的存储数据。
本实施例可以对第一存储区域寄存器的数值进行加法计算,并取后六位作为校验和的值,第一检测校验和,当第一存储区域当前存储的数据的校验和预设校验和一致时,则可确定第一存储区域当前存储的存储数据与第一存储数据一致,也第一存储区域当前存储的数据未被改写。此时时序控制器可以读取第一存储区域的存储数据,也即存储在存储器内的控制信号,及其他设定数据进行初始设置,以产生对应的时序控制信号,从而驱动显示装置中的显示面板的源极驱动集成电路及栅极驱动集成电路工作。
本发明还提出一种显示装置。
参照图3和图4,在本发明一实施例中,所述显示装置包括:
时序控制器100,被配置为在显示装置上电工作时,发送逻辑地址;
本实施例中,显示装置还包括显示面板200,以及驱动显示面板200工作的源极驱动器300、栅极驱动器400,以及驱动电源500连接,时序控制器100分别与栅极驱动器400、源极驱动器300以及驱动电源500连接,时序控制器100设置为,在显示装置上电工作时,读取存储器600内存储的控制信号及设定信号,以实现初始化,并接收外部电路模块输出的数据信号、控制信号以及时钟信号,转换成适合于栅极驱动器400、源极驱动器300的数据信号、控制信号以及时钟信号,实现液晶面板的图像显示。时序控制器100输出的控制信号包括栅极控制信号和源极控制信号。
存储器600,用于存储数据或者信号,该存储器600包括:
第一存储区域610及第二存储区域620,分别存储有第一存储数据,所述第一存储区域610与所述书序控制器通讯连接;以及,
检查模块630,被配置为根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;并在获取到的所述时序控制器100发送的逻辑地址与所述存储器600存储的逻辑地址相同时,将所述第一存储区域610的存储数据与预设存储数据进行比较;
在所述第一存储区域610的存储数据与所述预设存储数据不一致时,触发所述第二存储区域620将存储数据赋值给所述第一存储区域610,并触发所述时序控制器100与所述第一存储区域610通讯连接,供所述时序控制器100读取所述第二存储区域620赋值给所述第一存储区域610的存储数据。
本实施例中,存储器600可以是可擦除存储器(Electrically ErasableProgrammable read only memory,EEPROM)或闪存器Flash,存储器里存储的数据即使掉电之后也能保存,所以会将时序控制器的控制程序储存在可擦除存储器或闪存器中。存储器600的存储区域可以分设成两个或者两个以上,本实施例可选为两个,且分别为第一存储区域610和第二存储区域620。第一存储区域610和第二存储区域620可以采用寄存器等电路模块来实现。有相同的在对存储器600进行数据写入时,在第一存储区域610和第二存储区域620有相同的存储数据,本实施例将该写入的存储数据定义为第一存储数据,该第一存储数据也即为供时序控制器100进行初始化的控制信号及其他设定数据,该第一存储数据通过上位机写入。在写入后,需要对第一存储数据进行写保护,以保证在非程序更新的情况下,存储器600内的数据不被改写。本实施例中,该预设存储数据可以设置为第一存储数据,也即通过上位机写入至第一存储区域和第二存储区域存储的相同存储数据。时序控制器100与存储器600的第一存储区域610内的寄存器通讯连接,且配置为仅读取第一存储区域610的数据,而不读取第二存储区域620的数据,如此设置,可以防止意外掉电丢失两个存储区域的数据。
在获取的所述时序控制器100发送的逻辑地址与存储的逻辑地址相同或者匹配时,控制存储器600的第一存储区域610内的寄存器与时序控制器100通讯连接,此时将第一存储区域610当前的存储数据与第一存储数据进行比对,以防止第一存储区域610的存储数据可能因为存储器600与时序控制器100的I2C总线上的寄生电容、阻抗产生的干扰信号窜入至的第一存储区域610,而导致第一存储区域610的存储数据被改写,时序控制器100读取被改写的存储数据,而使时序控制器100无法正常驱动显示面板200显示画面。
本实施例中,检查模块630检测第一存储区域610的数据是否被改写,若在第一存储区域610的存储数据被改写,而导致第一存储区域610的存储数据与所述预设存储数据不一致时,可以控制第二存储区域620将存储的存储数据赋值给第一存储区域610。若未被改写,则可以触发时序控制器100读取第一存储区域610后的第一存储数据,也即存储在存储器600内的控制信号,及其他设定数据进行初始设置,以产生对应的时序控制信号,从而驱动显示装置中的显示面板200的源极驱动集成电路及栅极驱动集成电路工作。
本发明显示装置通过在存储器600内设置检查模块630,以根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据,并获取时序控制器100发送的逻辑地址;在获取的时序控制器100发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域610的存储数据与预设存储数据进行比较,并在第一存储区域610的存储数据与第一存储数据不一致时,将第二存储区域620存储的第一存储数据赋值给第一存储区域610,并触发时序控制器100读取第二存储区域620赋值给第一存储区域610后的存储数据。本发明有利于避免存储器600存储的时序控制数据被干扰信号被改写,或者在存储器600进行读写操作时,发生意外掉电,使得存储器600内部数据丢失,而使时序控制器100读取的时序控制数据有误,导致无法正常驱动显示面板200显示画面的问题发生。
参照图3和图4,在一可选实施例中,所述检查模块630具体被配置为:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
计算所述第一存储区域610的校验和,并记为第一检测校验和;
将所述第一检测校验和与预设校验和进行比较;
在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域610的存储数据与所述预设存储数据不一致。
本实施例中,检查模块630可以通过上位机写入第一存储数据后的获得校验和,也即预设校验和,具体可通过对写入至第一存储区域寄存器或第二存储区域的数值进行加法计算,并取后六位作为预设校验和的值,本实施例的预设校验和以十六进制为数制表示的形式。在获取的所述时序控制器100发送的逻辑地址与存储的逻辑地址相同时,可以对第一存储区域610寄存器的数值进行加法计算,并取后六位作为校验和的值,也即第一检测校验和,当第一存储区域610当前存储的数据的校验和,也即第一检测校验和与预设校验不一致时,则可确定第一存储区域的存储数据与预设存储数据不一致,也即第一存储区域当前存储的数据已被改写。
参照图3和图4,在一可选实施例中,在所述检查模块630还被配置为:
重新计算所述第一存储区域610赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,并触发所述时序控制器与所述第一存储区域610通讯连接,供所述时序控制器读取所述第二存储区域620赋值给所述第一存储区域610的存储数据。
本实施例中,检查模块630可以在第二存储区域620赋值给第一存储区域610后,可以对第一存储区域610寄存器当前所存储的数值进行加法计算,并取后六位作为校验和的值,也即第二检测校验和,当第一存储区域610当前存储的数据的校验和预设校验和一致时,则表示第二存储区域620赋值给第一存储区域610的数值成功,也即当前第一存储区域610当前存储的数据为未被改写的第一存储数据。
参照图3和图4,在一可选实施例中,所述显示装置还包括连接器(图未示出)及I2C(Inter-Integrated Circuit)通讯总线,所述存储器通过所述I2C通讯总线与所述时序控制器通讯连接,所述存储器还通过所述连接器及I2C通讯总线与上位机连接。
本实施例中,连接器可以是双边连接器,通过连接器及I2C通讯总线可以实现存储器与时序控制器、上位机的通讯连接,同时还可以实现时序控制器与外部控制器,例如显示装置的主控板上的主控制器等通讯连接,以接收相应的控制信号及数据信号,从而驱动显示面板的显示相应的画面。
本发明还提出一种计算机可读存储介质,其上存储有存储器的数据读取程序,该存储器的数据读取程序被处理器执行时实现如上所述的存储器的数据读取方法。
如图5所示,图5是本发明实施例方案涉及的硬件运行环境的终端,即存储器的数据读取装置的结构示意图。
本发明实施例终端可以是服务器、PC,也可以是智能手机、平板电脑、电子书阅读器、MP3(Moving Picture Experts Group Audio Layer III,动态影像专家压缩标准音频层面3)播放器、MP4(Moving Picture Experts Group Audio Layer IV,动态影像专家压缩标准音频层面3)播放器、便携计算机等具有显示功能的可移动式终端设备。
如图5所示,该终端可以包括:处理器1001,例如CPU,网络接口1004,用户接口1003,存储器1005,通信总线1002。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(Display)、输入单元比如键盘(Keyboard),可选用户接口1003还可以包括标准的有线接口、无线接口。网络接口1004可选的可以包括标准的有线接口、无线接口(如WI-FI接口)。存储器1005可以是高速RAM存储器,也可以是稳定的存储器(non-volatile memory),例如磁盘存储器。存储器1005可选的还可以是独立于前述处理器1001的存储装置。
本领域技术人员可以理解,图4中示出的终端结构并不构成对终端的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
参照图5,作为一种计算机存储介质的存储器1005中可以包括操作系统、网络通信模块、用户接口模块以及人脸数据采集程序。
在图5所示的终端中,网络接口1004主要用于连接后台服务器,与后台服务器进行数据通信;用户接口1003主要用于连接客户端(用户端),与客户端进行数据通信;而处理器1001可以用于调用存储器1005中存储的人脸数据采集程序,并执行如上所述的存储器的数据读取的各实施例的方法步骤,也即执行以下步骤:
获取时序控制器发送的逻辑地址;
在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将第一存储区域的存储数据与预设存储数据进行比较;
在所述第一存储区域的存储数据与所述预设存储数据不一致时,将所述第二存储区域存储的第一存储数据赋值给所述第一存储区域,并触发所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的第一存储数据。
进一步地,所述在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时,将所述第一存储区域的存储数据与所述预设存储数据进行比较的步骤具体包括:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
计算所述第一存储区域的校验和,并记为第一检测校验和;
将所述第一检测校验和与预设校验和进行比较;
在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域的存储数据与所述第一存储数据不一致。
可选地,在所述将所述第二存储区域存储的存储数据赋值给所述第一存储区域的步骤之后还包括:
重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
进一步地,所述存储器的数据读取方法还包括:
在所述第一检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接时,并供所述时序控制器读取所述第一存储区域的存储数据。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,显示装置或者网络设备等)执行本发明各个实施例所述的方法。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是在本发明的发明构思下,利用本发明说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本发明的专利保护范围内。

Claims (8)

1.一种存储器的数据读取方法,应用于显示装置中,所述显示装置包括:
时序控制器;
存储器,用于存储数据或信号,所述存储器包括存储有相同存储数据的第一存储区域及第二存储区域,所述第一存储区域与所述时序控制器电连接,其特征在于,所述第二存储区域不与所述时序控制器电连接,所述存储器的数据读取方法包括以下步骤:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;
获取时序控制器发送的逻辑地址;
在获取的所述时序控制器发送的逻辑地址与存储的逻辑地址相同时;
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
计算所述第一存储区域的校验和,并记为第一检测校验和;
将所述第一检测校验和与所述预设校验和进行比较;
在所述第一检测校验和与预设校验和不一致时,则确定所述第一存储区域的存储数据与所述预设存储数据不一致;
在所述第一存储区域的存储数据与所述预设存储数据不一致时,将所述第二存储区域存储的第一存储数据赋值给所述第一存储区域;
重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
2.如权利要求1所述的存储器的数据读取方法,其特征在于,所述存储器的数据读取方法还包括:
在所述第一检测校验和与所述预设校验和一致时,输出读取指令,以触发所述时序控制器与所述第一存储区域通讯连接时,并供所述时序控制器读取所述第一存储区域的存储数据。
3.一种显示装置,其特征在于,所述显示装置包括:
时序控制器,被配置为在显示装置上电工作时,发送逻辑地址;
存储器,用于存储数据或信号,所述存储器包括:
第一存储区域及第二存储区域,存储有相同的存储数据,所述第一存储区域与所述时序控制器通讯连接;以及,
检查模块,被配置为根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设存储数据;
在获取到的所述时序控制器发送的逻辑地址与所述存储器存储的逻辑地址相同时,将所述第一存储区域的存储数据与所述预设存储数据进行比较;
在所述第一存储区域的存储数据与所述预设存储数据不一致时,触发所述第二存储区域将存储的数据赋值给所述第一存储区域,并触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
4.如权利要求3所述的显示装置,其特征在于,所述检查模块具体被配置为:
根据存储在所述第一存储区域和所述第二存储区域的存储数据设置预设校验和;
计算所述第一存储区域的校验和,并记为第一检测校验和;
将所述第一检测校验和与所述预设校验和进行比较;
在所述第一检测校验和与所述预设校验和不一致时,则确定所述第一存储区域的存储数据与所述预设存储数据不一致。
5.如权利要求3所述的显示装置,其特征在于,在所述检查模块还被配置为:
重新计算所述第一存储区域赋值后的存储数据,并记为第二检测校验和;
将所述第二检测校验和与预设校验和进行比较;
在所述第二检测校验和与预设校验和一致时,输出读取指令,并触发所述时序控制器与所述第一存储区域通讯连接,供所述时序控制器读取所述第二存储区域赋值给所述第一存储区域的存储数据。
6.如权利要求3所述的显示装置,其特征在于,所述显示装置还包括连接器及串行通讯总线,所述存储器通过所述串行通讯总线与所述时序控制器通讯连接,所述存储器还通过所述连接器及串行通讯总线与上位机连接。
7.如权利要求3至6任意一项所述的显示装置,其特征在于,所述存储器为可擦除存储器或者闪存器。
8.一种计算机可读存储介质,其特征在于,其上存储有存储器的数据读取程序,该存储器的数据读取程序被处理器执行时实现权利要求1-2任一项所述的存储器的数据读取方法。
CN201811165376.2A 2018-09-30 2018-09-30 存储器的数据读取方法、显示装置及计算机可读存储介质 Active CN109388345B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811165376.2A CN109388345B (zh) 2018-09-30 2018-09-30 存储器的数据读取方法、显示装置及计算机可读存储介质
PCT/CN2018/119148 WO2020062554A1 (zh) 2018-09-30 2018-12-04 存储器的数据读取方法、显示装置及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811165376.2A CN109388345B (zh) 2018-09-30 2018-09-30 存储器的数据读取方法、显示装置及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN109388345A CN109388345A (zh) 2019-02-26
CN109388345B true CN109388345B (zh) 2022-04-01

Family

ID=65419301

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811165376.2A Active CN109388345B (zh) 2018-09-30 2018-09-30 存储器的数据读取方法、显示装置及计算机可读存储介质

Country Status (2)

Country Link
CN (1) CN109388345B (zh)
WO (1) WO2020062554A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200388242A1 (en) * 2019-06-05 2020-12-10 Novatek Microelectronics Corp. Timing controller device and data reading-writing method
CN110675794B (zh) 2019-09-12 2021-07-06 Tcl华星光电技术有限公司 电源管理芯片及其驱动方法、驱动系统
CN111913883A (zh) 2020-07-28 2020-11-10 惠科股份有限公司 显示面板、代码的读取方法和计算机可读存储介质
CN113098490A (zh) * 2021-03-12 2021-07-09 山东英信计算机技术有限公司 一种动态修改电源时序的系统、方法及服务器
TWI774272B (zh) 2021-03-15 2022-08-11 瑞昱半導體股份有限公司 影像顯示系統、影像處理電路與面板驅動方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101950248A (zh) * 2010-10-12 2011-01-19 冠捷显示科技(厦门)有限公司 显示器软件数据存储结构改进方法及其结构
CN103345434A (zh) * 2013-06-26 2013-10-09 京东方科技集团股份有限公司 一种显示装置的数据备份方法和装置
CN107342065A (zh) * 2017-08-31 2017-11-10 惠科股份有限公司 显示装置的驱动方法、驱动装置和显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101667393B (zh) * 2008-09-01 2012-11-07 元太科技工业股份有限公司 应用于电泳显示装置的显示方法与电泳显示装置
CN101930713A (zh) * 2009-06-18 2010-12-29 联咏科技股份有限公司 显示装置的存储器架构及其读取方法
CN102129828A (zh) * 2010-01-18 2011-07-20 冠捷科技(北京)有限公司 显示装置识别数据烧录方法
TWI566229B (zh) * 2015-06-03 2017-01-11 友達光電股份有限公司 顯示裝置之時序控制器及其操作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101950248A (zh) * 2010-10-12 2011-01-19 冠捷显示科技(厦门)有限公司 显示器软件数据存储结构改进方法及其结构
CN103345434A (zh) * 2013-06-26 2013-10-09 京东方科技集团股份有限公司 一种显示装置的数据备份方法和装置
CN107342065A (zh) * 2017-08-31 2017-11-10 惠科股份有限公司 显示装置的驱动方法、驱动装置和显示装置

Also Published As

Publication number Publication date
WO2020062554A1 (zh) 2020-04-02
CN109388345A (zh) 2019-02-26

Similar Documents

Publication Publication Date Title
CN109388345B (zh) 存储器的数据读取方法、显示装置及计算机可读存储介质
CN109509422B (zh) 显示面板驱动电路及显示装置
US10475516B2 (en) Data storage device and data erasing method wherein after erasing process, predetermined value is written to indicate completion of said erasing method
KR20190114190A (ko) 데이터를 처리하기 위한 방법 및 이를 지원하는 전자 장치
US7480905B2 (en) Interface device, and method and computer readable product for updating firmware in the interface device
WO2019042323A1 (zh) 多驱动兼容的控制装置和实现方法
US20090300588A1 (en) Method and apparatus for acquiring definitions of debug code of basic input/output system
CN111800658B (zh) 一种芯片参数写入方法、电视机及存储介质
CN112447230A (zh) 显示装置、电子系统以及控制方法
US8914602B2 (en) Display controller having an embedded non-volatile memory divided into a program code block and a data block and method for updating parameters of the same
WO2013051324A1 (ja) 電子機器
EP3002701A1 (en) Program data updating method and device
KR100625811B1 (ko) 코드 데이터 에러 정정 방법 및 장치
US20100153622A1 (en) Data Access Controller and Data Accessing Method
CN111477154B (zh) 显示面板的通信架构与显示面板
CN110795373B (zh) 一种i2c总线到并行总线的转换方法、终端及存储介质
CN111752623A (zh) 显示配置方法、装置、电子设备及可读存储介质
JP2009176147A (ja) 電子機器および電子機器のメモリアクセス許可判別方法
CN115114193A (zh) 存储器系统、存储器系统的控制方法及主机装置
CN110297595B (zh) 主机存储器缓冲区配置方法、储存装置与控制电路单元
US20060294283A1 (en) Universal Serial Bus Device
KR100743253B1 (ko) 코드 데이터 에러 정정 방법 및 장치
CN104281527A (zh) 计算机系统及其操作方法
CN113467729B (zh) 电子装置与多屏幕显示方法
KR100743252B1 (ko) 코드 데이터 에러 정정 방법 및 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant