CN109901059A - 一种复杂可编程逻辑器件重复配置测试方法及电子设备 - Google Patents

一种复杂可编程逻辑器件重复配置测试方法及电子设备 Download PDF

Info

Publication number
CN109901059A
CN109901059A CN201910085073.8A CN201910085073A CN109901059A CN 109901059 A CN109901059 A CN 109901059A CN 201910085073 A CN201910085073 A CN 201910085073A CN 109901059 A CN109901059 A CN 109901059A
Authority
CN
China
Prior art keywords
test
programmable logic
file
logic devices
complex programmable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910085073.8A
Other languages
English (en)
Inventor
罗俊杰
杨景阳
张晓羽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CASIC Defense Technology Research and Test Center
Original Assignee
CASIC Defense Technology Research and Test Center
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CASIC Defense Technology Research and Test Center filed Critical CASIC Defense Technology Research and Test Center
Priority to CN201910085073.8A priority Critical patent/CN109901059A/zh
Publication of CN109901059A publication Critical patent/CN109901059A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种复杂可编程逻辑器件重复配置测试方法及电子设备。所述方法通过编写并调用第一脚本文件来实现编程配置文件的下载、编写并调用第二脚本文件来实现测试程序的下载,运行脚本文件调用ISE iMPACT工具即可实现CPLD程序的配置;通过调用脚本执行复杂可编程逻辑器件的一个功能测试,一个功能测试结束后自动调用对应的脚本文件下载另一个功能的测试程序再次进行测试,完成CPLD测试程序的重复配置,不需要每次手动点击进行下一个功能的测试,大大减少测试时间,提高测试效率。

Description

一种复杂可编程逻辑器件重复配置测试方法及电子设备
技术领域
本发明涉及测试技术领域,特别是指一种复杂可编程逻辑器件重复配置测试方法及电子设备。
背景技术
目前,复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD) 的测试是基于计算机辅助自动测试设备(ATE)完成的。为了实现测试的高效性和可靠性,提高测试覆盖率和降低测试时间是重中之重。现有技术中,利用 JTAG技术进行CPLD的在线编程配置时,需要打开XILINX公司的ISE iMPACT工具进入到图形化的界面进行手动操作编程,这样对于测试CPLD来说很不方便。同时,同一CPLD需要进行多个功能的测试,对于同一CPLD每一项功能的测试都需要进行一次单独配置,要完成CPLD的测试需要进行多次的重复配置程序,这样对于测试CPLD来说也很不方便。
发明内容
有鉴于此,本发明实施例的目的在于提出一种复杂可编程逻辑器件重复配置测试方法及电子设备,能够实现复杂可编程逻辑器件的自动重复配置和测试。
基于上述目的本发明实施例提供的一种复杂可编程逻辑器件重复配置测试方法,包括:
步骤一,生成多个对应于复杂可编程逻辑器件的多个功能测试的编程配置文件;
步骤二,生成与所述编程配置文件数量对应的脚本文件,为每个所述的脚本文件分别配置对应于所述编程配置文件的编程配置参数和编程配置文件名称;
步骤三,运行所述脚本文件将所述编程配置文件下载到复杂可编程逻辑器件中;
步骤四,根据所述编程配置文件对所述复杂可编程逻辑器件进行测试,得到所述复杂可编程逻辑器件的一个功能的测试结果;
步骤五,重复执行步骤三、步骤四,直至获得全部的对应于所述复杂可编程逻辑器件的不同功能的测试结果。
可选的,还包括:生成用于实现中断功能的过程函数,所述过程函数用于在步骤四之后中断测试过程,并重复执行步骤三、步骤四。
可选的,在下载所述编程配置文件的过程中执行循环等待函数,下载完成后结束所述循环等待函数,之后进行测试。
可选的,所述运行所述脚本文件将所述编程配置文件下载到所述复杂可编程逻辑器件中包括:运行所述脚本文件调用ISE iMPACT工具将所述编程配置文件下载到所述复杂可编程逻辑器件中。
可选的,所述编程配置文件为JED格式。
本发明实施例还提供一种电子设备,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如上述任意一项所述复杂可编程逻辑器件重复配置测试的方法。
从上面所述可以看出,本发明实施例提供的复杂可编程逻辑器件重复配置测试方法及电子设备,通过编写脚本文件,运行脚本文件调用ISE iMPACT工具即可实现将编程配置文件下载到CPLD中,而不需要打开ISE iMPACT工具进入到图形化的界面进行手动操作编程,简化编程配置文件下载过程;编程配置文件下载完成后即可执行复杂可编程逻辑器件的一个功能测试,一个功能测试结束后自动调用对应的脚本文件下载另一个功能的编程配置文件再次进行测试,完成CPLD的自动重复配置测试,不需要每次手动点击进行下一个功能的测试,大大减少测试时间,提高测试效率。
附图说明
图1为本发明实施例所述复杂可编程逻辑器件重复配置测试方法的流程图;
图2为本发明实施例所述CPLD测试适配器电路框图;
图3为本发明实施例所述测试插座引脚示意图;
图4为本发明实施例所述第一转接插座引脚示意图;
图5为本发明实施例所述第二转接插座引脚示意图;
图6为本发明实施例所述第三转接插座引脚示意图;
图7为本发明实施例所述JTAG接口芯片电路示意图;
图8为本发明实施例所述滤波电容电路示意图;
图9为本发明实施例所述滤波电容另一电路示意图;
图10为本发明实施例所述滤波电容第三电路示意图;
图11为实现本发明实施例所述复杂可编程逻辑器件重复配置测试方法的电子设备结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
图1为本发明实施例所述复杂可编程逻辑器件重复配置测试方法的流程图。本发明实施例提供一种复杂可编程逻辑器件重复配置测试方法,包括:
步骤一,生成多个对应于复杂可编程逻辑器件的多个功能测试的编程配置文件。
当有N个功能需要测试时,需生成N个编程配置文件,每个编程配置文件对应一个功能测试。
步骤二,生成与所述编程配置文件数量对应的脚本文件,,为每个所述的脚本文件分别配置对应于所述编程配置文件的编程配置参数和编程配置文件名称。
生成N个脚本文件,每个脚本文件与其中一个编程配置文件对应。
步骤三,运行所述脚本文件将所述编程配置文件下载到复杂可编程逻辑器件中。
运行第N个脚本文件将程配置文件下载到复杂可编程逻辑器件中。
步骤四,根据所述编程配置文件对所述复杂可编程逻辑器件进行测试,得到所述复杂可编程逻辑器件的一个功能的测试结果。
步骤五,重复执行步骤三、步骤四,共运行N次,直至获得全部的对应于所述复杂可编程逻辑器件的不同功能的测试结果。在本实施例中,通过编写并调用第一脚本文件来实现编程配置文件的下载、编写并调用第二脚本文件来实现测试程序的下载,运行脚本文件调用ISE iMPACT工具即可实现CPLD程序的配置,而不需要打开ISE iMPACT工具进入到图形化的界面进行手动操作编程,简化测试过程;通过调用脚本执行复杂可编程逻辑器件的一个功能测试,一个功能测试结束后自动调用对应的脚本文件下载另一个功能的测试程序再次进行测试,完成CPLD测试程序的重复配置,不需要每次手动点击进行下一个功能的测试,大大减少测试时间,提高测试效率。
可选的,还包括:生成用于实现中断功能的过程函数,所述过程函数用于在步骤四之后中断测试过程,并重复执行步骤三、步骤四。
可选的,在下载所述编程配置文件的过程中执行循环等待函数,下载完成后结束所述循环等待函数,之后进行测试。
可选的,所述运行所述第一脚本文件将编程配置文件下载到复杂可编程逻辑器件中包括:运行所述第一脚本文件调用ISE iMPACT工具将编程配置文件下载到复杂可编程逻辑器件中。
可选的,所述编程配置文件为JED格式。
为了便于理解,本发明提出一个具体的实施例,该实施例用于实现复杂可编程逻辑器件XC95144-10PQG100I的测试,以Teradyne的J750为测试平台, J750测试系统使用的是IG-XL软件进行测试程序的编辑,该软件以EXCEL为基础,测试程序的编辑较为灵活,对于一般的数字电路测试可以通过图形化的用户界面进行程序的编辑,方便又快捷,也易于调试。
为了使CPLD与测试系统相连接,需要设计CPLD测试适配器,电路框图如下图2所示。测试适配器包括测试电路板、测试插座以及转接插座。其中,测试电路板为PCB印制电路板,电路板上包含器件的测试电路;测试插座设置在测试电路板上,用来放置被测试CPLD器件,不同封装的CPLD器件对应不同的测试插座,因此可以根据CPLD器件的种类选择不同的测试插座;测试电路板上还设置有转接插座,转接用来使测试电路板与数字集成电路测试系统J750HD的母板连接。
可选的,如图3所示,所述测试插座为95144。所述转接插座包括图4所示的第一转接插座SLOT02_01、图5所示的第二转接插座SLOT02_02、图6 所示的第三转接插座SLOT02_03;第一转接插座SLOT02_01、第二转接插座 SLOT02_02以及第三转接插座SLOT02_03分别与测试插座连接。测试电路板上还设置有JTAG接口芯片,通过JTAG进行在线编程配置,还需要在TCK 信号上加10KΩ的下拉电阻,在TMS信号上加10KΩ的上拉电阻,在TDI信号上加10KΩ的上拉电阻。具体的,如图7所示,JTAG接口芯片上的数据输入引脚TDI、模式选择引脚TMS、时钟引脚TCK以及数据输出引脚TDO分别与测试插座上的对应引脚连接,同时模式选择引脚TMS连接第一电阻器R1 后接电源电压VCCINT,时钟引脚TCK连接第二电阻器R2后接地,数据输入引脚TDI连接第三电阻器R3后接电源电压VCCINT,R1、R2、R3均为10K Ω。
可选的,测试电路板上还设置有如图8-10所示的滤波电容。其中图8中电容C12的一端接地,另一端接电源电压VCCINT,电容C12为10μF/16V。图9中包括并联的电容C1、电容C3和电容C8,电容C1、电容C3和电容C8 均为0.1μF,且一端接地,另一端接电源电压VCCINT。图10中包括并联的电容C2、电容C6、电容C9和电容C14,电容C2、电容C6、电容C9和电容 C14均为0.1μF,且一端接地,另一端接电源电压VCCIO。
把测试适配器安装到测试系统上进行调试,连接XILINX的下载电缆到测试子板,测试系统提供所有硬件需要的电源;对于XILINX公司的CPLD,编程配置文件是JED格式的,利用XILINX公司的ISE iMPACT工具导入编程配置文件,然后可对CPLD进行编程。
CPLD的工程文件在编译完成之后会生成一个后缀为JED格式的编程配置文件,通过运行脚本文件把这个JED格式的编程配置文件下载到CPLD中,脚本是基于Impact的,这里暂且将该脚本文件命名为download.cmd,在脚本中需要设置一些编程配置的参数以及需要下载到CPLD中的编程配置文件名称,部分内容如下:
setMode–bscan
setCable–p auto
identify
….
Quit
脚本编辑完成后,需要通过命令控制运行脚本文件,打开cmd控制台, cd至刚才创建文件夹的目录下,然后运行如下命令:
Impact–batch download.cmd
这样就可以在命令终端完成CPLD的编程了,而不用打开图形界面了。
XC95144-10PQG100I的测试是以Teradyne的J750为测试平台,J750测试系统使用的是IG-XL软件进行测试程序的编辑,该软件以EXCEL为基础,测试程序的编辑较为灵活,对于一般的数字电路测试可以通过图形化的用户界面进行程序的编辑,方便又快捷,也易于调试;对于一些需要特殊测试的数字电路,用户可调用IG-XL软件的底层代码,也就是对应EXCEL应用程序的VBA 程序设计语言,通过编写VBA程序代码,设计自己需要的测试方法。所以,本发明实施例通过编写VBA程序代码在J750测试系统上设计了适合于CPLD 的测试方法。
据前文所述,CPLD是一类特殊的器件,需要对其进行配置才具有相应的功能。因此,对CPLD进行功能测试之前要下载相应的测试电路到FPGA内部,那么CPLD器件的配置是基于PC机,而器件的检测是基于集成电路测试系统,也就是J750测试系统,所以需要将这两个过程统一到一个平台,使“配置-检测-再配置-再检测”的过程自动化。
J750测试系统的功能测试中的Interpose Functions功能,即中断功能,能够实现在功能测试中的某些阶段调用用户所设计的过程,该过程函数可以在 modules目录下的VBT_Module中编写,Interpose Functions中第一项Value是所要调用的过程的名称,而Parameter String是需要传递的参数。
为了在测试前对CPLD进行配置下载,在modules目录下的VBT_Module 中设计一个过程函数,该过程实现的是调用cmd控制台运行download.cmd脚本文件来对XC95144-10PQG100I进行配置下载,但是配置下载的时间要长于代码运行的时间,所以在配置下载的过程中还要设计一个循环等待的一个过程,直到配置下载完成后结束该过程函数,然后进行相应的功能测试。通过该过程函数,成功实现了XC95144-10PQG100I在功能测试前进行电路配置下载,如果需要多次对CPLD配置的话,只需要编辑另外一个脚本文件,把脚本文件中的编程文件名称更改为相应的JED编程文件,便能够实现对应功能测试电路的配置下载。
本发明实施例所述复杂可编程逻辑器件重复配置测试方法,解决了CPLD 器件不能配置和测试相结合的问题,以及解决了CPLD器件不能多次重复配置测试的问题,使得CPLD测试能够自动化;通用性强,易于移植,大大缩短了 CPLD测试程序开发的时间,降低开发成本,本发明可推广至所有XILINX公司相关系列可编程器件,尤其是XILINX公司的其他系列型号FPGA和CPLD。
本发明实施例的另一个方面,提出了一种执行所述复杂可编程逻辑器件重复配置测试方法的装置的一个实施例。如图11所示,为本发明提供的执行所述复杂可编程逻辑器件重复配置测试方法的装置的一个实施例的硬件结构示意图。
如图11所示,所述装置包括:
一个或多个处理器901以及存储器902,图11中以一个处理器901为例。
所述执行所述复杂可编程逻辑器件重复配置测试方法的装置还可以包括:输入装置903和输出装置904。
处理器901、存储器902、输入装置903和输出装置904可以通过总线或者其他方式连接,图11中以通过总线连接为例。
存储器902作为一种非易失性计算机可读存储介质,可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块。处理器901通过运行存储在存储器1002中的非易失性软件程序、指令以及模块,从而执行服务器的各种功能应用以及数据处理,即实现上述方法实施例的的装置方法。
存储器902可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储根据复杂可编程逻辑器件重复配置测试装置的使用所创建的数据等。此外,存储器902可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实施例中,存储器 902可选包括相对于处理器901远程设置的存储器,这些远程存储器可以通过网络连接至会员用户行为监控装置。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置903可接收输入的数字或字符信息,以及产生与复杂可编程逻辑器件重复配置测试装置的用户设置以及功能控制有关的键信号输入。输出装置 904可包括显示屏等显示设备。
所述一个或者多个模块存储在所述存储器902中,当被所述一个或者多个处理器901执行时,执行上述任意方法实施例中的复杂可编程逻辑器件重复配置测试方法。所述执行所述复杂可编程逻辑器件重复配置测试方法的装置的实施例,其技术效果与前述任意方法实施例相同或者类似。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本公开的范围(包括权利要求)被限于这些例子;在本发明的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本发明的不同方面的许多其它变化,为了简明它们没有在细节中提供。
另外,为简化说明和讨论,并且为了不会使本发明难以理解,在所提供的附图中可以示出或可以不示出与集成电路(IC)芯片和其它部件的公知的电源 /接地连接。此外,可以以框图的形式示出装置,以便避免使本发明难以理解,并且这也考虑了以下事实,即关于这些框图装置的实施方式的细节是高度取决于将要实施本发明的平台的(即,这些细节应当完全处于本领域技术人员的理解范围内)。在阐述了具体细节(例如,电路)以描述本发明的示例性实施例的情况下,对本领域技术人员来说显而易见的是,可以在没有这些具体细节的情况下或者这些具体细节有变化的情况下实施本发明。因此,这些描述应被认为是说明性的而不是限制性的。
尽管已经结合了本发明的具体实施例对本发明进行了描述,但是根据前面的描述,这些实施例的很多替换、修改和变型对本领域普通技术人员来说将是显而易见的。例如,其它存储器架构(例如,动态RAM(DRAM))可以使用所讨论的实施例。
本发明的实施例旨在涵盖落入所附权利要求的宽泛范围之内的所有这样的替换、修改和变型。因此,凡在本发明的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种复杂可编程逻辑器件重复配置测试方法,其特征在于,包括:
步骤一,生成多个对应于复杂可编程逻辑器件的多个功能测试的编程配置文件;
步骤二,生成与所述编程配置文件数量对应的脚本文件,为每个所述脚本文件分别配置对应于所述编程配置文件的编程配置参数和编程配置文件名称;
步骤三,运行所述脚本文件将所述编程配置文件下载到复杂可编程逻辑器件中;
步骤四,根据所述编程配置文件对所述复杂可编程逻辑器件进行测试,得到所述复杂可编程逻辑器件的一个功能的测试结果;
步骤五,重复执行步骤三、步骤四,直至获得全部的对应于所述复杂可编程逻辑器件的不同功能的测试结果。
2.根据权利要求1所述的方法,其特征在于,还包括:生成用于实现中断功能的过程函数,所述过程函数用于在步骤四之后中断测试过程,并重复执行步骤三、步骤四。
3.根据权利要求1所述的方法,其特征在于,在下载所述编程配置文件的过程中执行循环等待函数,下载完成后结束所述循环等待函数,之后进行测试。
4.根据权利要求1所述的方法,其特征在于,所述运行所述脚本文件将所述编程配置文件下载到复杂可编程逻辑器件中包括:运行所述脚本文件调用ISE iMPACT工具将所述编程配置文件下载到所述复杂可编程逻辑器件中。
5.根据权利要求1所述的方法,其特征在于,所述编程配置文件为JED格式。
6.一种电子设备,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如权利要求1-5任意一项所述复杂可编程逻辑器件重复配置测试的方法。
CN201910085073.8A 2019-01-29 2019-01-29 一种复杂可编程逻辑器件重复配置测试方法及电子设备 Pending CN109901059A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910085073.8A CN109901059A (zh) 2019-01-29 2019-01-29 一种复杂可编程逻辑器件重复配置测试方法及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910085073.8A CN109901059A (zh) 2019-01-29 2019-01-29 一种复杂可编程逻辑器件重复配置测试方法及电子设备

Publications (1)

Publication Number Publication Date
CN109901059A true CN109901059A (zh) 2019-06-18

Family

ID=66944320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910085073.8A Pending CN109901059A (zh) 2019-01-29 2019-01-29 一种复杂可编程逻辑器件重复配置测试方法及电子设备

Country Status (1)

Country Link
CN (1) CN109901059A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110825573A (zh) * 2019-10-30 2020-02-21 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件的测试老炼方法
CN110929249A (zh) * 2019-11-22 2020-03-27 北京博睿宏远数据科技股份有限公司 自动化测试的屏幕录制方法、装置、设备和存储介质
CN111522330A (zh) * 2020-05-13 2020-08-11 航天科工防御技术研究试验中心 一种fpga器件测试方法、系统及电子设备
CN112596434A (zh) * 2020-12-07 2021-04-02 天津津航计算技术研究所 一种cpld引脚逻辑状态监测方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841079A (zh) * 2005-03-28 2006-10-04 大唐移动通信设备有限公司 一种可编程逻辑器件配置的检测方法
US7882465B2 (en) * 2006-11-21 2011-02-01 International Business Machines Corporation FPGA and method and system for configuring and debugging a FPGA
CN102818987A (zh) * 2012-07-03 2012-12-12 航天科工防御技术研究试验中心 用于现场可编程门阵列器件测试的多重实时重配置适配器
CN103631720A (zh) * 2013-12-20 2014-03-12 百度在线网络技术(北京)有限公司 测试用例的生成方法和装置
CN104035872A (zh) * 2014-06-27 2014-09-10 浪潮(北京)电子信息产业有限公司 一种集群软件测试的方法及装置
CN104678292A (zh) * 2015-03-09 2015-06-03 杭州华三通信技术有限公司 一种复杂可编程逻辑器件cpld测试方法和装置
CN105758648A (zh) * 2014-12-19 2016-07-13 北汽福田汽车股份有限公司 车辆性能的测试方法和装置
CN106291336A (zh) * 2016-07-15 2017-01-04 上海华岭集成电路技术股份有限公司 一种 fpga 测试配置码流实时下载方法及系统
CN108205106A (zh) * 2016-12-16 2018-06-26 北京振兴计量测试研究所 用于fpga测试的实时配置方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841079A (zh) * 2005-03-28 2006-10-04 大唐移动通信设备有限公司 一种可编程逻辑器件配置的检测方法
US7882465B2 (en) * 2006-11-21 2011-02-01 International Business Machines Corporation FPGA and method and system for configuring and debugging a FPGA
CN102818987A (zh) * 2012-07-03 2012-12-12 航天科工防御技术研究试验中心 用于现场可编程门阵列器件测试的多重实时重配置适配器
CN103631720A (zh) * 2013-12-20 2014-03-12 百度在线网络技术(北京)有限公司 测试用例的生成方法和装置
CN104035872A (zh) * 2014-06-27 2014-09-10 浪潮(北京)电子信息产业有限公司 一种集群软件测试的方法及装置
CN105758648A (zh) * 2014-12-19 2016-07-13 北汽福田汽车股份有限公司 车辆性能的测试方法和装置
CN104678292A (zh) * 2015-03-09 2015-06-03 杭州华三通信技术有限公司 一种复杂可编程逻辑器件cpld测试方法和装置
CN106291336A (zh) * 2016-07-15 2017-01-04 上海华岭集成电路技术股份有限公司 一种 fpga 测试配置码流实时下载方法及系统
CN108205106A (zh) * 2016-12-16 2018-06-26 北京振兴计量测试研究所 用于fpga测试的实时配置方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110825573A (zh) * 2019-10-30 2020-02-21 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件的测试老炼方法
CN110825573B (zh) * 2019-10-30 2024-03-12 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件的测试老炼方法
CN110929249A (zh) * 2019-11-22 2020-03-27 北京博睿宏远数据科技股份有限公司 自动化测试的屏幕录制方法、装置、设备和存储介质
CN110929249B (zh) * 2019-11-22 2023-03-24 北京博睿宏远数据科技股份有限公司 自动化测试的屏幕录制方法、装置、设备和存储介质
CN111522330A (zh) * 2020-05-13 2020-08-11 航天科工防御技术研究试验中心 一种fpga器件测试方法、系统及电子设备
CN112596434A (zh) * 2020-12-07 2021-04-02 天津津航计算技术研究所 一种cpld引脚逻辑状态监测方法

Similar Documents

Publication Publication Date Title
CN109901059A (zh) 一种复杂可编程逻辑器件重复配置测试方法及电子设备
KR100337006B1 (ko) 전자회로 설계검증장치 및 방법
US6389558B1 (en) Embedded logic analyzer for a programmable logic device
EP1917582B1 (en) Virtual testing in a development environment
US6286114B1 (en) Enhanced embedded logic analyzer
US7945895B2 (en) Graphical programs with FIFO structure for controller/FPGA communications
US7480826B2 (en) Test executive with external process isolation for user code modules
US8356272B2 (en) Logic verification module apparatus to serve as a hyper prototype for debugging an electronic design that exceeds the capacity of a single FPGA
US8788882B2 (en) Customizing code modules of software and programmable hardware for a test instrument
JP2004509425A (ja) テストコントローラアクセスデータを用いて回路をテスト及び/または診断する方法及びシステム
CN101183139B (zh) 一种基于jtag接口的单板及其设计方法
US20100031231A1 (en) Testing a Graphical Program Intended for a Programmable Hardware Element
CN102305907A (zh) 多芯片封装结构的测试方法和系统
Hutchings et al. Designing and debugging custom computing applications
CN107633867A (zh) 基于ft4222的spi闪存测试系统及方法
CN111522330A (zh) 一种fpga器件测试方法、系统及电子设备
US20040230944A1 (en) Programmatic creation and management of tasks in a graphical program
CN112067978A (zh) 一种基于fpga的fpga筛选测试系统及方法
US20060291399A1 (en) Signal routing error reporting
US7451358B2 (en) Test executive system with automatic expression logging and parameter logging
CN106546910A (zh) 基于位流回读的fpga测试平台
US20130262015A1 (en) Annotating Measurement Results Data Capture Images with Instrumentation Configuration
CN114019357A (zh) 一种逻辑处理模块的测试引脚的管理方法及相关组件
CN114781304A (zh) 一种芯片的引脚状态控制方法、系统、芯片以及上位机
US20130262016A1 (en) Automatically Configuring a Measurement System Using Measurement Results Data Capture Images Annotated with Instrumentation Configuration

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190618