CN102818987A - 用于现场可编程门阵列器件测试的多重实时重配置适配器 - Google Patents

用于现场可编程门阵列器件测试的多重实时重配置适配器 Download PDF

Info

Publication number
CN102818987A
CN102818987A CN2012102295198A CN201210229519A CN102818987A CN 102818987 A CN102818987 A CN 102818987A CN 2012102295198 A CN2012102295198 A CN 2012102295198A CN 201210229519 A CN201210229519 A CN 201210229519A CN 102818987 A CN102818987 A CN 102818987A
Authority
CN
China
Prior art keywords
signal
fpga
test
config
configuration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012102295198A
Other languages
English (en)
Other versions
CN102818987B (zh
Inventor
石雪梅
顾颖
龙成武
焦慧娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CASIC Defense Technology Research and Test Center
Original Assignee
CASIC Defense Technology Research and Test Center
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CASIC Defense Technology Research and Test Center filed Critical CASIC Defense Technology Research and Test Center
Priority to CN201210229519.8A priority Critical patent/CN102818987B/zh
Publication of CN102818987A publication Critical patent/CN102818987A/zh
Application granted granted Critical
Publication of CN102818987B publication Critical patent/CN102818987B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Logic Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明公开了一种用于现场可编程门阵列器件测试的多重实时重配置适配器,包括:开发支持板,用于将对现场可编门阵列器件的可编程逻辑资源进行编程设计后生成的配置文件通过JTAG接口下载到配置存储器阵列中进行存储;配置测试板,包括用于存储开发支持板生成的配置文件配置存储器阵列,用于自动控制现场可编程门阵列器件重新配置的配置存储器切换的复杂可编程逻辑器件和用于将被测现场可编程门阵列器件连接到配置测试板上的现场可编程门阵列器件插座;所述配置存储器阵列连接于复杂可编程逻辑器件和现场可编程门阵列器件插座之间;所述复杂可编程逻辑器件的输出控制端连接到配置存储器阵列中的各配置存储器的控制端,用于控制切换配置存储器。

Description

用于现场可编程门阵列器件测试的多重实时重配置适配器
技术领域
本发明涉及集成电路测试技术领域,特别是指一种用于现场可编程门阵列器件测试的多重实时重配置适配器。
背景技术
一般情况下,大规模集成电路测试系统(如Verigy公司生产的93000系列大规模集成电路测试系统)上的静态随机存储器(Static Random AccessMemory——SRAM)型现场可编程门阵列器件(Field Programmable GateArray——FPGA)具有掉电易失的特性,在对现场可编程门阵列器件测试之前需要对现场可编程门阵列器件的内部资源进行逻辑功能电路配置,通过生产商配套的开发软件对器件进行编程和配置程序下载,编程和下载都是在Windows操作系统下完成,而某些测试设备的工作站是Linux操作系统,且软件环境的操作与系统硬件有对应关系,不能运行现场可编程门阵列器件的开发软件对其进行配置下载,单纯的测试子板已经不能进行现场可编程门阵列器件的测试;由于现场可编程门阵列器件内部不同组成部分的测试需要不同的配置逻辑电路,每测试一种逻辑资源或一个交/直流参数都需要一次测试前编程配置,所以要对现场可编程门阵列器件进行完整的测试,就需要对现场可编程门阵列器件进行多次反复编程、配置;而现有技术是通过手动拨码开关进行控制切换,这种操作方式下的测试过程需要消耗的时间较长,测试效率较低,且手动操作方式也更不便捷。
发明内容
有鉴于此,本发明的目的在于提出一种用于现场可编程门阵列器件测试的多重实时重配置适配器,能够自动进行控制切换,实现自动多重实时重配置。
基于上述目的本发明提供的用于现场可编程门阵列器件测试的多重实时重配置适配器,包括:
开发支持板,用于将对现场可编门阵列器件的可编程逻辑资源进行编程设计后生成的配置文件通过JTAG接口下载到配置存储器阵列中进行存储;
配置测试板,包括用于存储开发支持板生成的配置文件配置存储器阵列,用于自动控制现场可编程门阵列器件重新配置的配置存储器切换的复杂可编程逻辑器件和用于将被测现场可编程门阵列器件连接到配置测试板上的现场可编程门阵列器件插座;所述配置存储器阵列连接于所述复杂可编程逻辑器件和所述现场可编程门阵列器件插座之间;所述复杂可编程逻辑器件的输出控制端连接到所述配置存储器阵列中的各配置存储器的控制端,用于控制切换配置存储器。
在一个实施例中,所述开发支持板包括电源信号单元、复位信号单元、重配置信号单元、独立时钟信号单元、调试扩展单元以及至少三个国际标准测试协议端口;所述的电源信号单元用于产生测试前用于支持信号下载的各器件的电源信号;所述复位信号单元提供复位信号用于测试时现场可编程门阵列器件的复位;所述重配置信号单元用于提供复杂可编程逻辑器件自动控制的重配置信号,从而控制现场可编程门阵列器件进行重新配置;所述独立时钟信号单元提供测试时现场可编程门阵列器件的全局时钟信号;所述调试扩展单元用于在适配器调试或配置文件验证时,给出现场可编程门阵列器件的输入信号或现场可编程门阵列器件的输出信号的直观显示。
在另一个实施例中,所述复位信号单元、重配置信号单元、独立时钟信号单元预先分别将复位信号、重配置信号及时钟信号下载到所述复杂可编程逻辑器件中进行储存。
在另一个实施例中,所述的重配置信号包括用于控制切换所述配置存储器阵列中配置存储器的控制切换信号。
在另一个实施例中,所述配置存储器阵列包括两组配置存储器组,每组所述配置存储器组包括八片配置存储器。
在另一个实施例中,所述复杂可编程逻辑器件包括四个输出控制端对应于四位控制切换信号,分别为输出控制信号、第一选择控制信号、第二选择控制信号、第三选择控制信号;输出控制信号为高时,配置存储器阵列中第一配置存储器组被选中,第一选择控制信号、第二选择控制信号、第三选择控制信号排列组合为八路选择信号,对应选中第一配置存储器组中的八片配置存储器的其中一片配置存储器;输出控制信号为低时,配置存储器阵列中第二配置存储器组被选中,第一选择控制信号、第二选择控制信号、第三选择控制信号排列组合为八路选择信号,对应选中第二配置存储器组中的八片配置存储器的其中一片配置存储器。
在另一个实施例中,所述的复杂可编程逻辑器件的型号为XC95288。
从上面所述可以看出,本发明提供的用于现场可编程门阵列器件测试的多重实时重配置适配器,通过复杂可编程逻辑器件(Complex ProgrammableLogic Device——CPLD),在大规模集成电路测试系统V93000上实现了自动多重实时重配置,使多重实时重配置更方便快捷,大大减少了配置时间、测试时间,提高了测试效率。
附图说明
图1为本发明公开的用于现场可编程门阵列器件测试的多重实时重配置适配器实施例的功能模块框图;
图2为本发明实施例中独立时钟信号单元电路图;
图3为本发明实施例中复杂可编程逻辑器件的功能块电路图;
图4为本发明实施例中复杂可编程逻辑器件的电源及接地电路图;
图5为本发明实施例中复杂可编程逻辑器件的复位电路图;
图6为本发明实施例中LED指示灯的电路图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
本发明实施例中所述用于现场可编程门阵列器件测试的多重实时重配置适配器,包括开发支持板和配置测试板两部分。其中,开发支持板的主要功能:将对现场可编程门阵列器件的可编程逻辑资源进行编程设计后生成的配置文件(即EDA代码)从微机通过JTAG接口下载到配置存储器阵列中时,开发支持板与配置测试板侧边相连,为配置测试板提供电源、时钟输入信号、配置控制信号、现场可编程门阵列器件的输出信号观测LED指示灯等,支持配置测试板的配置存储器阵列程序下载。配置测试板的主要功能:完成配置文件下载后,与开发支持板脱离,直接安装在测试系统上,由测试系统给配置测试板供电,由测试向量通过测试通道驱动现场可编程门阵列器件进行实时配置,并检测现场可编程门阵列器件的输出是否符合预期值。
参考图1,为本发明公开的用于现场可编程门阵列器件测试的多重实时重配置适配器实施例的功能模块框图。
开发支持板100包括电源信号单元101、复位信号单元102、重配置信号单元103、独立时钟信号单元104(参考图2)、调试扩展单元105(参考图6)以及多个国际标准测试协议端口。
复位信号单元102,提供复位信号用于测试时现场可编程门阵列器件的复位;重配置信号单元103,用于提供复杂可编程逻辑器件203自动控制的重配置信号,其中包括用于控制切换所述配置存储器阵列202中配置存储器的控制切换信号,从而控制现场可编程门阵列器件进行重新配置;独立时钟信号单元104(参考图2)为现场可编程门阵列器件的工作提供全局时钟信号;在进行测试之前,所述复位信号单元102、重配置信号单元103、独立时钟信号单元104预先分别将复位信号、重配置信号、时钟信号首先都通过第六接口JP6传递到第二接口JP2,下载到配置测试板200上的所述复杂可编程逻辑器件203中进行储存。调试扩展单元105(参考图6)包括部分上拉电阻网及LED指示灯等,用于在适配器调试或配置文件验证时,给出现场可编程门阵列器件的输入信号或现场可编程门阵列器件的输出信号的直观显示,其通过第五接口JP5和第三接口JP3传递信号。
配置测试板200包括GIS(Geographic Information System地址信息系统)连接器201、配置存储器阵列202、复杂可编程逻辑器件203、现场可编程门阵列器件插座204、符合国际标准测试协议端口的第一下载接口J1、第二下载接口J2以及与开发支持板100相配合的其他国际标准测试协议端口。其中配置存储器阵列202连接于复杂可编程逻辑器件203和现场可编程门阵列器件插座204之间;所述配置存储器阵列202用于存储开发支持板100生成的配置文件,所述复杂可编程逻辑器件203用于自动控制现场可编程门阵列器件重新配置的切换,所述现场可编程门阵列器件插座204用于将被测现场可编程门阵列器件连接到配置测试板200上。
其中,配置存储器阵列202包括第一配置存储器组和第二配置存储器组,用于存储配置文件;本实施例中,配置存储器阵列202的第一配置存储器组包括配置存储器ROM0、配置存储器ROM1、配置存储器ROM2、配置存储器ROM3、配置存储器ROM4、配置存储器ROM5、配置存储器ROM6、配置存储器ROM7共八个配置存储器;配置存储器阵列202的第二配置存储器组包括配置存储器ROM8、配置存储器ROM9、配置存储器ROM10、配置存储器ROM11、配置存储器ROM12、配置存储器ROM13、配置存储器ROM14、配置存储器ROM15共八个配置存储器,配置时,所述配置存储器阵列202包括TDO、TDI、TMS、TCK、/CEO、D0、CLK、/CF、OE/RESET、/CE共10路信号。
参考图3至图5,分别为本发明实施例中复杂可编程逻辑器件203的功能块电路图、电源及接地电路图、复位电路图。
其中,功能块的管脚分别与外部的16片配置存储器连接,每个功能块分别驱动1片配置存储器,并且与被测现场可编程门阵列器件、JTAG端口共同组成JTAG链;电源及接地电路为复杂可编程逻辑器件203提供电源;复位电路为复杂可编程逻辑器件203提供复位信号。
测试前,所述开发支持板100外接5V/3A的直流电源,接入电源信号单元101,通过其中的电压转换模块产生测试前用于支持信号下载的各器件的电源信号,包括:现场可编程门阵列器件的核电压VCCINT、IO端口电压VCCO、配置端电压VCCAUX、复杂可编程逻辑器件203的工作电压、配置存储器阵列202中各配置存储器的工作电压;其中,相同的电压可以使用同一个源端口,且电源信号的数量根据不同型号的现场可编程门阵列器件、配置存储器阵列202中配置存储器的数目而不同;电压转换完成后的电源信号通过第四接口JP4传递到第一接口JP1,最后送到配置测试板200上的各个器件。
用于自动控制现场可编程门阵列器件重新配置的配置存储器切换部分主要是一个复杂可编程逻辑器件203;由于复杂可编程逻辑器件203是可编程逻辑器件,掉电不易失,在将现场可编程门阵列器件的配置文件下载到配置存储器阵列202之前,编写切换代码(即重配置信号)下载到复杂可编程逻辑器件203中,利用该器件的输出控制端驱动配置存储器阵列202的各配置存储器的控制端。
在调试并下载配置文件到配置存储器阵列202时,所述复杂可编程逻辑器件203对所述配置测试板200上的配置存储器阵列202中的16片配置存储器进行选择。该复杂可编程逻辑器件203包括四个输出控制端,对应于四位控制切换信号,分别为输出控制信号OE、第一选择控制信号S0、第二选择控制信号S1、第三选择控制信号S2,输出控制信号OE为高时,配置存储器阵列202中第一配置存储器组中的八片配置存储器被选中,第一选择控制信号S0、第二选择控制信号S1、第三选择控制信号S2共三位信号排列组合为八路选择信号,对应选中第一配置存储器组中的八片配置存储器ROM0~ROM7的其中一片配置存储器;输出控制信号OE为低时,配置存储器阵列202中第二配置存储器组中的八片配置存储器被选中,第一选择控制信号S0、第二选择控制信号S1、第三选择控制信号S2共三位信号排列组合为八路选择信号,对应选中第二配置存储器组中的八片配置存储器ROM8~ROM15的其中一片配置存储器。
配置测试板200中的GIS连接器与测试系统的母板连接,将测试系统的电源、数字信号引到配置测试板200上,通过印制电路板布线连接到板上各器件;被测现场可编程门阵列器件放入现场可编程门阵列器件插座204,即实现被测现场可编程门阵列器件与配置测试板200的连接。第一下载接口J1、第二下载接口J2为JTAG下载接口。在调试验证配置时,由开发支持板100供电,第一下载接口J1只与被测现场可编程门阵列器件形成JTAG链,若此时直接将配置文件下载到被测现场可编程门阵列器件中,掉电即失;当配置测试板200脱离EDA开发支持板100,在测试系统上测试现场可编程门阵列器件时,由测试系统供电,第二下载接口J2与被测现场可编程门阵列器件、配置存储器阵列202组成一个JTAG链,由于配置存储器阵列202掉电不易失,则可将配置文件下载到配置存储器阵列202中,数据通过JTAG链从配置存储器阵列202下载到现场可编程门阵列器件中。当预先下载并存储到输入复杂可编程逻辑器件203的重配置信号变化时,则可按预先设计的控制顺序依次控制16片配置存储器中对应的配置存储器,并依次将配置文件下载到现场可编程门阵列器件中并对现场可编程门阵列器件进行重新配置,然后依次测出该现场可编程门阵列器件经配置存储器所存储的配置文件重新配置后所对应的测试参数。
当需要测试新的同一型号的现场可编程门阵列器件时,通过测试系统的普通数字通道施加新的重配置信号及新的复位信号,实现电路的再次重配置及再次复位,即可再次进行现场可编程门阵列器件多重实时重配置的测试。
本发明在测试系统上实现了用于测试现场可编程门阵列器件的多重实时重配置适配器的设计,通过给复杂可编程逻辑器件编程,实现自动切换配置存储器;由于适配器上集中了很多配置存储器,重配置速度快、效率高,大大缩短了现场可编程门阵列器件的测试时间,自动配置也节省了人力成本。
本实施例为16片配置芯片的典型示范,如果要增加现场可编程门阵列器件的测试项目,需要更多的配置存储器,只需修改复杂可编程逻辑器件的代码,扩展相应的配置存储器硬件数量即可实现。
本发明突破了测试系统与现场可编程门阵列器件开发环境不兼容导致不能配置的难题,可在测试系统上实现现场可编程门阵列器件的测试前配置,并且是多重的实时配置,通过复杂可编程逻辑器件控制配置存储器的切换,可以更灵活增加现场可编程门阵列器件的测试项目和配置存储器的个数,对现场可编程门阵列器件进行更全面的测试。
所属领域的普通技术人员应当理解:以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,包括:
开发支持板,用于将对现场可编门阵列器件的可编程逻辑资源进行编程设计后生成的配置文件通过JTAG接口下载到配置存储器阵列中进行存储;
配置测试板,包括用于存储开发支持板生成的配置文件配置存储器阵列,用于自动控制现场可编程门阵列器件重新配置的配置存储器切换的复杂可编程逻辑器件和用于将被测现场可编程门阵列器件连接到配置测试板上的现场可编程门阵列器件插座;所述配置存储器阵列连接于所述复杂可编程逻辑器件和所述现场可编程门阵列器件插座之间;所述复杂可编程逻辑器件的输出控制端连接到所述配置存储器阵列中的各配置存储器的控制端,用于控制切换配置存储器。
2.根据权利要求1所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述开发支持板包括电源信号单元、复位信号单元、重配置信号单元、独立时钟信号单元、调试扩展单元以及至少三个国际标准测试协议端口;所述的电源信号单元用于产生测试前用于支持信号下载的各器件的电源信号;所述复位信号单元提供复位信号用于测试时现场可编程门阵列器件的复位;所述重配置信号单元用于提供复杂可编程逻辑器件自动控制的重配置信号,从而控制现场可编程门阵列器件进行重新配置;所述独立时钟信号单元提供测试时现场可编程门阵列器件的全局时钟信号;所述调试扩展单元用于在适配器调试或配置文件验证时,给出现场可编程门阵列器件的输入信号或现场可编程门阵列器件的输出信号的直观显示。
3.根据权利要求2所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述复位信号单元、重配置信号单元、独立时钟信号单元预先分别将复位信号、重配置信号及时钟信号下载到所述复杂可编程逻辑器件中进行储存。
4.根据权利要求3所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述的重配置信号包括用于控制切换所述配置存储器阵列中配置存储器的控制切换信号。
5.根据权利要求4所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述配置存储器阵列包括两组配置存储器组,每组所述配置存储器组包括八片配置存储器。
6.根据权利要求1所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述复杂可编程逻辑器件包括四个输出控制端对应于四位控制切换信号,分别为输出控制信号、第一选择控制信号、第二选择控制信号、第三选择控制信号;输出控制信号为高时,配置存储器阵列中第一配置存储器组被选中,第一选择控制信号、第二选择控制信号、第三选择控制信号排列组合为八路选择信号,对应选中第一配置存储器组中的八片配置存储器的其中一片配置存储器;输出控制信号为低时,配置存储器阵列中第二配置存储器组被选中,第一选择控制信号、第二选择控制信号、第三选择控制信号排列组合为八路选择信号,对应选中第二配置存储器组中的八片配置存储器的其中一片配置存储器。
7.根据权利要求1-6任意一项所述的用于现场可编程门阵列器件测试的多重实时重配置适配器,其特征在于,所述的复杂可编程逻辑器件的型号为XC95288。
CN201210229519.8A 2012-07-03 2012-07-03 用于现场可编程门阵列器件测试的多重实时重配置适配器 Active CN102818987B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210229519.8A CN102818987B (zh) 2012-07-03 2012-07-03 用于现场可编程门阵列器件测试的多重实时重配置适配器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210229519.8A CN102818987B (zh) 2012-07-03 2012-07-03 用于现场可编程门阵列器件测试的多重实时重配置适配器

Publications (2)

Publication Number Publication Date
CN102818987A true CN102818987A (zh) 2012-12-12
CN102818987B CN102818987B (zh) 2014-12-24

Family

ID=47303218

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210229519.8A Active CN102818987B (zh) 2012-07-03 2012-07-03 用于现场可编程门阵列器件测试的多重实时重配置适配器

Country Status (1)

Country Link
CN (1) CN102818987B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103926861A (zh) * 2014-03-25 2014-07-16 哈尔滨工业大学 一种航空弹药通用测试设备智能接口适配器
CN104678292A (zh) * 2015-03-09 2015-06-03 杭州华三通信技术有限公司 一种复杂可编程逻辑器件cpld测试方法和装置
CN104965168A (zh) * 2015-07-23 2015-10-07 北京华峰测控技术有限公司 一种用于集成电路测试的fpga配置系统及方法
CN106680698A (zh) * 2015-11-11 2017-05-17 上海复旦微电子集团股份有限公司 一种fpga测试用的多工位快速配置装置及其配置方法
CN107589368A (zh) * 2017-08-24 2018-01-16 成都天奥技术发展有限公司 Epc3c120f484型fpga配置/测试/调试适配器
CN109901059A (zh) * 2019-01-29 2019-06-18 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件重复配置测试方法及电子设备
CN112084125A (zh) * 2020-08-26 2020-12-15 中科亿海微电子科技(苏州)有限公司 一种现场可编程门阵列配置文件下载装置及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7358762B1 (en) * 2005-05-18 2008-04-15 Xilinx, Inc. Parallel interface for configuring programmable devices
US7626861B1 (en) * 2005-08-30 2009-12-01 Xilinx, Inc. Employing unused configuration memory cells as scratchpad memory
CN202189124U (zh) * 2011-07-22 2012-04-11 航天科工防御技术研究试验中心 基于测试系统的fpga多重实时重配置适配器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7358762B1 (en) * 2005-05-18 2008-04-15 Xilinx, Inc. Parallel interface for configuring programmable devices
US7626861B1 (en) * 2005-08-30 2009-12-01 Xilinx, Inc. Employing unused configuration memory cells as scratchpad memory
CN202189124U (zh) * 2011-07-22 2012-04-11 航天科工防御技术研究试验中心 基于测试系统的fpga多重实时重配置适配器

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
周盛雨 等: "基于FPGA的动态可重构系统实现", 《电子器件》, vol. 30, no. 2, 30 April 2007 (2007-04-30), pages 646 - 650 *
宁李谱 等: "FPGA器件的配置方式研究", 《河南科技学院学报(自然科学版)》, vol. 36, no. 3, 30 September 2008 (2008-09-30), pages 109 - 110 *
毛剑慧 等: "一种新颖的多模式FPGA配置方案", 《微计算机信息》, vol. 24, no. 102, 31 December 2008 (2008-12-31), pages 179 - 181 *
赵佳 等: "基于System ACE的FPGA全局动态可重配置的研究", 《电子设计工程》, vol. 18, no. 3, 31 March 2010 (2010-03-31) *

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103926861A (zh) * 2014-03-25 2014-07-16 哈尔滨工业大学 一种航空弹药通用测试设备智能接口适配器
CN103926861B (zh) * 2014-03-25 2016-08-17 哈尔滨工业大学 一种航空弹药通用测试设备智能接口适配器
CN104678292A (zh) * 2015-03-09 2015-06-03 杭州华三通信技术有限公司 一种复杂可编程逻辑器件cpld测试方法和装置
CN104965168A (zh) * 2015-07-23 2015-10-07 北京华峰测控技术有限公司 一种用于集成电路测试的fpga配置系统及方法
CN104965168B (zh) * 2015-07-23 2017-11-10 北京华峰测控技术有限公司 一种用于集成电路测试的fpga配置系统及方法
CN106680698A (zh) * 2015-11-11 2017-05-17 上海复旦微电子集团股份有限公司 一种fpga测试用的多工位快速配置装置及其配置方法
CN106680698B (zh) * 2015-11-11 2023-08-18 上海复旦微电子集团股份有限公司 一种fpga测试用的多工位快速配置装置及其配置方法
CN107589368A (zh) * 2017-08-24 2018-01-16 成都天奥技术发展有限公司 Epc3c120f484型fpga配置/测试/调试适配器
CN109901059A (zh) * 2019-01-29 2019-06-18 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件重复配置测试方法及电子设备
CN112084125A (zh) * 2020-08-26 2020-12-15 中科亿海微电子科技(苏州)有限公司 一种现场可编程门阵列配置文件下载装置及方法

Also Published As

Publication number Publication date
CN102818987B (zh) 2014-12-24

Similar Documents

Publication Publication Date Title
CN202189124U (zh) 基于测试系统的fpga多重实时重配置适配器
CN102818987A (zh) 用于现场可编程门阵列器件测试的多重实时重配置适配器
KR100337006B1 (ko) 전자회로 설계검증장치 및 방법
CN102609286B (zh) 一种基于处理器控制的fpga配置程序远程更新系统及其方法
US6701491B1 (en) Input/output probing apparatus and input/output probing method using the same, and mixed emulation/simulation method based on it
JP4729256B2 (ja) 特定メモリ試験用イベント型テストシステム
KR20130096640A (ko) 가변 병렬성 및 펌웨어 업그레이드 기능을 갖는 유연한 저장 인터페이스 테스터
CN108319526B (zh) 基于片上嵌入式微系统及其内部fpga资源内建自测试方法
CN106680698B (zh) 一种fpga测试用的多工位快速配置装置及其配置方法
KR20160019398A (ko) Fpga 블록 내 혼합된 프로토콜 엔진을 구비한 시험기
WO2015048366A1 (en) Programmable interface-based validation and debug
CN105095569A (zh) 一种基于arm和flash的fpga重配置系统
CN103605542A (zh) Fpga配置文件的在线升级装置
CN104881286A (zh) 可编程器件配置系统及方法
CN102662645A (zh) 片上系统及片上系统的硬件可编程器件的配置方法
CN104199756A (zh) 一种fpga多重自动配置装置及其方法
CN112067978A (zh) 一种基于fpga的fpga筛选测试系统及方法
CN101593903A (zh) 测试背板及基于该背板的下载方法和测试方法
CN109460359A (zh) 一种用于嵌入式设备的软件版本测试方法及系统
CN102377423A (zh) Fpga在线配置方法
CN117706322A (zh) 一种芯片测试方法及系统
US20040193979A1 (en) Circuit configurator arrangement and approach therefor
CN107589368A (zh) Epc3c120f484型fpga配置/测试/调试适配器
CN112395224B (zh) 数据处理方法、系统、串接装置及电子设备
CN112084125A (zh) 一种现场可编程门阵列配置文件下载装置及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant