CN108205106A - 用于fpga测试的实时配置方法 - Google Patents

用于fpga测试的实时配置方法 Download PDF

Info

Publication number
CN108205106A
CN108205106A CN201611170738.8A CN201611170738A CN108205106A CN 108205106 A CN108205106 A CN 108205106A CN 201611170738 A CN201611170738 A CN 201611170738A CN 108205106 A CN108205106 A CN 108205106A
Authority
CN
China
Prior art keywords
fpga
configuration
real
blaster
usb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611170738.8A
Other languages
English (en)
Other versions
CN108205106B (zh
Inventor
张金凤
孟庆伟
马成英
唐金慧
杨超
刘玏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhenxing Metrology and Test Institute
Original Assignee
Beijing Zhenxing Metrology and Test Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Zhenxing Metrology and Test Institute filed Critical Beijing Zhenxing Metrology and Test Institute
Priority to CN201611170738.8A priority Critical patent/CN108205106B/zh
Publication of CN108205106A publication Critical patent/CN108205106A/zh
Application granted granted Critical
Publication of CN108205106B publication Critical patent/CN108205106B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318516Test of programmable logic devices [PLDs]
    • G01R31/318519Test of field programmable gate arrays [FPGA]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明提供一种用于FPGA测试的实时配置方法,包括:步骤S101,建立FPGA与测试系统的电连接;步骤S102,将USB‑Blaster与测试系统进行连接,并将FPGA的JTAG接口与所述USB‑Blaster进行连接;步骤S103,调用配置子程序,选择USB‑Blaster下载配置文件;步骤S104,查找相应配置文件,启动配置操作;步骤S105,进行测试操作,测试完成后判断是否还有待测资源,如果有,则执行步骤S103。

Description

用于FPGA测试的实时配置方法
技术领域
本发明涉及一种用于FPGA测试的实时配置方法。
背景技术
目前在国内检测机构对FPGA测试常用的配置方法主要有两种。一种是使用串行配置芯片和片选端相配合对FPGA进行配置,配置过程中FPGA通过串行数据接口从配置芯片中读取数据到自己内部的SRAM单元,整个过程由FPGA来控制配置芯片。此种方法只能手动配置,不能实现实时配置,配置效率低;而且在FPGA测试中硬件适配器的设计要考虑配置芯片,增加了测试的复杂性。另一种配置方法是通过测试系统的测试通道模拟FPGA配置过程中JTAG的时序和逻辑对其进行配置,此种配置方法也能实现实时配置,但是时序复杂,而且FPGA的配置图形较大,占有测试系统的资源较多,实施起来难度也很大。
发明内容
在下文中给出关于本发明的简要概述,以便提供关于本发明的某些方面的基本理解。应当理解,这个概述并不是关于本发明的穷举性概述。它并不是意图确定本发明的关键或重要部分,也不是意图限定本发明的范围。其目的仅仅是以简化的形式给出某些概念,以此作为稍后论述的更详细描述的前序。
为解决上述问题,本发明提出一种用于FPGA测试的实时配置方法。
一种用于FPGA测试的实时配置方法,包括:
步骤S101,建立FPGA与测试系统的电连接;
步骤S102,将USB-Blaster与测试系统进行连接,并将FPGA的JTAG接口与所述USB-Blaster进行连接;
步骤S103,调用配置子程序,选择USB-Blaster下载配置文件;
步骤S104,查找相应配置文件,启动配置操作;
步骤S105,进行测试操作,测试完成后判断是否还有待测资源,如果有,则执行步骤S103。
本发明提供的用于FPGA测试的实时配置方法,不需要手动打开设计文件进行下载操作,整个过程不需要手动操作即可完成测试过程,实现了FPGA的实时配置。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的用于FPGA测试的实时配置方法一种实施例的流程图。
图2为本发明提供的用于FPGA测试的实时配置方法中FPGA管脚连接示意图。
具体实施方式
下面参照附图来说明本发明的实施例。在本发明的一个附图或一种实施方式中描述的元素和特征可以与一个或者更多个其他附图或实施方式中示出的元素和特征相结合。应当注意,为了清楚目的,附图和说明中省略了与本发明无关的、本领域普通技术人员已知的部件和处理的表示和描述。
参考图1,本实施例提供一种用于FPGA测试的实时配置方法,包括:
步骤S101,建立FPGA与测试系统的电连接;
步骤S102,将USB-Blaster与测试系统进行连接,并将FPGA的JTAG接口与所述USB-Blaster进行连接;
步骤S103,调用配置子程序,选择USB-Blaster下载配置文件;
步骤S104,查找相应配置文件,启动配置操作;
步骤S105,进行测试操作,测试完成后判断是否还有待测资源,如果有,则执行步骤S103。
具体地,本实施例提供的用于FPGA测试的实时配置方法的硬件架构包括配置测试板、USB-Blaster下载线、测试系统三个部分。
首先将配置测试板与测试系统连接,FPGA被测管脚与测试通道连接;USB-Blaster与配置测试板的连接,实现USB-Blaster与FPGA的JTAG接口的连接,如图2所示。
在测试系统的编程环境下设计编写一个配置子程序,此配置子程序直接利用Quartus软件提供的JTAG配置命令符调用下载工具USB-Blaster,实现FPGA器件的下载;在后续的测试过程中,根据实际需要任意调用该子程序即可实现FPGA器件测试前的配置。
具体地,测试系统上电,上电完成后,FPGA测试管脚上电。
在测试系统Delphi软件编程环境下调用配置子程序,进行测试前的配置。配置子程序的实现步骤如下:
a软件运行DOS系统,在DOS系统下运行FPGA设计软件Quartus;
b根据Quartus软件提供的JTAG配置命令符的格式,选择调用下载工具USB-Blaster;
c设置下载模式为JTAG;
d指定配置文件类型和所在路径,在DOS系统下查找配置文件,启动配置操作;
e配置操作结束后,关闭DOS系统。
进入测试部分,进行测试操作;
测试部分完成,判断是否还有其他资源需要测试,如果有其他待测资源,直接转到调用配置子程序开始其他部分资源的测试,直到把FPGA所有资源测试完结束。
本实施例提供一种用于FPGA测试的实时配置方法,通过软件和硬件相结合的方式完成了测试过程中的实时配置,有益效果如下:(1)通过测试系统运行DOS模式下的子程序,用简单的软件调用方式简化了ATE测试FPGA过程中配置程序的复杂性;(2)通过设置配置文件(.pdf文件)路径查找配置文件(.pdf文件),使配置过程具有实时性,节省了在FPGA测试时手动操作的繁杂工作;(3)此种配置方法在FPGA测试中有更高的配置效率和测试效率,节省了测试时间;(4)此种配置方法可以应用于其他基于WINDOWS操作环境的ATE测试设备,可移植性强。
虽然已经详细说明了本发明及其优点,但是应当理解在不超出由所附的权利要求所限定的本发明的精神和范围的情况下可以进行各种改变、替代和变换。而且,本申请的范围不仅限于说明书所描述的过程、设备、手段、方法和步骤的具体实施例。本领域内的普通技术人员从本发明的公开内容将容易理解,根据本发明可以使用执行与在此所述的相应实施例基本相同的功能或者获得与其基本相同的结果的、现有和将来要被开发的过程、设备、手段、方法或者步骤。因此,所附的权利要求旨在它们的范围内包括这样的过程、设备、手段、方法或者步骤。

Claims (3)

1.一种用于FPGA测试的实时配置方法,其特征在于,包括:
步骤S101,建立FPGA与测试系统的电连接;
步骤S102,将USB-Blaster与测试系统进行连接,并将FPGA的JTAG接口与所述USB-Blaster进行连接;
步骤S103,调用配置子程序,选择USB-Blaster下载配置文件;
步骤S104,查找相应配置文件,启动配置操作;
步骤S105,进行测试操作,测试完成后判断是否还有待测资源,如果有,则执行步骤S103。
2.根据权利要求1所述的用于FPGA测试的实时配置方法,其特征在于,所述配置子程序通过JTAG配置命令调用所述USB-Blaster下载配置文件。
3.根据权利要求1所述的用于FPGA测试的实时配置方法,其特征在于,通过指定配置文件类型和所在路径查找相应配置文件。
CN201611170738.8A 2016-12-16 2016-12-16 用于fpga测试的实时配置方法 Active CN108205106B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611170738.8A CN108205106B (zh) 2016-12-16 2016-12-16 用于fpga测试的实时配置方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611170738.8A CN108205106B (zh) 2016-12-16 2016-12-16 用于fpga测试的实时配置方法

Publications (2)

Publication Number Publication Date
CN108205106A true CN108205106A (zh) 2018-06-26
CN108205106B CN108205106B (zh) 2020-09-08

Family

ID=62601864

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611170738.8A Active CN108205106B (zh) 2016-12-16 2016-12-16 用于fpga测试的实时配置方法

Country Status (1)

Country Link
CN (1) CN108205106B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109901059A (zh) * 2019-01-29 2019-06-18 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件重复配置测试方法及电子设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101196557A (zh) * 2007-12-18 2008-06-11 上海华为技术有限公司 一种现场可编程门阵列测试的方法、装置和系统
CN102819232A (zh) * 2012-07-12 2012-12-12 中国人民解放军空军第一航空学院 一种飞控计算机的便携式监控调试系统
CN104504975A (zh) * 2014-12-29 2015-04-08 清华大学 基于现场可编程门阵列的便携式综合电子实验平台
CN104515947A (zh) * 2014-12-12 2015-04-15 中国电子科技集团公司第五十八研究所 可编程逻辑器件在系统编程的快速配置与测试方法
CN104698314A (zh) * 2015-03-05 2015-06-10 中国空间技术研究院 一种sram型fpga的器件级自动化测试平台及其测试方法
CN104965168A (zh) * 2015-07-23 2015-10-07 北京华峰测控技术有限公司 一种用于集成电路测试的fpga配置系统及方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101196557A (zh) * 2007-12-18 2008-06-11 上海华为技术有限公司 一种现场可编程门阵列测试的方法、装置和系统
CN102819232A (zh) * 2012-07-12 2012-12-12 中国人民解放军空军第一航空学院 一种飞控计算机的便携式监控调试系统
CN104515947A (zh) * 2014-12-12 2015-04-15 中国电子科技集团公司第五十八研究所 可编程逻辑器件在系统编程的快速配置与测试方法
CN104504975A (zh) * 2014-12-29 2015-04-08 清华大学 基于现场可编程门阵列的便携式综合电子实验平台
CN104698314A (zh) * 2015-03-05 2015-06-10 中国空间技术研究院 一种sram型fpga的器件级自动化测试平台及其测试方法
CN104965168A (zh) * 2015-07-23 2015-10-07 北京华峰测控技术有限公司 一种用于集成电路测试的fpga配置系统及方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
刘笑嫘等: "FPGA 芯片的配置与下载", 《机械与电子》 *
蔡晨晖等: "基于 FPGA 的通信实验箱设计", 《佛山科学技术学院学报(自然科学版)》 *
马英矫等: "一种共享存储器的FPGA配置电路设计", 《中北大学学报(自然科学版)》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109901059A (zh) * 2019-01-29 2019-06-18 航天科工防御技术研究试验中心 一种复杂可编程逻辑器件重复配置测试方法及电子设备

Also Published As

Publication number Publication date
CN108205106B (zh) 2020-09-08

Similar Documents

Publication Publication Date Title
US20140237292A1 (en) Gui implementations on central controller computer system for supporting protocol independent device testing
CN107783873B (zh) 一种烧录器自动化测试平台的实现方法
US20140236527A1 (en) Cloud based infrastructure for supporting protocol reconfigurations in protocol independent device testing systems
Cheng et al. Sequential circuit test generator (STG) benchmark results
CN104698314B (zh) 一种sram型fpga的器件级自动化测试平台及其测试方法
CN105891733A (zh) 一种在电源测试过程中进行调试的方法、装置及系统
CN103957067B (zh) 解调器自动测试装置
US7047174B2 (en) Method for producing test patterns for testing an integrated circuit
CN104865518A (zh) 一种sram型fpga的clb动态老炼配置方法
CN105787164A (zh) 一种用于可编程逻辑器件的调试方法及系统
CN104268079A (zh) 一种pos应用程序测试的方法及系统
CN102164196A (zh) 一种手机电流自动化测试方法
CN109979520A (zh) 芯片功能自动化测试方法、装置和计算机设备
CN108845269A (zh) 电池测试方法和电池测试系统
US9864004B1 (en) System and method for diagnosing failure locations in electronic circuits
CN109426594A (zh) 一种芯片调试装置、方法及计算机可读存储介质
CN109558328A (zh) 一种代码覆盖率的测试方法、系统、装置及可读存储介质
CN105760300A (zh) 一种stk/utk业务的自动化测试方法及测试系统
CN108205106A (zh) 用于fpga测试的实时配置方法
CN105893233A (zh) 用于自动测试固件的方法和系统
CN108776723B (zh) 测试系统自检适配器连线生成方法、装置、设备及存储介质
US20180136273A1 (en) Method and Apparatus for Offline Supported Adaptive Testing
US9619597B1 (en) System, method, and computer program product for electronic design configuration space determination and verification
Melnik et al. Modeling methods of the test inputs for analysis the digital devices
McLaurin et al. ETM10 incorporates hardware segment of IEEE P1500

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant