CN109885526A - 一种基于OpenVPX总线的信息处理平台 - Google Patents
一种基于OpenVPX总线的信息处理平台 Download PDFInfo
- Publication number
- CN109885526A CN109885526A CN201910259331.XA CN201910259331A CN109885526A CN 109885526 A CN109885526 A CN 109885526A CN 201910259331 A CN201910259331 A CN 201910259331A CN 109885526 A CN109885526 A CN 109885526A
- Authority
- CN
- China
- Prior art keywords
- processing
- plate
- bus
- board
- openvpx
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Multi Processors (AREA)
Abstract
本发明公开一种基于OpenVPX总线的信息处理平台,包括信号处理板、数据交换板、FC接口板、数据处理板、DBF处理板、任务管理板、背板,所述背板采用OpenVPX总线单星拓扑结构,所述背板上搭载有所述信号处理板、所述数据交换板、所述FC接口板、所述数据处理板、所述DBF处理板、所述任务管理板;所述信号处理板、所述FC接口板、所述数据处理板、所述DBF处理板和所述任务管理板均与所述数据交换模块互连;本发明利用OpenVPX总线和SRIO互连技术,采用集成高性能DSP和FPGA的现货数字模块实现雷达信号高速并行处理,单通道通信带宽提高至10Gbps,相邻单元通信带宽提高至80Gbps,解决了当前基于并行总线的机载雷达信息处理平台处理能力弱、传输带宽小和扩展性差的问题。
Description
技术领域
本发明涉及机载雷达信息处理技术领域,具体涉及一种基于OpenVPX总线的信息处理平台。
背景技术
信息处理平台是机载雷达的核心子系统,主要负责完成任务控制、时序产生、信号处理、数据处理、资源调度管理、人机交互、状态数据采集分析处理以及上行反馈控制功能等。随着雷达种类和用途日趋多样化,特别是需要执行复杂软件算法的高分辨率成像、目标识别等宽带雷达对信息处理平台的处理能力、传输带宽等可扩展性能都提出了更高的要求。
现有的雷达信息处理平台通常采用VME总线或者CPCI总线,这种并行总线数据带宽只能达到1Gbps左右,总线可扩展能力有限,通常包括信号处理分机、数据处理分机、DBF处理分机等多个分机,无法满足机载雷达信息处理平台小型化、高带宽、通用化、可扩展的使用需求。
鉴于上述缺陷,本发明创作者经过长时间的研究和实践终于获得了本发明。
发明内容
为解决上述技术缺陷,本发明采用的技术方案在于,提供一种基于OpenVPX总线的信息处理平台,包括
信号处理板,用于完成信号处理;
数据交换板,用于不同板卡之间高速RapidIO数据和以太网的集中交换;
FC接口板,用于作为所述信息处理平台与机载任务电子系统的通信接口;
数据处理板,用于完成雷达不同模式下点迹凝聚、航迹跟踪、情报输出的数据处理;
DBF处理板,用于对数字下变频后的基带信号进行处理并形成期望波束;
任务管理板,用于整机控制时序产生和高/低速数据的融合及发送;
背板,采用OpenVPX总线单星拓扑结构,用于搭载所述信号处理板、所述数据交换板、所述FC接口板、所述数据处理板、所述DBF处理板、所述任务管理板;
所述信号处理板、所述FC接口板、所述数据处理板、所述DBF处理板和所述任务管理板均与所述数据交换模块互连。
较佳的,所述背板采用6U尺寸10槽结构,符合OpenVPX总线单星拓扑结构的BKP6-CEN10-11.2.4-n标准,包括1个交换槽位和9个负载槽位。
较佳的,5块所述信号处理板、1块所述FC接口板、1块所述数据处理板、1块所述DBF处理板和1块所述任务管理板设置于所述负载槽位内,1块所述数据交换板设置于所述交换槽位内。
较佳的,所述交换槽位和所述负载槽位内均安装有J0、J1、J2、J3、J4、J5和J6共7个Multi-GigRT2连接器;J0连接器用于功率传输、维护总线、测试总线信号,J1~J6连接器用于信号的传输。
较佳的,所述信号处理板之间采用2路X4RapidIO连接,所述信号处理板和所述数据处理板分别通过1路X4 RapidIO与所述数据交换板连接,所述FC接口板和所述任务管理板分别通过2路X4 RapidIO与所述数据交换板连接,所述DBF处理板通过1路X4 RapidIO分别与所述数据处理板和所述FC接口板连接。
较佳的,所述信号处理板集成4片TMS320C6678处理器,每片TMS320C6678处理器外挂8GB的DDR3内存构成高速处理单元。
较佳的,所述DBF处理板采用6U VPX结构,采用2片大规模FPGA模块分别负责宽带模式和窄带模式波束合成运算,每片所述大规模FPGA模块内部包括2000个以上的25bit×18bit乘法器。
较佳的,所述数据交换板采用PowerPC+FPGA架构,板载5片CPS1848交换芯片,所述CPS1848交换芯片基于RapidIO2.1规范,共设置有48路串行通道。
较佳的,所述任务管理板采用MPC8536嵌入式处理器作为控制器,搭配XC7VX550T芯片实现80路高速通道和600个IO接口扩展。
较佳的,所述FC接口板采用FC-ASM协议处理芯片FC880Z,内嵌高性能嵌入式微处理器和FC-AE-ASM协议处理引擎,所述FC接口板设置有PCIe接口和RapidI接口。
与现有技术比较本发明的有益效果在于:本发明利用OpenVPX总线和SRIO互连技术,采用集成高性能DSP和FPGA的现货数字模块实现雷达信号高速并行处理,单通道通信带宽提高至10Gbps,相邻单元通信带宽提高至80Gbps,解决了当前基于并行总线的机载雷达信息处理平台处理能力弱、传输带宽小和扩展性差的问题。
附图说明
图1为本发明所述基于OpenVPX总线的信息处理平台的结构示意图;
图2为所述背板各槽位间RapidIO之间的连接示意图;
图3为SAR回波数据实时处理数据流程图。
图中数字表示:
1-信号处理板;2-数据交换板;3-FC接口板;4-数据处理板;5-DBF处理板;6-任务管理;7-电源模块。
具体实施方式
以下结合附图,对本发明上述的和另外的技术特征和优点作更详细的说明。
本发明主要提供一种基于OpenVPX总线的信息处理平台,所述信息处理平台是机载雷达的核心子系统,主要负责完成任务控制、时序产生、信号处理、数据处理、资源调度管理、人机交互、状态数据采集分析处理以及上行反馈控制功能等。
OpenVPX总线(VITA65)是在VPX总线规范(VITA46)基础上发展起来的系统级总线规范,它对符合VPX规范的背板以及模块设计提出了机械和电气上的系统级规范,对不同类型的VPX模块接口信号进行了规定,并提供了一系列系统兼容框架,从而大大提升了VPX总线的兼容性和扩展性。OpenVPX总线方便设计师采用商用现货(COTS)进行系统构建,不仅可以保证系统性能,同时还能大大降低开发难度,节省开发周期与成本,具有很好的系统重组能力。OpenVPX总线采用高速串行总线互连技术,兼容PCIe、千兆以太网、SRIO(SerialRapidIO)等常见高速通讯协议,解决了雷达信号处理、图像处理等领域中的带宽瓶颈。其中,SRIO基于SerDes(Serialize Deseria lize)包交换技术,支持1.25Gbps到10Gbps的传输带宽,采用256字节小包传输,在高带宽数据传输的基础上,降低了传输延时,提高了传输效率。
在本实施方式中,如图1所示,图1为本发明所述基于OpenVPX总线的信息处理平台的结构示意图;本发明所述基于OpenVPX总线的信息处理平台包括背板及其承载的5块信号处理板1、1块数据交换板2、1块FC接口板3、1块数据处理板4、1块DBF处理板5、1块任务管理板6和电源模块7。
其中,所述FC接口板3和所述任务管理板6负责系统管理功能,完成雷达监控、故障检测、平台对外接口等任务;所述信号处理板1和所述DBF处理板5负责信号处理功能,完成收发信号波束形成、成像算法、动目标检测算法的执行等任务。所述数据处理板4负责完成雷达不同模式下点迹凝聚、航迹跟踪、情报输出等数据处理任务。
本实施例中所述背板采用6U尺寸10槽结构,符合OpenVPX总线单星拓扑结构的BKP6-CEN10-11.2.4-n标准,包括1个交换槽位和9个负载槽位;5块所述信号处理板1、1块所述FC接口板3、1块所述数据处理板4、1块所述DBF处理板5和1块所述任务管理板6设置于所述负载槽位内,1块所述数据交换板2设置于所述交换槽位内。
所述交换槽位和所述负载槽位内均可安装J0、J1、J2、J3、J4、J5和J6共7个Multi-GigRT2连接器。根据OpenVPX总线要求,J0连接器用于功率传输、维护总线、测试总线等信号,J1~J6连接器用于信号的传输。
设置于所述负载槽位内的所有模块即所述信号处理板1、所述FC接口板3、所述数据处理板4、所述DBF处理板5和所述任务管理板6均通过背板走线与所述数据交换模块互连,实现数据传输层X4SRIO和控制层千兆以太网的集中交换。
如图2所示,图2为所述背板各槽位间RapidIO之间的连接示意图,其中,RA~RJ分别表示X4 RapidIO通道,通信带宽最大40Gbps。为提高信号处理速度,所述信号处理板1之间采用2路X4 RapidIO连接。所述信号处理板1和所述数据处理板4分别通过1路X4 RapidIO与所述数据交换板2连接,所述FC接口板3和所述任务管理板6分别通过2路X4 RapidIO与所述数据交换板2连接,所述DBF处理板5通过1路X4 RapidIO分别与所述数据处理板4和所述FC接口板3连接。
本实施例支持直流+12V和交流115V两路电源输入到所述背板,直流12V负责所述任务管理板6和所述FC接口板3供电,交流115V输入所述电源模块7,输出+12V、+5V主电源和+3.3V辅助电源给其余板卡供电。所述电源模块7采用可插拔设计的模块化电源方案,尺寸为6U高度,2英寸厚度。该设计方法可避免采用固定电源导致的机箱高度或深度加长、更换困难等问题,更能满足军用电子设备对可靠性、维修性的要求。
所述信号处理板1集成4片TMS320C6678处理器,每片TMS320C6678处理器外挂8GB的DDR3内存构成高速处理单元,定点运算能力达到1024GMACs,标称浮点运算能力达到512GFlops。
所述DBF处理板5用于对DDC(数字下变频)后的基带信号进行处理并形成期望波束。所述DBF处理板5采用6U VPX结构,采用2片大规模FPGA模块分别负责宽带模式和窄带模式波束合成运算。所述大规模FPGA模块可采用Xilinx公司的FPGA-XC7VX485T,每片所述大规模FPGA模块内部包括2000多个25bit×18bit乘法器,存储器有37Mbit。
所述数据交换板2负责不同板卡之间高速RapidIO数据和以太网的集中交换。所述数据交换板2基于PowerPC+FPGA的架构进行设计,板载5片CPS1848交换芯片,所述CPS1848交换芯片基于RapidIO2.1规范,共有48路串行通道(Lanes),可灵活配置为12×4、18×2、18×1的端口工作方式,所述CPS1848交换芯片内部交换带宽达240Gbps,提供无阻塞的全双工交换能力,以太网选用BCM5396,所述CPS1848交换芯片支持16端口千兆以太网交换,PowerPC通过SPI串口对BCM5396内部寄存器进行配置。
所述任务管理板6负责整机控制时序产生和高/低速数据的融合及发送。所述任务管理板6采用MPC8536嵌入式处理器作为控制器,搭配XC7VX550T芯片实现80路高速通道和600个IO接口扩展,控制灵活,具备软硬件可编程、可裁减、可扩充、可升级功能。
所述FC接口板3是信息处理平台与机载任务电子系统的通信接口。所述FC接口板3采用国产FC-ASM协议处理芯片FC880Z实现,内嵌高性能嵌入式微处理器和FC-AE-ASM协议处理引擎,FC接口速率可配置,提供PCIe接口和RapidIO接口,PCIe接口支持X1、X4模式,通道速率为2.5Gb/s,RapidIO接口支持X1、X4模式,速率为1.25Gb/s、2.5Gb/s、3.125Gb/s可选择。
本实施例中,如图3所示,图3为SAR回波数据实时处理数据流程图。所述任务管理板6接收雷达回波数据分段并通过以所述数据交换板2为核心的SRIO交换网络同时发送给5个所述信号处理板1,各所述信号处理板1的处理结果再通过所述SRIO交换网络经所述任务管理板6送出给记录设备。当单个所述信号处理板1内存资源不足时,则可将2个所述信号处理板1作为一个虚拟处理节点,以满足不同SAR模式的资源需求。
本发明采用OpenVPX总线技术,通信带宽高,相邻通道传输带宽提高80Gbps,解决机载雷达大数量传输的瓶颈问题;在保证较强处理能力的同时,所有模块均采用6U欧洲标准卡,厚度均为1英寸,同一类模块统一接口定义,便于现场维修更换;OpenVPX总线可设置多种拓扑结构的背板结构,可扩展性好。
以上所述仅为本发明的较佳实施例,对本发明而言仅仅是说明性的,而非限制性的。本专业技术人员理解,在本发明权利要求所限定的精神和范围内可对其进行许多改变,修改,甚至等效,但都将落入本发明的保护范围内。
Claims (10)
1.一种基于OpenVPX总线的信息处理平台,其特征在于,包括
信号处理板,用于完成信号处理;
数据交换板,用于不同板卡之间高速RapidIO数据和以太网的集中交换;
FC接口板,用于作为所述信息处理平台与机载任务电子系统的通信接口;
数据处理板,用于完成雷达不同模式下点迹凝聚、航迹跟踪、情报输出的数据处理;
DBF处理板,用于对数字下变频后的基带信号进行处理并形成期望波束;
任务管理板,用于整机控制时序产生和高/低速数据的融合及发送;
背板,采用OpenVPX总线单星拓扑结构,用于搭载所述信号处理板、所述数据交换板、所述FC接口板、所述数据处理板、所述DBF处理板、所述任务管理板;
所述信号处理板、所述FC接口板、所述数据处理板、所述DBF处理板和所述任务管理板均与所述数据交换模块互连。
2.如权利要求1所述的基于OpenVPX总线的信息处理平台,其特征在于,所述背板采用6U尺寸10槽结构,符合OpenVPX总线单星拓扑结构的BKP6-CEN10-11.2.4-n标准,包括1个交换槽位和9个负载槽位。
3.如权利要求2所述的基于OpenVPX总线的信息处理平台,其特征在于,5块所述信号处理板、1块所述FC接口板、1块所述数据处理板、1块所述DBF处理板和1块所述任务管理板设置于所述负载槽位内,1块所述数据交换板设置于所述交换槽位内。
4.如权利要求3所述的基于OpenVPX总线的信息处理平台,其特征在于,所述交换槽位和所述负载槽位内均安装有J0、J1、J2、J3、J4、J5和J6共7个Multi-GigRT2连接器;J0连接器用于功率传输、维护总线、测试总线信号,J1~J6连接器用于信号的传输。
5.如权利要求4所述的基于OpenVPX总线的信息处理平台,其特征在于,所述信号处理板之间采用2路X4 RapidIO连接,所述信号处理板和所述数据处理板分别通过1路X4RapidIO与所述数据交换板连接,所述FC接口板和所述任务管理板分别通过2路X4 RapidIO与所述数据交换板连接,所述DBF处理板通过1路X4 RapidIO分别与所述数据处理板和所述FC接口板连接。
6.如权利要求5所述的基于OpenVPX总线的信息处理平台,其特征在于,所述信号处理板集成4片TMS320C6678处理器,每片TMS320C6678处理器外挂8GB的DDR3内存构成高速处理单元。
7.如权利要求5所述的基于OpenVPX总线的信息处理平台,其特征在于,所述DBF处理板采用6U VPX结构,采用2片大规模FPGA模块分别负责宽带模式和窄带模式波束合成运算,每片所述大规模FPGA模块内部包括2000个以上的25bit×18bit乘法器。
8.如权利要求5所述的基于OpenVPX总线的信息处理平台,其特征在于,所述数据交换板采用PowerPC+FPGA架构,板载5片CPS1848交换芯片,所述CPS1848交换芯片基于RapidIO2.1规范,共设置有48路串行通道。
9.如权利要求5所述的基于OpenVPX总线的信息处理平台,其特征在于,所述任务管理板采用MPC8536嵌入式处理器作为控制器,搭配XC7VX550T芯片实现80路高速通道和600个IO接口扩展。
10.如权利要求5所述的基于OpenVPX总线的信息处理平台,其特征在于,所述FC接口板采用FC-ASM协议处理芯片FC880Z,内嵌高性能嵌入式微处理器和FC-AE-ASM协议处理引擎,所述FC接口板设置有PCIe接口和RapidIO接口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910259331.XA CN109885526B (zh) | 2019-03-29 | 2019-03-29 | 一种基于OpenVPX总线的信息处理平台 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910259331.XA CN109885526B (zh) | 2019-03-29 | 2019-03-29 | 一种基于OpenVPX总线的信息处理平台 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109885526A true CN109885526A (zh) | 2019-06-14 |
CN109885526B CN109885526B (zh) | 2023-08-22 |
Family
ID=66935624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910259331.XA Active CN109885526B (zh) | 2019-03-29 | 2019-03-29 | 一种基于OpenVPX总线的信息处理平台 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109885526B (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110908946A (zh) * | 2019-11-05 | 2020-03-24 | 北京理工大学 | 一种vpx高性能数字信号处理板 |
CN111123258A (zh) * | 2019-12-12 | 2020-05-08 | 中国电子科技集团公司第三十八研究所 | 一种高重频有源相控阵雷达的波束调度装置及方法 |
CN111427829A (zh) * | 2020-03-13 | 2020-07-17 | 浙江华睿科技有限公司 | CoaXPress协议的低速上行信号解调电路、CoaXPress协议的驱动电路 |
CN112163395A (zh) * | 2020-09-29 | 2021-01-01 | 北京计算机技术及应用研究所 | 一种基于OpenVPX的实用性背板拓扑结构 |
CN114050838A (zh) * | 2021-10-30 | 2022-02-15 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 100Gbps带宽RapidIO信号源 |
CN114416382A (zh) * | 2022-03-30 | 2022-04-29 | 中国科学院空天信息创新研究院 | 基于OpenVPX架构的地理网格投票装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070121631A1 (en) * | 2005-11-29 | 2007-05-31 | The Boeing Company | System having an energy efficient network infrastructure for communication between distributed processing nodes |
CN102841638A (zh) * | 2012-07-10 | 2012-12-26 | 中国船舶重工集团公司第七二四研究所 | 一种多功能vpx背板的设计方法 |
CN105357461A (zh) * | 2015-10-14 | 2016-02-24 | 西安电子科技大学 | 基于OpenVPX的无人机超高清视频记录平台 |
CN107167773A (zh) * | 2017-05-10 | 2017-09-15 | 湖北航天技术研究院总体设计所 | 基于vpx平台的雷达信号处理系统及应用软件设计方法 |
CN107202977A (zh) * | 2017-05-10 | 2017-09-26 | 湖北航天技术研究院总体设计所 | 一种基于vpx平台的综合处理系统及软件设计方法 |
CN206877318U (zh) * | 2017-06-08 | 2018-01-12 | 山东超越数控电子股份有限公司 | 一种基于vpx架构的通信系统信息处理平台 |
CN107861898A (zh) * | 2017-10-18 | 2018-03-30 | 湖北三江航天险峰电子信息有限公司 | 一种基于OpenVPX架构的高速背板 |
-
2019
- 2019-03-29 CN CN201910259331.XA patent/CN109885526B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070121631A1 (en) * | 2005-11-29 | 2007-05-31 | The Boeing Company | System having an energy efficient network infrastructure for communication between distributed processing nodes |
CN102841638A (zh) * | 2012-07-10 | 2012-12-26 | 中国船舶重工集团公司第七二四研究所 | 一种多功能vpx背板的设计方法 |
CN105357461A (zh) * | 2015-10-14 | 2016-02-24 | 西安电子科技大学 | 基于OpenVPX的无人机超高清视频记录平台 |
CN107167773A (zh) * | 2017-05-10 | 2017-09-15 | 湖北航天技术研究院总体设计所 | 基于vpx平台的雷达信号处理系统及应用软件设计方法 |
CN107202977A (zh) * | 2017-05-10 | 2017-09-26 | 湖北航天技术研究院总体设计所 | 一种基于vpx平台的综合处理系统及软件设计方法 |
CN206877318U (zh) * | 2017-06-08 | 2018-01-12 | 山东超越数控电子股份有限公司 | 一种基于vpx架构的通信系统信息处理平台 |
CN107861898A (zh) * | 2017-10-18 | 2018-03-30 | 湖北三江航天险峰电子信息有限公司 | 一种基于OpenVPX架构的高速背板 |
Non-Patent Citations (1)
Title |
---|
池凌鸿等: ""OpenVPX总线及其在雷达信息处理的应用"", 《雷达科学与技术》, vol. 11, no. 4, pages 409 - 418 * |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110908946A (zh) * | 2019-11-05 | 2020-03-24 | 北京理工大学 | 一种vpx高性能数字信号处理板 |
CN110908946B (zh) * | 2019-11-05 | 2021-01-15 | 北京理工大学 | 一种vpx高性能数字信号处理板 |
CN111123258A (zh) * | 2019-12-12 | 2020-05-08 | 中国电子科技集团公司第三十八研究所 | 一种高重频有源相控阵雷达的波束调度装置及方法 |
CN111427829A (zh) * | 2020-03-13 | 2020-07-17 | 浙江华睿科技有限公司 | CoaXPress协议的低速上行信号解调电路、CoaXPress协议的驱动电路 |
CN112163395A (zh) * | 2020-09-29 | 2021-01-01 | 北京计算机技术及应用研究所 | 一种基于OpenVPX的实用性背板拓扑结构 |
CN112163395B (zh) * | 2020-09-29 | 2024-05-14 | 北京计算机技术及应用研究所 | 一种基于OpenVPX的实用性背板拓扑结构 |
CN114050838A (zh) * | 2021-10-30 | 2022-02-15 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 100Gbps带宽RapidIO信号源 |
CN114050838B (zh) * | 2021-10-30 | 2023-12-29 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 100Gbps带宽RapidIO信号源 |
CN114416382A (zh) * | 2022-03-30 | 2022-04-29 | 中国科学院空天信息创新研究院 | 基于OpenVPX架构的地理网格投票装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109885526B (zh) | 2023-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109885526A (zh) | 一种基于OpenVPX总线的信息处理平台 | |
CN105549460A (zh) | 星载电子设备综合化管控系统 | |
CN109120624B (zh) | 一种多平面松耦合高带宽数据交换系统 | |
CN103793355A (zh) | 基于多核dsp的通用数字信号处理板卡 | |
CN205038556U (zh) | 一种基于双dsp双fpga的vpx多核智能计算硬件平台 | |
CN105100234B (zh) | 一种云服务器互联系统 | |
CN107861898A (zh) | 一种基于OpenVPX架构的高速背板 | |
CN202309754U (zh) | 高速信号数据处理系统 | |
CN101969378B (zh) | 基于交换机的可扩展dspeed-dsp_q6474信号处理板 | |
CN103257946A (zh) | 一种紧耦合多控存储系统控制器之间的高速互联方法 | |
CN107748726A (zh) | 一种gpu箱 | |
CN105099776A (zh) | 云服务器的管理系统 | |
WO2024212744A1 (zh) | 一种服务器、异构设备及其数据处理装置 | |
CN204178172U (zh) | 一种基于dsp和fpga的嵌入式通用总线控制设备 | |
CN205304857U (zh) | 一种万兆光网络交换机 | |
CN209103281U (zh) | 基于pci接口的集成多总线接口模块 | |
CN205305048U (zh) | 一种千兆光网络交换机 | |
CN110708324A (zh) | 一种实现fpga板卡间点对点通信方法及系统 | |
CN111190361A (zh) | 控制器 | |
CN211149445U (zh) | 一种高速数据处理平台 | |
Zhan et al. | A design of versatile image processing platform based on the dual multi-core DSP and FPGA | |
CN106603355B (zh) | 一种计算装置、节点设备和服务器 | |
CN201550129U (zh) | 基于交换机构架的信号处理板 | |
CN210119773U (zh) | 一种基于OpenVPX总线的信息处理装置 | |
CN209072526U (zh) | 以太网交换装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |