CN101969378B - 基于交换机的可扩展dspeed-dsp_q6474信号处理板 - Google Patents

基于交换机的可扩展dspeed-dsp_q6474信号处理板 Download PDF

Info

Publication number
CN101969378B
CN101969378B CN201010527284A CN201010527284A CN101969378B CN 101969378 B CN101969378 B CN 101969378B CN 201010527284 A CN201010527284 A CN 201010527284A CN 201010527284 A CN201010527284 A CN 201010527284A CN 101969378 B CN101969378 B CN 101969378B
Authority
CN
China
Prior art keywords
processing node
dsp
switch
interface
serial rapidio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201010527284A
Other languages
English (en)
Other versions
CN101969378A (zh
Inventor
张雄奎
刘国满
高梅国
方秋均
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Institute of Technology BIT
Original Assignee
Beijing Institute of Technology BIT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Institute of Technology BIT filed Critical Beijing Institute of Technology BIT
Priority to CN201010527284A priority Critical patent/CN101969378B/zh
Publication of CN101969378A publication Critical patent/CN101969378A/zh
Application granted granted Critical
Publication of CN101969378B publication Critical patent/CN101969378B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明为基于交换机的可扩展DSPEED-DSP-Q6474信号处理板,属于高速实时信号处理领域。包括一个单核DSP处理节点、四个三核DSP处理节点、一个FPGA处理节点、一个串行RapidIO交换机模块、CPCI 6U标准板型;单核DSP处理节点由一片TMS320C6455和一组容量为512MB的DDR2 SDRAM组成;三核DSP处理节点由一片TMS320C6474和一组容量为512MB的DDR2 SDRAM组成;FPGA处理节点由一片XC5VSX95T或者XC5VLX110T和两组容量各为512MB的DDR2SDRAM组成;本发明克服已有高速实时信号处理板卡处理器间数据交换带宽小且接口协议不统一、板间可扩展性差的问题。

Description

基于交换机的可扩展DSPEED-DSP_Q6474信号处理板
技术领域
本发明涉及一种基于交换机的可扩展DSPEED-DSP_Q6474信号处理板,属于高速实时信号处理及其相关领域。
背景技术
高速实时信号处理板卡主要应用于数据量大、运算密集、实时性强的嵌入式应用场合,例如雷达信号处理、图像处理、无线基站等应用领域。在这些应用中,高速实时信号处理板卡除了需要强大的运算能力和大容量的数据缓存能力以外,还需要处理器间具备大带宽的数据交换能力以实现高效率的并行处理,需要丰富、大带宽的板间接口以提高板卡的可扩展性。
目前大多数的高速实时信号处理板卡,其运算能力和缓存容量较小、处理器间的数据交换带宽小且接口协议不统一、可扩展性差,无法满足构建通用高速实时信号处理平台的需求。
发明内容
本发明的目的在于克服已有高速实时信号处理板卡处理器间数据交换带宽小且接口协议不统一、板间可扩展性差的问题。
本发明基于交换机的可扩展DSPEED-DSP_Q6474信号处理板包括一个单核DSP处理节点、四个三核DSP处理节点、一个FPGA处理节点、一个串行RapidIO交换机、CPCI 6U标准板型;单核DSP处理节点由一片TMS320C6455和一组容量为512MB的DDR2 SDRAM组成;三核DSP处理节点由一片TMS320C6474和一组容量为512MB的DDR2 SDRAM组成;FPGA处理节点由一片XC5VSX95T或者XC5VLX110T和两组容量各为512MB的DDR2 SDRAM组成;各处理节点都通过其串行RapidIO接口与交换机CPS 80KSW0005互连;串行RapidIO交换机另有四个4x串行RapidIO接口与CPCI自定义接插件J3互连,FPGA处理节点有三个4x串行RapidIO接口、4个1x光纤接口和四个自定义源同步传输总线接口,其中4x串行RapidIO接口与串行RapidIO交换机互连,光纤接口输出用于板间互联,自定义总线接口分别连接到CPCI的J4、J5和PMC的JN3、JN4用于板间扩展。
本发明的有益效果如下:本发明信号处理板由于采用了6个高性能处理节点,并通过统一的高带宽、低时延RapidIO网络互联,从而实现单板峰值处理能力3644.8GMACs、最大缓存容量3.5GB、峰值数据交换带宽55Gbps的技术指标;通过集成PCI接口、串行RapidIO接口、自定义源同步传输总线接口、光纤接口和千兆以太网等多种接口,使得该板卡易于实现板间或者系统间扩展。由本发明高速实时信号处理板卡构建的通用信号处理系统不仅处理能力强、缓存容量大、易于管理,而且克服了传统异构处理器互联接口不统一的缺点。
附图说明
图1是本发明的电路原理框图。
图2是本发明的C6474处理节点设计示意图。
图3是本发明的C6455处理节点设计示意图。
图4是本发明的FPGA处理节点设计示意图。
图5是本发明的串行RapidIO交换机接口示意图。
具体实施方式
下面结合附图与具体实施方式对本发明做进一步详细描述:
针对TI高性能多核DSP和Xilinx高性能FPGA实现了一款基于交换机的可扩展DSPEED-DSP_Q6474板;通过串行RapidIO交换机实现板内多种处理器间的低时延、大带宽数据交换并提供板间扩展接口,上位机可通过PCI总线访问TMS320C6455DSP实现对整个信号处理板的管理和控制;该款板卡具有可扩展性强的优点,由此组建的高速实时信号处理系统在处理能力、缓存能力和数据交换带宽等指标上优于同类信号处理系统;
如图1所示,整板包括四个C6474处理节点、一个C6455处理节点和一个FPGA处理节点,六个处理节点通过CPS 80KSW0005互联而组成串行RapidIO交换网络。C6474处理节点由一片TMS320C6474DSP和外接的512MB DDR2 SDRAM组成,其对外接口包括2个1x的SRIO(串行RapidIO)接口、I2C接口、AIF接口等,如图2所示。C6455处理节点由一片TMS320C6455DSP、512MB DDR2 SDRAM、一片256MB的Flash、一片CPLD和一片PHY芯片(型号为ET1011C)组成,其对外接口包括1个4x的SRIO接口、EMIFA接口、PCI接口、千兆以太网接口、I2C接口和GPIO接口等,如图3所示。FPGA处理节点由一片XC5VSX95T(或者XC5VLX110T)FPGA和两组512MB DDR2 SDRAM组成,其对外接口包括4个1x的光纤接口、Selectmap配置接口、EMIFA接口、3个4x的SRIO接口、G PIO接口以及四个自定义传输总线接口(分别与CPCI J4、J5和PMC JN3、JN4互联)等,如图4所示。CPS 80KSW0005交换机芯片被配置为8个1x和8个4x SRIO接口,其中8个1x接口与四片C6474互联,每片C6474各占2个1x SRIO接口,8个4x SRIO接口中3个用于与FPGA互联、1个用于与C6455互联、4个与CPCI J3互联用于板间扩展,如图5所示。串行RapidIO交换机是板内处理节点间互联的核心,实现了板内异构处理器间的大带宽、低延时互联,同时其与CPCI J3互联的4个4x SRIO接口也大大增强了板卡的扩展性。

Claims (1)

1.基于交换机的可扩展DSPEED-DSP_Q6474信号处理板,其特征在于:包括一个单核DSP处理节点、四个三核DSP处理节点、一个FPGA处理节点、一个串行RapidIO交换机、CPCI 6U标准板型;单核DSP处理节点由一片TMS320C6455和一组容量为512MB的DDR2 SDRAM组成;三核DSP处理节点由一片TMS320C6474和一组容量为512MB的DDR2 SDRAM组成;FPGA处理节点由一片XC5VSX95T或者XC5VLX110T和两组容量各为512MB的DDR2 SDRAM组成;串行RapidIO交换机是交换机CPS 80KSW0005,各处理节点都通过其串行RapidIO接口与交换机CPS80KSW0005互连;串行RapidIO交换机另有四个4x串行RapidIO接口与CPCI自定义接插件J3互连,FPGA处理节点有三个4x串行RapidIO接口、4个1x光纤接口和四个自定义源同步传输总线接口,其中4x串行RapidIO接口与串行RapidIO交换机互连,光纤接口输出用于板间互联,自定义总线接口分别连接到CPCI的J4、J5和PMC的JN3、JN4用于板间扩展。
CN201010527284A 2010-10-26 2010-10-26 基于交换机的可扩展dspeed-dsp_q6474信号处理板 Expired - Fee Related CN101969378B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201010527284A CN101969378B (zh) 2010-10-26 2010-10-26 基于交换机的可扩展dspeed-dsp_q6474信号处理板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010527284A CN101969378B (zh) 2010-10-26 2010-10-26 基于交换机的可扩展dspeed-dsp_q6474信号处理板

Publications (2)

Publication Number Publication Date
CN101969378A CN101969378A (zh) 2011-02-09
CN101969378B true CN101969378B (zh) 2012-09-19

Family

ID=43548484

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010527284A Expired - Fee Related CN101969378B (zh) 2010-10-26 2010-10-26 基于交换机的可扩展dspeed-dsp_q6474信号处理板

Country Status (1)

Country Link
CN (1) CN101969378B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104794091B (zh) * 2014-01-22 2018-01-12 北京浩正泰吉科技有限公司 一种基于cpci接口的通信卡
CN103970704A (zh) * 2014-04-16 2014-08-06 上海电控研究所 一种基于RapidIO协议的光纤总线的硬件系统
US9641176B2 (en) 2015-07-21 2017-05-02 Raytheon Company Secure switch assembly
CN105763258A (zh) * 2016-03-18 2016-07-13 苏州盛森集成电路科技有限公司 一种基于fpga的数字处理及控制系统
CN106603113B (zh) * 2016-11-25 2019-04-23 上海无线电设备研究所 一种雷达信号处理机对外通信控制系统
CN109361461A (zh) * 2018-11-15 2019-02-19 中国航空工业集团公司洛阳电光设备研究所 一种基于光纤通道的RapidIO协议传输系统
CN114443170B (zh) * 2022-01-29 2023-10-24 中国航空无线电电子研究所 Fpga动态并行加卸载系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6760900B2 (en) * 2001-12-03 2004-07-06 Anadigics Inc. Integrated circuits with scalable design
CN101102197A (zh) * 2007-08-10 2008-01-09 北京理工大学 基于交换机的可扩展dspeed-dsp_q6455信号处理板
CN201550129U (zh) * 2009-11-26 2010-08-11 京信通信系统(中国)有限公司 基于交换机构架的信号处理板
CN101848186A (zh) * 2009-03-27 2010-09-29 西安飞讯光电有限公司 一种塑料光纤三层以太网交换机

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4625368B2 (ja) * 2005-05-20 2011-02-02 日本電信電話株式会社 光信号処理回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6760900B2 (en) * 2001-12-03 2004-07-06 Anadigics Inc. Integrated circuits with scalable design
CN101102197A (zh) * 2007-08-10 2008-01-09 北京理工大学 基于交换机的可扩展dspeed-dsp_q6455信号处理板
CN101848186A (zh) * 2009-03-27 2010-09-29 西安飞讯光电有限公司 一种塑料光纤三层以太网交换机
CN201550129U (zh) * 2009-11-26 2010-08-11 京信通信系统(中国)有限公司 基于交换机构架的信号处理板

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JP特开2006-325137A 2006.11.30
刘国满等.基于CPCI总线的双TMS320C6414并行信号处理板的设计与实现.《测控技术》.2004,第23卷(第z1期), *
张雄奎.一种基于TMS320C6202的嵌入式信号处理模块的设计与实现.《测控技术》.2006,第25卷(第z1期), *

Also Published As

Publication number Publication date
CN101969378A (zh) 2011-02-09

Similar Documents

Publication Publication Date Title
CN101969378B (zh) 基于交换机的可扩展dspeed-dsp_q6474信号处理板
CN102033581B (zh) 一种基于多核网络处理器的高可扩展性atca板
CN105100234B (zh) 一种云服务器互联系统
CN202309754U (zh) 高速信号数据处理系统
CN206820773U (zh) 一种支持RapidIO和网络双交换功能的板卡
CN103106173A (zh) 多核处理器核间互联的方法
CN105867072A (zh) 一种基于vme-s总线的工件台运动控制系统
CN108270877B (zh) 分布式网络节点数据共享系统
CN103036958B (zh) 一种服务器集群高速存储系统
CN101650701A (zh) 并行总线到RapidIO高速串行总线的转换装置
CN105099776A (zh) 云服务器的管理系统
CN106844263B (zh) 一种基于可配置的多处理器计算机系统及实现方法
CN103116559A (zh) 一种高速互联服务器系统的设计方法
CN107748726A (zh) 一种gpu箱
CN104679714A (zh) 一种基于atca架构的超级计算机集群
CN203561933U (zh) 一种基于vpx总线的fmc结构3u通用载板
CN202721696U (zh) 一种以太网交换机硬件结构
CN203178870U (zh) 网口转接卡
CN105589830B (zh) 一种刀片式服务器架构
CN111586331A (zh) 一种视频处理设备
CN1131484C (zh) 消息传输总线系统
CN214098424U (zh) 一种基于腾云s2500的双路服务器主板
CN111008174B (zh) 一种基于atca的100ge高密度服务器系统
CN207352610U (zh) 一种基于PCI Express总线架构的FPGA数据处理卡
CN201234270Y (zh) 高速InfiniBand交换刀片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120919

Termination date: 20151026

EXPY Termination of patent right or utility model