CN109686340B - 一种液晶显示面板 - Google Patents

一种液晶显示面板 Download PDF

Info

Publication number
CN109686340B
CN109686340B CN201910205614.6A CN201910205614A CN109686340B CN 109686340 B CN109686340 B CN 109686340B CN 201910205614 A CN201910205614 A CN 201910205614A CN 109686340 B CN109686340 B CN 109686340B
Authority
CN
China
Prior art keywords
circuit
nmos transistor
line scan
scan signals
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910205614.6A
Other languages
English (en)
Other versions
CN109686340A (zh
Inventor
岳振博
李�杰
廖木山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing CEC Panda LCD Technology Co Ltd
Original Assignee
Nanjing CEC Panda LCD Technology Co Ltd
Nanjing Huadong Electronics Information and Technology Co Ltd
Nanjing CEC Panda FPD Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing CEC Panda LCD Technology Co Ltd, Nanjing Huadong Electronics Information and Technology Co Ltd, Nanjing CEC Panda FPD Technology Co Ltd filed Critical Nanjing CEC Panda LCD Technology Co Ltd
Priority to CN201910205614.6A priority Critical patent/CN109686340B/zh
Publication of CN109686340A publication Critical patent/CN109686340A/zh
Application granted granted Critical
Publication of CN109686340B publication Critical patent/CN109686340B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提出一种液晶显示面板,涉及液晶显示领域,所述液晶显示面板包括栅极扫描驱动电路、电平转换电路、时序控制电路以及信号侦测回路模块;所述信号侦测回路模块以电平转换电路输出的行扫描信号作为输入信号进行侦测,当出现异常时,以复位信号作为输出信号重新启动时序控制电路。

Description

一种液晶显示面板
技术领域
本发明属于液晶显示领域,具体涉及一种液晶显示面板。
背景技术
栅极扫描驱动电路称之为Gate Driver Monolithic(GDM),如图1所示是栅极扫描信号产生的过程,GDM电路是利用现有TFT制程产生S/R电路,替代原有的Gate IC的部分功能,实现所需栅极扫描讯号。GDM不仅节省成本,同时由于省去了栅极方向绑定(bonding)的工艺,对提升产能极为有利,还有利于提高液晶显示面板的集成度,适合制作窄边框或无边框的液晶显示面板。
图2是现有技术中常见的GDM面板的架构示意图,如图2所示,时序控制电路(TCON)接收外部画面数据信号,然后将数据传送给数据驱动电路(Source IC)。首先时序控制电路输出帧扫描起始信号(Gspi)、电荷清除信号(Clri)、行扫描信号(GCK)信号给电平转换电路(Level Shift),电平转换电路再输出栅极扫描驱动电路所需的帧扫描起始信号(Gspo)、电荷清除信号(Clro)、行扫描信号(CK1、CK2……CKn)等信号,从而实现面板逐行扫描,数据驱动电路搭配面板的逐行扫描将数据信号送给对应的像素。
但是,当时序控制电路送出的帧画面数据出现缺失时,电平转换电路输出的栅极扫描驱动电路的信号时序会持续停留在数据停止的位置,例如:若停止时行扫描信号CK1、CK4为高,则栅极扫描驱动电路会持续为高,直至因大电流造成关机。
发明内容
本发明提供一种液晶显示面板,这种液晶显示面板解决了帧数据缺失导致的栅极扫描驱动电路异常的问题。
本发明的技术方案如下:
本发明公开了一种液晶显示面板,包括栅极扫描驱动电路、电平转换电路、时序控制电路以及信号侦测回路模块。
所述信号侦测回路模块以电平转换电路输出的行扫描信号作为输入信号进行侦测,当出现异常时,以复位信号作为输出信号重新启动时序控制电路。
优选地,所述电平转换电路输出的行扫描信号包括时序对称的第一行扫描信号和第二行扫描信号。
所述信号侦测回路模块包括第一充电回路、第一放电回路、第二充电回路、第二放电回路以及重启触发电路;所述第一充电回路、第一放电回路以及重启触发电路连接于第一行扫描信号,所述第二充电回路、第二放电回路以及重启触发电路连接于第二行扫描信号,所述第一充电回路、第二充电回路以及重启触发电路连接于上拉电压,所述第一放电回路和第二放电回路连接于地线,所述重启触发电路输出复位信号。
优选地,所述第一充电回路包括第一NMOS晶体管、第一电阻以及第一电容器。
所述第一NMOS晶体管的控制端连接第一行扫描信号,第一NMOS晶体管的两个通路端分别连接上拉电压和第一电阻;所述第一电阻的两端分别连接第一NMOS晶体管和第一电容器;所述第一电容器的两个极板分别连接第一电阻和地线。
优选地,所述第一放电回路包括第五PMOS晶体管、第三电阻以及第一电容器。
所述第五PMOS晶体管的控制端连接第一行扫描信号,第五PMOS晶体管的两个通路端分别连接第一充电回路和第三电阻;所述第三电阻的两端分别连接第五PMOS晶体管和地线;所述第一电容器的两个极板分别连接第一充电回路和地线。
优选地,所述第二充电回路包括第二NMOS晶体管、第二电阻以及第二电容器。
所述第二NMOS晶体管的控制端连接第二行扫描信号,第二NMOS晶体管的两个通路端分别连接上拉电压和第二电阻;所述第二电阻的两端分别连接第二NMOS晶体管和第二电容器;所述第二电容器的两个极板分别连接第二电阻和地线。
优选地,所述第二放电回路包括第六PMOS晶体管、第四电阻以及第二电容器。
所述第六PMOS晶体管的控制端连接第二行扫描信号,第六PMOS晶体管的两个通路端分别连接第二充电回路和第四电阻;所述第四电阻的两端分别连接第六PMOS晶体管和地线;所述第二电容器的两个极板分别连接第二充电回路和地线。
优选地,所述重启触发电路包括第三NMOS晶体管和第四NMOS晶体管。
所述第三NMOS晶体管的控制端连接第一放电回路,第三NMOS晶体管的两个通路端分别连接上拉电压和复位信号;所述第四NMOS晶体管的控制端连接第二放电回路,第四NMOS晶体管的两个通路端分别连接上拉电压和复位信号。
优选地,所述侦测回路模块集成在栅极扫描驱动电路的内部。
本发明提供的技术方案具有以下几点有益效果:
本发明提出的带有信号侦测回路模块的液晶显示面板,能够对电平转换电路输出的行扫描信号GCK进行侦测,一旦出现异常,可以在极短时间内重新启动时序控制电路,进而防止栅极扫描驱动电路持续为高造成的大电流对PWB板产生损坏。
附图说明
下面将以明确易懂的方式,结合附图说明优选实施方式,对本发明予以进一步说明。
图1是栅极扫描信号产生的过程示意图;
图2是现有技术中常见的GDM面板的架构示意图;
图3是本发明液晶显示面板架构示意图;
图4是本发明信号侦测回路模块示意图;
图5是本发明信号侦测回路模块电路示意图;
图6是行扫描信号与复位信号时序图。
具体实施方式
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对照附图说明本发明的具体实施方式。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,并获得其他的实施方式。
为使图面简洁,各图中只示意性地表示出了与本发明相关的部分,它们并不代表其作为产品的实际结构。另外,以使图面简洁便于理解,在有些图中具有相同结构或功能的部件,仅示意性地绘示了其中的一个,或仅标出了其中的一个。在本文中,“一个”不仅表示“仅此一个”,也可以表示“多于一个”的情形。
下面以具体实施例详细介绍本发明的技术方案。
本发明提供一种液晶显示面板,如图3所示,包括栅极扫描驱动电路(GDM电路)01、电平转换电路(Level Shift)02、时序控制电路(Tcon)03以及信号侦测回路模块04。
所述信号侦测回路模块04以电平转换电路02输出的行扫描信号GCK作为输入信号进行侦测,当出现异常时,以复位信号Reset作为输出信号重新启动时序控制电路03。
其中,所述电平转换电路02输出的行扫描信号包括时序对称的第一行扫描信号GCK1和第二行扫描信号GCK2。
如图4所示,所述信号侦测回路模块04包括第一充电回路41、第一放电回路42、第二充电回路43、第二放电回路44以及重启触发电路45。所述第一充电回路41、第一放电回路42以及重启触发电路45连接于第一行扫描信号GCK1,所述第二充电回路43、第二放电回路44以及重启触发电路45连接于第二行扫描信号GCK2,所述第一充电回路41、第二充电回路43以及重启触发电路45连接于上拉电压VCC,所述第一放电回路42和第二放电回路44连接于地线GND,所述重启触发电路45连接于复位信号Reset。
行扫描信号如图5所示,其中,所述第一充电回路41包括第一NMOS晶体管Q1、第一电阻R1以及第一电容器C1。
所述第一NMOS晶体管Q1的控制端连接第一行扫描信号GCK1,第一NMOS晶体管Q1的两个通路端分别连接上拉电压VCC和第一电阻R1;所述第一电阻R1的两端分别连接第一NMOS晶体管Q1和第一电容器C1;所述第一电容器C1的两个极板分别连接第一电阻R1和地线GND。
所述第一放电回路42包括第五PMOS晶体管Q5、第三电阻R3以及第一电容器C1。
所述第五PMOS晶体管Q5的控制端连接第一行扫描信号GCK1,第五PMOS晶体管Q5的两个通路端分别连接第一充电回路41和第三电阻R3;所述第三电阻R3的两端分别连接第五PMOS晶体管Q5和地线GND;所述第一电容器C1的两个极板分别连接第一充电回路41和地线GND。
其中,所述第二充电回路43包括第二NMOS晶体管Q2、第二电阻R2以及第二电容器C2。
所述第二NMOS晶体管Q2的控制端连接第二行扫描信号GCK2,第二NMOS晶体管Q2的两个通路端分别连接上拉电压VCC和第二电阻R2;所述第二电阻R2的两端分别连接第二NMOS晶体管Q2和第二电容器C2;所述第二电容器C2的两个极板分别连接第二电阻R2和地线GND。
所述第二放电回路44包括第六PMOS晶体管Q6、第四电阻R4以及第二电容器C2。
所述第六PMOS晶体管Q6的控制端连接第二行扫描信号GCK2,第六PMOS晶体管Q6的两个通路端分别连接第二充电回路43和第四电阻R4;所述第四电阻R4的两端分别连接第六PMOS晶体管Q6和地线GND;所述第二电容器C2的两个极板分别连接第二充电回路43和地线GND。
此外,所述重启触发电路45包括第三NMOS晶体管Q3和第四NMOS晶体管Q4。
所述第三NMOS晶体管Q3的控制端连接第一放电回路42,第三NMOS晶体管Q3的两个通路端分别连接上拉电压VCC和复位信号Reset;
所述第四NMOS晶体管Q34的控制端连接第二放电回路44,第四NMOS晶体管Q4的两个通路端分别连接上拉电压VCC和复位信号Reset。
如图4所示,第一充电回路41和第一放电回路42、第二充电回路43和第二放电回路44以对称结构的形式连接在重启触发电路45和上拉电压VCC的两侧,当行扫描信号为高电平时执行充电回路,当行扫描信号为低电平时执行放电回路。
本发明中提及的第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4的阻值,第一电容器C1、第二电容器C2的容值只要在可实现充放电动作的范围内均在本发明的保护范围内。
本发明的信号侦测回路模块04除了可以设置在液晶显示面板上,也可以集成在栅极扫描驱动电路的内部。
下面是信号侦测回路模块04具体工作过程的描述:
图6是行扫描信号与复位信号的时序图,其中,电平转换电路02输出的行扫描信号CK1与CK3,CK2与CK4时序上互为相反,在本实施例中,以CK1与CK3作为第一行扫描信号和第二行扫描信号为例作为分析。
首先将电平转换电路02输出的时序对称的第一行扫描信号CK1和第二行扫描信号CK3分别输入到信号侦测回路模块04的第一充电回路41与第二充电回路43中,先对第一充电回路41和第一放电回路42工作原理进行分析:
当栅极扫描信号正常工作时,行扫描信号输出占空比为50%的矩形波,第一行扫描信号CK1为高,则第一NMOS晶体管Q1打开,第五PMOS晶体管Q5关闭,第一电阻R1和第一电容C1组成的第一充电回路41执行第一电容C1的充电动作,第三电阻R3和第一电容C1组成的第一放电回路42因第五PMOS晶体管Q5关闭不执行动作。在此过程中,第一电容C1的电压VC1小于第三NMOS晶体管Q3的阈值电压Vth,所以第三NMOS晶体管Q3不打开,复位信号Reset持续为低电平状态。
当第一行扫描信号CK1为低时,则第一NMOS晶体管Q1关闭,第五PMOS晶体管Q5打开,第三电阻R3和第一电容C1组成的第一放电回路42执行放电动作(清电荷)。
当栅极扫描信号出现异常时,第一行扫描信号CK1会一直维持异常状态如图6所示,假设第一行扫描信号CK1异常时为高,第一NMOS晶体管Q1打开,第五PMOS晶体管Q5关闭,第一电容C1持续充电直至打开第三NMOS晶体管Q3,此时重启触发电路45被拉高输出复位信号Reset,在A点处时序控制电路03被重新启动。
若异常时第一行扫描信号CK1为低,则第二行扫描信号CK3为高,第四NMOS晶体管Q4打开,重启触发电路45被拉高输出复位信号Reset,时序控制电路03被重新启动。
本实施例提到的重启触发电路45是在被拉高的情况下输出复位信号Reset,当重启触发电路45是在被拉低的情况下输出复位信号Reset也在本发明的保护范围内。本发明提出的带有信号侦测回路模块04的液晶显示面板,能够对电平转换电路02输出的行扫描信号GCK进行侦测,一旦出现异常,可以在极短时间内重新启动时序控制电路03,进而防止栅极扫描驱动电路持续为高造成的大电流对PWB板产生损坏。
应当说明的是,以上所述仅是本发明的优选实施方式,但是本发明并不限于上述实施方式中的具体细节,应当指出,对于本技术领域的普通技术人员来说,在本发明的技术构思范围内,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,对本发明的技术方案进行多种等同变换,这些改进、润饰和等同变换也应视为本发明的保护范围。

Claims (7)

1.一种液晶显示面板,其特征在于,包括栅极扫描驱动电路、电平转换电路、时序控制电路以及信号侦测回路模块;
所述信号侦测回路模块以电平转换电路输出的行扫描信号作为输入信号进行侦测,当出现异常时,以复位信号作为输出信号重新启动时序控制电路;
所述电平转换电路输出的行扫描信号包括时序对称的第一行扫描信号和第二行扫描信号;
所述信号侦测回路模块包括第一充电回路、第一放电回路、第二充电回路、第二放电回路以及重启触发电路;所述第一充电回路、第一放电回路以及重启触发电路连接于第一行扫描信号,所述第二充电回路、第二放电回路以及重启触发电路连接于第二行扫描信号,所述第一充电回路、第二充电回路以及重启触发电路连接于上拉电压,所述第一放电回路和第二放电回路连接于地线,所述重启触发电路输出复位信号。
2.根据权利要求1所述的一种液晶显示面板,其特征在于,所述第一充电回路包括第一NMOS晶体管、第一电阻以及第一电容器;
所述第一NMOS晶体管的控制端连接第一行扫描信号,第一NMOS晶体管的两个通路端分别连接上拉电压和第一电阻;
所述第一电阻的两端分别连接第一NMOS晶体管和第一电容器;
所述第一电容器的两个极板分别连接第一电阻和地线。
3.根据权利要求1所述的一种液晶显示面板,其特征在于,所述第一放电回路包括第五PMOS晶体管、第三电阻以及第一电容器;
所述第五PMOS晶体管的控制端连接第一行扫描信号,第五PMOS晶体管的两个通路端分别连接第一充电回路和第三电阻;
所述第三电阻的两端分别连接第五PMOS晶体管和地线;
所述第一电容器的两个极板分别连接第一充电回路和地线。
4.根据权利要求1所述的一种液晶显示面板,其特征在于,所述第二充电回路包括第二NMOS晶体管、第二电阻以及第二电容器;
所述第二NMOS晶体管的控制端连接第二行扫描信号,第二NMOS晶体管的两个通路端分别连接上拉电压和第二电阻;
所述第二电阻的两端分别连接第二NMOS晶体管和第二电容器;
所述第二电容器的两个极板分别连接第二电阻和地线。
5.根据权利要求1所述的一种液晶显示面板,其特征在于,所述第二放电回路包括第六PMOS晶体管、第四电阻以及第二电容器;
所述第六PMOS晶体管的控制端连接第二行扫描信号,第六PMOS晶体管的两个通路端分别连接第二充电回路和第四电阻;
所述第四电阻的两端分别连接第六PMOS晶体管和地线;
所述第二电容器的两个极板分别连接第二充电回路和地线。
6.根据权利要求1所述的一种液晶显示面板,其特征在于,所述重启触发电路包括第三NMOS晶体管和第四NMOS晶体管;
所述第三NMOS晶体管的控制端连接第一放电回路,第三NMOS晶体管的两个通路端分别连接上拉电压和复位信号;
所述第四NMOS晶体管的控制端连接第二放电回路,第四NMOS晶体管的两个通路端分别连接上拉电压和复位信号。
7.根据权利要求1-6任一所述的一种液晶显示面板,其特征在于,所述侦测回路模块集成在栅极扫描驱动电路的内部。
CN201910205614.6A 2019-03-19 2019-03-19 一种液晶显示面板 Active CN109686340B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910205614.6A CN109686340B (zh) 2019-03-19 2019-03-19 一种液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910205614.6A CN109686340B (zh) 2019-03-19 2019-03-19 一种液晶显示面板

Publications (2)

Publication Number Publication Date
CN109686340A CN109686340A (zh) 2019-04-26
CN109686340B true CN109686340B (zh) 2019-06-07

Family

ID=66184281

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910205614.6A Active CN109686340B (zh) 2019-03-19 2019-03-19 一种液晶显示面板

Country Status (1)

Country Link
CN (1) CN109686340B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110675836B (zh) * 2019-10-18 2021-08-27 合肥维信诺科技有限公司 一种扫描电路及其驱动方法和显示面板
CN114141201A (zh) * 2021-12-13 2022-03-04 Tcl华星光电技术有限公司 一种像素驱动电路、像素驱动方法及显示面板
CN115497430B (zh) * 2022-10-19 2023-11-24 北京京东方显示技术有限公司 一种显示面板的控制电路、控制方法及显示设备
CN116455373B (zh) * 2023-06-14 2023-09-05 芯迈微半导体(上海)有限公司 一种数字芯片的复位触发电路、数字芯片以及数字电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108364605A (zh) * 2017-01-26 2018-08-03 上海和辉光电有限公司 自动恢复oled显示面板显示状态的系统及移动终端
CN109147690A (zh) * 2018-08-24 2019-01-04 惠科股份有限公司 控制方法及装置、控制器

Also Published As

Publication number Publication date
CN109686340A (zh) 2019-04-26

Similar Documents

Publication Publication Date Title
CN109686340B (zh) 一种液晶显示面板
CN108806611B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
EP3825996A1 (en) Shift register unit, gate drive circuit, display device, and driving method
CN202677790U (zh) 移位寄存器单元、移位寄存器和显示装置
US9047803B2 (en) Display apparatus including bi-directional gate drive circuit
CN102654984B (zh) 移位寄存器单元以及栅极驱动电路
CN105068682B (zh) 感测显示装置及其移位暂存器
CN102819998B (zh) 移位寄存器和显示装置
CN109979375B (zh) 一种显示装置的关机控制电路及显示装置
CN106448594B (zh) 一种高可靠性的栅极驱动电路
CN106448595B (zh) 一种高可靠性的栅极驱动电路
CN101206318B (zh) 移位寄存器与液晶显示装置
CN203746393U (zh) 一种栅极驱动电路及显示装置
CN103400561B (zh) 栅极驱动电路
CN103943083A (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN110827776B (zh) Goa器件及栅极驱动电路
US20120162054A1 (en) Gate driver, driving circuit, and lcd
CN106847162B (zh) 栅极驱动单元、驱动方法、栅极驱动电路和显示装置
CN105609138A (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN104658505A (zh) 一种移位寄存器、栅极驱动电路和相关装置
CN109036303A (zh) Goa电路及显示装置
CN107195281B (zh) 一种扫描驱动电路及装置
CN106486079A (zh) 阵列基板栅极驱动电路
CN109801582A (zh) 一种自驱动像素电路及显示装置
CN102779493B (zh) 移位寄存器单元、移位寄存器及液晶显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20200827

Address after: No.7 Tianyou Road, Qixia District, Nanjing City, Jiangsu Province

Patentee after: NANJING CEC PANDA LCD TECHNOLOGY Co.,Ltd.

Address before: Nanjing Crystal Valley Road in Qixia District of Nanjing City Tianyou 210033 Jiangsu province No. 7

Co-patentee before: NANJING CEC PANDA LCD TECHNOLOGY Co.,Ltd.

Patentee before: NANJING CEC PANDA FPD TECHNOLOGY Co.,Ltd.

Co-patentee before: Nanjing East China Electronic Information Technology Co.,Ltd.

TR01 Transfer of patent right