CN109686330A - 一种像素驱动电路及其驱动方法 - Google Patents
一种像素驱动电路及其驱动方法 Download PDFInfo
- Publication number
- CN109686330A CN109686330A CN201910057090.0A CN201910057090A CN109686330A CN 109686330 A CN109686330 A CN 109686330A CN 201910057090 A CN201910057090 A CN 201910057090A CN 109686330 A CN109686330 A CN 109686330A
- Authority
- CN
- China
- Prior art keywords
- current potential
- scanning line
- pixel
- film transistor
- drags down
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种像素驱动电路,包括子像素、薄膜晶体管、与薄膜晶体管电性连接的多行扫描线和多列数据线;子像素与薄膜晶体管的漏极电性连接;像素驱动电路还包括与扫描线电性连接的扫描驱动器以及与数据线电性连接的数据驱动器,其中,扫描驱动器为扫描线提供第一拉低电位和第二拉低电位,第一拉低电位低于薄膜晶体管的关断电位,第二拉低电位低于第一拉低电位。在扫描线的电位由高电位VGH往低电位关断时,将扫描线的目标电位先行设置为较低的电位,即第二拉低电位VGL2,从而降低扫描信号关断时间。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法。
背景技术
目前多数液晶显示面板均采用逐行扫描的方式实现画面刷新,像素驱动电路中,在栅极信号下拉阶段,需在数据线的数据信号跳变前将栅极信号下拉至关断所需电位。
然而,随着显示面板分辨率的提高,特别是大尺寸高分辨率产品中,由于栅极信号电压下降时间较长,容易导致发生误充电,影响显示品质。
发明内容
本发明提供一种像素驱动电路,以解决由于栅极信号电压下降时间较长,容易导致发生误充电的技术问题。
为解决上述问题,本发明提供的技术方案如下:
一种像素驱动电路,包括:
呈阵列分布的多个子像素;
与所述子像素一一对应的薄膜晶体管,所述薄膜晶体管的漏极与所述子像素电性连接;
多行扫描线,所述扫描线与所述薄膜晶体管的栅极电性连接;
多列数据线,所述数据线与所述薄膜晶体管的源极电性连接;
与所述扫描线电性连接的扫描驱动器;
与所述数据线电性连接的数据驱动器;
其中,所述扫描驱动器为所述扫描线提供第一拉低电位和第二拉低电位,所述第一拉低电位低于所述薄膜晶体管的关断电位,所述第二拉低电位低于所述第一拉低电位。
进一步的,在第i行扫描线处于下拉阶段时,将与第i行扫描线连接的栅极的下拉目标电位设置为所述第二拉低电位,i为大于或等于1的正整数。
进一步的,在与第i行扫描线连接的栅极的电位下拉至对应的所述薄膜晶体管关断后,将与第i行扫描线连接的栅极的目标电位设置为所述第一拉低电位。
进一步的,在下一帧第i行扫描线重新启动前,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位。
进一步的,所述第一拉低电位为-4~-10伏特。
进一步的,所述第二拉低电位为-10.1~-20伏特。
本发明还提供一种像素驱动方法,用于驱动多行扫描线,在第i行扫描线处于下拉阶段时,扫描驱动器将第i行扫描线的下拉目标电位设置为第二拉低电位,在第i行扫描线所连接的栅极的电位下拉至对应的薄膜晶体管关断后,将与第i行扫描线连接的栅极的目标电位设置为第一拉低电位;其中,i为大于或等于1的正整数,所述第一拉低电位低于所述薄膜晶体管的关断电位,所述第二拉低电位低于所述第一拉低电位。
进一步的,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位。
进一步的,所述第一拉低电位为-4~-10伏特。
进一步的,所述第二拉低电位为-10.1~-20伏特。
本发明的有益效果为:在扫描线的电位由高电位VGH往低电位关断时,将扫描线的目标电位先行设置为较低的电位,即第二拉低电位VGL2,从而降低扫描信号关断时间。对应的薄膜晶体管关断后,在第i行扫描线连接的薄膜晶体管处于关断状态的前提下,将第i行扫描线的电位缓慢抬升至较高的电位,即第一拉低电位VGL1,从而不影响上拉阶段时扫描线的电位上升时间,提高像素充电率。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明具体实施方式中像素驱动电路的示意图;
图2为本发明具体实施方式中扫描线的电位波形图。
具体实施方式
以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是用以相同标号表示。
本发明针对现有的液晶显示面板中,由于栅极信号电压下降时间较长,容易导致发生误充电,影响显示品质的技术问题。本发明可以解决上述问题。
一种像素驱动电路,如图1所示,所述像素驱动电路包括呈阵列分布的多个子像素40、与所述子像素40一一对应的薄膜晶体管30、多行扫描线(如图中所示的Gi、Gi+1、Gm)和多列数据线(如图中所示的Di、Di+1、Di+2、Dn);所述子像素40与所述薄膜晶体管30的漏极电性连接,所述扫描线与所述薄膜晶体管30的栅极电性连接,所述数据线与所述薄膜晶体管30的源极电性连接。
所述像素驱动电路还包括与所述扫描线电性连接的扫描驱动器10以及与所述数据线电性连接的数据驱动器20。
其中,所述扫描驱动器10为所述扫描线提供第一拉低电位、第二拉低电位和高电位,所述数据驱动器20为所述数据线提供数据驱动信号电位;所述第一拉低电位低于所述薄膜晶体管30的关断电位,所述第二拉低电位低于所述第一拉低电位。
如图2所示,所述第一拉低电位为VGL1,所述第二拉低电位为VGL2,所述高电位为VGH,在液晶面板驱动过程中,扫描驱动器10为扫描线设置两个低电位,在扫描线的电位由高电位VGH往低电位关断时,将扫描线的目标电位先行设置为较低的电位,从而降低扫描信号关断时间。
具体的,第i行扫描线启动后,在第i行扫描线处于下拉阶段时,将与第i行扫描线连接的栅极的下拉目标电位设置为所述第二拉低电位VGL2,i为大于或等于1的正整数。
对于本领域技术人员可知,在扫描线的下拉阶段,若将扫描线的目标低电位设置为第一拉低电位VGL1,则扫描线的电位下拉至关断电位的时间为Tf1;若将扫描线的目标低电位设置为第二拉低电位VGL2,则扫描线的电位下拉至关断电位的时间为Tf2;由理论可知,Tf2<Tf1,且当VGL2电位越低时,Tf2越小,即下降至关断电位的时间越短,从而防止发生误充电导致影响显示品质。
具体的,在与第i行扫描线连接的栅极的电位下拉至对应的所述薄膜晶体管30关断后,将与第i行扫描线连接的栅极的目标电位设置为所述第一拉低电位VGL1。
对应的薄膜晶体管30关断后,在第i行扫描线连接的薄膜晶体管30处于关断状态的前提下,将第i行扫描线的电位缓慢抬升至较高的电位,从而不影响上拉阶段时扫描线的电位上升时间,提高像素充电率。
进一步的,在下一帧第i行扫描线重新启动前,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位VGL1。
在一实施方式中,关断电压为-2伏特,所述第一拉低电位为-4~-10伏特,所述第二拉低电位VGL2为-10.1~-20伏特。降低扫描线的电位下拉时间的同时,保证不影响扫描线的电位上拉时间。
基于上述像素驱动电路,本发明还提供一种像素驱动方法,用于驱动多行扫描线。
在第i行扫描线处于下拉阶段时,扫描驱动器10将第i行扫描线的下拉目标电位设置为第二拉低电位VGL2,在第i行扫描线所连接的栅极的电位下拉至对应的薄膜晶体管30关断后,扫描驱动器10将与第i行扫描线连接的栅极的目标电位设置为第一拉低电位VGL1;其中,i为大于或等于1的正整数,所述第一拉低电位VGL1低于所述薄膜晶体管30的关断电位,所述第二拉低电位VGL2低于所述第一拉低电位VGL1。
在扫描线的电位由高电位VGH往低电位关断时,将扫描线的目标电位先行设置为较低的电位,即第二拉低电位VGL2,从而降低扫描信号关断时间。对应的薄膜晶体管30关断后,在第i行扫描线连接的薄膜晶体管30处于关断状态的前提下,将第i行扫描线的电位缓慢抬升至较高的电位,从而不影响上拉阶段时扫描线的电位上升时间,提高像素充电率。
进一步的,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位VGL1。
在一实施方式中,关断电压为-2伏特,所述第一拉低电位VGL1为-4~-10伏特,所述第二拉低电位VGL2为-10.1~-20伏特。降低扫描线的电位下拉时间的同时,保证不影响扫描线的电位上拉时间。
本发明的有益效果为:在扫描线的电位由高电位VGH往低电位关断时,将扫描线的目标电位先行设置为较低的电位,即第二拉低电位VGL2,从而降低扫描信号关断时间。对应的薄膜晶体管30关断后,在第i行扫描线连接的薄膜晶体管30处于关断状态的前提下,将第i行扫描线的电位缓慢抬升至较高的电位,即第一拉低电位VGL1,从而不影响上拉阶段时扫描线的电位上升时间,提高像素充电率。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:
呈阵列分布的多个子像素;
与所述子像素一一对应的薄膜晶体管,所述薄膜晶体管的漏极与所述子像素电性连接;
多行扫描线,所述扫描线与所述薄膜晶体管的栅极电性连接;
多列数据线,所述数据线与所述薄膜晶体管的源极电性连接;
与所述扫描线电性连接的扫描驱动器;
与所述数据线电性连接的数据驱动器;
其中,所述扫描驱动器为所述扫描线提供第一拉低电位和第二拉低电位,所述第一拉低电位低于所述薄膜晶体管的关断电位,所述第二拉低电位低于所述第一拉低电位。
2.根据权利要求1所述的像素驱动电路,其特征在于,在第i行扫描线处于下拉阶段时,将与第i行扫描线连接的栅极的下拉目标电位设置为所述第二拉低电位,i为大于或等于1的正整数。
3.根据权利要求2所述的像素驱动电路,其特征在于,在与第i行扫描线连接的栅极的电位下拉至对应的所述薄膜晶体管关断后,将与第i行扫描线连接的栅极的目标电位设置为所述第一拉低电位。
4.根据权利要求3所述的像素驱动电路,其特征在于,在下一帧第i行扫描线重新启动前,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第一拉低电位为-4~-10伏特。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第二拉低电位为-10.1~-20伏特。
7.一种像素驱动方法,其特征在于,用于驱动多行扫描线,在第i行扫描线处于下拉阶段时,扫描驱动器将第i行扫描线的下拉目标电位设置为第二拉低电位,在第i行扫描线所连接的栅极的电位下拉至对应的薄膜晶体管关断后,将与第i行扫描线连接的栅极的目标电位设置为第一拉低电位;其中,i为大于或等于1的正整数,所述第一拉低电位低于所述薄膜晶体管的关断电位,所述第二拉低电位低于所述第一拉低电位。
8.根据权利要求7所述的像素驱动方法,其特征在于,将与第i行扫描线连接的栅极的电位调整至所述第一拉低电位。
9.根据权利要求7所述的像素驱动方法,其特征在于,所述第一拉低电位为-4~-10伏特。
10.根据权利要求7所述的像素驱动方法,其特征在于,所述第二拉低电位为-10.1~-20伏特。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910057090.0A CN109686330A (zh) | 2019-01-22 | 2019-01-22 | 一种像素驱动电路及其驱动方法 |
PCT/CN2019/084244 WO2020151115A1 (zh) | 2019-01-22 | 2019-04-25 | 一种像素驱动电路及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910057090.0A CN109686330A (zh) | 2019-01-22 | 2019-01-22 | 一种像素驱动电路及其驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109686330A true CN109686330A (zh) | 2019-04-26 |
Family
ID=66193674
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910057090.0A Pending CN109686330A (zh) | 2019-01-22 | 2019-01-22 | 一种像素驱动电路及其驱动方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN109686330A (zh) |
WO (1) | WO2020151115A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111028803A (zh) * | 2019-12-18 | 2020-04-17 | 福建华佳彩有限公司 | 一种Demux驱动方法 |
CN114627822A (zh) * | 2022-03-24 | 2022-06-14 | 武汉华星光电技术有限公司 | Goa电路的驱动方法、栅极驱动器及显示面板 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02214817A (ja) * | 1989-02-16 | 1990-08-27 | Hitachi Ltd | 液晶表示装置およびその駆動方法 |
CN202771779U (zh) * | 2012-05-07 | 2013-03-06 | 京东方科技集团股份有限公司 | 一种阵列基板行驱动电路、阵列基板及显示装置 |
CN103680377A (zh) * | 2012-09-18 | 2014-03-26 | 乐金显示有限公司 | 栅极移位寄存器及使用该栅极移位寄存器的平板显示器 |
CN103761949A (zh) * | 2013-12-31 | 2014-04-30 | 深圳市华星光电技术有限公司 | 栅极驱动电路以及驱动方法 |
CN104252851A (zh) * | 2013-06-27 | 2014-12-31 | 乐金显示有限公司 | 移位寄存器 |
CN104867473A (zh) * | 2015-06-16 | 2015-08-26 | 深圳市华星光电技术有限公司 | 驱动方法、驱动装置及显示装置 |
CN108630157A (zh) * | 2017-03-16 | 2018-10-09 | 三星显示有限公司 | 显示装置以及驱动显示装置的方法 |
-
2019
- 2019-01-22 CN CN201910057090.0A patent/CN109686330A/zh active Pending
- 2019-04-25 WO PCT/CN2019/084244 patent/WO2020151115A1/zh active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02214817A (ja) * | 1989-02-16 | 1990-08-27 | Hitachi Ltd | 液晶表示装置およびその駆動方法 |
CN202771779U (zh) * | 2012-05-07 | 2013-03-06 | 京东方科技集团股份有限公司 | 一种阵列基板行驱动电路、阵列基板及显示装置 |
CN103680377A (zh) * | 2012-09-18 | 2014-03-26 | 乐金显示有限公司 | 栅极移位寄存器及使用该栅极移位寄存器的平板显示器 |
CN104252851A (zh) * | 2013-06-27 | 2014-12-31 | 乐金显示有限公司 | 移位寄存器 |
CN103761949A (zh) * | 2013-12-31 | 2014-04-30 | 深圳市华星光电技术有限公司 | 栅极驱动电路以及驱动方法 |
CN104867473A (zh) * | 2015-06-16 | 2015-08-26 | 深圳市华星光电技术有限公司 | 驱动方法、驱动装置及显示装置 |
CN108630157A (zh) * | 2017-03-16 | 2018-10-09 | 三星显示有限公司 | 显示装置以及驱动显示装置的方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111028803A (zh) * | 2019-12-18 | 2020-04-17 | 福建华佳彩有限公司 | 一种Demux驱动方法 |
CN111028803B (zh) * | 2019-12-18 | 2023-09-05 | 福建华佳彩有限公司 | 一种Demux驱动方法 |
CN114627822A (zh) * | 2022-03-24 | 2022-06-14 | 武汉华星光电技术有限公司 | Goa电路的驱动方法、栅极驱动器及显示面板 |
WO2023178772A1 (zh) * | 2022-03-24 | 2023-09-28 | 武汉华星光电技术有限公司 | Goa电路的驱动方法、栅极驱动器及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
WO2020151115A1 (zh) | 2020-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109491158B (zh) | 一种显示面板及显示装置 | |
US8711132B2 (en) | Display panel and gate driving circuit and driving method for gate driving circuit | |
US11081040B2 (en) | Pixel circuit, display device and driving method | |
CN105096888A (zh) | 阵列基板、显示面板及其驱动方法 | |
CN109509446B (zh) | 显示模组及显示装置 | |
CN105374331A (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN107300815B (zh) | 阵列基板、液晶显示面板及其点反转驱动方法 | |
JP2004013153A (ja) | Lcdパネルのフリッカーを減少させる方法と回路 | |
JP3461757B2 (ja) | 液晶表示装置 | |
CN105529006A (zh) | 一种栅极驱动电路以及液晶显示器 | |
US9978326B2 (en) | Liquid crystal display device and driving method thereof | |
KR20180073787A (ko) | 게이트 구동 회로 및 이를 구비한 표시 장치 | |
US9140949B2 (en) | Array substrate, display panel, display device and method for driving array substrate | |
US9430982B2 (en) | Display apparatus | |
KR20100072631A (ko) | 액정표시장치 | |
CN104464680A (zh) | 一种阵列基板和显示装置 | |
CN109686330A (zh) | 一种像素驱动电路及其驱动方法 | |
US10482834B2 (en) | Pixel circuit, display device, display apparatus and driving method | |
US10147384B2 (en) | Boosting voltage generator and a display apparatus including the same | |
CN102637415A (zh) | 一种液晶显示装置及其驱动方法 | |
CN109119041B (zh) | Goa电路结构 | |
WO2018171061A1 (zh) | 驱动电路及液晶显示装置 | |
KR20150080118A (ko) | 표시장치 | |
CN114639361A (zh) | 栅极驱动电路和显示面板 | |
US20080062210A1 (en) | Driving device, display apparatus having the same and method of driving the display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190426 |