CN109672413A - 数字模拟转换器、数字功放子系统、数字功放系统 - Google Patents

数字模拟转换器、数字功放子系统、数字功放系统 Download PDF

Info

Publication number
CN109672413A
CN109672413A CN201910096690.8A CN201910096690A CN109672413A CN 109672413 A CN109672413 A CN 109672413A CN 201910096690 A CN201910096690 A CN 201910096690A CN 109672413 A CN109672413 A CN 109672413A
Authority
CN
China
Prior art keywords
switch
field
effect tube
electrically connected
power amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910096690.8A
Other languages
English (en)
Inventor
杨志飞
张海军
姚炜
杜黎明
程剑涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Awinic Technology Co Ltd
Original Assignee
Shanghai Awinic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Awinic Technology Co Ltd filed Critical Shanghai Awinic Technology Co Ltd
Priority to CN201910096690.8A priority Critical patent/CN109672413A/zh
Publication of CN109672413A publication Critical patent/CN109672413A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/26Modifications of amplifiers to reduce influence of noise generated by amplifying elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low-frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/185Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

本发明实施例公开了一种数字模拟转换器、数字功放子系统、数字功放系统,该数字模拟转换器包括:第一组成支路和第二组成支路,所述第一组成支路包括:串联的第一开关结构和第一电流源,所述第一电流源包括:第四电阻、第一场效应管、第二场效应管和第二运算放大器,所述第二组成支路包括:串联的第二开关结构和第二电流源,所述第二电流源包括:第五电阻、第三场效应管、第四场效应管和第三运算放大器,在应用于数字功放系统时,大大增加了所述数字模拟转换器的等效输出阻抗,降低了所述数字功放系统的电源抑制比。

Description

数字模拟转换器、数字功放子系统、数字功放系统
技术领域
本发明涉及电路技术领域,尤其涉及一种数字模拟转换器、数字功放子系统、数字功放系统。
背景技术
数字功放具有失真小、噪音低、动态范围大和抗干扰能力强等优点,在音质的透明度、解析力、背景的宁静以及低频的震撼力度方面的优势大大超过传统的模拟功放和classD功放。
随着DVD家庭影院、迷你音响系统、机顶盒、个人电脑、LCD电视、平板显示器和移动电话等消费类产品的更新,尤其是SACD、DVD Audio等一些高采样频率的新音源规格的出现,以及音响系统从立体声到多声道环绕系统的进化,都加速了数字功放的发展。
在数字功放领域,现有针对HIFI发烧友而出现了一种新的名词“纯数字功放”,其支持很多数字音频格式信号输入,如12S和TDM等,其可以经过数字DSP处理,实现丰富的音效算法,有很强的RF抗干扰能力,用在手机上,具有天然的优势,数字信号在传输过程中不会带来相位延迟、相位失真和交越失真等问题,听感的好处就是声音会更通透、定位更准以及声音更接近真实。
但是,在一些应用系统中,电源往往不太干净,有不同频率的电源纹波,若音频功放芯片的电源抑制比(PSRR)做得不够好的话,电源上的音频噪声就会通过音频功放芯片传送到喇叭上,引起烦躁的音频噪声,影响语音或音乐听感。尤其是在输入信号幅度很小的情况下,若所述数字功放系统的本征底噪很大,会使得所述数字功放系统的信噪比(SNR)变低,造成所述数字功放系统输出的声音中有吱吱的底噪声,影响听感。
发明内容
为解决上述技术问题,本发明实施例提供了一种数字模拟转换器,以在应用于数字功放系统时,降低所述数字功放系统的电源抑制比,减小输出噪声,提高音频输出质量。
为解决上述问题,本发明实施例提供了如下技术方案:
一种数字模拟转换器,包括:
第一组成支路和第二组成支路,其中,所述第一组成支路第一端与电压输入端连接,第二端与共模电压输入端电连接,第三端与所述第二组成支路连接;所述第二组成支路第一端与所述第一组成支路电连接,第二端接地,第三端与所述共模电压输入端电连接;所述第一组成支路和所述第二组成支路的连接节点作为所述数字模拟转换器的信号输出端;
所述第一组成支路包括:串联的第一开关结构和第一电流源,所述第一开关结构包括第一开关和第三开关,所述第一开关的一端与所述第一电流源电连接,另一端与所述第二组成支路电连接,所述第三开关的一端与共模电压输入端电连接,另一端与所述第一电流源电连接;所述第一电流源包括:第四电阻、第一场效应管、第二场效应管和第二运算放大器,其中,
所述第四电阻一端为所述第一电流源的第一端,与所述电压输入端电连接,另一端与第一场效应管的第一端电连接;
所述第一场效应管的第二端与所述第二场效应管的第一端电连接,所述第一场效应管的控制端与所述第二运算放大器的输出端电连接;
所述第二运算放大器的反相输入端与所述第一场效应管的第一端电连接,同相输入端电连接至第一预设电位,所述第一预设电位等于电压输入端的电压与参考电压的差值,输出端输出第一偏置电压给所述第一场效应管,将所述第一场效应管偏置在工作状态;
所述第二场效应管的第二端为所述第一电流源的第二端,与所述第一开关结构电连接,所述第二场效应管的控制端电连接第二偏置电压,所述第二偏置电压用于将所述第二场效应管偏置在工作状态;
所述第二组成支路包括:串联的第二开关结构和第二电流源,所述第二开关结构包括:第二开关和第四开关,所述第二开关的一端与所述第二电流源电连接,另一端与所述第一组成支路电连接,所述第四开关的一端与所述共模电压输入端电连接,另一端与所述第二电流源电连接;所述第二电流源包括:第五电阻、第三场效应管、第四场效应管和第三运算放大器,其中,
所述第五电阻一端为所述第二电流源的第一端,与所述接地端电连接,另一端与第四场效应管的第一端电连接;
所述第四场效应管的第二端与所述第三场效应管的第一端电连接,所述第四场效应管的控制端与所述第三运算放大器的输出端电连接;
所述第三运算放大器的反相输入端与所述第四场效应管的第一端电连接,同相输入端电连接至第二预设电位,所述第二预设电位等于所述参考电压,输出端用于输出第四偏置电压,将所述第四场效应管偏置在工作状态;
所述第三场效应管的第二端为所述第二电流源的第二端,与所述第二开关结构电连接,所述第三场效应管的控制端电连接第三偏置电压,所述第三偏置电压用于将所述第三场效应管偏置在工作状态;
其中,所述第一开关和第二开关的开关时序相反,所述第一开关和所述第三开关时序相反,所述第二开关和所述第四开关时序相反。
可选的,所述第一场效应管和所述第二场效应管为P型场效应管,所述第三场效应管和所述第四场效应管为N型场效应管。
可选的,所述第四电阻和所述第五电阻的阻值相同。
可选的,所述第一开关的开关状态由第一输入信号控制,所述第二开关的开关状态由第二输入信号控制,所述第一开关和第二开关为类型相同的晶体管,所述第一输入信号和第二输入信号为相位相反的方波信号。
可选的,所述第一开关的开关状态由第一输入信号控制,所述第二开关的开关状态由第二输入信号控制,所述第一开关和第二开关为类型不同的晶体管,所述第一输入信号和第二输入信号为相位相同的方波信号。
可选的,所述第三开关的开关状态由所述第二输入信号控制,所述第四开关的开关状态由所述第一输入信号控制,所述第一开关和第四开关为类型相同的晶体管,所述第二开关和所述第三开关为类型相同的晶体管。
一种数字功放子系统,该数字功放子系统包括:
上述任一项所提供的数字模拟转换器、第一运算放大器、积分器、PWM比较器、驱动器、第一电阻和第一电容,其中,
所述数字模拟转换器的信号输出端与所述第一运算放大器的反相信号输入端相连,所述第一运算放大器的正相信号输入端用于接收共模电压信号,所述第一运算放大器的信号输出端与所述积分器的信号输入端相连;
所述积分器的信号输出端与所述PWM比较器的信号输入端相连,所述PWM比较器的信号输出端与所述驱动器的信号输入端相连,所述驱动器的信号输出端作为上述数字功放子系统的信号输出端;
所述第一电阻的一端接于所述数字模拟转换器与所述第一运算放大器的连接节点,所述第一电阻的另一端接于所述驱动器的信号输出端;
所述第一电容的一端接于所述第一运算放大器与所述数字模拟转换器的连接节点,所述第一电容C1的另一端接于所述第一运算放大器与所述积分器的连接节点。
可选的,所述共模电压信号可以为所述数字模拟转换器接收的电压输入端输入的电压信号的二分之一。
一种数字功放系统,所述数字功放系统包括第一数字功放子系统和第二数字功放子系统,其中,所述第一数字功放子系统为VOP通道;所述第二数字功放子系统为VON通道;
所述第一数字功放子系统和所述第二数字功放子系统中至少一个数字功放子系统采用上述任一项所提供的数字功放子系统。
一种数字功放系统,其特征在于,所述数字功放系统包括第一数字功放子系统和第二数字功放子系统,其中,所述第一数字功放子系统为VOP通道,采用上述任一项所提供的数字功放子系统;所述第二数字功放子系统为VON通道;
所述第一数字功放系统包括:上述任一项所提供的数字模拟转换器、第一运算放大器、第一积分器、第一PWM比较器、第一驱动器;所述第二数字功放子系统包括:数字模拟转换结构、第四运算放大器、第二积分器、第二PWM比较器、第二驱动器;
所述数字模拟转换结构包括:第三组成支路和第四组成支路,所述第三组成支路第一端与电压输入端连接,第二端与共模电压输入端电连接,第三端与所述第四组成支路连接;所述第四组成支路第一端与所述第三组成支路电连接,第二端接地,第三端与所述共模电压输入端电连接;所述第三组成支路和所述第四组成支路的连接节点作为所述数字模拟转换结构的信号输出端;
所述第三组成支路包括:串联的第三开关结构和第三电流源,所述第三开关结构包括第五开关和第七开关,其中,所述第五开关的一端与所述第三电流源电连接,另一端与所述第四组成支路电连接,所述第七开关的一端与共模电压输入端电连接,另一端与所述第三电流源电连接;所述第三电流源包括:第六电阻、第五场效应管、第六场效应管,其中,
所述第六电阻一端为所述第三电流源的第一端,与电压输入端电连接,另一端与第五场效应管的第一端电连接;
所述第五场效应管的第二端与所述第六场效应管的第一端电连接,所述第五场效应管的控制端与所述第二运算放大器的输出端电连接,所述第二运算放大器输出端输出第五偏置电压给所述第五场效应管,将所述第五场效应管偏置在工作状态;
所述第六场效应管的第二端为所述第三电流源的第二端,与所述第三开关结构电连接,所述第六场效应管的控制端电连接第六偏置电压,所述第六偏置电压用于将所述第六场效应管偏置在工作状态;
所述第四组成支路包括:串联的第四开关结构和第四电流源,所述第四开关结构包括:第六开关和第八开关,所述第六开关的一端与所述第四电流源电连接,另一端与所述第三组成支路电连接,所述第八开关的一端与所述共模电压输入端电连接,另一端与所述第四电流源电连接;所述第四电流源包括:第七电阻、第七场效应管、第八场效应管,其中,
所述第七电阻一端为所述第四电流源的第一端,与接地端电连接电连接,另一端与第八场效应管的第一端电连接;
所述第八场效应管的第二端与所述第七场效应管的第一端电连接,所述第八场效应管的控制端与所述第三运算放大器的输出端电连接,所述第三运算放大器的输出端输出第八偏置电压,将所述第八场效应管偏置在工作状态,可选的,所述第八偏置电压和所述第二偏置电压为同一电压信号;
所述第七场效应管的第二端为所述第四电流源的第二端,与所述第四开关结构电连接,所述第七场效应管的控制端电连接第七偏置电压,所述第七偏置电压用于将所述第七场效应管偏置在工作状态。
与现有技术相比,上述技术方案具有以下优点:
本发明实施例所提供的数字模拟转换器,在应用于数字功放系统时,大大增加了所述数字模拟转换器的等效输出阻抗,降低了所述数字功放系统的电源抑制比。
而且,本发明实施例所提供的数字模拟转换器,在应用于数字功放系统时,不仅可以通过调节所述第一场效应管、第二场效应管、第三场效应管和第四场效应管的电阻或跨导增大所述数字模拟转换器的等效阻抗,也可以通过调节所述第四电阻和所述第五电阻的电阻值增大所述数字模拟转换器的等效阻抗,还可以通过调节所述第二运算放大器和所述第三运算放大器的增益增大所述数字模拟转换器的等效阻抗,从而进一步减小所述数字功放系统的电源抑制比,提高所述数字功放系统的噪声信号抑制能力。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一个实施例所提供的数字模拟转换器的应用的数字功放系统的结构示意图;
图2为本发明一个实施例所提供的数字功放子系统的结构示意图;
图3为本发明一个实施例所提供的数字模拟转换器的结构示意图;
图4为本发明一个实施例所提供的数字模拟转换器的等效电路示意图;
图5为本发明另一个实施例所提供的数字功放子系统的结构示意图;
图6为所述第一输入信号PWM_P、第二输入信号/PWM_P、所述共模电压信号VCM、所述数字模拟转换器的输出信号DAC_VO与所述数字功放子系统的输出信号VOP的波形对比示意图;
图7为本发明一个实施例所提供的数字功放系统的结构示意图;
图8为本发明一个实施例所提供的数字功放系统中第二数字功放子系统中数字模拟转换结构的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
如图1所示,图1为本发明实施例提供的一种数字模拟转换器应用的数字功放系统的结构示意图,其作用将数字模块处理后的PWM信号转换成模拟信号,其包括VOP和VON两个通道,由于VOP和VON两个通道的工作原理类似,下面以VOP通道的数字功放子系统为例进行说明。
参考图2,图2为本发明实施例提供的一种VOP通道的数字功放子系统的结构示意图,所述VOP通道的数字功放子系统包括:数字模拟转换器DAC、第一运算放大器AMP1、积分器21、PWM比较器22、驱动器23、第一电阻RF和电容C1和共模电压信号产生模块24。
其中,所述数字模拟转换器DAC的信号输出端DAC_VOP与所述第一运算放大器AMP1的反相输入端连接,所述第一运算放大器AMP1的同相输入端与所述共模电压信号产生模块24的输出端VCM连接,所述第一运算放大器AMP1的输出端AMP_VP1与所述积分器21的输入端连接。
所述积分器21的输出端与所述PWM比较器22的输入端连接,所述PWM比较器22的输出端PWM_P2与所述驱动器23的输入端连接,所述驱动器的输出端作为所述数字功放子系统的信号输出端VOP。
所述第一电阻RF的一端与所述第一运算放大器AMP1的反相输入端连接,所述第一电阻RF的另一端与所述驱动器的输出端连接。
所述电容C1的一端与所述第一运算放大器AMP1的反相输入端连接,所述电容C1的另一端与所述第一运算放大器AMP1的输出端AMP_VP1连接。
其中,所述共模电压信号产生模块24包括:第二电阻R1和第三电阻R2,其中,所述第二电阻R1的一端与电压输入端VDD连接,所述第二电阻R1的另一端与所述第三电阻R2的一端连接;所述第三电阻R1的另一端与接地端GND连接;所述第二电阻R1和所述第三电阻R2的连接节点作为所述共模电压产生模块24的输出端VCM。
在上述实施例中,所述数字功放子系统的信号输出端VOP通过第一电阻RF、第一运算放大器AMP1、积分器21、PWM比较器22和驱动器23形成负反馈环路,对所述数字功放子系统的信号失真和电源噪声进行抑制。
对于上述VOP通道的数字功放子系统而言,由于数字模拟转换器DAC的电源抑制比和第一运算放大器AMP1的电源抑制比很高,数字功放子系统的环路增益很大,因此,数字功放子系统的负反馈环路中的电源噪声往往能被很好的抑制,不是影响所述数字功放子系统的电源抑制比的关键,而所述共模电压信号产生模块的输出端VCM到数字功放子系统的信号输出端VOP形成同向放大器,所述共模电压信号产生模块的输出端VCM上的电压躁动被同向放大,是影响所述数字子功放系统的电源抑制比的关键。
同理,VON通道的数字功放子系统与VOP通道的数字功放子系统相同,在此不再阐述。
下面结合图1和图2对数字功放系统的电源抑制比PSRR进行推导,具体如下:
首先,所述共模电压信号产生模块24输出的电压信号VCM由电压输入端VDD通过第二电阻R1和第三电阻R2分压得到,具体为:
定义,
那么,VOP通道的数字功放子系统的输出波动为:
ΔVOP=ΔVDD*α*(1+RFP/r0P_dac)
同理,VON通道的数字功放子系统的输出波动为:
ΔVON=ΔVDD*α*(1+RFN/r0N_dac)
其中,r0P_dac表示VOP通道的数字模拟转换器DAC的等效输出阻抗,r0N_dac表示VON通道的数字模拟转换器DAC的等效输出阻抗,RFP表示VOP通道的RF电阻(即第一电阻),RFN表示VON通道的RF电阻,ΔVDD表示数字模拟转换器DAC接收的电压信号VDD的波动。
所述数字功放系统的输出波动为:
ΔVout=ΔVOP-ΔVON
也就是说,数字功放系统的输出波动为:
又由于VOP通道和VON通道的数字模拟转换器DAC的电流源存在失配,失配系数δ1满足以下条件:
r0P_dac=(1+δ1)*r0N_dac
由于VOP通道和VON通道的RF电阻也存在失配,失配系数δ2满足以下条件:
RFP=(1+δ2)*RFN
则,所述数字功放系统的输出波动为:
所述数字功放系统的电源抑制比PSRR为:
其中,RF表示VOP通道或VON通道的RF电阻的阻值,r0_dac表示VOP通道或VON通道的数字模拟转换器DAC的等效输出阻抗。
由上述数字功放系统的电源抑制比的公式可知,数字模拟转换器DAC的等效输出阻抗r0_dac在该公式的分母上,即数字模拟转换器DAC的等效输出阻抗r0_dac越大,所述数字功放系统的电源抑制比PSRR越小,所述数字功放系统的电源噪声抑制能力越好。
基于此,本发明实施例提供了一种数字模拟转换器以及包括该数字模拟转换器的数字功放子系统、包括该数字功放子系统的数字功放系统。
如图3所示,本发明实施例所提供的数字模拟转换器包括:第一组成支路和第二组成支路,其中,所述第一组成支路第一端与电压输入端VDD连接,第二端与共模电压输入端VCM电连接,第三端与所述第二组成支路连接;所述第二组成支路第一端与所述第一组成支路电连接,第二端接地,第三端与所述共模电压输入端VCM电连接;所述第一组成支路和所述第二组成支路的连接节点作为所述数字模拟转换器DAC的信号输出端DAC_VOP;
所述第一组成支路包括:串联的第一开关结构和第一电流源IDAC1,所述第一开关结构包括第一开关S1和第三开关S3,其中,所述第一开关S1的一端与所述第一电流源IDAC1电连接,另一端与所述第二组成支路电连接,所述第三开关S3的一端与共模电压输入端VCM电连接,另一端与所述第一电流源IDAC1电连接,即所述第三开关S3的另一端与所述第一开关S1和所述第一电流源IDAC1的连接节点电连接;所述第一电流源IDAC1包括:第四电阻RS1、第一场效应管M1、第二场效应管M2和第二运算放大器AMP2,其中,
所述第四电阻RS1一端为所述第一电流源IDAC1的第一端,与电压输入端VDD电连接,另一端与第一场效应管M1的第一端电连接;
所述第一场效应管M1的第二端与所述第二场效应管M2的第一端电连接,所述第一场效应管M1的控制端与所述第二运算放大器AMP2的输出端电连接;
所述第二运算放大器AMP2的反相输入端与所述第一场效应管M1的第一端电连接,同相输入端电连接至第一预设电位,所述第一预设电位等于电压输入端VDD的电压与参考电压VREF的差值,输出端输出第一偏置电压VBP1给所述第一场效应管,将所述第一场效应管偏置在工作状态;
所述第二场效应管M2的第二端为所述第一电流源IDAC1的第二端,与所述第一开关结构电连接,所述第二场效应管M2的控制端电连接第二偏置电压VBP2,所述第二偏置电压VBP2用于将所述第二场效应管偏置在工作状态;
所述第二组成支路包括:串联的第二开关结构和第二电流源IDAC2,所述第二开关结构包括:第二开关S2和第四开关S4,所述第二开关S2的一端与所述第二电流源IDAC2电连接,另一端与所述第一组成支路电连接,所述第四开关S4的一端与所述共模电压输入端VCM电连接,另一端与所述第二电流源IDAC2电连接,即所述第四开关S4的另一端与所述第二开关S2和所述第二电流源IDAC2的连接节点电连接;所述第二电流源IDAC2包括:第五电阻RS2、第三场效应管M3、第四场效应管M4和第三运算放大器AMP3,其中,
所述第五电阻RS2一端为所述第二电流源IDAC2的第一端,与接地端GND电连接电连接,另一端与第四场效应管M4的第一端电连接;
所述第四场效应管M4的第二端与所述第三场效应管M3的第一端电连接,所述第四场效应管M4的控制端与所述第三运算放大器AMP3的输出端电连接;
所述第三运算放大器AMP3的反相输入端与所述第四场效应管M4的第一端电连接,同相输入端电连接至第二预设电位,所述第二预设电位等于参考电压VREF,输出端输出第四偏置电压VBN2,将所述第四场效应管偏置在工作状态;
所述第三场效应管M3的第二端为所述第二电流源IDAC2的第二端,与所述第二开关结构电连接,所述第三场效应管M3的控制端电连接第三偏置电压VBN1,所述第三偏置电压VBN1用于将所述第三场效应管偏置在工作状态。
在上述实施例中,所述第一偏置电压VBP1通过第二运算放大器AMP2产生,所述第四偏置电压VBN2通过第三运算放大器AMP3产生,所述第一偏置电压VBP1和第四偏置电压VBN2分别给第一场效应管M1和第四场效应管M4的控制端提供电压,形成镜像电流源,提高所述数字模拟转换器的输出阻抗。
需要说明的是,在上述实施例的基础上,在本发明的一个实施例中,所述第二偏置电压VBP2和第三偏置电压VBN1由额外的电流产生支路产生,分别提供给第二场效应管M2和第三场效应管M3的控制端,形成镜像电流源,提高数字模拟转换器的输出阻抗。但本发明对此并不做限定,在本发明的其他实施例中,所述数字模拟转换器还可以包括第二偏置电压的产生电路和第三偏置电压的产生电路,以在所述数字模拟转换器的内部产生所述第二偏置电压和所述第三偏置电压,具体视情况而定。
由上可知,本发明实施例所提供的数字模拟转换器中,所述第一电流源和所述第二电流源均采用cascode结构,从而可以提高所述第一电流源和所述第二电流源的输出阻抗和稳定性,进而提高所述数字模拟转换器的电源抑制能力,减小所述数字模拟转换器的输出端DAC_VO对所述第一电流源和所述第二电流源的影响。
可选的,在上述实施例的基础上,在本发明的一个实施例中,所述第一场效应管和所述第二场效应管为P型场效应管,所述第三场效应管和所述第四场效应管为N型场效应管,本发明对此并不做限定,具体视情况而定。
需要说明的是,在本发明实施例中,第四电阻RS1和第五电阻RS2相同,以使得第一组成支路的电流IDAC1和第二组成支路的电流IDAC2相等。
在上述实施例中,所述第二运算放大器AMP2、第一场效应管M1和第四电阻RS1形成源极负反馈,产生电流,第三运算放大器AMP3、第四场效应管M4和第五电阻RS2形成源极负反馈,产生电流,其电流值为:
其中,RS1,2表示RS1或RS2的电阻,其中,RS1和RS2的电阻值相同。
可选的,在上述任一实施例的基础上,在本发明的一个实施例中,第一场效应管M1对应的电流源IDAC1和第三场效应管M3对应的电流源IDAC2应该尽量保证在工艺变化和不同温度下几乎相等,以保证在第一输入信号PWM_P为50%占空比时,所述数字功放子系统输出端VOP输出的信号也是50%占空比,使得数字功放子系统输出端VOP输出直流电压为VDD/2。
需要说明的是,在本发明实施例中,所述第一开关S1和所述第四开关S4的开关状态由第一输入信号PWM_P控制,所述第二开关S2和所述第三开关S3的开关状态由第二输入信号/PWM_P控制,且所述第一开关S1和第二开关S2的开关时序相反,所述第一开关S1和所述第三开关S3的开关时序相反,所述第二开关S2和所述第四开关S4的开关时序相反。其中,所述第一输入信号PWM_P和第二输入信号/PWM_P由数字功放系统中的数字模块对接收到的I2S、TDM等数字输入信号经过音效处理、数字增益放大和数字滤波后获得,通常为PWM信号,即方波信号。
在本发明实施例中,所述第一开关S1和第二开关S2的开关时序相反是指:在同一时间段内,当所述第一开关S1处于闭合状态时,所述第二开关S2处于关断状态,当所述第一开关S1处于关断状态时,所述第二开关S2处于闭合状态,从而使得第一电流源IDAC1或第二电流源IDAC2产生的镜像电流作为输出信号进行输出。
所述第一开关S1和第三开关的开关时序相反是指:在同一时间段内,当所述第一开关S1处于闭合状态时,所述第三开关S3处于关断状态,当所述第一开关S1处于关断状态时,所述第三开关S3处于闭合状态,从而在第一开关S1断开期间,通过所述第三开关S3闭合,使得所述第一电流源IDAC1流出的电流可以流入所述共模电压端VCM,保证所述第二场效应管M2的漏极电压(即所述第二场效应管M2的第二端的电压)为VCM,并在所述第三开关S3断开,所述第一开关S1闭合时,使得所述第一电流源IDAC1流出的电流可以很流畅的输出到所述数字模拟转换器的输出端DAV_VOP,避免不必要的延时和电压尖峰。
可选的,在上述实施例的基础上,在本发明的一个实施例中,所述第三开关S3在所述第一开关S1完全断开之前闭合,从而减小所述第一开关S1和所述第三开关S3的连接节点VA的电压波动性。
同理,所述第二开关S2和第四开关S4的开关时序相反是指:在同一时间段内,当所述第二开关S2处于闭合状态时,所述第四开关S4处于关断状态,当所述第二开关S2处于关断状态时,所述第四开关S4处于闭合状态,从而在第二开关S2断开期间,通过所述第四开关S4闭合,使得所述第二电流源IDAC2依然可以从所述共模电压端VCM拉电流,保证所述第三场效应管M3的第二端的电压为VCM,并在所述第四开关S4断开,所述第二开关S2闭合时,使得所述第二电流源IDAC2可以很顺畅的从所述数字模拟转换器的输出端DAV_VOP拉电流,避免不必要的延时和电压尖峰。
可选的,在上述实施例的基础上,在本发明的一个实施例中,所述第四开关S4在所述第二开关S2完全断开之前闭合,从而减小所述第二开关S2和所述第四开关S4的连接节点VB的电压波动性。
需要说明的是,在本发明实施例中,所述第一开关S1和第二开关S2的开关时序相反可以通过控制第一开关S1和第二开关S2的类型,以及第一输入信号PWM_P和第二输入信号/PWM_P的相位来实现。
具体的,在本申请的一个实施例中,所述第一开关S1和第二开关S2为类型相同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相同,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P为相位相反的方波信号;在本发明的另一个实施例中,所述第一开关S1和第二开关S2为类型不同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相反,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P可以为相位相同的方波信号。本发明对此并不做限定,具体视情况而定。
同理,在本发明实施例中,所述第一开关S1和第三开关S3的开关时序相反可以通过控制第一开关S1和第三开关S3的类型,以及第一输入信号PWM_P和第二输入信号/PWM_P的相位来实现。
具体的,在本申请的一个实施例中,所述第一开关S1和第三开关S3为类型相同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相同,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P为相位相反的方波信号;在本发明的另一个实施例中,所述第一开关S1和第三开关S3为类型不同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相反,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P可以为相位相同的方波信号。本发明对此并不做限定,具体视情况而定。
同理,所述第二开关S2和第四开关S4的开关时序相反可以通过控制第二开关S2和第四开关S4的类型,以及第一输入信号PWM_P和第二输入信号/PWM_P的相位来实现。
具体的,在本申请的一个实施例中,所述第二开关S2和第四开关S4为类型相同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相同,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P为相位相反的方波信号;在本发明的另一个实施例中,所述第二开关S2和第四开关S4为类型不同的晶体管,即在同时接收高电平或低电平信号时,所处的状态相反,此时,所述第一输入信号PWM_P和第二输入信号/PWM_P可以为相位相同的方波信号。本发明对此并不做限定,具体视情况而定。
可选的,在本发明的一个实施例中,所述第一开关S1、第二开关S2、第三开关S3和第四开关S4均为同一类型的晶体管,即所述第一开关S1、第二开关S2、第三开关S3和第四开关S4相位相同,在本发明实施例中,所述第一输入信号PWM_P和第二输入信号/PWM_P为相位相反的方波信号;在本发明的另一个实施例中,所述第一开关S1与所述第四开关S4为类型相同的晶体管,所述第二开关S2和所述第三开关S3为类型相同的晶体管,所述第一开关S1和第三开关S3为类型不同的晶体管,第二开关S2和第四开关S4为类型不同的晶体管,即所述第一开关S1与所述第四开关S4相位相同,所述第二开关S2和所述第三开关S3相位相同,所述第一开关S1和第三开关S3相位不同,第二开关S2和第四开关S4相位不同,在本发明实施例中,所述第一输入信号PWM_P和第二输入信号/PWM_P为相位相同的方波信号。可选的,所述第一输入信号PWM_P是占空比与输入信号幅度成正比的脉宽调制方波信号。
如图4所示,图4示出了本发明实施例所提供的数字模拟转换器在所述第一开关和所述第二开关均闭合时的等效电路示意图。由图4可知,本发明实施例所提供的数字模拟转换器的等效输出阻抗r0_dac为:
r0_dac=(gm_N1*ro3*AV3*gm_N2*ro4*RS2)∥
(gm_P2*ro2*AV2*gm_P1*ro1*RS1)
其中,gm_N1表示第三场效应管的跨导,gm_N2表示第四场效应管的跨导,gm_P1表示第一场效应管的跨导,gm_P2表示第二场效应管的跨导,ro1表示第一场效应管的等效电阻,ro2表示第二场效应管的等效电阻,ro3表示第三场效应管的等效电阻,ro4表示第四场效应管的等效电阻,AV3表示第三运算放大器的增益,AV2表示第三运算放大器的增益。
由上可知,本发明实施例所提供的数字模拟转换器,在应用于数字功放系统时,大大增加了所述数字模拟转换器的等效输出阻抗,降低了所述数字功放系统的电源抑制比。
而且,本发明实施例所提供的数字模拟转换器,在应用于数字功放系统时,不仅可以通过调节所述第一场效应管、第二场效应管、第三场效应管和第四场效应管的电阻或跨导增大所述数字模拟转换器的等效阻抗,也可以通过调节所述第四电阻和所述第五电阻的电阻值增大所述数字模拟转换器的等效阻抗,还可以通过调节所述第二运算放大器和所述第三运算放大器的增益增大所述数字模拟转换器的等效阻抗,从而进一步减小所述数字功放系统的电源抑制比,提高所述数字功放系统的噪声信号抑制能力。
相应的,本发明实施例还提供了一种数字功放子系统,如图5所示,该数字功放子系统包括:
上述任一实施例所提供的数字模拟转换器DAC、第一运算放大器AMP1、积分器31、PWM比较器32、驱动器33、第一电阻RF和第一电容C1,其中,所述数字模拟转换器的信号输出端DAC_VOP与所述第一运算放大器的反相信号输入端相连,所述第一运算放大器的正相信号输入端用于接收共模电压信号VCM,所述第一运算放大器的信号输出端与所述积分器的信号输入端相连;
所述积分器的信号输出端与所述PWM比较器的信号输入端相连,所述PWM比较器的信号输出端与所述驱动器的信号输入端相连,所述驱动器的信号输出端作为上述数字功放子系统的信号输出端VOP;
所述第一电阻RF的一端接于所述数字模拟转换器与所述第一运算放大器的连接节点,所述第一电阻RF的另一端接于所述驱动器的信号输出端;
所述第一电容C1的一端接于所述第一运算放大器与所述数字模拟转换器的连接节点,所述第一电容C1的另一端接于所述第一运算放大器与所述积分器的连接节点。
具体工作时,所述第一输入信号PWM_P和所述第二输入信号/PWM_P为由数字模块将接收到的I2S、TDM等数字输入信号经过音效处理、数字增益放大、数字滤波后转换成的PWM信号,所述PWM信号经过数字模拟转换器DAC处理,并经过积分器、PWM比较器、驱动模块后输出PWM方波,以实现模拟增益的放大,从而大大提高所述数字功放子系统应用的数字功放系统的音频功放的电源抑制能力。
下面以所述第一输入信号PWM_P和所述第二输入信号/PWM_P的相位相反,所述PWM_P为高电平期间,第一开关S1闭合,第二开关S2断开,所述PWM_P为低电平时,第一开关S1断开,第二开关S2闭合为例,对上述数字功放子系统的工作原理进行描述。
当所述第一输入信号PWM_P为高电平时,所述第二输入信号/PWM_P为低电平,第一开关S1闭合,第二开关S2断开,所述第三开关S3断开,所述第四开关S4闭合,所述第二开关S2和所述第四开关S4的连接节点VB被保持在共模电压VCM的电压值,同时,所述数字模拟转换器中的第一电流源IDAC1对所述第一电阻RF以及第一电容C1与第一运算放大器AMP1的反相输出端电连接的电容板充电,所述第一运算放大器AMP1的输出端对所述第一电容与第一运算放大器AMP1的输出端电连接的电容板放电,第一运算放大器AMP1的输出电压AMP_V1降低,并通过积分器、PWM比较器和驱动器,使得所述数字功放子系统的输出端VOP输出的信号为低电平;
当所述PWM_P为低电平时,第一开关S1断开,第二开关S2闭合,所述第三开关S3闭合,所述第四开关S4断开,所述第一开关S1和所述第三开关S3的连接节点VA被保持在共模电压VCM的电压值,同时,所述数字模拟转换器中的第二电流源IDAC2对所述第一电阻RF以及第一电容C1与第一运算放大器AMP1的反相输出端电连接的电容板进行放电,所述第一运算放大器AMP1的输出端对所述第一电容与第一运算放大器AMP1的输出端电连接的电容板进行充电,第一运算放大器AMP1的输出电压AMP_V1升高,并通过积分器、比较器和驱动器,使得所述数字功放子系统的输出端VOP输出的信号为高电平。
由上可知,本发明实施例所提供的数字功放子系统中,在第一输入信号PWM_P的一个周期内(一个周期至少包括相邻的一个高电平信号和一个低电平信号),所述第一运算放大器AMP1的输出信号AMP_V1为三角波信号,所述数字子功放系统的输出端VOP输出的信号为方波信号,然后经过低通滤波或扬声器本身的低通滤波特性后,还原出音频信号。
如图6所示,图6示出了所述第一输入信号PWM_P、第二输入信号/PWM_P、所述共模电压信号VCM、所述数字模拟转换器的输出信号DAC_VO与所述数字功放子系统的输出信号VOP的波形对比示意图,从图6中可以看出,所述第一输入信号PWM_P和第二输入信号/PWM_P是相位相反的输入信号,通过环路负反馈作用,所述数字模拟转换器输出端DAC_VO的信号以VCOM为中心进行上下波动,调节环路误差信号。另外,由于环路中各个器件(如积分器和驱动器等)存在延时,所述数字模拟转换器的输出信号和数字功放子系统的输出信号相对于所述第一输入信号PWM_P和第二输入信号/PWM_P的响应存在一定的延时LD(LoopDelaytime)。
另外,由于负反馈环路增益很大,差分信号(DAC_VO-VCM)的值很小,所以所述数字模拟转换器输出端DAC_VO输出的信号相对所述共模电压信号VCM上下波动的纹波很小,从而使得所述数字模拟转换器输出端DAC_VO输出的信号以共模电压信号VCM为中心进行上下微小的波动,极大程度的提高数字模拟转换器的输出稳定性。
在上述任一实施例的基础上,在本发明的一个实施例中,所述共模电压信号可以为所述数字模拟转换器接收的电压输入端VDD输入的电压信号的二分之一,即VCM=VDD/2,但本发明对此并不做限定,在本发明的其他实施例中,所述共模电压信号可以为所述数字模拟转换器接收的电压输入端VDD输入的电压信号的三分之一或四分之一等,具体视情况而定。
在上述任一实施例的基础上,在本发明的一个实施例中,所述数字功放子系统还包括共模电压信号产生模块,以产生所述共模电压信号VCM。可选的,在本发明的一个实施例中,所述共模电压信号产生模块包括串联的第二电阻和第三电阻,其中,所述第二电阻背离所述第三电阻的一端电连接所述电压输入端VDD,所述第三电阻背离所述第二电阻的一端接地,所述第二电阻和所述第三电阻的连接节点电连接所述第一运算放大器的正相输入端。但本发明对此并不做限定,在本发明的其他实施例中,所述共模电压信号产生模块还可以通过其他方式产生所述共模电压信号,具体视情况而定。
在图5所示的数字功放子系统中,第一输入信号PWM_P或第二输入信号/PWM_P到数字功放子系统最终输出的信号的增益为:AV=2×(2×Din-1)×IDAC×RF,其中,Din为第一输入信号PWM_P或第二输入信号/PWM_P的高电平占空比,IDAC表示所述第一电流源IDAC1或第二电流源IDAC2产生的电流值,RF表示所述第一电阻RF的电阻值。
此外,本发明实施例还提供了一种数字功放系统,所述数字功放系统包括第一数字功放子系统和第二数字功放子系统,其中,所述第一数字功放子系统为VOP通道;所述第二数字功放子系统为VON通道;所述第一数字功放子系统和所述第二数字功放子系统中至少一个数字功放子系统采用本发明上述任一实施例所提供的数字功放子系统。
在上述实施例的基础上,在本发明的一个实施例中,所述第一数字功放子系统采用本发明上述任一实施例所提供的数字功放子系统,如图7所示,所述第一数字功放系统包括:上述任一实施例所提供的数字模拟转换器DAC_P、第一运算放大器AMP1、第一积分器31、第一PWM比较器32、第一驱动器33;所述第二数字功放子系统包括:数字模拟转换结构DAC_N、第四运算放大器AMP4、第二积分器41、第二PWM比较器42、第二驱动器43。
具体的,如图8所示,所述数字模拟转换结构包括:第三组成支路和第四组成支路,所述第三组成支路第一端与电压输入端VDD连接,第二端与共模电压输入端VCM电连接,第三端与所述第四组成支路连接;所述第四组成支路第一端与所述第三组成支路电连接,第二端接地,第三端与所述共模电压输入端VCM电连接;所述第三组成支路和所述第四组成支路的连接节点作为所述数字模拟转换结构DAC_N的信号输出端DAC_VON;
所述第三组成支路包括:串联的第三开关结构和第三电流源IDAC3,所述第三开关结构包括第五开关S5和第七开关S7,其中,所述第五开关S5的一端与所述第三电流源IDAC3电连接,另一端与所述第四组成支路电连接,所述第七开关S7的一端与共模电压输入端VCM电连接,另一端与所述第三电流源IDAC3电连接,即所述第七开关S7的另一端与所述第五开关S5和所述第三电流源IDAC3的连接节点电连接;所述第三电流源IDAC3包括:第六电阻RS3、第五场效应管M5、第六场效应管M6,其中,
所述第六电阻RS3一端为所述第三电流源IDAC3的第一端,与电压输入端VDD电连接,另一端与第五场效应管M5的第一端电连接;
所述第五场效应管M5的第二端与所述第六场效应管M6的第一端电连接,所述第五场效应管M5的控制端与所述第二运算放大器AMP2的输出端电连接,所述第二运算放大器AMP2输出端输出第五偏置电压VBP3给所述第五场效应管,将所述第五场效应管偏置在工作状态,可选的,所述第五偏置电压VBP3和所述第一偏置电压VBP1为同一电压信号;
所述第六场效应管M6的第二端为所述第三电流源IDAC3的第二端,与所述第三开关结构电连接,所述第六场效应管M6的控制端电连接第六偏置电压VBP4,所述第六偏置电压VBP4用于将所述第六场效应管偏置在工作状态;
所述第四组成支路包括:串联的第四开关结构和第四电流源IDAC4,所述第四开关结构包括:第六开关S6和第八开关S8,所述第六开关S6的一端与所述第四电流源IDAC4电连接,另一端与所述第三组成支路电连接,所述第八开关S8的一端与所述共模电压输入端VCM电连接,另一端与所述第四电流源IDAC4电连接,即所述第八开关S8的另一端与所述第六开关S6和所述第四电流源IDAC4的连接节点电连接;所述第四电流源IDAC4包括:第七电阻RS4、第七场效应管M7、第八场效应管M8,其中,
所述第七电阻RS4一端为所述第四电流源IDAC4的第一端,与接地端GND电连接电连接,另一端与第八场效应管M8的第一端电连接;
所述第八场效应管M8的第二端与所述第七场效应管M7的第一端电连接,所述第八场效应管M8的控制端与所述第三运算放大器AMP3的输出端电连接,所述第三运算放大器AMP3的输出端输出第八偏置电压VBN4,将所述第八场效应管偏置在工作状态,可选的,所述第八偏置电压VBN4和所述第二偏置电压VBN2为同一电压信号;
所述第七场效应管M7的第二端为所述第四电流源IDAC4的第二端,与所述第四开关结构电连接,所述第七场效应管M7的控制端电连接第七偏置电压VBN3,所述第七偏置电压VBN3用于将所述第七场效应管偏置在工作状态。
在上述实施例中,所述第五偏置电压VBP3通过第二运算放大器AMP2产生,所述第八偏置电压VBN4通过第三运算放大器AMP3产生,所述第五偏置电压VBP3和第八偏置电压VBN4分别给第五场效应管M5和第八场效应管M8的控制端提供电压,形成镜像电流源,提高所述数字模拟转换器的输出阻抗。
需要说明的是,在上述实施例的基础上,在本发明的一个实施例中,所述第六偏置电压VBP4和第七偏置电压VBN3由额外的电流产生支路产生,分别提供给第六场效应管M6和第七场效应管M7的控制端,形成镜像电流源,提高数字模拟转换器的输出阻抗。但本发明对此并不做限定,在本发明的其他实施例中,所述数字模拟转换器还可以包括第六偏置电压的产生电路和第七偏置电压的产生电路,以在所述数字模拟转换器的内部产生所述第六偏置电压和所述第七偏置电压,具体视情况而定。
还需要说明的是,在本发明实施例中,除了所述第二数字功放子系统的第三电流源共用所述第一数字功放子系统的第二运算放大器,所述第二数字功放子系统的第四电流源共用所述第一数字功放子系统的第三运算放大器,其他部分的结构和工作原理均与所述第一数字功放子系统相同,本发明对此不再详细赘述。
在上述数字功放系统中,为了降低所述数字功放系统的输出噪声,一般第四电阻RS1、第五电阻RS2、第六电阻RS3和第七电阻RS4的尺寸设计的比较小,其产生的热噪声为:V2N=4KT*RS,其中K表示玻尔兹曼常数,其值为1.38×10(-23)J/K;T表示温度,以K为单位。所述第一电流源IDAC1、所述第二电流源IDAC2、所述第三电流源IDAC3和所述第四电流源IDAC4中的场效应管不贡献噪声,而所述第二运算放大器输出端不仅电连接所述第一数字功放子系统中所述第一场效应管的控制端,还电连接所述第二数字功放子系统中所述第五场效应管的控制端,从而使得所述第二运算放大器贡献的噪声属于共模噪声,可以在所述数字功放系统差分输出(DAC_VOP-DAC_VON)时相抵消,减小所述数字功放系统的输出噪声。
同理,所述第三运算放大器输出端不仅电连接所述第一数字功放子系统中所述第四场效应管的控制端,还电连接所述第二数字功放子系统中所述第八场效应管的控制端,从而使得所述第三运算放大器贡献的噪声属于共模噪声,可以在所述数字功放系统差分输出(DAC_VOP-DAC_VON)时相抵消,减小所述数字功放系统的输出噪声。
因此,在本发明实施例中,所述数字功放系统中,所述第一数字功放子系统的数字模拟转换器和所述第二数字功放子系统中的数字模拟转换结构的输出噪声为V2N=4KT*RS1+4KT*RS2+4KT*RS3+4KT*RS4,可以实现很小的功放本征噪声,从而使得所述数字功放系统实现很小的功放本征噪声。
综上所述,本发明实施例所提供的数字模拟转换器、包括该数字模拟转换器的数字功放子系统以及包括该数字功放子系统的数字功放系统,大大增加了所述数字模拟转换器的等效输出阻抗,降低了所述数字功放系统的电源抑制比。
而且,本发明实施例所提供的数字模拟转换器、包括该数字模拟转换器的数字功放子系统以及包括该数字功放子系统的数字功放系统,不仅可以通过调节所述第一场效应管、第二场效应管、第三场效应管和第四场效应管的电阻或跨导增大所述数字模拟转换器的等效阻抗,也可以通过调节所述第四电阻和所述第五电阻的电阻值增大所述数字模拟转换器的等效阻抗,还可以通过调节所述第二运算放大器和所述第三运算放大器的增益增大所述数字模拟转换器的等效阻抗,从而进一步减小所述数字功放系统的电源抑制比,提高所述数字功放系统的噪声信号抑制能力。
本说明书中各个部分采用递进的方式描述,每个部分重点说明的都是与其他部分的不同之处,各个部分之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种数字模拟转换器,其特征在于,包括:
第一组成支路和第二组成支路,其中,所述第一组成支路第一端与电压输入端连接,第二端与共模电压输入端电连接,第三端与所述第二组成支路连接;所述第二组成支路第一端与所述第一组成支路电连接,第二端接地,第三端与所述共模电压输入端电连接;所述第一组成支路和所述第二组成支路的连接节点作为所述数字模拟转换器的信号输出端;
所述第一组成支路包括:串联的第一开关结构和第一电流源,所述第一开关结构包括第一开关和第三开关,所述第一开关的一端与所述第一电流源电连接,另一端与所述第二组成支路电连接,所述第三开关的一端与共模电压输入端电连接,另一端与所述第一电流源电连接;所述第一电流源包括:第四电阻、第一场效应管、第二场效应管和第二运算放大器,其中,
所述第四电阻一端为所述第一电流源的第一端,与所述电压输入端电连接,另一端与第一场效应管的第一端电连接;
所述第一场效应管的第二端与所述第二场效应管的第一端电连接,所述第一场效应管的控制端与所述第二运算放大器的输出端电连接;
所述第二运算放大器的反相输入端与所述第一场效应管的第一端电连接,同相输入端电连接至第一预设电位,所述第一预设电位等于电压输入端的电压与参考电压的差值,输出端输出第一偏置电压给所述第一场效应管,将所述第一场效应管偏置在工作状态;
所述第二场效应管的第二端为所述第一电流源的第二端,与所述第一开关结构电连接,所述第二场效应管的控制端电连接第二偏置电压,所述第二偏置电压用于将所述第二场效应管偏置在工作状态;
所述第二组成支路包括:串联的第二开关结构和第二电流源,所述第二开关结构包括:第二开关和第四开关,所述第二开关的一端与所述第二电流源电连接,另一端与所述第一组成支路电连接,所述第四开关的一端与所述共模电压输入端电连接,另一端与所述第二电流源电连接;所述第二电流源包括:第五电阻、第三场效应管、第四场效应管和第三运算放大器,其中,
所述第五电阻一端为所述第二电流源的第一端,与所述接地端电连接,另一端与第四场效应管的第一端电连接;
所述第四场效应管的第二端与所述第三场效应管的第一端电连接,所述第四场效应管的控制端与所述第三运算放大器的输出端电连接;
所述第三运算放大器的反相输入端与所述第四场效应管的第一端电连接,同相输入端电连接至第二预设电位,所述第二预设电位等于所述参考电压,输出端用于输出第四偏置电压,将所述第四场效应管偏置在工作状态;
所述第三场效应管的第二端为所述第二电流源的第二端,与所述第二开关结构电连接,所述第三场效应管的控制端电连接第三偏置电压,所述第三偏置电压用于将所述第三场效应管偏置在工作状态;
其中,所述第一开关和第二开关的开关时序相反,所述第一开关和所述第三开关时序相反,所述第二开关和所述第四开关时序相反。
2.根据权利要求1所述的数字模拟转换器,其特征在于,所述第一场效应管和所述第二场效应管为P型场效应管,所述第三场效应管和所述第四场效应管为N型场效应管。
3.根据权利要求1所述的数字模拟转换器,其特征在于,所述第四电阻和所述第五电阻的阻值相同。
4.根据权利要求1所述的数字模拟转换器,其特征在于,所述第一开关的开关状态由第一输入信号控制,所述第二开关的开关状态由第二输入信号控制,所述第一开关和第二开关为类型相同的晶体管,所述第一输入信号和第二输入信号为相位相反的方波信号。
5.根据权利要求1所述的数字模拟转换器,其特征在于,所述第一开关的开关状态由第一输入信号控制,所述第二开关的开关状态由第二输入信号控制,所述第一开关和第二开关为类型不同的晶体管,所述第一输入信号和第二输入信号为相位相同的方波信号。
6.根据权利要求4或5所述的数字模拟转换器,其特征在于,所述第三开关的开关状态由所述第二输入信号控制,所述第四开关的开关状态由所述第一输入信号控制,所述第一开关和第四开关为类型相同的晶体管,所述第二开关和所述第三开关为类型相同的晶体管。
7.一种数字功放子系统,其特征在于,该数字功放子系统包括:
权利要求1-6任一项所提供的数字模拟转换器、第一运算放大器、积分器、PWM比较器、驱动器、第一电阻和第一电容,其中,
所述数字模拟转换器的信号输出端与所述第一运算放大器的反相信号输入端相连,所述第一运算放大器的正相信号输入端用于接收共模电压信号,所述第一运算放大器的信号输出端与所述积分器的信号输入端相连;
所述积分器的信号输出端与所述PWM比较器的信号输入端相连,所述PWM比较器的信号输出端与所述驱动器的信号输入端相连,所述驱动器的信号输出端作为上述数字功放子系统的信号输出端;
所述第一电阻的一端接于所述数字模拟转换器与所述第一运算放大器的连接节点,所述第一电阻的另一端接于所述驱动器的信号输出端;
所述第一电容的一端接于所述第一运算放大器与所述数字模拟转换器的连接节点,所述第一电容C1的另一端接于所述第一运算放大器与所述积分器的连接节点。
8.根据权利要求7所述的数字功放子系统,其特征在于,所述共模电压信号可以为所述数字模拟转换器接收的电压输入端输入的电压信号的二分之一。
9.一种数字功放系统,其特征在于,所述数字功放系统包括第一数字功放子系统和第二数字功放子系统,其中,所述第一数字功放子系统为VOP通道;所述第二数字功放子系统为VON通道;
所述第一数字功放子系统和所述第二数字功放子系统中至少一个数字功放子系统采用权利要求7或8所提供的数字功放子系统。
10.一种数字功放系统,其特征在于,所述数字功放系统包括第一数字功放子系统和第二数字功放子系统,其中,所述第一数字功放子系统为VOP通道,采用权利要求7或8所提供的数字功放子系统;所述第二数字功放子系统为VON通道;
所述第一数字功放系统包括:权利要求1-6任一项所提供的数字模拟转换器、第一运算放大器、第一积分器、第一PWM比较器、第一驱动器;所述第二数字功放子系统包括:数字模拟转换结构、第四运算放大器、第二积分器、第二PWM比较器、第二驱动器;
所述数字模拟转换结构包括:第三组成支路和第四组成支路,所述第三组成支路第一端与电压输入端连接,第二端与共模电压输入端电连接,第三端与所述第四组成支路连接;所述第四组成支路第一端与所述第三组成支路电连接,第二端接地,第三端与所述共模电压输入端电连接;所述第三组成支路和所述第四组成支路的连接节点作为所述数字模拟转换结构的信号输出端;
所述第三组成支路包括:串联的第三开关结构和第三电流源,所述第三开关结构包括第五开关和第七开关,其中,所述第五开关的一端与所述第三电流源电连接,另一端与所述第四组成支路电连接,所述第七开关的一端与共模电压输入端电连接,另一端与所述第三电流源电连接;所述第三电流源包括:第六电阻、第五场效应管、第六场效应管,其中,
所述第六电阻一端为所述第三电流源的第一端,与电压输入端电连接,另一端与第五场效应管的第一端电连接;
所述第五场效应管的第二端与所述第六场效应管的第一端电连接,所述第五场效应管的控制端与所述第二运算放大器的输出端电连接,所述第二运算放大器输出端输出第五偏置电压给所述第五场效应管,将所述第五场效应管偏置在工作状态;
所述第六场效应管的第二端为所述第三电流源的第二端,与所述第三开关结构电连接,所述第六场效应管的控制端电连接第六偏置电压,所述第六偏置电压用于将所述第六场效应管偏置在工作状态;
所述第四组成支路包括:串联的第四开关结构和第四电流源,所述第四开关结构包括:第六开关和第八开关,所述第六开关的一端与所述第四电流源电连接,另一端与所述第三组成支路电连接,所述第八开关的一端与所述共模电压输入端电连接,另一端与所述第四电流源电连接;所述第四电流源包括:第七电阻、第七场效应管、第八场效应管,其中,
所述第七电阻一端为所述第四电流源的第一端,与接地端电连接电连接,另一端与第八场效应管的第一端电连接;
所述第八场效应管的第二端与所述第七场效应管的第一端电连接,所述第八场效应管的控制端与所述第三运算放大器的输出端电连接,所述第三运算放大器的输出端输出第八偏置电压,将所述第八场效应管偏置在工作状态,可选的,所述第八偏置电压和所述第二偏置电压为同一电压信号;
所述第七场效应管的第二端为所述第四电流源的第二端,与所述第四开关结构电连接,所述第七场效应管的控制端电连接第七偏置电压,所述第七偏置电压用于将所述第七场效应管偏置在工作状态。
CN201910096690.8A 2019-01-31 2019-01-31 数字模拟转换器、数字功放子系统、数字功放系统 Pending CN109672413A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910096690.8A CN109672413A (zh) 2019-01-31 2019-01-31 数字模拟转换器、数字功放子系统、数字功放系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910096690.8A CN109672413A (zh) 2019-01-31 2019-01-31 数字模拟转换器、数字功放子系统、数字功放系统

Publications (1)

Publication Number Publication Date
CN109672413A true CN109672413A (zh) 2019-04-23

Family

ID=66150073

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910096690.8A Pending CN109672413A (zh) 2019-01-31 2019-01-31 数字模拟转换器、数字功放子系统、数字功放系统

Country Status (1)

Country Link
CN (1) CN109672413A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020156161A1 (zh) * 2019-01-31 2020-08-06 上海艾为电子技术股份有限公司 数字模拟转换器、数字功放子系统、数字功放系统
WO2021232601A1 (zh) * 2020-05-21 2021-11-25 张金路 一种复合型串联数字功放
CN113810023A (zh) * 2021-08-31 2021-12-17 电子科技大学 一种数字功率发射芯片的阻抗调制系统及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109004936A (zh) * 2018-08-07 2018-12-14 上海艾为电子技术股份有限公司 一种数字模拟转换器及数字功放子系统
CN109068241A (zh) * 2018-08-27 2018-12-21 上海艾为电子技术股份有限公司 一种数字音频功放系统
CN109120269A (zh) * 2018-08-07 2019-01-01 上海艾为电子技术股份有限公司 一种数字模拟转换器
CN209571993U (zh) * 2019-01-31 2019-11-01 上海艾为电子技术股份有限公司 数字模拟转换器、数字功放子系统、数字功放系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109004936A (zh) * 2018-08-07 2018-12-14 上海艾为电子技术股份有限公司 一种数字模拟转换器及数字功放子系统
CN109120269A (zh) * 2018-08-07 2019-01-01 上海艾为电子技术股份有限公司 一种数字模拟转换器
CN109068241A (zh) * 2018-08-27 2018-12-21 上海艾为电子技术股份有限公司 一种数字音频功放系统
CN209571993U (zh) * 2019-01-31 2019-11-01 上海艾为电子技术股份有限公司 数字模拟转换器、数字功放子系统、数字功放系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020156161A1 (zh) * 2019-01-31 2020-08-06 上海艾为电子技术股份有限公司 数字模拟转换器、数字功放子系统、数字功放系统
WO2021232601A1 (zh) * 2020-05-21 2021-11-25 张金路 一种复合型串联数字功放
CN113810023A (zh) * 2021-08-31 2021-12-17 电子科技大学 一种数字功率发射芯片的阻抗调制系统及方法
CN113810023B (zh) * 2021-08-31 2023-05-09 电子科技大学 一种数字功率发射芯片的阻抗调制系统及方法

Similar Documents

Publication Publication Date Title
CN209233795U (zh) 数字模拟转换器、数字功放子系统、数字功放系统
CN104467710B (zh) 音频设备中去除pop噪声的方法与电路
US8189817B2 (en) System for amplifiers with low distortion and low output impedance
CN109672413A (zh) 数字模拟转换器、数字功放子系统、数字功放系统
CN109004936A (zh) 一种数字模拟转换器及数字功放子系统
US8013677B2 (en) One-sided switching pulse width modulation amplifiers
US9906196B2 (en) Hybrid switched mode amplifier
CN101106357A (zh) 放大器电路、启动和停止放大器电路的方法
CN105027433A (zh) 具有转换速率控制的缩放运算放大器
JP4274204B2 (ja) D級増幅器
CN209571993U (zh) 数字模拟转换器、数字功放子系统、数字功放系统
US9973156B2 (en) Generation of voltage reference signals in a hybrid switched mode amplifier
US8687821B2 (en) Plop-free amplifier
CN109660917A (zh) 一种高压数字音频功放系统
CN209627327U (zh) 数字模拟转换器、数字功放子系统、数字功放系统
CN109120269B (zh) 一种数字模拟转换器
CN103929137B (zh) 一种连续调节d类功放功率的电路及其功率调节方法
CN108649959B (zh) 一种数字模拟转换器及数字功放子系统
CN108718198B (zh) 一种数字模拟转换器
CN109842382A (zh) 数字模拟转换器、数字功放子系统、数字功放系统
WO2020156161A9 (zh) 数字模拟转换器、数字功放子系统、数字功放系统
CN109842381A (zh) 数字模拟转换器、数字功放子系统、数字功放系统
CN208539886U (zh) 一种数字模拟转换器
CN109104194A (zh) 一种数字模拟转换器及数字功放子系统
CN116032220A (zh) 运算放大器、功率放大器、芯片、终端设备以及相关方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination