CN109166787B - 一种氧化硅薄膜的可流动化学气相沉积方法 - Google Patents
一种氧化硅薄膜的可流动化学气相沉积方法 Download PDFInfo
- Publication number
- CN109166787B CN109166787B CN201810977212.3A CN201810977212A CN109166787B CN 109166787 B CN109166787 B CN 109166787B CN 201810977212 A CN201810977212 A CN 201810977212A CN 109166787 B CN109166787 B CN 109166787B
- Authority
- CN
- China
- Prior art keywords
- oxide film
- silicon oxide
- chemical vapor
- vapor deposition
- deposition method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/0217—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
- H01L21/02208—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
- H01L21/02211—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02337—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02345—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light
- H01L21/02348—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to radiation, e.g. visible light treatment by exposure to UV light
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Formation Of Insulating Films (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
本发明提供了一种具有较低蚀刻速率的氧化硅薄膜的可流动化学气相沉积方法,以具有环形分子结构的环硅烷作为前驱体,与含氮化合物反应沉积到衬底上,形成可流动的硅氮薄膜,经过氧化性气体氧化,得到氧化硅薄膜。本发明形成的氧化硅薄膜的Si‑H键密度显著降低,湿蚀刻速率也大大降低,经过高温退火或紫外固化之后,在有图案的硅晶片上,可实现从下至上的、无缝间隙填充;在空白硅晶片上,可形成高质量的氧化硅薄膜;均匀性好,覆盖性能优良。
Description
【技术领域】
本发明涉及氧化硅薄膜技术领域,具体讲是一种氧化硅薄膜的可流动化学气相沉积方法。
【背景技术】
在半导体处理中,由于器件的尺寸要求越来越小,因此半导体通常具有高深宽比(HAR)的结构,且必须以绝缘材料来填充高深宽比结构间的缝隙。缝隙填充应用中使用绝缘材料的实例包括浅槽隔离、金属间介电层、钝化层、图案化应用等。由于器件的几何形状缩小且热负载降低,传统的热沉积工艺对高深宽比结构的无缝间隙填充越来越困难。
可流动化学气相沉积(FCVD)是薄膜材料的一种新型制备方法,通常使用氨基硅烷化合物及含氮化合物作为前驱体,通过受控分解和缩合反应沉积在衬底上形成流动性比较好的含硅的薄膜,然后再施加一种或多种能量源(例如热能量源、等离子体能量源)使薄膜发生致密化。由于FCVD膜呈现良好的共形性、阶梯覆盖与充分填充高深宽比空间(HAR>10:1)的能力,所以FCVD膜可被应用于高深宽比缝隙的填充。
然而,FCVD膜的湿蚀刻速率比传统热沉积薄膜的湿蚀刻速率高出很多,即使通过高于500℃的水蒸气处理及高温退火工艺以改善膜密度,FCVD制得的氧化硅薄膜在稀氢氟酸(HF)溶液中的湿刻蚀速率仍然比传统热沉积制得的氧化硅薄膜快5倍以上;即使采用最新的“沉积-紫外退火-等离子处理”的循环模式,所制得的薄膜在稀HF溶液中的湿刻蚀速率仍然比传统热沉积制得的氧化硅薄膜快3倍以上,这严重地限制了其应用。究其原因,这是因为FCVD薄膜具有高密度的Si-H键,由于这些Si-H键的大量存在,使得薄膜在稀HF溶液中的湿蚀刻速率比较高。因此,降低薄膜的H∶Si比例,是目前降低FCVD薄膜湿蚀刻速率的有效途径。经过我们的研究发现,薄膜的H∶Si比例主要取决于前驱体。在FCVD中,常用的前驱体三甲硅烷基胺(TSA)沉积的H∶Si比例为3∶1。在WO2016065219A1专利申请中,公开了可以降低H-Si键密度的前驱体双(二甲硅烷基氨基)硅烷(IIB)和三(乙基甲硅烷基)胺,这样的TSA双聚物或三聚物虽然能降低氢含量,但其H∶Si的比例仍旧是很高,达到14∶5,仍然不能满足实际需求。因此,目前缺乏具有较低蚀刻速率的含硅膜的可流动化学气相沉积方法,而这又恰恰是可流动化学气相沉积方法商业应用的唯一潜在路径。
【发明内容】
本发明所要解决的是提供一种具有较低蚀刻速率的氧化硅薄膜的可流动化学气相沉积方法。
本发明的技术解决方案如下:一种氧化硅薄膜的可流动化学气相沉积方法,以具有环形分子结构的环硅烷作为前驱体,与含氮化合物反应沉积到衬底上,形成可流动的硅氮薄膜,经过氧化性气体氧化,得到氧化硅薄膜;再通过固化处理,得到致密的氧化硅薄膜。
由于环硅烷为环形结构,分子较大,这有利于可流动化学气相沉积中形成流动性好的长链结构或高聚物结构。以具有环形分子结构的环硅烷作为前驱体,与含氮化合物反应沉积到衬底上,形成可流动的硅氮薄膜,利用阶梯覆盖与充分填充高深宽比空间(HAR>10:1)的半导体元件;通过氧化性气体氧化,形成氧化硅薄膜;通过后续的固化处理(如紫外、退火、轰击等),最终固化形成高质量的致密的氧化硅薄膜。更为重要的是,环硅烷分子中H原子数目减少,H∶Si的比例降低,因此采用环硅烷作前驱体,与含氮化合物反应进行可流动化学气相沉积,这样形成的氧化硅薄膜的Si-H键密度显著降低,湿蚀刻速率也大大降低。在有图案或凹槽的硅晶片上,该方法可以实现从下至上的、无缝间隙填充;在空白硅晶片上,经过氧化和高温处理后,可形成高质量的氧化硅薄膜。
优选地,所述环硅烷为环戊硅烷(Si5H10)、环己硅烷(Si6H12)、环辛硅烷(Si8H16)的一种或多种。上述三种环硅烷分子中H∶Si的比例是2∶1,相比之前的TSA、TSA双聚物或TSA三聚物等前驱体,Si-H键密度显著降低,因此采用上述环硅烷作前驱体,与含氮化合物反应进行可流动化学气相沉积,这样形成的氧化硅薄膜的Si-H键密度显著降低,湿蚀刻速率也大大降低。
优选地,所述含氮前驱体包含氨(NH3)、氮气/氢气混合气体(N2/H2)、联氨(N2H4)或三氟化氮(NF3)的物质。其中,氮气/氢气混合气体中N2与H2的体积比为0.1~10。
优选地,所述氧化性气体为臭氧(O3)、氧气(O2)、水蒸气(H2O)、一氧化二氮(N2O)、氧气等离子体或一氧化二氮等离子体的一种或多种。采用上述弱氧化性气体,硅氮薄膜的氧化反应更加均匀缓慢,得到的氧化硅薄膜更加致密。
优选地,所述衬底为经过等离子体处理、热处理、化学处理、紫外光暴露、电子束轰击任意一种预沉积处理的单晶硅晶片。
优选地,所述前驱体与含氮化合物反应沉积是在0~40℃温度的条件下进行。
优选地,所述硅氮薄膜经过氧化性气体氧化后,在700~900℃温度下进行退火处理或者在300~400℃温度下进行紫外线处理,形成致密的氧化硅薄膜。
优选地,在沉积过程中,所述前驱体的流速为100~5000mg/min,含氮化合物的流速为100~1000sccm,压力为0.7~12Torr。
进一步优选地,在沉积过程中,所述前驱体的流速为1000~2000mg/min,含氮化合物的流速为100~600sccm,压力为6~10Torr。沉积的功率根据沉积方法的不同进行选择,如原位等离子体功率密度为0.25~3.5W/cm2。
优选地,在沉积过程中,采用的射频功率为100~1000W,低频功率为0~100W。射频的同时添加一个低频的射频源,用以调整沉积条件,提高薄膜沉积的均匀性。
优选地,所述氧化硅薄膜的密度为1.90~2.30g/cm3。
优选地,所述氧化硅薄膜的折射率为1.45~1.46。
优选地,所述氧化硅薄膜在水和氟化氢体积比为100∶(0.1~5)的氢氟酸溶液中的湿蚀刻速率小于6nm/min。由于通过传统热沉积制备的氧化硅薄膜的湿蚀刻速率为2.0~2.3nm/min,所以通过可流动化学气相沉积方法制备的氧化硅薄膜在氢氟酸中的湿蚀刻速率小于通过传统热沉积制备的氧化硅薄膜的3倍,比目前FCVD沉积得到的氧化硅薄膜降低了一个层次。
进一步优选地,经过循环式的“沉积-紫外退火-等离子处理”生长模式,所得致密的氧化硅薄膜在水和氟化氢体积比为100∶(0.1~5)的氢氟酸溶液中的湿蚀刻速率小于4nm/min。由于通过传统热沉积制备的氧化硅薄膜的湿蚀刻速率为1.8~2.2nm/min,所以通过可流动化学气相沉积方法制备的氧化硅薄膜在氢氟酸中的湿蚀刻速率小于通过传统热沉积制备的氧化硅薄膜的的2倍,比目前FCVD沉积得到的氧化硅薄膜降低了一个层次,大大提高了FCVD的商业应用价值。
优选地,所述氧化硅薄膜从下至上的、无缝间隙填充于有图案的硅晶片上。
一般地,所述环戊硅烷(Si5H10)的合成方法如下:
1)将苯与AlCl3添加到Si5Ph10中,搅拌均匀,得到混合液;Ph为苯环;AlCl3与Si5Ph10的物质的量之比为(1.8~2.5)∶1,Si5Ph10在苯中的质量浓度为10~30g/L;
2)将HCl加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si5Cl10;
3)滤去AlCl3,向溶液中加入LiAlH4乙醚溶液,持续搅拌并保持冷却至-5~5℃;LiAlH4乙醚溶液的浓度为0.4~0.6mol/L;
4)在室温下继续搅拌,直至乙醚完全挥发;
5)滤去固体杂质,在0.8~1.2Torr条件下减压蒸馏除去过量的苯;
6)在0.008~0.012Torr,70~90℃的条件下继续蒸馏,得到无色液体Si5H10。
由于AlCl3可以有效地打断Si-Ph(硅-苯)键但不至于打断环状结构中的Si-Si键,即将所有苯环替代为Cl原子,因此可以得到纯净的Si5Cl10。
所述环己硅烷(Si6H12)的合成方法如下:
1)将苯与AlCl3添加到Si6Ph12中,搅拌均匀,得到混合液;Ph为苯环;AlCl3与Si6Ph12的物质的量之比为(1.8~2.5)∶1,Si6Ph12在苯中的质量浓度为10~30g/L;
2)将HCl加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si6Cl12;
3)滤去AlCl3,向溶液中加入LiAlH4乙醚溶液,持续搅拌并保持冷却至-5~5℃;LiAlH4乙醚溶液的浓度为0.4~0.6mol/L;
4)在室温下继续搅拌,直至乙醚完全挥发;
5)滤去固体杂质,在0.8~1.2Torr条件下减压蒸馏除去过量的苯;
6)在0.008~0.012Torr,70~90℃的条件下继续蒸馏,得到无色液体Si6H12。
所述环辛硅烷(Si8H16)的合成方法如下:
1)将苯与AlCl3添加到Si8Ph16中,搅拌均匀,得到混合液;Ph为苯环;AlCl3与Si8Ph16的物质的量之比为(1.8~2.5)∶1,Si8Ph16在苯中的质量浓度为10~30g/L;
2)将HCl加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si8Cl16;
3)滤去AlCl3,向溶液中加入LiAlH4乙醚溶液,持续搅拌并保持冷却至-5~5℃;LiAlH4乙醚溶液的浓度为0.4~0.6mol/L;
4)在室温下继续搅拌,直至乙醚完全挥发;
5)滤去固体杂质,在0.8~1.2Torr条件下减压蒸馏除去过量的苯;
6)在0.008~0.012Torr,70~90℃的条件下继续蒸馏,得到无色液体Si8H16。
本发明的有益效果如下:
1)环戊硅烷、环己硅烷或环辛硅烷这三种环硅烷中H∶Si的比例均为2∶1,采用环硅烷作前驱体,用含氮化合物进行FCVD反应,这样形成的氧化硅薄膜的Si-H键密度显著降低,湿蚀刻速率也大大降低;用氢氟酸对沉积的氧化硅薄膜进行湿蚀刻,湿蚀刻速率小于热沉积生长的氧化硅的湿蚀刻速率的3倍,低于以TSA为前驱体生长的氧化硅薄膜的湿蚀刻速率;
2)使用环硅烷与含氮化合物沉积的氧化硅薄膜,经过高温退火或紫外固化之后,在有图案的硅晶片上,可实现从下至上的、无缝间隙填充;在空白硅晶片上,可形成高质量的氧化硅薄膜;均匀性好,覆盖性能优良。
3)该方法制备可形成与热沉积相当甚至更好的致密薄膜,密度为1.90~2.30g/cm3,并具有良好的绝缘性,折射率(RI)为1.45~1.46,综合性能优良且具有良好的制程工艺参数,能够满足新一代集成电路对元件尺寸和元件间隔的进一步要求。
【附图说明】
图1为本发明中实施例一、二、三所得氧化硅薄膜的FT-IR光谱图。
图2为本发明使用环戊硅烷与NH3沉积的FCVD薄膜,在硅晶片的凹槽深宽比为10∶1的横截面扫描电子显微镜图像。
图3为本发明使用环己硅烷与NH3沉积的FCVD薄膜,在硅晶片的凹槽深宽比为20∶1的横截面扫描电子显微镜图像。
【具体实施方式】
下面用具体实施例对本发明做进一步详细说明,但本发明不仅局限于以下具体实施例。
AlCl3、Si5Ph10、Si6Ph12、Si8Ph16、苯、HCl、LiAlH4、乙醚,上述用于合成环硅烷的原料或试剂均通过市售采购。同时,氨、氮气、氢气、联氨、三氟化氮这些含氮化合物,臭氧、氧气、水蒸气、一氧化二氮、氧气等离子体、一氧化二氮等离子体这些氧化性气体,以及用于配制氢氟酸溶液以检测湿蚀刻速率的水和HF,上述原料或试剂也均通过市售采购。
本发明中出现多个参数,如压强、温度、浓度、质量浓度、电阻率、流速、功率密度、功率,对应的单位(如Torr、℃、mol/L、g/L、Ω·cm、mg/min、W/cm2、W)统一在上限后标注,例如0.8~1.2Torr、70~90℃、0.4~0.6mol/L、10~30g/L、8~12Ω·cm、100~5000mg/min、0.25~3.5W/cm2、100~1000W。当然,还可以采用上限值和下限值后均标注单位,如0.8Torr~1.2Torr、70℃~90℃、0.4mol/L~0.6mol/L、10g/L~30g/L、8Ω·cm~12Ω·cm、100mg/min~5000mg/min、0.25W/cm2~3.5W/cm2、100W~1000W。这两种参数范围的表达方式均可,在实施例中对参数的上限、下限两个端点值和中间取值,数值后都会带单位。
本文所述的硅前驱体化合物可以以多种方式递送至反应室,例如CVD或PECVD反应器。在液体环戊硅烷递送方式中,可以以纯液体形式递送,或者可以加热气化后以蒸汽形式递送,还可以用于包含该前驱体的溶剂制剂或组合物中。因此,在某些实施方式中,前驱体制剂可以包含具有适合特性的一种或多种溶剂组分,如可以在形成衬底上的膜的给定最终用途应用中期望的和有利的适合特性。
用于形成本文所述的膜或涂层的方法是沉积工艺。本文公开的方法的合适沉积工艺的实例包括但不限于化学气相沉积(CVD)或等离子体增强CVD(PECVD)工艺。如本文所用,术语“化学气相沉积工艺”是指其中衬底暴露于一种或多种挥发性前驱体的任何工艺,所述挥发性前驱体在衬底表面上反应和/或分解以产生膜或材料。虽然本文使用的前驱体、试剂和原料有时可以被描述为“气态的”,但应理解,前驱体可以是液体或固体,其通过直接蒸发、鼓泡或升华与惰性气体一起或在没有惰性气体的情况下输送到反应器中。在一些情况下,气化的前驱体可以通过等离子体发生器。在一个实施方式中,膜使用基于等离子体(例如,远程产生的或原位的)的CVD工艺沉积。本文所用术语“反应器”包括但不限于反应室或沉积室。
将可流动性化学气相沉积(FCVD)膜沉积到中等电阻率(即电阻率为8~12Ω·cm,如8Ω·cm、10Ω·cm、12Ω·cm)单晶硅晶片衬底和硅图案晶片上。对上述可流动性述单晶硅晶片衬底做等离子体预沉积处理,用以影响膜的一个或多个性质。预沉积处理可以是等离子体处理、热处理、化学处理、紫外光暴露、电子束轰击及其组合。这些沉积前处理可以在选自惰性、氧化和/或还原的气氛下进行。有图案的衬底表面特征包括:宽度为0.5~100μm;纵横比(或深宽比)为(0.1~40)∶1。衬底可以是单晶硅晶片、碳化硅晶片、氧化铝(蓝宝石)晶片、玻璃片、金属箔、有机聚合物膜、聚合物、玻璃、硅或金属三维制品。衬底可以涂布有本领域公知的多种材料,包括氧化硅、氧化硅、无定形碳、碳氧化硅、氮氧化硅、碳化硅、砷化镓、氮化镓等的膜。这些涂层可以完全涂布衬底,可以是各种材料的多个层,并且可以被部分蚀刻以暴露下层材料层。表面也可以在其上具有光致抗蚀剂材料,其以图案曝光并显影以部分地覆盖衬底。
以下所提供的实施例并非用以限制本发明所涵盖的范围,所描述的步骤也不是用以限制其执行顺序。本领域技术人员结合现有公知常识对本发明做显而易见的改进,亦落入本发明要求的保护范围之内。
可流动的氧化硅薄膜的沉积方法实施例
实施例1
在20℃温度下,将环硅烷与含氮化合物反应,并沉积到中等电阻率(即电阻率为8~12Ω·cm,如8Ω·cm、10Ω·cm、12Ω·cm)单晶硅晶片衬底和硅图案晶片上,形成可流动的硅氮薄膜;然后可流动的硅氮薄膜在O3中氧化10min,氧化后在700℃条件下退火3h,最终得到致密的氧化硅薄膜。
所述环硅烷为环戊硅烷、环己硅烷或环辛硅烷。所述含氮化合物为氨、氮气/氢气混合气体、联氨或三氟化氮。O3为氧化性气体,氧化性气体还可以是氧气、水蒸气、一氧化二氮、氧气等离子体或一氧化二氮等离子体。对上述单晶硅晶片衬底提前做预沉积处理,具体预沉积处理可以是等离子体处理、热处理、化学处理、紫外光暴露、电子束轰击。
使用改造过的PECVD系统进行上述薄膜沉积。等离子体增强化学气相沉积(PECVD)腔室配备直接液体喷射(DLI)输送能力,具体的工艺参数如下:环硅烷的流速为1000mg/min,含氮化合物的流速为500sccm,原位等离子体功率密度为0.25W/cm2,压力为7.5Torr。
实施例2
与实施例1的不同之处在于,可流动的硅氮薄膜在O3中氧化15min,氧化后在900℃条件下退火1h,最终得到致密的氧化硅薄膜。所述等离子体可流动性化学气相沉积的工艺参数如下:环硅烷的流速为5000mg/min,含氮化合物的流速为1000sccm,原位等离子体功率密度为3.5W/cm2,压力为12Torr。
实施例3
与实施例1的不同之处在于,可流动的硅氮薄膜在含O3的气氛中通过紫外光处理12min,氧化后在400℃条件下采用含氧的离子束轰击固化。重复以上步骤直至得到得到一定厚度的致密氧化硅薄膜。所述等离子体可流动性化学气相沉积的工艺参数如下:环硅烷的流速为2000mg/min,含氮化合物的流速为600sccm,原位等离子体功率密度为0.3W/cm2,压力为5Torr。
将所得的致密氧化硅薄膜浸入到100:1的氢氟酸溶液中进行湿蚀刻速率测量,其湿蚀刻速率为传统热沉积制备的氧化硅薄膜的2.2倍。
实施例4
在20℃温度下,将环硅烷与含氮化合物反应,并沉积到中等电阻率(即电阻率为8~12Ω·cm,如8Ω·cm、10Ω·cm、12Ω·cm)单晶硅晶片衬底和硅图案晶片上,形成可流动的硅氮薄膜;然后可流动的硅氮薄膜在O3中氧化10min,氧化后在700℃条件下退火3h,最终得到致密的氧化硅薄膜。
所述环硅烷为环戊硅烷、环己硅烷或环辛硅烷。所述含氮化合物为氨、氮气/氢气混合气体、联氨或三氟化氮。O3为氧化性气体,氧化性气体还可以是氧气、水蒸气、一氧化二氮、氧气等离子体或一氧化二氮等离子体。对上述单晶硅晶片衬底提前做等离子体预沉积处理,预沉积处理还可以是热处理、化学处理、紫外光暴露、电子束轰击。
使用改造过的PECVD系统进行上述薄膜沉积。等离子体增强化学气相沉积(PECVD)腔室配备直接液体喷射(DLI)输送能力,具体的工艺参数如下:环硅烷的流速为1000mg/min,含氮化合物的流速为250sccm,He=100sccm,压力为8Torr,射频功率为300W,沉积温度为30℃。其中,He作为惰性载气,与含氮化合物同时通入腔室。
实施例5
在20℃温度下,将环硅烷与含氮化合物反应,并沉积到中等电阻率(即电阻率为8~12Ω·cm,如8Ω·cm、10Ω·cm、12Ω·cm)单晶硅晶片衬底和硅图案晶片上,形成可流动的硅氮薄膜;然后可流动的硅氮薄膜在O3中氧化10min,氧化后在350℃条件下用紫外线处理10min;然后循环完成“沉积-氧化-紫外处理”流程,得到一定厚度的致密的氧化硅薄膜。
所述环硅烷为环戊硅烷、环己硅烷或环辛硅烷。所述含氮化合物为氨、氮气/氢气混合气体、联氨或三氟化氮。O3为氧化性气体,氧化性气体还可以是氧气、水蒸气、一氧化二氮、氧气等离子体或一氧化二氮等离子体。对上述单晶硅晶片衬底提前做等离子体预沉积处理,预沉积处理还可以是热处理、化学处理、紫外光暴露、电子束轰击。
使用改造过的PECVD系统进行上述薄膜沉积。等离子体增强化学气相沉积(PECVD)腔室配备直接液体喷射(DLI)输送能力,具体的工艺参数如下:环硅烷的流速为1500mg/min,含氮化合物的流速为500sccm,He的流速为200sccm,压力为7Torr,射频功率为200W,沉积温度为20℃。其中,He作为惰性载气,与含氮化合物同时通入腔室。
实施例6
与实施例4的不同之处在于,所述实验设计的可流动性化学气相沉积的工艺参数如下:压力为6Torr,射频功率(13.56MHz)为500W,低频(LF)功率为25W,沉积温度为0℃。
实施例7
与实施例4的不同之处在于,所述实验设计的可流动性化学气相沉积的工艺参数如下:压力为10Torr,射频功率(13.56MHz)为600W,低频(LF)功率为100W,沉积温度为40℃。
前驱体环硅烷的合成方法实施例
实施例8
环戊硅烷的合成方法如下:
1)将200mL苯与1g(7.5mmol)AlCl3添加到3.4g Si5Ph10(3.6mmol)中,搅拌均匀,得到混合液;
2)将HCl缓慢加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si6Cl12;
3)滤去AlCl3,向溶液中缓慢加入浓度为0.5mol/L的LiAlH4乙醚溶液,持续搅拌并保持冷却至0℃;
4)在室温下继续搅拌1小时,直至乙醚完全挥发;
5)滤去固体杂质,在1Torr条件下减压蒸馏除去过量的苯;
6)在0.01Torr,80℃的条件下继续蒸馏,得到无色液体Si5H10。
实施例9
环己硅烷的合成方法如下:
1)将200mL苯与1g(7.5mmol)AlCl3添加到4g Si6Ph12(3.6mmol)中,搅拌均匀,得到混合液;
2)将HCl缓慢加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si6Cl12;
3)滤去AlCl3,向溶液中缓慢加入浓度为0.5mol/L的LiAlH4乙醚溶液,持续搅拌并保持冷却至0℃;
4)在室温下继续搅拌1小时,直至乙醚完全挥发;
5)滤去固体杂质,在1Torr条件下减压蒸馏除去过量的苯;
6)在0.01Torr,80℃的条件下继续蒸馏,得到无色液体Si6H12。
实施例10
环辛硅烷的合成方法如下:
1)将200mL苯与1g(7.5mmol)AlCl3添加到5.3g Si8Ph16(3.6mmol)中,搅拌均匀,得到混合液;
2)将HCl缓慢加入到混合液中,持续搅拌直至得到清澈透明的溶液,即得到Si8Cl16;
3)滤去AlCl3,向溶液中缓慢加入浓度为0.5mol/L的LiAlH4乙醚溶液,持续搅拌并保持冷却至0℃;
4)在室温下继续搅拌1小时,直至乙醚完全挥发;
5)滤去固体杂质,在1Torr条件下减压蒸馏除去过量的苯;
6)在0.01Torr,80℃的条件下继续蒸馏,得到无色液体Si8H16。
测试
1.使用透射傅里叶变换红外光谱(FT-IR)设备测量并分析薄膜的键合性质及氢含量(Si-H,N-H,Si-O),从上到下依次为曲线(1)、曲线(2)、曲线(3)。图1的FT-IR光谱表明,可流动性的氮化硅薄膜被完全氧化,薄膜中的Si-H,N-H键信号强度在探测极限以下。
2.湿蚀刻速率的测量通过使用100∶1的稀释HF溶液完成蚀刻,并与传统热沉积制备的氧化硅薄膜比较,通过可流动化学气相沉积方法制备的氧化硅薄膜的湿蚀刻速率为通过传统热沉积制备的氧化硅薄膜的2~3倍。
3.使用反射计或偏振光椭率计测量薄膜的厚度和在632nm处的折射率(Refractive index,RI):折射率为1.45~1.46;薄膜的厚度为20~2000nm。
4.使用X射线反射法(XRR)进行密度测量:薄膜密度为1.90~2.30g/cm3。
5.使用X射线光电子光谱(XPS)和次级离子质谱(SIMS)分析测定薄膜的元素组成,其中氧含量为65~67%,硅含量为32~34%,氮含量小于1%。
6.使用Hitachi S-4800系统以2.0nm的分辨率通过横截面扫描电子显微镜(SEM)观测晶片上间隙填充效果,测试了两组最具有代表性的FCVD薄膜,结果如图2、图3。
其他的环硅烷与含氮化合物沉积的FCVD薄膜结果由于反应物结构相似、沉积方法相同或相似,本领域的技术人员可知,它们的测试结果也相同或相似。横截面SEM图像表明,使用环戊硅烷与NH3沉积的FCVD薄膜,或者使用环己硅烷与NH3沉积的FCVD薄膜,在有图案的硅晶片上,都可实现从下至上的、无缝间隙填充。
Claims (13)
1.一种氧化硅薄膜的可流动化学气相沉积方法,其特征在于,以具有环形分子结构的环硅烷作为前驱体,与含氮化合物反应沉积到衬底上,形成可流动的硅氮薄膜,经过氧化性气体氧化,得到氧化硅薄膜;再通过固化处理,得到致密的氧化硅薄膜。
2.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述环硅烷为环戊硅烷、环己硅烷或环辛硅烷的一种或多种。
3.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述含氮化合物为包含氨、氮气/氢气混合气体、联氨或三氟化氮的物质。
4.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述氧化性气体为臭氧、氧气、水蒸气、一氧化二氮、氧气等离子体或一氧化二氮等离子体的一种或多种。
5.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述衬底为经过等离子体处理、热处理、化学处理、紫外光暴露、电子束轰击中任意一种方式进行预沉积处理的单晶硅晶片。
6.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述硅氮薄膜经过氧化性气体氧化后,在700~900℃温度下进行退火处理或者在300~400℃温度下紫外线处理,形成致密的氧化硅薄膜。
7.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,在沉积过程中,所述前驱体的流速为100~5000mg/min,含氮化合物的流速为100~1000sccm,压力为0.7~12Torr。
8.根据权利要求7所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,在沉积过程中,所述前驱体的流速为1000~2000mg/min,含氮化合物的流速为100~600sccm,压力为6~10Torr。
9.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,在沉积过程中,射频的同时添加一个用以调整沉积条件的低频源,射频功率为100~1000W,低频功率为0~100W。
10.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述氧化硅薄膜的密度为1.90~2.30g/cm3。
11.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述氧化硅薄膜的折射率为1.45~1.46。
12.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述氧化硅薄膜在水和氟化氢体积比为100∶(0.1~5)的氢氟酸溶液中的湿蚀刻速率小于6nm/min。
13.根据权利要求1所述的氧化硅薄膜的可流动化学气相沉积方法,其特征在于,所述氧化硅薄膜从下至上的、无缝间隙填充于有图案的硅晶片上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810977212.3A CN109166787B (zh) | 2018-08-26 | 2018-08-26 | 一种氧化硅薄膜的可流动化学气相沉积方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810977212.3A CN109166787B (zh) | 2018-08-26 | 2018-08-26 | 一种氧化硅薄膜的可流动化学气相沉积方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109166787A CN109166787A (zh) | 2019-01-08 |
CN109166787B true CN109166787B (zh) | 2019-06-28 |
Family
ID=64896916
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810977212.3A Active CN109166787B (zh) | 2018-08-26 | 2018-08-26 | 一种氧化硅薄膜的可流动化学气相沉积方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109166787B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110148579A (zh) * | 2019-04-15 | 2019-08-20 | 上海华力集成电路制造有限公司 | 浅沟槽隔离层的制造方法 |
CN110931422B (zh) * | 2019-11-13 | 2021-12-21 | 陕西宇腾电子科技有限公司 | 一种介质层的沉积方法 |
CN111128784B (zh) * | 2019-12-31 | 2022-06-24 | 杭州中欣晶圆半导体股份有限公司 | 一种测量二氧化硅薄膜致密性的方法 |
US11615966B2 (en) * | 2020-07-19 | 2023-03-28 | Applied Materials, Inc. | Flowable film formation and treatments |
US11699571B2 (en) | 2020-09-08 | 2023-07-11 | Applied Materials, Inc. | Semiconductor processing chambers for deposition and etch |
US11887811B2 (en) | 2020-09-08 | 2024-01-30 | Applied Materials, Inc. | Semiconductor processing chambers for deposition and etch |
US20220375747A1 (en) * | 2021-05-20 | 2022-11-24 | Applied Materials, Inc. | Flowable CVD Film Defect Reduction |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101425461A (zh) * | 2007-10-22 | 2009-05-06 | 应用材料股份有限公司 | 提高用于无孔间隙填充的介电膜质量的方法和系统 |
CN101454877A (zh) * | 2006-05-30 | 2009-06-10 | 应用材料股份有限公司 | 新颖沉积-等离子硬化循环处理以提高二氧化硅膜品质方法 |
CN102171796A (zh) * | 2008-10-01 | 2011-08-31 | 应用材料股份有限公司 | 形成氮化硅基薄膜或碳化硅基薄膜的方法 |
CN103203250A (zh) * | 2012-01-17 | 2013-07-17 | 气体产品与化学公司 | 用于半导体工艺中的烷氧基硅烷水解反应的催化剂和包含其的制剂 |
CN103224510A (zh) * | 2012-01-27 | 2013-07-31 | 气体产品与化学公司 | 烷氧基氨基硅烷化合物及其应用 |
CN105765728A (zh) * | 2013-12-24 | 2016-07-13 | 英特尔公司 | 使用可流动电介质材料的沟槽隔离的技术 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9018108B2 (en) * | 2013-01-25 | 2015-04-28 | Applied Materials, Inc. | Low shrinkage dielectric films |
US9583332B2 (en) * | 2014-01-29 | 2017-02-28 | Applied Materials, Inc. | Low temperature cure modulus enhancement |
-
2018
- 2018-08-26 CN CN201810977212.3A patent/CN109166787B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101454877A (zh) * | 2006-05-30 | 2009-06-10 | 应用材料股份有限公司 | 新颖沉积-等离子硬化循环处理以提高二氧化硅膜品质方法 |
CN101425461A (zh) * | 2007-10-22 | 2009-05-06 | 应用材料股份有限公司 | 提高用于无孔间隙填充的介电膜质量的方法和系统 |
CN102171796A (zh) * | 2008-10-01 | 2011-08-31 | 应用材料股份有限公司 | 形成氮化硅基薄膜或碳化硅基薄膜的方法 |
CN103203250A (zh) * | 2012-01-17 | 2013-07-17 | 气体产品与化学公司 | 用于半导体工艺中的烷氧基硅烷水解反应的催化剂和包含其的制剂 |
CN103224510A (zh) * | 2012-01-27 | 2013-07-31 | 气体产品与化学公司 | 烷氧基氨基硅烷化合物及其应用 |
CN105765728A (zh) * | 2013-12-24 | 2016-07-13 | 英特尔公司 | 使用可流动电介质材料的沟槽隔离的技术 |
Also Published As
Publication number | Publication date |
---|---|
CN109166787A (zh) | 2019-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109166787B (zh) | 一种氧化硅薄膜的可流动化学气相沉积方法 | |
TWI654335B (zh) | 製造用於填充表面特徵的低k膜的前驅物及流動cvd方法 | |
JP7153100B2 (ja) | 炭素ドープケイ素含有膜のための組成物およびそれを用いた方法 | |
JP6949912B2 (ja) | ケイ素含有膜の堆積のための組成物及びそれを使用した方法 | |
TWI715732B (zh) | 用於沉積含矽膜的組合物及其方法 | |
JP4881422B2 (ja) | 低誘電率を有する水素化オキシ炭化珪素フィルムの製造方法 | |
KR960011015B1 (ko) | 유기디실란 소오스를 사용하여 저압 화학적 증착에 의해 100°c 정도의 저온에서 이산화규소막을 증착하는 방법 | |
JP2021093540A (ja) | ケイ素含有膜の堆積のための組成物及びそれを用いた方法 | |
CN110023535A (zh) | 用于制造低k膜以填充表面特征的前体和可流动cvd法 | |
KR20220059456A (ko) | 규소 및 질소 포함 필름의 제조 방법 | |
CN109585264B (zh) | 一种氮化硅薄膜的可流动化学气相沉积方法 | |
JP7436054B2 (ja) | シリコン前駆体化合物、製造方法、及びこれを利用するシリコン含有膜の形成方法 | |
KR20210104123A (ko) | 550℃ 이상의 온도에서 ald를 사용하여 si-함유 막을 증착시키기 위한 전구체 및 방법 | |
JP2022537057A (ja) | ケイ素含有膜堆積のための組成物およびそれを用いた方法 | |
KR102491073B1 (ko) | 실리콘 전구체 화합물, 이를 포함하는 실리콘-함유 막 형성용 조성물, 및 실리콘-함유 막 형성용 조성물을 이용한 막 형성 방법 | |
Zarchi et al. | Characterization of the SiO2 film deposited by using plasma enhanced chemical vapor deposition (PECVD) with TEOS/N2/O2 | |
Wang et al. | Influence of plasma power on deposition mechanism and structural properties of MoOx thin films by plasma enhanced atomic layer deposition | |
Pan et al. | Alkylation of nanoporous silica thin films by high density plasma chemical vapor deposition of a-SiC: H | |
Alexandrov et al. | Effect of ozone on deposition of silicon oxide films from decamethylcyclopentasiloxane | |
JP2024508907A (ja) | シリコン及びホウ素を含む膜用の組成物及びそれを用いる方法 | |
TW202330997A (zh) | 可旋塗的含金屬組成物及其使用方法 | |
TW202022153A (zh) | 製備薄膜的方法、薄膜及電子裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210402 Address after: 244000 Linjin Road, East Park, Tongling Economic Development Zone, Anhui Province Patentee after: Tongling andekeming Electronic Material Technology Co.,Ltd. Address before: Zone E, 5 / F, building 3, Mingzhu Industrial Park, 106 innovation Avenue, hi tech Zone, Hefei City, Anhui Province Patentee before: HEFEI ANDE KEMING SEMICONDUCTOR TECHNOLOGY Co.,Ltd. |
|
TR01 | Transfer of patent right |