CN109085724B - 一种静电放电电路、阵列基板及显示装置 - Google Patents
一种静电放电电路、阵列基板及显示装置 Download PDFInfo
- Publication number
- CN109085724B CN109085724B CN201811088348.5A CN201811088348A CN109085724B CN 109085724 B CN109085724 B CN 109085724B CN 201811088348 A CN201811088348 A CN 201811088348A CN 109085724 B CN109085724 B CN 109085724B
- Authority
- CN
- China
- Prior art keywords
- discharge
- branch
- tip
- circuit
- signal transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明实施例公开了一种静电放电电路、阵列基板及显示装置。其中,该静电放电电路包括:至少一条信号传输线路,任一条信号传输线路包括静电释放线路段,静电释放线路段包括至少一条放电分支和至少一条保护分支,放电分支和保护分支并联连接,其中,放电分支的一侧设置至少一个第一放电尖端;至少一条辅助放电线路,与放电分支分别对应,辅助放电线路靠近放电分支的一侧设置至少一个第二放电尖端,辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙。本发明实施例的技术方案可以改善显示装置的静电防护功能,提高产品的良率。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种静电放电电路、阵列基板及显示装置。
背景技术
液晶显示器(Liquid Crystal Display,LCD)因其具有重量轻、厚度薄、功耗小等优点,己被广泛普及使用。然而,在液晶显示器的生产制作过程中,由于静电放电(Electro-Static discharge,ESD)击伤造成的不良率一直居高不下,甚至己经成为了液晶显示器排行第一的不良因素。
尽管目前所有的液晶显示器生产线上都实现了严格的防静电措施,例如用不易产生静电的光阻材料、采用无尘服和洁净度控制,并加上保湿和离子风扇的使用,然而静电依旧时时刻刻威胁着液晶显示器的生产良率,甚至威胁着终端用户使用液晶显示器的寿命。
发明内容
本发明实施例提供一种静电放电电路、阵列基板及显示装置,以改善显示装置的静电防护功能,提高产品的良率。
第一方面,本发明实施例提供了一种静电放电电路,包括:
至少一条信号传输线路,任一条信号传输线路包括静电释放线路段,静电释放线路段包括至少一条放电分支和至少一条保护分支,放电分支和保护分支并联连接,其中,放电分支的一侧设置至少一个第一放电尖端;
至少一条辅助放电线路,与放电分支分别对应,辅助放电线路靠近放电分支的一侧设置至少一个第二放电尖端,辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙。
进一步地,放电分支和保护分支的电阻值均相等。
进一步地,放电分支和保护分支的线路宽度均相同,放电分支和保护分支的线路长度均相同。
进一步地,信号传输线路还包括不规则线路段,不规则线路段的线路宽度大于放电分支的线路宽度。
进一步地,第一放电尖端为三角形或锥刺形,第二放电尖端为三角形或锥刺形,第一放电尖端和第二放电尖端的尖角为锐角。
第二方面,本发明实施例还提供了一种阵列基板,包括本发明任意实施例提供的静电放电电路,该阵列基板包括显示区和围绕显示区的非显示区;信号传输线路的静电释放线路段和辅助放电线路位于非显示区。
进一步地,还包括位于显示区的多个存贮电容底电极线,与信号传输线路电连接。
进一步地,还包括位于显示区的多个像素电极块,与存贮电容底电极线形成存贮电容。
第三方面,本发明实施例还提供了一种显示装置,包括驱动电路和本发明任意实施例提供的阵列基板,其中,驱动电路与信号传输线路电连接,用于向信号传输线路输入驱动信号。
本发明实施例的技术方案通过将任一条信号传输线路的静电释放线路段设置成包括至少一条放电分支和至少一条保护分支,放电分支和保护分支并联连接,其中,放电分支的一侧设置至少一个第一放电尖端;设置至少一条辅助放电线路与放电分支分别对应,辅助放电线路靠近放电分支的一侧设置至少一个第二放电尖端,辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙,可使在放电分支实现静电释放时受损,保护分支可保持完整,以保证信号传输线路的后续使用,以避免信号传输线路发生静电释放的程度太过严重,导致信号传输线路受损,甚至断路,造成信号传输异常,从而可以改善电子装置的静电防护功能,提高产品的良率。
附图说明
图1为本发明实施例提供的一种静电放电电路的结构示意图;
图2为本发明实施例提供的又一种静电放电电路的结构示意图;
图3为本发明实施例提供的一种阵列基板的结构示意图;
图4为本发明实施例提供的又一种阵列基板的结构示意图;
图5为本发明实施例提供的一种显示装置的结构示意图;
图6为本发明实施例提供的一种显示装置的剖面结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例提供一种静电放电电路。图1为本发明实施例提供的一种静电放电电路的结构示意图。如图1所示,该静电放电电路包括:至少一条信号传输线路和至少一条辅助放电线路200。
其中,任一条信号传输线路包括静电释放线路段110,静电释放线路段110包括至少一条放电分支111和至少一条保护分支112,放电分支111和保护分支112并联连接,其中,放电分支111的一侧设置至少一个第一放电尖端113;至少一条辅助放电线路200与放电分支111分别对应,辅助放电线路200靠近放电分支111的一侧设置至少一个第二放电尖端201,辅助放电线路200的第二放电尖端201与对应的放电分支111的第一放电尖端113分别对应,且第一放电尖端113的尖端与对应的第二放电尖端201的尖端正对并保持预设间隙D1。
其中,该静电放电电路可设置于任何需要静电防护的电子装置内,例如可以是显示装置的阵列基板上。图1示例性的画出一条信号传输线路、一条放电分支、一条保护分支和一条辅助放电线路的情况。本发明实施例对信号传输线路、放电分支、保护分支和辅助放电线路的数目不做限定。预设间隙D1可以设置为15微米。可选的,第一放电尖端113可为三角形和/或锥刺形,第二放电尖端201可为三角形和/或锥刺形。第一放电尖端113的尖角a1可为锐角;第二放电尖端201的尖角a2可为锐角。第一放电尖端113和第二放电尖端201的尖角越小,越易发生尖端放电。随着信号传输线路上的静电荷的积累,放电分支111的第一放电尖端113的电荷密度增大,第一放电尖端113附近的电场强度增大,放电分支111的第一放电尖端113与辅助放电线路200的第二放电尖端201之间存在的静电电压差增大,使得放电分支111的第一放电尖端113与辅助放电线路200的第二放电尖端201之间发生尖端放电,信号传输线路上的静电荷完全释放,从而达到静电保护的目的。若信号传输线路上的静电荷释放过程严重(在制作过程中发生静电放电),导致放电分支111损伤,甚至断路,而保护分支112仍能保持完好,以便信号传输线路仍可使用。
本实施例的技术方案通过将任一条信号传输线路的静电释放线路段设置成包括至少一条放电分支和至少一条保护分支,放电分支和保护分支并联连接,其中,放电分支的一侧设置至少一个第一放电尖端;设置至少一条辅助放电线路与放电分支分别对应,辅助放电线路靠近放电分支的一侧设置至少一个第二放电尖端,辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙,可使在放电分支实现静电释放时受损,保护分支可保持完整,以保证信号传输线路的后续使用,以避免信号传输线路发生静电释放的程度太过严重,导致信号传输线路受损,甚至断路,造成信号传输异常,从而可以改善电子装置的静电防护功能,提高产品的良率。
可选的,在上述实施例的基础上,放电分支111和保护分支112的电阻值均相等。由于电子的移动遵循最小电阻化,即电子总是走最容易通过的线路。在静电放电高发电路,设置静电释放线路段,放电分支111和保护分支112采用等电阻分流,电子的流通就平均分配到放电分支111和保护分支112线路上,一旦发生静电放电现象,只会损伤放电分支111,而保护分支112不受影响,保持完好,这样就释放了电荷,并保护了电路,保证了线路的完整性。可选的,放电分支111和保护分支112的线路宽度D2均相同。可选的,放电分支111和保护分支113的线路长度均相同。放电分支111和保护分支112的线路厚度均相同。
本发明实施例提供又一种静电放电电路。图2为本发明实施例提供的又一种静电放电电路的结构示意图。在上述实施例的基础上,如图2所示,信号传输线路还包括不规则线路段120,不规则线路段120的线路宽度大于放电分支111的线路宽度。不规则线路段120的线路宽度大于保护分支111的线路宽度。其中,不规则线路段120的面积较大,容易造成静电荷的积累。该信号传输线路可以是阵列基板上的共电极信号线路,该不规则线路段可与导电封框胶接触,以使阵列基板与彩膜基板进行电信号传输。
本发明实施例提供一种阵列基板。图3为本发明实施例提供的一种阵列基板的结构示意图。该阵列基板300包括本发明任意实施例提供的静电放电电路,该阵列基板300包括显示区310和围绕显示区的非显示区320;信号传输线路的静电释放线路段110和辅助放电线路200位于非显示区320。
本发明实施例提供的阵列基板包括上述实施例中的静电放电电路,因此本发明实施例提供的阵列基板也具备上述实施例中所描述的有益效果,此处不再赘述。
需要说明的是,通过在阵列基板内设置静电放电电路,可以解决阵列基板在制作过程中,通常以玻璃基板作为衬底基板,进而在玻璃基板的表面上通过掩模、曝光和蚀刻等工艺,形成铟锡氧化物半导体透明导电膜(Indium tin oxide,ITO)等膜层,根据摩擦起电的原理,玻璃基板在生产制造中会和光阻剂等材料接触形成静电积累,造成的静电放电破坏问题,尤其是导电膜的图案分布不规则的区域易发生静电放电现象,通常位于非显示区;而位于显示区的导电膜的图案分布均匀规则,不易发生静电放电现象。该静电放电电路可为ITO导电膜形成。
可选的,在上述实施例的基础上,继续参见图3,该阵列基板300还包括位于显示区310的多个存贮电容底电极线330,与信号传输线路100电连接。其中,该多个存贮电容底电极线330可沿第一方向延伸,沿与第一方向垂直的第二方向排列。该每一个存贮电容底电极线330的两端与导线外环331连接,导线外环331可与不规则线路段120电连接。
可选的,在上述实施例的基础上,图4为本发明实施例提供的又一种阵列基板的结构示意图,如图4所示,该阵列基板300还包括位于显示区310的多个像素电极块340,与存贮电容底电极线330形成存贮电容。将存贮电容与液晶电容(即像素电极块与公共电极块形成的电容)并联,可以改善液晶电容保持特性。
本发明实施例提供一种显示装置。图5为本发明实施例提供的一种显示装置的结构示意图。该显示装置500包括本发明任意实施例提供的阵列基板。
需要说明的是,本发明实施例提供的显示装置还可以包括其他用于支持显示装置正常工作的电路及器件,上述的显示装置可以为手机、平板电脑、电子纸和电子相框中的一种。本发明实施例提供的显示装置包括上述实施例中的阵列基板,因此本发明实施例提供的显示装置也具备上述实施例中所描述的有益效果,此处不再赘述。
可选的,在上述实施例的基础上,继续参见图3,该显示装置还包括驱动电路510,与信号传输线路电连接,用于向信号传输线路输入驱动信号。驱动电路510可与静电释放线路段110电连接。
本发明实施例提供又一种显示装置。图6为本发明实施例提供的一种显示装置的剖面结构示意图。该显示装置还包括与阵列基板300对置的彩膜基板520和位于阵列基板300和彩膜基板520之间的液晶层530。
可选的,在上述实施例的基础上,继续参见图6,显示装置还包括导电封框胶540,位于阵列基板300和彩膜基板520之间,用于密封液晶层530;导电封框胶540包括绝缘胶和掺杂在绝缘胶内的导电粒子541(可以是导电金球),彩膜基板520包括一个公共电极块521,通过导电封框胶540与信号传输线路电连接。
其中,结合图4和图6所示,阵列基板内的像素电极块340(与子像素分别对应)与彩膜基板520内的公共电极块521形成液晶电容。需要说明的是,显示区的像素电极块340呈矩阵排列方式,任一像素电极块340对应一薄膜晶体管350,薄膜晶体管350起到开关作用。薄膜晶体管350的栅极与栅极扫描线电连接,通过控制驱动电路510向栅极扫描线输出的电压,可以控制薄膜晶体管350的导通和关断;薄膜晶体管350的源极与数据线连接,薄膜晶体管350的漏极与像素电极块340连接,通过控制数据线上的电压,通过控制子像素对应的像素电极块340的电压,改变液晶周围的电场分布,液晶偏转的角度随之发生改变,以调节光线的强度,从而实现子像素的亮度的调节。
可选的,在上述实施例的基础上,结合图4和图6所示,不规则线路段120和公共电极块521均与导电封框胶540接触,使得驱动电路510依次经静电释放线路段110、不规则线路段120和导电封框胶540与公共电极块521电连接。为保证导电封框胶540的导电效果,需要不规则线路段120与导电封框胶540的接触面积要足够大。
需要说明的是,阵列基板的非显示区的其他规则信号传输线路,例如位于非显示区用于连接驱动电路和栅极扫描线(位于显示区)的规则信号传输线路、位于非显示区用于连接驱动电路和数据线(位于显示区)的规则信号传输线路,在非显示区分布均匀,整根线路的宽度变化较小,不易发生静电放电现象;而位于非显示区用于连接驱动电路和存贮电容底电极线(位于显示区)的信号传输线路,线路的宽度变化较大,在非显示区分布不规则,易发生静电放电现象。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (10)
1.一种静电放电电路,其特征在于,包括:
至少一条信号传输线路,任一条所述信号传输线路包括静电释放线路段,所述静电释放线路段包括至少一条放电分支和至少一条保护分支,所述放电分支和所述保护分支并联连接,其中,所述放电分支的一侧设置至少一个第一放电尖端;
至少一条辅助放电线路,与所述放电分支分别对应,所述辅助放电线路靠近所述放电分支的一侧设置至少一个第二放电尖端,所述辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且所述第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙;
其中,所述放电分支的一侧设置的至少一个第一放电尖端位于所述放电分支和所述保护分支并联连接的两端之间。
2.根据权利要求1所述的静电放电电路,其特征在于,所述放电分支和所述保护分支的电阻值均相等。
3.根据权利要求1所述的静电放电电路,其特征在于,所述放电分支和所述保护分支的线路宽度均相同,所述放电分支和所述保护分支的线路长度均相同。
4.根据权利要求1所述的静电放电电路,其特征在于,所述信号传输线路还包括不规则线路段,所述不规则线路段的线路宽度大于所述放电分支的线路宽度。
5.根据权利要求1所述的静电放电电路,其特征在于,所述第一放电尖端为三角形或锥刺形,所述第二放电尖端为三角形或锥刺形,所述第一放电尖端和所述第二放电尖端的尖角为锐角。
6.一种阵列基板,其特征在于,包括权利要求1-5任一所述的静电放电电路,该阵列基板包括显示区和围绕所述显示区的非显示区;所述信号传输线路的静电释放线路段和所述辅助放电线路位于所述非显示区。
7.根据权利要求6所述的阵列基板,其特征在于,还包括位于所述显示区的多个存贮电容底电极线,与所述信号传输线路电连接。
8.根据权利要求7所述的阵列基板,其特征在于,还包括位于所述显示区的多个像素电极块,与所述存贮电容底电极线形成存贮电容。
9.一种显示装置,其特征在于,包括驱动电路和权利要求6-8任一所述的阵列基板,其中,所述驱动电路与所述信号传输线路电连接,用于向所述信号传输线路输入驱动信号。
10.一种静电放电电路,其特征在于,包括:
至少一条信号传输线路,任一条所述信号传输线路包括静电释放线路段,所述静电释放线路段包括至少一条放电分支和至少一条保护分支,所述放电分支和所述保护分支并联连接,其中,所述放电分支的一侧设置至少一个第一放电尖端,所述放电分支和所述保护分支的电阻值均相等;
至少一条辅助放电线路,与所述放电分支分别对应,所述辅助放电线路靠近所述放电分支的一侧设置至少一个第二放电尖端,所述辅助放电线路的第二放电尖端与对应的放电分支的第一放电尖端分别对应,且所述第一放电尖端的尖端与对应的第二放电尖端的尖端正对并保持预设间隙;
其中,所述放电分支的一侧设置的至少一个第一放电尖端位于所述放电分支和所述保护分支并联连接的两端之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811088348.5A CN109085724B (zh) | 2018-09-18 | 2018-09-18 | 一种静电放电电路、阵列基板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811088348.5A CN109085724B (zh) | 2018-09-18 | 2018-09-18 | 一种静电放电电路、阵列基板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109085724A CN109085724A (zh) | 2018-12-25 |
CN109085724B true CN109085724B (zh) | 2021-08-31 |
Family
ID=64842006
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811088348.5A Active CN109085724B (zh) | 2018-09-18 | 2018-09-18 | 一种静电放电电路、阵列基板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109085724B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109887979B (zh) * | 2019-03-15 | 2021-02-02 | 京东方科技集团股份有限公司 | 一种阵列基板和显示装置 |
CN110426902A (zh) * | 2019-06-27 | 2019-11-08 | 北海惠科光电技术有限公司 | 显示面板及显示面板的制作方法 |
CN111009223A (zh) * | 2019-12-17 | 2020-04-14 | Tcl华星光电技术有限公司 | 源极驱动器及显示装置 |
CN111610383B (zh) * | 2020-05-28 | 2023-02-03 | 厦门天马微电子有限公司 | 一种静电检测装置和静电检测系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5852482A (en) * | 1995-08-23 | 1998-12-22 | Samsung Electronics Co., Ltd. | TFT array of liquid crystal display where dataline and source electrode projecting therefrom cross gate lines at only two points and repair method thereof |
CN101369078A (zh) * | 2007-08-17 | 2009-02-18 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板结构及其制造方法 |
CN205067934U (zh) * | 2015-10-30 | 2016-03-02 | 北京京东方显示技术有限公司 | 阵列基板、显示面板及显示装置 |
CN205752174U (zh) * | 2016-03-31 | 2016-11-30 | 昆山工研院新型平板显示技术中心有限公司 | 像素阵列结构、有源矩阵有机发光柔性显示屏、有源矩阵有机发光柔性显示器及电子设备 |
-
2018
- 2018-09-18 CN CN201811088348.5A patent/CN109085724B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5852482A (en) * | 1995-08-23 | 1998-12-22 | Samsung Electronics Co., Ltd. | TFT array of liquid crystal display where dataline and source electrode projecting therefrom cross gate lines at only two points and repair method thereof |
CN101369078A (zh) * | 2007-08-17 | 2009-02-18 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板结构及其制造方法 |
CN205067934U (zh) * | 2015-10-30 | 2016-03-02 | 北京京东方显示技术有限公司 | 阵列基板、显示面板及显示装置 |
CN205752174U (zh) * | 2016-03-31 | 2016-11-30 | 昆山工研院新型平板显示技术中心有限公司 | 像素阵列结构、有源矩阵有机发光柔性显示屏、有源矩阵有机发光柔性显示器及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN109085724A (zh) | 2018-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109085724B (zh) | 一种静电放电电路、阵列基板及显示装置 | |
US6342931B2 (en) | Active-matrix substrate and inspecting method thereof | |
RU2511608C2 (ru) | Жидкокристаллическое устройство отображения | |
US9488881B2 (en) | Array substrate and display device | |
US10644120B2 (en) | Thin film transistor, GOA circuit, display substrate and display device | |
CN103676255B (zh) | 阵列基板的防静电结构 | |
US9013648B1 (en) | Antistatic structure of array substrate | |
KR20080062668A (ko) | 액정표시장치 | |
CN102023408B (zh) | 液晶显示器的彩膜基板及其制造方法 | |
CN112670304B (zh) | 阵列基板和显示面板 | |
US6384878B1 (en) | Liquid crystal display having an electrostatic protection circuit | |
CN104749844A (zh) | 静电防护电路、阵列基板、显示面板和显示装置 | |
US11929371B2 (en) | Array substrate, display panel and display apparatus | |
CN107577099A (zh) | 阵列基板、液晶显示面板及液晶显示装置 | |
KR20100078368A (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
CN103926719A (zh) | 一种具有静电防护功能的显示面板 | |
KR0151296B1 (ko) | 정전기방지구조를 갖춘 액정표시장치 및 그 제조방법 | |
US9608013B2 (en) | Array substrate, liquid crystal panel, and manufacturing method of array substrate | |
CN107807467B (zh) | 防止面板外围走线发生静电击伤的结构 | |
KR100919192B1 (ko) | 리페어 배선을 포함하는 액정표시장치와 그 제조방법 | |
CN103235433A (zh) | 液晶显示面板的短接条结构及液晶显示面板 | |
CN105676499A (zh) | 液晶显示面板及其静电放电电路 | |
CN107300813B (zh) | 阵列基板及液晶显示面板 | |
EP3719838A1 (en) | Tft substrate, esd protection circuit, and method for manufacturing tft substrate | |
JP2005303220A (ja) | Tftアレイ基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |