CN108988861B - 电流模余量放大器 - Google Patents
电流模余量放大器 Download PDFInfo
- Publication number
- CN108988861B CN108988861B CN201810884372.3A CN201810884372A CN108988861B CN 108988861 B CN108988861 B CN 108988861B CN 201810884372 A CN201810884372 A CN 201810884372A CN 108988861 B CN108988861 B CN 108988861B
- Authority
- CN
- China
- Prior art keywords
- amplifier
- current
- field effect
- resistor
- effect transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/34—Negative-feedback-circuit arrangements with or without positive feedback
- H03F1/342—Negative-feedback-circuit arrangements with or without positive feedback in field-effect transistor amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
Abstract
本发明公开一种电流模余量放大器,包括:基准电流源、开关电流数模转换器及电阻反馈放大网络,所述基准电流源与开关电路数模转换器及电阻反馈放大网络相连,所述开关电路数模转换器还与电阻反馈放大网络相连;所述基准电流源用于产生基准电流,所述开关电流数模转换器用于产生模拟电流信号,所述电阻反馈放大网络用于将电流信号通过电阻转换为电压信号,并对电压值余量进行放大,以适合后级流水线继续进行量化转化。本发明简化了水线模数转换器中的余量放大器的时序设计,提升余量放大器的速度,相较于传统结构具有时序电路设计简单、转换速度快等优点。可广泛应用于模数转换器系统。
Description
技术领域
本发明属于一种电流模余量增益放大系统,特别涉及一种电流模余量放大器。
背景技术
在流水线型模数转换器中,最重要的模块是余量放大器,余量放大器的作用是将输入信号与粗量化后的信号对应的模拟值的差值余量进行放大,其目的是计算余量并进行放大。在余量放大器中,先采用子模数转换器对输入模拟信号进行粗量化,然后把粗量化的信号经过数模转换器转换为模拟信号,通过模拟网络实现输入信号与粗量化信号的加减,在余量放大器中还需要把加减后产生的余量进行放大,从而能够方便后级的分级流水线转换。如图1所示,根据上述的放大器结构和数模转换器的结构采用的不同处理方式可以采用不同的结构将数模转换器和放大器融合设计,称为余量放大器(MDAC)。
在流水线模数转换器中,需要采用余量放大器对子模数转换器的转换余量进行放大,传递给下一级转换,从而能够采用多级电路对信号进行转换,提升转换速率,如图2所示,传统的余量放大器是基于开关电容结构,采用输入信号在电容上进行充放电,再将该电荷与基准充放电电荷进行比较,从而产生余量电荷,再通过开关电容反馈来放大余量信号,从而产生余量电压信号。开关电容式的余量放大器,其需要精细的时序才能控制其电荷的转移,因此需要复杂的时序设计电路,同时由于开关电容的结构受限于电容充放电速度,其速度并不如开关电流结构快。
发明内容
针对现有技术中存在的问题,本发明提供一种时序电路设计简单、转换速度快的电流模余量放大器。
本发明所提供的一种电流模余量放大器,包括:基准电流源、开关电流数模转换器及电阻反馈放大网络,所述基准电流源与开关电路数模转换器及电阻反馈放大网络相连,所述开关电路数模转换器还与电阻反馈放大网络相连;所述基准电流源用于产生基准电流,所述开关电流数模转换器用于产生模拟电流信号,所述电阻反馈放大网络用于将电流信号通过电阻转换为电压信号,并对电压值余量进行放大,以适合后级流水线继续进行量化转化。
其中,所述基准电流源包括场效应管N1~N4、电阻R1及R2、放大器A4,所述放大器A4的负相输入端与基准电压Vref相连,输出端与场效应管N1的栅极及场效应管N2的栅极相连,正相输入端与场效应管N3的漏极相连,所述场效应管N1的漏极与场效应管N3的源极相连,所述场效应管N1的源极通过电阻R1接地,所述场效应管N3的栅极及场效应管N4的栅极均与偏置电压VB相连,所述场效应管N2的漏极与场效应管N4的源极相连,所述场效应管N2的源极通过电阻R2接地,所述场效应管N4的漏极与电阻反馈放大网络相连。
其中,所述开关电流数模转换器包括M个镜像尾电流源管NP及M个镜像尾电流源管NQ、M个开关阵列NP1及M个开关阵列NQ1、M个电阻RP及M个电阻RQ,所述M个镜像尾电流源管NP的栅极均与放大器A4的输出端相连,所述M个镜像尾电流源管NP的源极分别对应通过M个电阻RP后接地,所述M个镜像尾电流源管NP的漏极分别对应与M个开关阵列NP1的源极相连,所述M个开关阵列NP1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NP1的栅极均与外置的粗量化模数转换器的数字码值输出相连,所述M个镜像尾电流源管NQ的栅极均与放大器A4的输出端相连,源极分别对应通过M个电阻RQ后接地,漏极分别对应与M个开关阵列NQ1的源极相连,所述M个开关阵列NQ1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NQ1的栅极均与外置的粗量化模数转换器的数字码值相连。
其中,所述电阻反馈放大网络包括放大器A3、伪差分放大器A1及A2、若干采样电阻RPS及RNS、反馈电阻RPF及RNF、场效应管P1及M个场效应管P2,所述放大器A3的正相输入端与外部偏置输入电压VCM相连,反相输入端与其输出端相连,所述放大器A3的输出端直接与M个场效应管P2的漏极相连,所述M个场效应管P2的源极均与放大器A3的输出端相连,栅极均与场效应管P1的栅极相连,所述场效应管P1的源极与电源电压相连,漏极与M个开关阵列VP的漏极相连,所述场效应管P1的漏极还直接与其栅极相连,所述放大器A3的输出端还直接与其中一采样电阻RPS的第一端及一采样电阻RNS的第一端相连,所述采样电阻RPS的第二端与M个开关阵列VP的漏极相连,所述采样电阻RNS的第二端与M个开关阵列VN的漏极相连,所有的采样电阻RPS并联连接,所有的采样电阻RNS并联连接,所述采样电阻RPS的第二端还直接与伪差分放大器A1的反相输入端相连,所述采样电阻RNS的第二端还直接与伪差分放大器A2的反相输入端相连,所述伪差分放大器A1的正相输入端与电压VIP相连,所述伪差分放大器A2的正相输入端与电压VIN相连,所述伪差分放大器A1的输出端通过反馈电阻RPF与其反相输入端相连,所述伪差分放大器A2的输出端通过反馈电阻RNF与其反相输入端相连,所述伪差分放大器A1的输出端还用于输出整个余量放大器的输出信号OUTP,所述伪差分放大器A2的输出端还用于输出整个余量放大器的输出信号OUTN。
进一步的,所述场效应管N1~N4为NMOS管。
进一步的,所述场效应管P1为PMOS管。
进一步的,所述M个场效应管P2为PMOS管。
上述电流模余量增益放大系统,通过电流转换的方式,采用开关电流的数模转换器实现余量计算操作,并通过伪差分运算放大器实现余量信号的倍乘,从而实现时序简单,速度快的余量放大器。本发明简化了水线模数转换器中的余量放大器的时序设计,提升余量放大器的速度,相较于传统结构具有时序电路设计简单、转换速度快等优点。可广泛应用于模数转换器系统。
附图说明
图1为现有的余量放大器结构示意框图。
图2为传统采用开关电容结构的余量放大器结构示意图。
图3为本发明一种电流模余量放大器的较佳实施方式的电路示意图。
图4为本发明一种电流模余量放大器的较佳实施方式的单端示意图。
图5为图3中电流模余量放大器的传递函数曲线图。
具体实施方式
为了使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示,进一步阐述本发明。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
请参考图3所示,其为本发明所述的一种电流模余量放大器的较佳实施方式的电路图。所述电流模余量放大器的较佳实施方式包括基准电流源、开关电流数模转换器及电阻反馈放大网络。所述基准电流源与开关电路数模转换器及电阻反馈放大网络相连,所述开关电路数模转换器还与电阻反馈放大网络相连。所述基准电流源用于产生基准电流,所述开关电流数模转换器用于产生模拟电流信号,所述电阻反馈放大网络用于将电流信号通过电阻转换为电压信号,并对电压值余量进行放大,以适合后级流水线继续进行量化转化。
所述基准电流源包括NMOS管N1~N4、电阻R1及R2、放大器A4,所述放大器A4的负相输入端与基准电压Vref相连,输出端与NMOS管N1的栅极及NMOS管N2的栅极相连,正相输入端与NMOS管N3的漏极相连,所述NMOS管N1的漏极与NMOS管N3的源极相连,所述NMOS管N1的源极通过电阻R1接地,所述NMOS管N3的栅极及NMOS管N4的栅极均与偏置电压VB相连,所述NMOS管N2的漏极与NMOS管N4的源极相连,所述NMOS管N2的源极通过电阻R2接地,所述NMOS管N4的漏极与电阻反馈放大网络相连。所述基准电压Vref在通过放大器A4与NMOS管N1~N4组成的回路后,在电阻R1及R2上形成一个基准电流。
所述开关电流数模转换器包括M个镜像尾电流源管NP及M个镜像尾电流源管NQ、M个开关阵列NP1及M个开关阵列NQ1、M个电阻RP及M个电阻RQ。所述M个镜像尾电流源管NP的栅极均与放大器A4的输出端相连,所述M个镜像尾电流源管NP的源极分别对应通过M个电阻RP后接地,所述M个镜像尾电流源管NP的漏极分别对应与M个开关阵列NP1的源极相连,所述M个开关阵列NP1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NP1的栅极均与外置的粗量化模数转换器的数字码值输出相连。所述M个镜像尾电流源管NQ的栅极均与放大器A4的输出端相连,源极分别对应通过M个电阻RQ后接地,漏极分别对应与M个开关阵列NQ1的源极相连,所述M个开关阵列NQ1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NQ1的栅极均与外置的粗量化模数转换器的数字码值相连。
其中,所述M个镜像尾电流源管NP、M个镜像尾电流源管NQ、M个电阻RP及M个电阻RQ组成尾电流源,该尾电流源为基准电流源的镜像电流。所述M个开关阵列VP及M个开关阵列VN分别为用于控制电流支路的开关器件,其中所述M个开关阵列VP分别用于控制M个镜像尾电流源管NP与M个电阻RP的电流源电流,所述M个开关阵列VN分别用于控制M个镜像尾电流源管NQ与M个电阻RQ的电流源电流。
所述电阻反馈放大网络包括为该网络提供共模的放大器A3、伪差分放大器A1及A2、若干采样电阻RPS及RNS、反馈电阻RPF及RNF、PMOS管P1及M个PMOS管P2。所述放大器A3的正相输入端与外部偏置输入电压VCM相连,反相输入端与其输出端相连,所述放大器A3的输出端直接与M个PMOS管P2的漏极相连,所述M个PMOS管P2的源极均与放大器A3的输出端相连,栅极均与PMOS管P1的栅极相连,所述PMOS管P1的源极与电源电压相连,漏极与M个开关阵列VP的漏极相连,所述PMOS管P1的漏极还直接与其栅极相连。所述放大器A3的输出端还直接与其中一采样电阻RPS的第一端及一采样电阻RNS的第一端相连,所述采样电阻RPS的第二端与M个开关阵列VP的漏极相连,所述采样电阻RNS的第二端与M个开关阵列VN的漏极相连。所有的采样电阻RPS并联连接,所有的采样电阻RNS并联连接。
所述采样电阻RPS的第二端还直接与伪差分放大器A1的反相输入端相连,所述采样电阻RNS的第二端还直接与伪差分放大器A2的反相输入端相连,所述伪差分放大器A1的正相输入端与电压VIP相连,所述伪差分放大器A2的正相输入端与电压VIN相连,所述伪差分放大器A1的输出端通过反馈电阻RPF与其反相输入端相连,所述伪差分放大器A2的输出端通过反馈电阻RNF与其反相输入端相连,所述伪差分放大器A1的输出端还用于输出整个余量放大器的输出信号OUTP,所述伪差分放大器A2的输出端还用于输出整个余量放大器的输出信号OUTN。
通过控制两个伪差分放大器A1及A2来控制流过反馈电阻RPF及反馈电阻RNF的电流的大小,从而实现整个整个电阻反馈放大网络的放大功能。
下面将对本发明所述的电流模余量放大器的工作原理进行说明:
在流水线模数转换器中,需要将信号量化出余量并将该信号进行放大,以适合后级流水线继续进行量化转化,从数学原理上来说主要是将信号对参考进行除法运算计算出余量,并把余量进行倍乘运算。
本发明所述的电流模余量放大器,采用电流在电阻上产生电压信号,对应的物理原理是U=IR,而传统方式则是采用U=Q/C,本发明所述的电流模余量放大器与传统的余量放大器的区别在此。电压信号的转换通过电流在电阻上转换来完成,传统的电压信号转换则是通过电荷电容的转换来完成。Q/C通过采用两种基准电压产生不同电荷充放来实现整个子模数转换器的余量计算,IR则是通过上下电阻流出和流入的电流在电阻上产生的电压来实现余量计算,因此本发明所述的电流模余量放大器,不需要复杂的开关控制,即可通过反馈电阻网络的比例分配来实现整个余量放大功能。粗量化后的信号通过电流数模转换器转换为电流信号,输入电压通过与该电流在电阻上的压降进行比较,完成整个余量产生过程,最后再通过反馈完成放大功能。
所述PMOS管P1上产生一个基准电流,通过M个PMOS管P2分别复制M份基准电流相应电流流入电阻反馈放大网络,从而能够为整个电阻反馈放大网络提供共模偏置电流,所述M个PMOS管P2所复制的电流流入所述开关电流数模转换器,由于整个流水线中的开关电流数模转换器编码采用差分编码,因此其差分信号表征开关电流数模转换器的模拟输入,为了保证整个放大器工作共模的稳定,需要保证M个PMOS管P2流入电流大小一直等于开关阵列VP及VN所流出的电流,因此采用一个电压基准通过负反馈放大器(即伪差分放大器A1及A2)与反馈电阻RPF及RNF形成负反馈从而能够产生基准电流,基准电流分别通过复制成为共模端的输入电流以及开关电流数模转换器的基准电流,模拟输入信号经过粗量化的数字量化电平控制Ip和In电流与基准电流比例的大小,同时在本发明所述的电流模余量放大器中需要保证Im=Ip+In,共模端口流入的电流为Im,其大小为M份的基准电流,Ip为采样电阻RPS所流出的电流,In为采样电阻RNS所流出的电流,其分别为Q(N)和Q(P)份基准电流,即需要保证M=Q(N)+Q(P),其中Q(N)和Q(P)分别为粗量化模数转换器互补码值输出。综合来看,整个电流模余量放大器中,随着量化的输入信号的不同,(Ip-In)的值与粗量化的结果成比例,同时也保证电流相等的关系Im=Ip+In,其中Im为放大器A3的输出端所流出的电流值,这样做的目的是为了在保持共模稳定的条件下在电阻上产生正比于粗量化结果的差分电压值,以便完成最后的量化余量计算。
本实施方式中,假设整个电流模余量放大器将转换曲线分为(M+1)个区间,则所述电流模余量放大器的共模注入电流大小为M倍的基准电流I0,根据模拟输入电压的大小VIP和VIN分别量化为对应的电流编码区间分别为:
0、1、2……M-1、M
M、M-1、M-2……1、0
因此对应的差分输入的VIP及VIN的差分阈值分别为:
VIP-VIN=M*Vt0、(M-2)*Vt0、(M-4)*Vt0、……、Vt0、……-(M-2)*Vt0、-M*Vt0,其中Vt0为外置粗量化转换器的单位比较电平。
在电流模余量放大器粗量化后,所述电阻反馈放大网络进行放大功能。在开关电流数模转换器完成转换后,根据差模工作原理,如图4所示,只考虑差分电压的工作方式,可以得到以下公式,从而能够推导出输出电压与输入电压之间的关系:
其中,Vout表示整个余量放大器的输出,VIN表示余量放大器的输入,RF表示反馈电阻,IDAC表示输入信号粗量化数字码值转换的电流信号,VIN表示输入信号,RS表示采样电阻的阻值,由上式可知,整个电流模余量放大器的放大倍数与整个电阻负反馈放大网络大小有关,相关的电压值余量在整个电阻反馈放大网络的作用下将信号放大,由上式可知,放大倍数与采样电阻RPS及RNS及反馈电阻RPF及RNF的比例相关。
同时在设计中电流源的基准电流与整个电阻反馈放大网络的共模及电阻需要保证有如下关系:
Vout+Rf/Rs×(Vcm-Im/2×Rs)=Rf/Rs(1+Rf/Rs)Vin
其中Vcm表示偏置共模电压,Im表示偏置共模电流。
请继续参考图5所示,本发明所述的电流模余量放大器的输入输出的传递函数如图5所示,显示的是31个区间的余量放大器的传递曲线,该余量放大器的放大倍数为8。
本发明所述的电流模余量放大器由于采用了电阻电流的模式进行信号的余量转化,电流对开关关断时间长度大小并不敏感,因此开关电流的结构对整个时序的要求较低,可以简化时钟电路设计。同时,所述电流模余量放大器中由于采用了开关电流形式,其主要的器件为电阻,而非传统结构的电容,从而能够减小整个电路的负载电容的大小,能够有效提升余量转换器的转换速度。而且,所述电流模余量放大器由于采用了开关电流方式进行余量放大操作,对电压电源基准要求降低,不需要设计驱动能力强大的电压基准源,而仅仅是采用电流镜对电流进行复制驱动就可以实现基准电路的设计,同时也避免了设计大驱动能力的基准缓冲器,从而简化设计,提升了余量放大器的转化效率。
以上仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构,直接或间接运用在其他相关的技术领域,均同理在本发明的专利保护范围之内。
Claims (6)
1.一种电流模余量放大器,包括:基准电流源、开关电流数模转换器及电阻反馈放大网络,所述基准电流源与开关电路数模转换器及电阻反馈放大网络相连,所述开关电路数模转换器还与电阻反馈放大网络相连;所述基准电流源用于产生基准电流,所述开关电流数模转换器用于产生模拟电流信号,所述电阻反馈放大网络用于将电流信号通过电阻转换为电压信号,并对电压值余量进行放大,以适合后级流水线继续进行量化转化;
所述基准电流源包括场效应管N1~N4、电阻R1及R2、放大器A4,所述放大器A4的负相输入端与基准电压Vref相连,输出端与场效应管N1的栅极及场效应管N2的栅极相连,正相输入端与场效应管N3的漏极相连,所述场效应管N1的漏极与场效应管N3的源极相连,所述场效应管N1的源极通过电阻R1接地,所述场效应管N3的栅极及场效应管N4的栅极均与偏置电压VB相连,所述场效应管N2的漏极与场效应管N4的源极相连,所述场效应管N2的源极通过电阻R2接地,所述场效应管N4的漏极与电阻反馈放大网络相连。
2.如权利要求1所述的电流模余量放大器,其特征在于:所述开关电流数模转换器包括M个镜像尾电流源管NP及M个镜像尾电流源管NQ、M个开关阵列NP1及M个开关阵列NQ1、M个电阻RP及M个电阻RQ,所述M个镜像尾电流源管NP的栅极均与放大器A4的输出端相连,所述M个镜像尾电流源管NP的源极分别对应通过M个电阻RP后接地,所述M个镜像尾电流源管NP的漏极分别对应与M个开关阵列NP1的源极相连,所述M个开关阵列NP1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NP1的栅极均与外置的粗量化模数转换器的数字码值输出相连,所述M个镜像尾电流源管NQ的栅极均与放大器A4的输出端相连,源极分别对应通过M个电阻RQ后接地,漏极分别对应与M个开关阵列NQ1的源极相连,所述M个开关阵列NQ1的漏极均与电阻反馈放大网络相连,所述M个开关阵列NQ1的栅极均与外置的粗量化模数转换器的数字码值相连。
3.如权利要求1所述的电流模余量放大器,其特征在于:所述电阻反馈放大网络包括放大器A3、伪差分放大器A1及A2、若干采样电阻RPS及RNS、反馈电阻RPF及RNF、场效应管P1及M个场效应管P2,所述放大器A3的正相输入端与外部偏置输入电压VCM相连,反相输入端与其输出端相连,所述放大器A3的输出端直接与M个场效应管P2的漏极相连,所述M个场效应管P2的源极均与放大器A3的输出端相连,栅极均与场效应管P1的栅极相连,所述场效应管P1的源极与电源电压相连,漏极与M个开关阵列VP的漏极相连,所述场效应管P1的漏极还直接与其栅极相连,所述放大器A3的输出端还直接与其中一采样电阻RPS的第一端及一采样电阻RNS的第一端相连,所述采样电阻RPS的第二端与M个开关阵列VP的漏极相连,所述采样电阻RNS的第二端与M个开关阵列VN的漏极相连,所有的采样电阻RPS并联连接,所有的采样电阻RNS并联连接,所述采样电阻RPS的第二端还直接与伪差分放大器A1的反相输入端相连,所述采样电阻RNS的第二端还直接与伪差分放大器A2的反相输入端相连,所述伪差分放大器A1的正相输入端与电压VIP相连,所述伪差分放大器A2的正相输入端与电压VIN相连,所述伪差分放大器A1的输出端通过反馈电阻RPF与其反相输入端相连,所述伪差分放大器A2的输出端通过反馈电阻RNF与其反相输入端相连,所述伪差分放大器A1的输出端还用于输出整个余量放大器的输出信号OUTP,所述伪差分放大器A2的输出端还用于输出整个余量放大器的输出信号OUTN。
4.如权利要求1所述的电流模余量放大器,其特征在于:所述场效应管N1~N4为NMOS管。
5.如权利要求3所述的电流模余量放大器,其特征在于:所述场效应管P1为PMOS管。
6.如权利要求3所述的电流模余量放大器,其特征在于:所述M个场效应管P2为PMOS管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810884372.3A CN108988861B (zh) | 2018-08-06 | 2018-08-06 | 电流模余量放大器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810884372.3A CN108988861B (zh) | 2018-08-06 | 2018-08-06 | 电流模余量放大器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108988861A CN108988861A (zh) | 2018-12-11 |
CN108988861B true CN108988861B (zh) | 2021-10-08 |
Family
ID=64555889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810884372.3A Active CN108988861B (zh) | 2018-08-06 | 2018-08-06 | 电流模余量放大器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108988861B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101710827A (zh) * | 2009-02-12 | 2010-05-19 | 苏州通创微芯有限公司 | 一种用于流水线模数转换器的动态偏置产生电路 |
CN103155416A (zh) * | 2010-10-14 | 2013-06-12 | 德克萨斯仪器股份有限公司 | 具有三级dac元件的流水线结构的adc |
CN103916125A (zh) * | 2013-01-06 | 2014-07-09 | 上海华虹宏力半导体制造有限公司 | 流水线模数转换器 |
CN104426547A (zh) * | 2013-08-30 | 2015-03-18 | 上海华虹宏力半导体制造有限公司 | 10位流水线模数转换器 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7839318B2 (en) * | 2006-11-17 | 2010-11-23 | Siflare, Inc | Current mode pipelined analog-to-digital converter |
CN101582696B (zh) * | 2009-06-22 | 2012-06-27 | 中国电子科技集团公司第二十四研究所 | 用于流水线a/d转换器的单冗余位数字校正方法 |
US8830099B1 (en) * | 2013-01-23 | 2014-09-09 | Maxim Integrated Products, Inc. | MDAC with differential current cancellation |
-
2018
- 2018-08-06 CN CN201810884372.3A patent/CN108988861B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101710827A (zh) * | 2009-02-12 | 2010-05-19 | 苏州通创微芯有限公司 | 一种用于流水线模数转换器的动态偏置产生电路 |
CN103155416A (zh) * | 2010-10-14 | 2013-06-12 | 德克萨斯仪器股份有限公司 | 具有三级dac元件的流水线结构的adc |
CN103916125A (zh) * | 2013-01-06 | 2014-07-09 | 上海华虹宏力半导体制造有限公司 | 流水线模数转换器 |
CN104426547A (zh) * | 2013-08-30 | 2015-03-18 | 上海华虹宏力半导体制造有限公司 | 10位流水线模数转换器 |
Non-Patent Citations (2)
Title |
---|
A voltage-scalable 10-b pipelined ADC with current-mode amplifier;Yunjae Suh等;《 Proceedings of the IEEE 2014 Custom Integrated Circuits Conference》;20140917;全文 * |
基于流水线ADC的采样保持电路的研究;云杰;《中国优秀硕士学位论文全文数据库 信息科技辑》;20081115;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN108988861A (zh) | 2018-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9973198B2 (en) | Telescopic amplifier with improved common mode settling | |
US7741908B2 (en) | High speed amplifier with controllable amplification and output impedance and comparator using the same | |
CN111130548B (zh) | 模数转换器和模数转换的方法 | |
TWI459723B (zh) | 具電流不匹配校正功能之以零界交越偵測器為基礎的類比數位轉換器 | |
CN111431532B (zh) | 一种宽输出范围高精度的积分器 | |
CN104124971A (zh) | 基于逐次逼近原理的两级流水线型模数转换器 | |
CN106656183B (zh) | 流水线模数转换器输入共模误差前馈补偿电路 | |
JP5085656B2 (ja) | 信号調整回路、そのような調整回路を含むコンパレータ、およびそのような回路を含む逐次近似変換器 | |
CN106209098A (zh) | 一种数模转换器 | |
WO2018205832A1 (zh) | 一种叠加运算电路及浮动电压数模转换电路 | |
CN108880479A (zh) | 一种动态偏置电流优化的运算放大器 | |
US7382305B1 (en) | Reference generators for enhanced signal converter accuracy | |
CN105099451A (zh) | 差分放大电路及使用该差分放大电路的流水线模数转换器 | |
US9106240B1 (en) | Multiplying digital-to-analog converter and pipeline analog-to-digital converter using the same | |
CN108988861B (zh) | 电流模余量放大器 | |
CN111817719A (zh) | 适用流水线型adc的参考电平缓冲器及流水线型adc | |
US8830109B1 (en) | Switchable conductance pipeline analog-to-digital conversion | |
KR101162719B1 (ko) | 증폭회로 및 그를 구비한 아날로그 디지털 변환회로 | |
CN111431490B (zh) | 一种用于流水线adc的全差分放大器 | |
CN210986085U (zh) | 一种低功耗逐次逼近型模数转换器 | |
CN104242936A (zh) | 流水线模数转换器 | |
CN115793769B (zh) | 带隙基准滑动温度补偿电路及方法 | |
CN111399582A (zh) | 一种可编程电流源 | |
US10281505B2 (en) | Low-power and compact voltage sensing circuit | |
WO2024026966A1 (zh) | 流水线型模数转换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |