CN108829938A - 一种亚阈值有比逻辑电路及芯片 - Google Patents
一种亚阈值有比逻辑电路及芯片 Download PDFInfo
- Publication number
- CN108829938A CN108829938A CN201810509898.3A CN201810509898A CN108829938A CN 108829938 A CN108829938 A CN 108829938A CN 201810509898 A CN201810509898 A CN 201810509898A CN 108829938 A CN108829938 A CN 108829938A
- Authority
- CN
- China
- Prior art keywords
- pull
- module
- branch
- nmos tube
- logic circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17736—Structural details of routing resources
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/327—Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computing Systems (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Logic Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明涉及一种亚阈值有比逻辑电路及芯片,包括上拉模块、电压调节模块、上拉PMOS管及与上拉模块对应导通或截止的下拉模块;上拉模块的第一端连接提供输入信号的外部电路,上拉模块的第二端连接上拉PMOS管的源极和电源,上拉模块的第三端连接电压调节模块的第二端;电压调节模块的第一端连接提供补偿信号的补偿调整电路,电压调节模块的第三端接地,电压调节模块的第二端与上拉模块的第三端的连接节点还连接上拉PMOS管的栅极;上拉PMOS管的漏极连接亚阈值有比逻辑电路的输出端,上拉PMOS管的漏极还连接下拉模块的第二端,下拉模块的第一端连接外部电路,下拉模块的第三端接地。本发明加速信号传递,强化在输出零值时输出端电平下拉能力,自适应性强。
Description
技术领域
本发明涉及集成电路及芯片领域,更具体地说,涉及一种亚阈值有比逻辑电路及芯片。
背景技术
一般认为,MOS晶体管在栅源电压VGS没超过阈值电压Vth时,源漏之间的沟道消失,晶体管处于关断状态。但实际上在VGS接近Vth时,源漏之间仍有一定的漏电流Ileak,而且会比VGS=0时大好几个数量级,这是因为在源漏电压VDS一定时,Ileak随着VGS的增加成指数级别增长。然而近年来,更广泛的无线射频无源器件、物联网及移动互联节点芯片及超低电压处理器芯片的需求,将触发了对超低功耗数字模块的研发热潮,其极大的鼓励了对芯片内超低功耗数字系统的研究开发工作。在不影响功能的前提下,降低工作电压是其中一种最有效的方法。同时,随着半导体工艺中的晶体管特征尺寸已经步入了超深亚微米区域,经过专门设计出的数字系统芯片在采用超低供电电压后,既能有效抑制静态功耗,提高电路的能效,并能维持一定的性能。
准NMOS/PMOS电路与电阻负载电路是经典的快速有比逻辑电路,然而在超低电压情况下由于上拉负载电流的存在,准NMOS电路在输出低电平时远高于零电压而导致信号失效。而近年来在低电压应用领域得到关注的电流模与差分逻辑电路虽然解决了信号完整性问题,但也分别存在电压难以降低(叠加的尾电流NMOS)和版图复杂度过高等问题。
在亚阈值供电时,无论采用何种逻辑风格和电路类型,除了电压的变动会给逻辑延时带来指数级别的大幅度影响外,工艺偏差对电路性能带来的影响也是非常明显的。工艺偏差对逻辑功能的危害主要表现在FS或SF(Fast NMOS,Slow PMOS&Slow NMOS,FastPMOS)情况下输出端逻辑摆幅单边失衡而导致信号不完整;对速度的影响则是由于FS,SF或者SS造成了输出端电平的高-低或低-高转换时间的拖长,进而增加了逻辑延时。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种亚阈值有比逻辑电路及芯片。
本发明解决其技术问题所采用的技术方案是:构造一种亚阈值有比逻辑电路,包括上拉模块、电压调节模块、上拉PMOS管、以及与所述上拉模块对应导通或截止的下拉模块;
所述上拉模块的第一端连接提供输入信号的外部电路,所述上拉模块的第二端连接所述上拉PMOS管的源极和电源VDD,所述上拉模块的第三端连接所述电压调节模块的第二端;
所述电压调节模块的第一端连接提供补偿信号的补偿调整电路,所述电压调节模块的第三端接地,所述电压调节模块的第二端与所述上拉模块的第三端的连接节点还连接所述上拉PMOS管的栅极;
所述上拉PMOS管的漏极连接所述亚阈值有比逻辑电路的输出端,所述上拉PMOS管的漏极还连接所述下拉模块的第二端,所述下拉模块的第一端连接所述外部电路,所述下拉模块的第三端接地;
所述上拉模块和所述下拉模块根据所述输入信号导通或截止,并结合所述电压调节模块控制所述上拉PMOS管的上拉电流,以使所述亚阈值有比逻辑电路的输出端快速输出电平信号;
其中,所述上拉模块、所述下拉模块以及所述电压调节模块在导通时均为亚阈值导通状态。
优选地,所述上拉模块包括多个并联的上拉支路,所有所述上拉支路的两端分别对应并联连接,且两端的并联连接的节点作为所述上拉模块的第二端和第三端。
优选地,每一条所述上拉支路包括多个串联连接的MOS管,所有所述MOS管的栅极形成所述上拉模块的第一端,且每一个所述MOS管的栅极独立连接所述外部电路。
优选地,每一条所述上拉支路包括两个串联的MOS管,所述两个串联的MOS管包括一个PMOS管和一个NMOS管;
所有所述上拉支路中的PMOS管的源极并联连接,且并联连接的节点作为所述上拉模块的第二端连接所述上拉PMOS管的源极;所有所述上拉支路中的NMOS管的源极并联连接,且并联连接的节点作为所述上拉模块的第三端连接所述电压调节模块;
每一条所述上拉支路中的PMOS管漏极与对应的NMOS管的漏极串联连接,每一条所述上拉支路中的PMOS管的栅极和NMOS管的栅极分别连接所述外部电路。
优选地,所述下拉模块包括多个并联的下拉支路,所有所述下拉支路的两端分别对应并联连接,且两端的并联连接的节点作为所述下拉模块的第二端和第三端。
优选地,所述下拉模块中的每一条下拉支路与所述上拉模块中的上拉支路一一对应。
优选地,每一条所述下拉支路包括多个串联连接的MOS管,所有所述MOS管的栅极形成所述下拉模块的第一端,且每一个所述MOS管的栅极独立连接所述外部电路。
优选地,每一条所述下拉支路包括两个串联的MOS管,所述两个串联的MOS管包括第一NMOS管和第二NMOS管;
所有所述下拉支路中的第一NMOS管的漏极并联连接,且并联连接的节点作为所述下拉模块的第二端连接所述上拉PMOS管的漏极;所有所述下拉支路中的第二NMOS管的源极并联连接,且并联连接的节点作为所述下拉模块的第三端接地;
每一条所述下拉支路中的第一NMOS管的源极与所述第二NMOS管的漏极串联连接,每一条所述下拉支路中的第一NMOS管的栅极和第二NMOS管的栅极分别连接所述外部电路。
优选地,所述电压调节模块包括两个串联的NMOS管;
所述两个串联的NMOS管中的一个NMOS管的漏极作为所述电压调节模块的第二端连接所述上拉模块和所述上拉PMOS管的栅极,源极与另一个NMOS管的漏极串联连接,栅极与另一个NMOS管的栅极连接并连接至所述补偿调整电路;
所述另一个NMOS管的源极作为所述电压调节模块的第三端接地。
本发明还提供一种芯片,包括以上所述的亚阈值有比逻辑电路。
实施本发明的亚阈值有比逻辑电路,具有以下有益效果:该亚阈值有比逻辑电路通过上拉模块根据输入信号的变化,动态地控制上拉PMOS管的电流,在保证速度优势的情况下,进一步优化电路结构和版图面积,且可维持较低功耗,同时还可使应用本发明的数字集成电路可工作在超低电压、超低功耗环境,可以从基础上发送数字集成电路在超低电压工作时的不稳定因素,并且提高逻辑信号传递的速度,使得电路在低电压环境下仍能维持一定的性能。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是本发明亚阈值有比逻辑电路的功能框图;
图2是本发明亚阈值有比逻辑电路一具体实施例的电路原理图;
图3是为图2的电路与传统方案的时延对比图。
具体实施方式
为了对本发明的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本发明的具体实施方式。
本发明结合有比逻辑设计风格,研究能用于人体医学芯片与无源器件等超低电压、超低功耗的专用亚阈值逻辑单元或基础模块,并基于与流行数字电路集成系统芯片兼容和移植性考虑,本发明所设计的电路为基于超深亚微米或以下标准CMOS工艺进行的研究与设计。具体的,本发明通过考察各种拓扑连接结构在实现不同逻辑功能上的优缺点,同时基于亚阈值电流方程、节点电容和充放电的模型去分析和简化充放电路径上等效的晶体管的数目。在低功耗、超低供电电压这个前提下,寻找减少电容负载、增强电容控制与效能的优化方案和整合,提出一种新的亚阈值有比逻辑电路。
参考图1,图1为本发明提供的一种亚阈值有比逻辑电路的功能框图。该亚阈值有比逻辑电路设置在专用亚阈值逻辑单元或者基础模块中,可应用于数字电路集成芯片、或者无源射频芯片等。
如图1所示,该亚阈值有比逻辑电路,包括上拉模块10、电压调节模块20、上拉PMOS管40、以及与上拉模块10对应导通或截止的下拉模块30。
该亚阈值有比逻辑电路中,由于上拉模块10和下拉模块30所接入的输入信号为相同的信号,当上拉模块10导通时,下拉模块30也与上拉模块10对应导通;当上拉模块10截止时,下拉模块30也与上拉模块10对应截止。例如,上拉模块10有多个的器件或者多条支路,则下拉模块30相应的也包含多个器件或者多条支路,且下拉模块30中的器件与上拉模块10中对应的器件同时导通或者同时截止;或者下拉模块30中的支路与上拉模块10中对应的支路同时导通或者同时截止。
具体的,如图1所示,上拉模块10的第一端连接提供输入信号的外部电路,上拉模块10的第二端连接上拉PMOS管40的源极和电源VDD,上拉模块10的第三端连接电压调节模块20的第二端;电压调节模块20的第一端连接提供补偿信号的补偿调整电路,电压调节模块20的第三端接地,电压调节模块20的第二端与上拉模块10的第三端的连接节点还连接上拉PMOS管40的栅极;上拉PMOS管40的漏极连接亚阈值有比逻辑电路的输出端,上拉PMOS管40的漏极还连接下拉模块30的第二端,下拉模块30的第一端连接外部电路,下拉模块30的第三端接地;上拉模块10和下拉模块30根据输入信号导通或截止,并结合电压调节模块20以控制上拉PMOS管40的上拉电流,以使亚阈值有比逻辑电路的输出端快速输出电平信号。
在此,需要说明的是本发明实施例的上拉模块10、下拉模块30以及电压调节模块20在导通时均为亚阈值导通状态。上拉模块10、下拉模块30以及电压调节模块20工作电压为低于0.4V,即电源提供的工作电压VDD低于0.4V。
作为选择,本发明实施例的上拉模块10和下拉模块30所接收的输入信号为相同的逻辑信号。
在本发明实施例中,上拉模块10可以包括多个并联的上拉支路,所有上拉支路的两端分别对应并联连接,且两端的并联连接的节点作为上拉模块10的第二端和第三端。进一步地,本发明实施例中,每一条上拉支路均设有多个输入端,且输入端与外部电路连接、用于接收输入信号。即本发明实施例中,每一条上拉支路的输入端分别独立连接外部电路,所有的上拉支路的输入端组成上拉模块10的第一端,换言之,上拉模块10的第一端包括多个输入端。
每一条上拉支路可以包括多个串联连接的MOS管,所有MOS管的栅极形成上拉模块10的第一端,分别用于接收输入信号,且每一个MOS管的栅极独立连接外部电路,即每一个MOS管的栅极没有接触。进一步地,每一条上拉支路中串联的MOS管可以为PMOS管或者NMOS管。在实际电路设计时,可参考下拉模块30中的设计,若下拉模块30中有取反信号,则上拉模块10的上拉支路中可以选择PMOS管,同时,由于PMOS管在传递高电平的能力比NMOS管强,所以,当在上拉支路中选用PMOS管时,可以提高信号的传递速度。
下拉模块30包括多个并联的下拉支路,所有下拉支路的两端分别对应并联连接,且两端的并联连接的节点作为上拉模块10的第二端和第三端。进一步地,本发明实施例中,每一条下拉支路均包括多个输入端,且输入端与外部电路连接、用于接收输入信号。即本发明实施例中,每一条下拉支路的输入端分别独立连接外部电路,所有的下拉支路的输入端组成下拉模块30的第一端,换言之,下拉模块30的第一端包括多个输入端。
进一步地,本发明实施例中,下拉模块30中的每一个下拉支路与上拉模块10中的上拉支路一一对应。下拉模块30中的下拉支路数量与上拉模块10中的上拉支路数量相同,且当上拉模块10中的任意一条上拉支路导通时,下拉模块30中与该条上拉支路对应的下拉支路也导通,同样地,若上拉模块10中的任意一条上拉支路截止,下拉模块30中与该条上拉支路对应的下拉支路也截止。
作为选择,每一条下拉支路包括多个串联连接的MOS管,所有MOS管的栅极形成下拉模块30的第一端,分别用于接收输入信号且每一个MOS管的栅极独立连接外部电路。进一步地,每一条下拉支路中串联的MOS管均为NMOS管。
电压调节模块20可以包括两个串联的NMOS管,用于与上拉模块10共同调节节点X的电压水平。
具体的,电压调节模块20与上拉模块10共同调节节点X的电压水平,进而控制上拉PMOS管40的上拉电流,使输出端Vout朝着目标的逻辑电平加快移动。例如,当电路需要输出逻辑零低电平时,上拉模块10和电压调节模块20同时有相应的支路导通,其中,上拉模块10拉高节点X的电压,抑制上拉PMOS管40的充电电流,而下拉模块30可同时将输出端Vout往低电平下拉,通过三个模块的协同作用,最终可令输出端Vout迅速放电至接近零电平。
又或者,当电路需要输出逻辑高电平时,输出端Vout个由低电平到高电平的变化,此时,上拉模块10和下拉模块30均处于截止状态,而电压调节模块20则处于导通状态,通过电压调节模块20的导通作用,并节点X的电压拉低到零电位,进而使上拉PMOS管40产生足够强劲的电流,使输出端上升至高电平。
在此需要说明的是,本发明实施例中,上拉模块10、下拉模块30以及电压调节模块20在导通时,均为亚阈值导通状态。
由此可以看出,本发明相对于传统的准NMOS电路,在上拉PMOS管40负载电流可控的情况下,输出端能克服在亚阈值供电时由于下拉网络电流较弱,导致放电过程以及电位无法拉低的关键瓶颈问题,鲁棒性得到增强。相对于差分逻辑电路,本发明具有版图和布线复杂度简化的优势,且由于差分逻辑电路需要先生成反相的输入信号,而本发明不需要,因此,本发明可以达到更快的速度。例如,若与速度提高不少的电流模养分结构进行比较,如共源极逻辑电路,由于其共模NMOS管尾电流的存在,因此,本发明在版图布线简化的同时还具有在更低电压下工作的能力。
参考图2,图2为本发明提供的亚阈值有比逻辑电路一个具体实施例的电路原理图。具体的,该具体实施例的亚阈值有比逻辑电路为一个4位等值比较器的电路原理图。
如图2所示,该4位等值比较器包括上拉模块10、下拉模块30、上拉PMOS管40、以及电压调节模块20。
上拉模块10包括8条上拉支路,且每一条上拉支路包括两个串联的MOS管,且两个串联的MOS管包括一个PMOS管和一个NMOS管。如图2所示,每一条上拉支路中的PMOS管的漏极与NMOS管的漏极串联连接,每一条上拉支路中的PMOS管的栅极和NMOS管的栅极分别连接外部电路;所有上拉支路中的PMOS管的源极并联连接,且并联连接的节点作为上拉模块10的第二端连接上拉PMOS管40的源极;所有上拉支路中的NMOS管的源极并联连接,且并联连接的节点作为上拉模块10的第三端连接电压调节模块20,即连接电压调节模块20的第二端。
相应地,下拉模块30也包括8条下拉支路,且每一条下拉支路包括两个串联的MOS管,两个串联的MOS管包括第一NMOS管和第二NMOS管。如图2所示,所有下拉支路中的第一NMOS管的漏极并联连接,且并联连接的节点作为下拉模块30的第二端连接上拉PMOS管40的漏极;所有下拉支路中的第二NMOS管的源极并联连接,且并联连接的节点作为下拉模块30的第三端接地;每一条下拉支路中的第一NMOS管的源极与第二NMOS管的漏极串联连接,每一条下拉支路中的第一NMOS管的栅极和第二NMOS管的栅极分别连接外部电路。
电压调节模块20包括两个串联的NMOS管,其中一个NMOS管的漏极作为电压调节模块20的第二端连接上拉模块10和上拉PMOS管40的栅极,源极与另一个NMOS管的漏极串联连接,栅极连接补偿调整电路;另一个NMOS管的源极作为电压调节模块20的第三端接地,栅极连接补偿调整电路。
如图2所示,该4位等值比较器的工作电压VDD为低于0.4V的工作电压。上拉模块10中的从左往右的上拉支路与下拉模块30中从左往右的下拉支路依次一一对应。以其中一条支路为例对该等值比较器的工作原理进行说明。
具体的,以上拉模块10中最右边的一条上拉支路为例,相应地,下拉模块30中最右边的下拉支路与其对应。如图2所示,当B0接入的输入信号为低电平(0)、该PMOS管导通;A0接入的输入信号为高电平(1)时,该条支路的NMOS管导通。由于下拉模块30中最右边的下拉支路与上拉模块10中最右边的下拉支路所接入的输入信号相同,因此,下拉模块30最右边的下拉支路中的第一个NMOS管中的为高电平(1),第二个NMOS管中的A0也为高电平(1),最右边的下拉支路中的两个NMOS管均导通。或者,当B0接入的输入信号为高电平(1)、该PMOS管截止;A0接入的输入信号为低电平(0)时,该条支路的NMOS管截止。由于下拉模块30中最右边的下拉支路与上拉模块10中最右边的下拉支路所接入的输入信号相同,因此,下拉模块30最右边的下拉支路中的第一个NMOS管中的为低电平(0),第二个NMOS管中的A0也为低电平(0),最右边的下拉支路中的两个NMOS管均截止。
由此可以看出,当上拉模块10中的任意一条上拉支路导通时,下拉模块30中与该条上拉支路对应的下拉支路也导通;或者当上拉模块10中的任意一条下拉支路截止时,下拉模块30中与该条上拉支路对应的下拉支路也截止。
其具体工作原理为,随着输入信号的变化,电路需要输出端Vout输出低电平,即输出端Vout有一个由高电平到低电平的变化,则此时,上拉模块10中的任意一条或多条上拉支路导通,下拉模块30中与上拉模块10对应的一条或多条下拉支路也对应导通,此时,电压调节模块20和上拉模块10共同作用将节点X的电压抬升,抑制上拉PMOS管40的上拉电流,同时,由于下拉模块30也处于导通状态,通过下拉模块30的作用可将输出端Vout往低电平下拉,最终使输出端Vout快速输出低电平。
或者,随着输入信号的变化,电路需要输出端Vout输出高电平,即输出端Vout有一个由低电平到高电平的变化,则此时,上拉模块10和下拉模块30均处于截止状态,电压调节模块20处于导通状态,通过电压调节模块20的作用,可将节点X的电压快速下拉到0电位,使上拉PMOS管40产生足够强劲的电流,从而使输出端Vout快速输出高电平。
如图3所示,为采用本发明的超低电压动态控制的比例逻辑4位等值比较器(ACRL,Active Control Ratioed Logic 4位于等值比较器)和标准比较器(Standard比较器)的时延对比图。由图3中可以看出采用本发明的4位等值比较器相比于传统的标准比较器有50%-70%的时序提升。
通过实施例本发明的亚阈值有比逻辑电路,通过上拉模块10根据输入信号的变化动态的控制上拉PMOS管40的上拉电流,这一部分的存在可使得本发明不需要产生对称的拓扑结构,在保持速度优势的情况下,进一步优化电路结构和版图面积,且可维持较低功耗。同时,在商业化的集成电路制造工艺朝着更小进发的时候,当越来越多医学人体芯片被应用于癫痫病观测智能手持设备与无源无线通讯器件应用于生产和生活的各个方面之时,为了维持低功耗以及较低的静态漏电流,延长电池时间或达到更远的无线识别距离,电路系统的供电电压只能逼近甚至低于晶体管的阈值电压。一般来讲,在数字集成电路的设计中,可以采用本发明的设计,使得最终的设计能工作在超低电压超、低功耗环境。
进一步地,晶体管级的底层逻辑单元设计能从基本上改善数字集成电路在超低电压工作时带来的不稳定因素,并且提高逻辑信号传递的速度,使得电路在低电压环境下仍能维持一定的性能。对于医疗产业来说,在集成电路的工艺尺寸迈向超深亚微米甚至纳米级的时候,针对人体医学芯片的功能需求及续航能力要求只会越来越高,其内部数字系统采用亚阈值水平作为工作电压的必要性会越来越趋于紧迫。因此,开展针对亚阈值基本逻辑电路进行结构优化的研究,掌握45nm或以下CMOS工艺的低压数字电路基础模块的关键设计技术,能给业界在高端低功耗医学人体芯片及手持产品和中远距离无源器件的发展打下稳固的基础,具有长远的重大意义。同时,对于未来在体硅CMOS工艺之后可能成为主流的FinFET工艺或SOI(Silicon on Insulator)工艺,本发明也是在低电压、低功耗和低漏电流电路设计方面也能提供非常高价值的参考方案。
另外,本发明的亚阈值有比逻辑电路利用上拉电流能根据输入信号不同而变化的特性,加速信号传递的过程,并强化了在输出零值时,输出端电平下拉的能力。相对于传统的准NMOS电路,在上拉PMOS负载电流可控的情况下,输出端能克服在亚阈值供电时由于下拉网络电流较弱,导致放电过程过慢以及电位无法拉低的关键瓶颈问题,鲁棒性得到增强。相对于差分逻辑风格,本发明具有版图和布线复杂度简化的优势,且由于差分逻辑风格需要先生成反相的输入信号,因此本发明相对的来说可以达到更快的速度。如果与速度提高不少的电流模差分结构进行比较,如共源极逻辑,由于其共模NMOS管尾电流的存在,使得本发明在版图布线简化的同时还具有在更低电压下工作的能力。
本发明还提供了一种芯片,该芯片包括上述亚阈值有比逻辑电路。本发明的各个实施例中,该芯片包括但不限于数字集成芯片或者无源射频芯片等。
以上实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据此实施,并不能限制本发明的保护范围。凡跟本发明权利要求范围所做的均等变化与修饰,均应属于本发明权利要求的涵盖范围。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都应属于本发明所附权利要求的保护范围。
Claims (10)
1.一种亚阈值有比逻辑电路,其特征在于,包括上拉模块、电压调节模块、上拉PMOS管、以及与所述上拉模块对应导通或截止的下拉模块;
所述上拉模块的第一端连接提供输入信号的外部电路,所述上拉模块的第二端连接所述上拉PMOS管的源极和电源VDD,所述上拉模块的第三端连接所述电压调节模块的第二端;
所述电压调节模块的第一端连接提供补偿信号的补偿调整电路,所述电压调节模块的第三端接地,所述电压调节模块的第二端与所述上拉模块的第三端的连接节点还连接所述上拉PMOS管的栅极;
所述上拉PMOS管的漏极连接所述亚阈值有比逻辑电路的输出端,所述上拉PMOS管的漏极还连接所述下拉模块的第二端,所述下拉模块的第一端连接所述外部电路,所述下拉模块的第三端接地;
所述上拉模块和所述下拉模块根据所述输入信号导通或截止,并结合所述电压调节模块控制所述上拉PMOS管的上拉电流,以使所述亚阈值有比逻辑电路的输出端快速输出电平信号;
其中,所述上拉模块、所述下拉模块以及所述电压调节模块在导通时均为亚阈值导通状态。
2.根据权利要求1所述的亚阈值有比逻辑电路,其特征在于,所述上拉模块包括多个并联的上拉支路,所有所述上拉支路的两端分别对应并联连接,且两端的并联连接的节点作为所述上拉模块的第二端和第三端。
3.根据权利要求2所述的亚阈值有比逻辑电路,其特征在于,每一条所述上拉支路包括多个串联连接的MOS管,所有所述MOS管的栅极形成所述上拉模块的第一端,且每一个所述MOS管的栅极独立连接所述外部电路。
4.根据权利要求3所述的亚阈值有比逻辑电路,其特征在于,每一条所述上拉支路包括两个串联的MOS管,所述两个串联的MOS管包括一个PMOS管和一个NMOS管;
每一条所述上拉支路中的PMOS管漏极与对应的NMOS管的漏极串联连接,每一条所述上拉支路中的PMOS管的栅极和NMOS管的栅极分别连接所述外部电路。
5.根据权利要求2所述的亚阈值有比逻辑电路,其特征在于,所述下拉模块包括多个并联的下拉支路,所有所述下拉支路的两端分别对应并联连接,且两端的并联连接的节点作为所述下拉模块的第二端和第三端。
6.根据权利要求5所述的亚阈值有比逻辑电路,其特征在于,所述下拉模块中的每一条下拉支路与所述上拉模块中的上拉支路一一对应。
7.根据权利要求5所述的亚阈值有比逻辑电路,其特征在于,每一条所述下拉支路包括多个串联连接的MOS管,所有所述MOS管的栅极形成所述下拉模块的第一端,且每一个所述MOS管的栅极独立连接所述外部电路。
8.根据权利要求7所述的亚阈值有比逻辑电路,其特征在于,每一条所述下拉支路包括两个串联的MOS管,所述两个串联的MOS管包括第一NMOS管和第二NMOS管;
所有所述下拉支路中的第一NMOS管的漏极并联连接,且并联连接的节点作为所述下拉模块的第二端连接所述上拉PMOS管的漏极;所有所述下拉支路中的第二NMOS管的源极并联连接,且并联连接的节点作为所述下拉模块的第三端接地;
每一条所述下拉支路中的第一NMOS管的源极与所述第二NMOS管的漏极串联连接,每一条所述下拉支路中的第一NMOS管的栅极和第二NMOS管的栅极分别连接所述外部电路。
9.根据权利要求1所述的亚阈值有比逻辑电路,其特征在于,所述电压调节模块包括两个串联的NMOS管;
所述两个串联的NMOS管中的一个NMOS管的漏极作为所述电压调节模块的第二端连接所述上拉模块和所述上拉PMOS管的栅极,源极与另一个NMOS管的漏极串联连接,栅极与另一个NMOS管的栅极连接并连接至所述补偿调整电路;
所述另一个NMOS管的源极作为所述电压调节模块的第三端接地。
10.一种芯片,其特征在于,包括权利要求1-9任一项所述的亚阈值有比逻辑电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810509898.3A CN108829938A (zh) | 2018-05-24 | 2018-05-24 | 一种亚阈值有比逻辑电路及芯片 |
US16/322,929 US11374573B2 (en) | 2018-05-24 | 2018-06-25 | Subthreshold ratioed logic circuit and chip |
PCT/CN2018/092653 WO2019223055A1 (zh) | 2018-05-24 | 2018-06-25 | 一种亚阈值有比逻辑电路及芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810509898.3A CN108829938A (zh) | 2018-05-24 | 2018-05-24 | 一种亚阈值有比逻辑电路及芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108829938A true CN108829938A (zh) | 2018-11-16 |
Family
ID=64145416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810509898.3A Withdrawn CN108829938A (zh) | 2018-05-24 | 2018-05-24 | 一种亚阈值有比逻辑电路及芯片 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11374573B2 (zh) |
CN (1) | CN108829938A (zh) |
WO (1) | WO2019223055A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111884648A (zh) * | 2020-06-18 | 2020-11-03 | 华南理工大学 | 一种基于单极型晶体管的输出反馈逻辑电路及芯片 |
CN113196667A (zh) * | 2018-12-10 | 2021-07-30 | 浦项工科大学校产学协力団 | 伪互补逻辑网络 |
CN113395067A (zh) * | 2021-05-12 | 2021-09-14 | 宁波大学科学技术学院 | 基于mos管堆叠扩展结构的逻辑门电路 |
CN114520654A (zh) * | 2020-11-20 | 2022-05-20 | 美光科技公司 | 亚阈值电流减少电路晶体管的栅极端子之间的电荷转移及相关设备 |
WO2023226488A1 (zh) * | 2022-05-27 | 2023-11-30 | 华为技术有限公司 | 逻辑门电路、集成电路及电子设备 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021113563A1 (en) * | 2019-12-05 | 2021-06-10 | Khalifa University of Science and Technology | Low power digital low-dropout power regulator |
-
2018
- 2018-05-24 CN CN201810509898.3A patent/CN108829938A/zh not_active Withdrawn
- 2018-06-25 US US16/322,929 patent/US11374573B2/en active Active
- 2018-06-25 WO PCT/CN2018/092653 patent/WO2019223055A1/zh active Application Filing
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113196667A (zh) * | 2018-12-10 | 2021-07-30 | 浦项工科大学校产学协力団 | 伪互补逻辑网络 |
CN113196667B (zh) * | 2018-12-10 | 2024-04-19 | 浦项工科大学校产学协力団 | 伪互补逻辑网络 |
CN111884648A (zh) * | 2020-06-18 | 2020-11-03 | 华南理工大学 | 一种基于单极型晶体管的输出反馈逻辑电路及芯片 |
CN114520654A (zh) * | 2020-11-20 | 2022-05-20 | 美光科技公司 | 亚阈值电流减少电路晶体管的栅极端子之间的电荷转移及相关设备 |
US11777488B2 (en) | 2020-11-20 | 2023-10-03 | Micron Technology, Inc. | Charge transfer between gate terminals of sub-threshold current reduction circuit transistors and related apparatuses and methods |
CN113395067A (zh) * | 2021-05-12 | 2021-09-14 | 宁波大学科学技术学院 | 基于mos管堆叠扩展结构的逻辑门电路 |
CN113395067B (zh) * | 2021-05-12 | 2022-04-08 | 宁波大学科学技术学院 | 基于mos管堆叠扩展结构的逻辑门电路 |
WO2023226488A1 (zh) * | 2022-05-27 | 2023-11-30 | 华为技术有限公司 | 逻辑门电路、集成电路及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
US20220103177A1 (en) | 2022-03-31 |
US11374573B2 (en) | 2022-06-28 |
WO2019223055A1 (zh) | 2019-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108829938A (zh) | 一种亚阈值有比逻辑电路及芯片 | |
CN208226992U (zh) | 一种超低电压等值逻辑比较器电路及芯片 | |
CN101888178B (zh) | 用于锁相环中极低电压工作下降低电流失配的电荷泵电路 | |
CN102082561B (zh) | Soi时钟双边沿静态d触发器 | |
CN102457455B (zh) | 低压差分信号发送器 | |
CN103532526B (zh) | 电压转换电路及电压转换方法 | |
CN102237869B (zh) | 集成电路以及消除负偏温度不稳定性的方法 | |
CN205490463U (zh) | 上电复位电路 | |
CN104836570B (zh) | 一种基于晶体管级的与/异或门电路 | |
CN102956693B (zh) | 一种finfet以及采用该finfet的应用电路 | |
CN102480276A (zh) | 折叠式共源共栅运算放大器 | |
Pandey et al. | IO standard based energy efficient ALU design and implementation on 28nm FPGA | |
CN107623518A (zh) | 电平转换电路和应用电平转换电路的方法 | |
CN107315440A (zh) | 一种高速宽频带频率电压转换电路 | |
CN104579251B (zh) | 一种门控时钟触发器 | |
CN107370485A (zh) | 负压电平转换电路 | |
CN208353315U (zh) | 用于锂电池保护的衬底切换电路 | |
CN109787612A (zh) | 一种新型的宽范围亚阈值电平移位器电路 | |
CN106505995B (zh) | 一种基于FinFET器件的单轨电流模一位全加器 | |
CN202261207U (zh) | 死区增强保护高速互补开关驱动电路 | |
CN102236723A (zh) | 基于输入向量控制的衬底偏置技术面积优化算法 | |
CN105227166B (zh) | 一种mos管背栅电压控制电路 | |
CN103117739A (zh) | 氮化镓基增强耗尽型电平转换电路 | |
CN207133682U (zh) | 一种高速宽频带频率电压转换电路 | |
CN107452740A (zh) | 具有备用单元的集成电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20181116 |