CN108766361A - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN108766361A
CN108766361A CN201810549595.4A CN201810549595A CN108766361A CN 108766361 A CN108766361 A CN 108766361A CN 201810549595 A CN201810549595 A CN 201810549595A CN 108766361 A CN108766361 A CN 108766361A
Authority
CN
China
Prior art keywords
module
node
transistor
pole
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810549595.4A
Other languages
English (en)
Inventor
李俊杰
李园园
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810549595.4A priority Critical patent/CN108766361A/zh
Publication of CN108766361A publication Critical patent/CN108766361A/zh
Priority to PCT/CN2019/088364 priority patent/WO2019228271A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements

Abstract

本发明提供一种像素电路及其驱动方法、显示装置。该像素电路包括复位模块、存储模块、数据写入模块、控制模块、驱动模块和发光模块;所述复位模块用于在复位阶段对所述第一节点和所述第二节点进行复位,以对所述存储模块进行充电;所述存储模块用于在补偿阶段进行放电,以使所述第一节点的电压变为补偿电压;所述数据写入模块用于在复位阶段和补偿阶段向所述第三节点写入数据电压;所述控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启;所述驱动模块用于在发光阶段驱动所述发光模块进行发光。本发明实现了像素补偿,提高了产品的显示效果。

Description

像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示装置。
背景技术
目前,柔性显示装置的市场需求越来越大,AMOLED显示技术正在逐步取代传统的LCD显示技术。为了追求更好的显示画面质量,通常要求显示器件具有更高的像素密度(PPI)和像素补偿效果,以提高显示效果。
但现有的像素电路,采用的薄膜晶体管(TFT)数量较多,使得布线难度增加,不利于增大显示器件的像素密度,影响了显示器件的显示效果。
发明内容
本发明旨在至少解决上述现有技术所存在的技术问题之一,提供一种像素电路及其驱动方法、显示装置,用于实现像素补偿,提高产品的显示效果。
为实现上述目的,本发明提供了一种像素电路,该像素电路包括复位模块、存储模块、数据写入模块、控制模块、驱动模块和发光模块;所述复位模块连接至第一节点和第二节点,所述存储模块连接至所述第一节点和所述第二节点,所述数据写入模块连接至第三节点,所述控制模块连接至所述第二节点和所述第三节点,所述驱动模块连接至所述第一节点、所述第三节点和第四节点,所述发光模块连接至所述第四节点;
所述复位模块用于在复位阶段对所述第一节点和所述第二节点进行复位,以对所述存储模块进行充电;
所述存储模块用于在补偿阶段进行放电,以使所述第一节点的电压变为补偿电压;
所述数据写入模块用于在复位阶段和补偿阶段向所述第三节点写入数据电压;
所述控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启;
所述驱动模块用于在发光阶段驱动所述发光模块进行发光。
可选地,所述复位模块包括第一晶体管和第二晶体管;
所述第一晶体管的第一极连接至第一电源,所述第一晶体管的第二极连接至所述第一节点,所述第一晶体管的控制极连接至第一信号端;
所述第二晶体管的第一极连接至初始电压信号端,所述第二晶体管的第二极连接至所述第二节点,所述第二晶体管的控制极连接至第二信号端。
可选地,所述存储模块包括电容,所述电容的第一端连接至所述第一节点,所述电容的第二端连接至所述第二节点。
可选地,所述数据写入模块包括第三晶体管;所述第三晶体管的第一极连接至数据电压信号端,所述第三晶体管的第二极连接至所述第三节点,所述第三晶体管的控制极连接至第二信号端。
可选地,所述控制模块包括第四晶体管,所述第四晶体管的第一极连接至所述第二节点,所述第四晶体管的第二极连接至所述第三节点,所述第四晶体管的控制极连接至第三信号端。
可选地,所述驱动模块包括第五晶体管,所述第五晶体管的第一极连接至所述第一节点,所述第五晶体管的第二极与连接至所述第四节点,所述第五晶体管的控制极连接至所述第三节点。
可选地,所述发光模块包括二极管,所述二极管的第一极连接至所述第四节点,所述二极管的第二极连接至第二电源。
可选地,所述复位模块还连接至第四节点;
所述复位模块还用于在复位阶段对所述第四节点进行复位。
可选地,所述复位模块包括第六晶体管,所述第六晶体管的第一极连接至初始电压信号端,所述第六晶体管的第二极连接至所述第四节点,所述第六晶体管的控制极连接至第二信号端。
为实现上述目的,本发明提供一种像素电路的驱动方法,所述像素电路包括复位模块、存储模块,数据写入模块、控制模块、驱动模块和发光模块;所述复位模块连接至第一节点和第二节点,所述存储模块连接至所述第一节点和所述第二节点,所述数据写入模块连接至第三节点,所述控制模块连接至所述第二节点和所述第三节点,所述驱动模块连接至所述第一节点、所述第三节点和第四节点,所述发光模块连接至所述第四节点;所述驱动方法包括:
在复位阶段,所述复位模块对所述第一节点和所述第二节点进行复位,以对存储模块进行充电,所述数据写入模块向所述第三节点写入数据电压;
在补偿阶段,所述数据写入模块向所述第三节点写入数据电压,所述存储模块进行放电,以使所述第一节点的电压变为补偿电压;
在发光阶段,所述控制模块控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启,所述驱动模块驱动所述发光模块进行发光。
为实现上述目的,本发明提供一种显示装置,该显示装置包括上述的像素电路。
本发明的有益效果:
本发明所提供的像素电路及其驱动方法、显示装置中,复位模块用于在复位阶段对第一节点和第二节点进行复位,以对存储模块进行充电;存储模块用于在补偿阶段进行放电,以使第一节点的电压变为补偿电压;数据写入模块用于在复位阶段和补偿阶段向第三节点写入数据电压;控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制驱动模块开启;驱动模块用于在发光阶段驱动发光模块进行发光。从而实现了像素补偿,提高了显示效果。
附图说明
图1为本发明实施例一提供的一种像素电路的结构示意图;
图2为本发明实施例二提供的一种像素电路的结构示意图;
图3为图2中的像素电路的信号时序图;
图4为本发明实施例三提供的一种像素电路的驱动方法的流程图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的发光器件和显示装置进行详细描述。
图1为本发明实施例一提供的一种像素电路的结构示意图,如图1所示,该像素电路包括复位模块101、存储模块102、数据写入模块103、控制模块104、驱动模块105和发光模块106;复位模块101连接至第一节点N1和第二节点N2,存储模块102连接至第一节点N1和第二节点N2,数据写入模块103连接至第三节点N3,控制模块104连接至第二节点N2和第三节点N3,驱动模块105连接至第一节点N1、第三节点N3和第四节点N4,发光模块106连接至第四节点N4。
复位模块101用于在复位阶段对第一节点N1和第二节点N2进行复位,以对存储模块102进行充电。
存储模块102用于在补偿阶段进行放电,以使第一节点N1的电压变为补偿电压。
数据写入模块103用于在复位阶段和补偿阶段向第三节点N3写入数据电压。
控制模块104用于在发光阶段控制存储模块102和驱动模块105连接,以使存储模块102在发光阶段控制驱动模块105开启。
驱动模块105用于在发光阶段驱动发光模块106进行发光。
本实施例中,复位模块101连接至第一节点N1和第二节点N2,存储模块102连接至第一节点N1和第二节点N2,因此复位模块101与存储模块102连接。同理,数据写入模块103连接至第三节点N3,控制模块104连接至第二节点N2和第三节点N3,驱动模块105连接至第一节点N1、第三节点N3和第四节点N4,发光模块106连接至第四节点N4,因此驱动模块105与复位模块101、存储模块102、数据写入模块103、控制模块104和发光模块106连接,控制模块104与数据写入模块103、存储模块102和复位模块101连接。
本实施例所提供的像素电路的技术方案,复位模块用于在复位阶段对第一节点和第二节点进行复位,以对存储模块进行充电;存储模块用于在补偿阶段进行放电,以使第一节点的电压变为补偿电压;数据写入模块用于在复位阶段和补偿阶段向第三节点写入数据电压;控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制驱动模块开启;驱动模块用于在发光阶段驱动发光模块进行发光。从而实现了像素补偿,提高了显示效果。
图2为本发明实施例二提供的一种像素电路的结构示意图,如图2所示,该像素电路包括复位模块101、存储模块102、数据写入模块103、控制模块104、驱动模块105和发光模块106;复位模块101连接至第一节点N1和第二节点N2,存储模块102连接至第一节点N1和第二节点N2,数据写入模块103连接至第三节点N3,控制模块104连接至第二节点N2和第三节点N3,驱动模块105连接至第一节点N1、第三节点N3和第四节点N4,发光模块106连接至第四节点N4。
复位模块101用于在复位阶段对第一节点N1和第二节点N2进行复位,以对存储模块102进行充电。存储模块102用于在补偿阶段进行放电,以使第一节点的电压变为补偿电压。
数据写入模块103用于在复位阶段和补偿阶段向第三节点N3写入数据电压。
控制模块104用于在发光阶段控制存储模块102和驱动模块105连接,以使存储模块102在发光阶段控制驱动模块105开启。
驱动模块105用于在发光阶段驱动发光模块106进行发光。
本实施例中,优选地,复位模块101包括第一晶体管T1和第二晶体管T2;第一晶体管T1的第一极连接至第一电源ELVDD,第一晶体管T1的第二极连接至第一节点N1,第一晶体管T1的控制极连接至第一信号端S1;第二晶体管T2的第一极连接至初始电压信号端int,第二晶体管T2的第二极连接至第二节点N2,第二晶体管T2的控制极连接至第二信号端S2。
本实施例中,优选地,存储模块102包括电容C,电容C的第一端连接至第一节点N1,以使电容C的第一端与第一晶体管T1的第二极连接,电容C的第二端连接至第二节点N2,以使电容C的第二端与第二晶体管T2的第二极连接。
本实施例中,优选地,数据写入模块103包括第三晶体管T3,第三晶体管T3的第一极连接至数据电压信号端Data,第三晶体管T3的第二极连接至第三节点N3,第三晶体管T3的控制极连接至第二信号端S2。
本实施例中,优选地,控制模块104包括第四晶体管T4,第四晶体管T4的第一极连接至第二节点N2,以使第四晶体管T4的第一极与电容C的第二端和第二晶体管T2的第二极连接,第四晶体管T4的第二极连接至第三节点N3,以使第四晶体管T4的第二极与第三晶体管T3的第二极连接,第四晶体管T4的控制极连接至第三信号端S3。
本实施例中,优选地,驱动模块105包括第五晶体管T5,第五晶体管T5的第一极连接至第一节点N1,以使第五晶体管T5的第一极与电容C的第一端和第一晶体管T1的第一极连接,第五晶体管T5的第二极与连接至第四节点N4,第五晶体管T5的控制极连接至第三节点N3,以使第五晶体管T5的控制极与第三晶体管T3的第二极和第四晶体管T4的第二极连接。
本实施例中,发光模块106包括二极管D,二极管D的第一极连接至第四节点N4,以使二极管D的第一极与第五晶体管T5的第二极连接,二极管D的第二极连接至第二电源ELVSS。
本实施例中,复位模块101还连接至第四节点N4,复位模块101还用于在复位阶段对第四节点N4进行复位。具体地,复位模块101还包括第六晶体管T6,第六晶体管T6的第一极连接至初始电压信号端int,第六晶体管T6的第二极连接至第四节点N4,以使第六晶体管T6的第二极与二极管D的第一极和第五晶体管T5的第二极连接,第六晶体管T6的控制极连接至第二信号端S2。
本实施例中,优选地,二极管D为OLED。
本实施例中,优选地,像素电路应用于有源矩阵有机发光二极体面板(Active-matrix Organic Light Emitting Diode,简称:AMOLED)。
本实施例中,第一晶体管T1至第六晶体管T6均为薄膜晶体管(Thin FilmTransistor,简称:TFT)。
图3为图2中的像素电路的信号时序图,下面通过结合图2和图3对本实施例的像素电路的工作原理进行详细描述。
如图2和图3所示,在复位阶段t1,第一晶体管T1在第一信号端S1输出的电压信号的控制下导通,第二晶体管T2在第二信号端S2输出的电压信号的控制下导通,其中,第一信号端S1输出的电压信号为低电平,第二信号端S2输出的电压信号为低电平。此时,第一电源ELVDD输出的电源正极电压VELVDD通过导通的第一晶体管T1写入第一节点N1,初始电压信号端int输出的初始电压Vint通过导通的第二晶体管T2写入第二节点N2。换言之,在复位阶段,第一节点P1的电压VN1=VELVDD,第二节点N2的电压VN2=Vint,从而实现对第一节点N1和第二节点N2的复位,进而为下一阶段的工作做好复位和准备工作。此时,电容C的第一端的电压为VN1=VELVDD,电容C的第二端的电压为VN2=Vint,从而实现在复位阶段t1对电容C的第一端和第二端进行充电。
同时,在复位阶段t1,第六晶体管T6在第二信号端S2输出的电压信号的控制下导通,初始电压信号端int输出的初始电压Vint通过导通的第六晶体管T6写入第四节点N4,此时,第四节点N4的电压VN4=Vint。从而实现对第四节点N4的复位,而由于二极管D的第一极连接至第四节点N4,因此,对第四节点N4的复位实际上即是对二极管D的第一极进行复位。本实施例中,二极管D的第一极为阳极,二极管D的第二极为阴极。
此外,在复位阶段t1,第三晶体管T3在第二信号端S2输出的电压信号的控制下导通,第四晶体管T4在第三信号端S3输出的电压信号的控制下关闭,其中,第三信号端S3输出的电压信号为高电平。此时,数据电压信号端Data输出的数据电压Vdata通过导通的第三晶体管T3写入第三节点N3。因此,在复位阶段t1,第三节点N3的电压VN3=Vdata,其中,数据电压Vdata为高电平。
在补偿阶段t2,第一晶体管T1在第一信号端S1输出的电压信号的控制下关闭,第二晶体管T2在第二信号端S2输出的电压信号的控制下导通,第三晶体管T3在第二信号端S2输出的电压信号的控制下导通,其中,第一信号端S1输出的电压信号为高电平,第二信号端S2输出的电压信号为低电平。此时,数据电压信号端Data输出的数据电压Vdata通过导通的第三晶体管T3写入第三节点N3,因此,在补偿阶段,第三节点N3的电压VN3=Vdata,其中,数据电压Vdata为高电平。此时,在补偿阶段t2,由于第一晶体管T1关闭,使得第一电源ELVDD无法在补偿阶段t2向第一节点N1写入电源正极电压VELVDD,因此,电容C的第一端将进行放电,当由于电容C的第一端放电,使得第一节点N1的电压VN1从VELVDD变化至Vdata-Vth时,第五晶体管T5的阈值电压Vth=Vgs=VN3-VN1=Vdata-VN1,其中,Vgs为第五晶体管T5的控制极与第一极之间的电压,因此,VN1=Vdata-Vth,因此第五晶体管T5在第三节点N3的电压VN3的控制下关闭,此时,第一节点N1的电压为Vdata-Vth。其中,Vdata-Vth为补偿电压,电容C的第一端电压等于第一节点N1的电压VN1
在发光阶段t3,第二晶体管T2、第三晶体管T3和第六晶体管T6在第二信号端S2输出的电压信号的控制下关闭,第一晶体管T1在第一信号端S1输出的电压信号的控制下导通,第四晶体管T4在第三信号端S3输出的电压信号的控制下导通,其中,第一信号端S1和第三信号端S3输出的电压信号均为低电平,第二信号端S2输出的电压信号为高电平。此时,第一电源ELVDD输出的电源正极电压VELVDD通过导通的第一晶体管T1写入第一节点N1,此时,第一节点N1的电压VN1=VELVDD。另一方面,由于电容C的自举效应(即瞬时电压差保持功能),使得电容C的第二端的电压被耦合为Vint+VELVDD-(Vdata-Vth),其中,电容C的第二端的电压即为第二节点N2的电压,即此时VN2=Vint+VELVDD-(Vdata-Vth)。同时,由于第二节点N2和第三节点N3通过导通的第四晶体管T4连接,使得电容C的第二端与第五晶体管T5的控制极连接,第三节点N3的电压VN3等于第二节点N2的电压VN2,即第三节点N3的电压VN3等于电容C的第二端的电压,也即VN3=VN2=Vint+VELVDD-(Vdata-Vth)。此时,第五晶体管T5的控制极与第一极之间的电压Vgs=VN3-VN1=Vint+VELVDD-(Vdata-Vth)-VELVDD=Vint-Vdata+Vth,其中,Vth为负值,Vint-Vdata为负值,因此,第五晶体管T5在第三节点N3的电压VN3即电容C的第二端的电压的控制下导通。此时,流经二极管D的电流为I=WCoxu/2L*(Vgs-Vth)2=WCoxu/2L*(VN3-VN1-Vth)=WCoxu/2L*(Vint-VData)2
本实施例中,从流经二极管D的电流的公式I=WCoxu/2L*(Vint-Data)2中不难看出,流经二极管D的电流I与初始电压Vint和数据电压VData相关,与电源正极电压VELVDD和第五晶体管T5即驱动晶体管的阈值电压Vth无关,因此消除了在发光阶段T3电源正极电压VELVDD和阈值电压Vth对流经二极管D的电流I的影响,实现了补偿电源正极电压VELVDD和阈值电压Vth的效果,即像素补偿,从而提升了显示效果。
另一方面,本实施例的像素电路仅采用了6个薄膜晶体管,即第一晶体管T1至第六晶体管T6,即可实现了像素补偿,因此减少了布线难度,为高像素密度像素增加了布线空间。
本实施例所提供的像素电路的技术方案中,复位模块用于在复位阶段对第一节点和第二节点进行复位,以对存储模块进行充电;存储模块用于在补偿阶段进行放电,以使第一节点的电压变为补偿电压;数据写入模块用于在复位阶段和补偿阶段向第三节点写入数据电压;控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制驱动模块开启;驱动模块用于在发光阶段驱动发光模块进行发光。从而实现了像素补偿,提高了显示效果。此外,本实施例所提供的像素电路,仅采用6个薄膜晶体管即可实现了像素补偿,因此减少了布线难度,为高像素密度像素增加了布线空间。
图4为本发明实施例三提供的一种像素电路的驱动方法的流程图,该像素电路包括复位模块、存储模块,数据写入模块、控制模块、驱动模块和发光模块;复位模块连接至第一节点和第二节点,存储模块连接至第一节点和第二节点,数据写入模块连接至第三节点,控制模块连接至第二节点和第三节点,驱动模块连接至第一节点、第三节点和第四节点,发光模块连接至所述第四节点。如图4所示,该像素电路的驱动方法包括:
步骤301、在复位阶段,复位模块对第一节点和第二节点进行复位,以对存储模块进行充电,数据写入模块向第三节点写入数据电压。
步骤302、在补偿阶段,数据写入模块向第三节点写入数据电压,存储模块在补偿阶段进行放电,以使第一节点的电压变为补偿电压。
步骤303、在发光阶段,控制模块控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启,驱动模块驱动发光模块进行发光。
本实施例中,像素电路包括上述实施例二提供的像素电路,关于该像素电路的具体描述可参见上述实施例二,此处不再赘述。
本实施例所提供的像素电路的驱动方法的技术方案中,在复位阶段,复位模块对第一节点和第二节点进行复位,以对存储模块进行充电,数据写入模块向第三节点写入数据电压;在补偿阶段,数据写入模块向第三节点写入数据电压,存储模块在补偿阶段进行放电,以使第一节点的电压变为补偿电压;在发光阶段,控制模块控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启,驱动模块驱动发光模块进行发光。从而实现了像素补偿,提高了显示效果。
本发明实施例四提供了一种显示装置,该显示装置包括上述实施例二提供的像素电路,关于该像素电路的具体描述可参见上述实施例二,此处不再赘述。
本实施例所提供的显示装置的技术方案中,复位模块用于在复位阶段对第一节点和第二节点进行复位,以对存储模块进行充电;存储模块用于在补偿阶段进行放电,以使第一节点的电压变为补偿电压;数据写入模块用于在复位阶段和补偿阶段向第三节点写入数据电压,以使驱动模块在复位阶段和补偿阶段关闭;控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制驱动模块开启;驱动模块用于在发光阶段驱动发光模块进行发光。从而实现了像素补偿,提高了显示效果。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (11)

1.一种像素电路,其特征在于,包括复位模块、存储模块、数据写入模块、控制模块、驱动模块和发光模块;所述复位模块连接至第一节点和第二节点,所述存储模块连接至所述第一节点和所述第二节点,所述数据写入模块连接至第三节点,所述控制模块连接至所述第二节点和所述第三节点,所述驱动模块连接至所述第一节点、所述第三节点和第四节点,所述发光模块连接至所述第四节点;
所述复位模块用于在复位阶段对所述第一节点和所述第二节点进行复位,以对所述存储模块进行充电;
所述存储模块用于在补偿阶段进行放电,以使所述第一节点的电压变为补偿电压;
所述数据写入模块用于在复位阶段和补偿阶段向所述第三节点写入数据电压;
所述控制模块用于在发光阶段控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启;
所述驱动模块用于在发光阶段驱动所述发光模块进行发光。
2.根据权利要求1所述的像素电路,其特征在于,所述复位模块包括第一晶体管和第二晶体管;
所述第一晶体管的第一极连接至第一电源,所述第一晶体管的第二极连接至所述第一节点,所述第一晶体管的控制极连接至第一信号端;
所述第二晶体管的第一极连接至初始电压信号端,所述第二晶体管的第二极连接至所述第二节点,所述第二晶体管的控制极连接至第二信号端。
3.根据权利要求1所述的像素电路,其特征在于,所述存储模块包括电容,所述电容的第一端连接至所述第一节点,所述电容的第二端连接至所述第二节点。
4.根据权利要求1所述的像素电路,其特征在于,所述数据写入模块包括第三晶体管;所述第三晶体管的第一极连接至数据电压信号端,所述第三晶体管的第二极连接至所述第三节点,所述第三晶体管的控制极连接至第二信号端。
5.根据权利要求1所述的像素电路,其特征在于,所述控制模块包括第四晶体管,所述第四晶体管的第一极连接至所述第二节点,所述第四晶体管的第二极连接至所述第三节点,所述第四晶体管的控制极连接至第三信号端。
6.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括第五晶体管,所述第五晶体管的第一极连接至所述第一节点,所述第五晶体管的第二极与连接至所述第四节点,所述第五晶体管的控制极连接至所述第三节点。
7.根据权利要求1所述的像素电路,其特征在于,所述发光模块包括二极管,所述二极管的第一极连接至所述第四节点,所述二极管的第二极连接至第二电源。
8.根据权利要求1所述的像素电路,其特征在于,所述复位模块还连接至第四节点;
所述复位模块还用于在复位阶段对所述第四节点进行复位。
9.根据权利要求8所述的像素电路,其特征在于,所述复位模块包括第六晶体管,所述第六晶体管的第一极连接至初始电压信号端,所述第六晶体管的第二极连接至所述第四节点,所述第六晶体管的控制极连接至第二信号端。
10.一种像素电路的驱动方法,其特征在于,所述像素电路包括复位模块、存储模块,数据写入模块、控制模块、驱动模块和发光模块;所述复位模块连接至第一节点和第二节点,所述存储模块连接至所述第一节点和所述第二节点,所述数据写入模块连接至第三节点,所述控制模块连接至所述第二节点和所述第三节点,所述驱动模块连接至所述第一节点、所述第三节点和第四节点,所述发光模块连接至所述第四节点;所述驱动方法包括:
在复位阶段,所述复位模块对所述第一节点和所述第二节点进行复位,以对存储模块进行充电,所述数据写入模块向所述第三节点写入数据电压;
在补偿阶段,所述数据写入模块向所述第三节点写入数据电压,所述存储模块进行放电,以使所述第一节点的电压变为补偿电压;
在发光阶段,所述控制模块控制存储模块和驱动模块连接,以使存储模块在发光阶段控制控制驱动模块开启,所述驱动模块驱动所述发光模块进行发光。
11.一种显示装置,其特征在于,包括权利要求1至9任一所述的像素电路。
CN201810549595.4A 2018-05-31 2018-05-31 像素电路及其驱动方法、显示装置 Pending CN108766361A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810549595.4A CN108766361A (zh) 2018-05-31 2018-05-31 像素电路及其驱动方法、显示装置
PCT/CN2019/088364 WO2019228271A1 (zh) 2018-05-31 2019-05-24 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810549595.4A CN108766361A (zh) 2018-05-31 2018-05-31 像素电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN108766361A true CN108766361A (zh) 2018-11-06

Family

ID=64001324

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810549595.4A Pending CN108766361A (zh) 2018-05-31 2018-05-31 像素电路及其驱动方法、显示装置

Country Status (2)

Country Link
CN (1) CN108766361A (zh)
WO (1) WO2019228271A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019228271A1 (zh) * 2018-05-31 2019-12-05 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111415620A (zh) * 2020-03-31 2020-07-14 合肥京东方显示技术有限公司 像素电路及其驱动方法、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104050917A (zh) * 2014-06-09 2014-09-17 上海天马有机发光显示技术有限公司 一种像素电路、有机电致发光显示面板及显示装置
CN106486063A (zh) * 2016-10-26 2017-03-08 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
US20170148388A1 (en) * 2015-06-10 2017-05-25 Boe Technology Group Co., Ltd. Pixel driving circuit, array substrate and display apparatus
CN107103877A (zh) * 2017-05-15 2017-08-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN107945743A (zh) * 2018-01-04 2018-04-20 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104157236B (zh) * 2014-07-16 2016-05-11 京东方科技集团股份有限公司 一种移位寄存器及栅极驱动电路
CN104485074B (zh) * 2014-12-30 2017-05-31 合肥鑫晟光电科技有限公司 像素驱动电路、方法和显示装置
CN104700776B (zh) * 2015-03-25 2016-12-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN105632408B (zh) * 2016-03-23 2018-06-05 信利(惠州)智能显示有限公司 一种oled像素驱动电路及显示装置
CN105913792B (zh) * 2016-06-30 2019-01-22 京东方科技集团股份有限公司 一种像素电路、半导体摄像头检测电路、显示装置
CN106409224A (zh) * 2016-10-28 2017-02-15 京东方科技集团股份有限公司 像素驱动电路、驱动电路、显示基板和显示装置
CN106448567B (zh) * 2016-12-08 2020-06-05 合肥鑫晟光电科技有限公司 像素驱动电路、驱动方法、像素单元和显示装置
CN106782286B (zh) * 2017-03-06 2020-01-17 京东方科技集团股份有限公司 显示装置、显示面板和像素驱动电路
CN107195274B (zh) * 2017-05-02 2019-03-15 深圳市华星光电技术有限公司 像素补偿电路、扫描驱动电路及显示装置
CN107437399B (zh) * 2017-07-25 2019-03-22 武汉华星光电半导体显示技术有限公司 一种像素补偿电路
CN207217080U (zh) * 2017-08-31 2018-04-10 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
CN107945737B (zh) * 2017-11-27 2020-01-31 合肥京东方光电科技有限公司 像素补偿电路、其驱动方法、显示面板及显示装置
CN108172172B (zh) * 2017-12-22 2019-12-31 武汉华星光电半导体显示技术有限公司 像素驱动电路及具有该像素驱动电路的显示装置
CN108281113B (zh) * 2018-02-06 2019-12-17 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN108231005A (zh) * 2018-03-29 2018-06-29 武汉华星光电半导体显示技术有限公司 Amoled像素驱动电路、驱动方法、显示面板及终端
CN108766361A (zh) * 2018-05-31 2018-11-06 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN108806595A (zh) * 2018-06-26 2018-11-13 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104050917A (zh) * 2014-06-09 2014-09-17 上海天马有机发光显示技术有限公司 一种像素电路、有机电致发光显示面板及显示装置
US20170148388A1 (en) * 2015-06-10 2017-05-25 Boe Technology Group Co., Ltd. Pixel driving circuit, array substrate and display apparatus
CN106486063A (zh) * 2016-10-26 2017-03-08 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN107103877A (zh) * 2017-05-15 2017-08-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN107945743A (zh) * 2018-01-04 2018-04-20 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019228271A1 (zh) * 2018-05-31 2019-12-05 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN111415620A (zh) * 2020-03-31 2020-07-14 合肥京东方显示技术有限公司 像素电路及其驱动方法、显示装置
CN111415620B (zh) * 2020-03-31 2021-08-13 合肥京东方显示技术有限公司 像素电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
WO2019228271A1 (zh) 2019-12-05

Similar Documents

Publication Publication Date Title
CN104867456B (zh) 像素电路及其驱动方法、显示装置
CN107068060B (zh) Amoled像素驱动电路及像素驱动方法
CN105427805B (zh) 像素驱动电路、方法、显示面板和显示装置
CN108665852A (zh) 像素电路、驱动方法、有机发光显示面板及显示装置
CN106875895A (zh) 扫描驱动器、显示装置以及驱动显示装置的方法
CN105632409B (zh) 有机显示面板像素驱动方法及电路
CN110136642A (zh) 一种像素电路及其驱动方法和显示面板
CN106023898A (zh) 像素电路、显示面板及驱动方法
TWI556212B (zh) Oled像素補償電路和oled像素驅動方法
WO2016155183A1 (zh) 像素电路、显示装置及其驱动方法
CN106067291A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN106847179A (zh) 一种像素补偿电路及显示装置
CN110473503A (zh) 一种像素电路、显示面板和显示装置
CN105096826A (zh) 一种像素电路及其驱动方法、阵列基板、显示装置
CN104700783A (zh) 像素驱动电路及其驱动方法、阵列基板、显示装置
CN107123397B (zh) Amoled像素驱动电路及像素驱动方法
CN108877611A (zh) 像素驱动电路感测方法及像素驱动电路
CN203480803U (zh) 一种像素电路、显示面板及显示装置
WO2022217891A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
CN106935201A (zh) 像素电路及其驱动方法和有源矩阵有机发光显示器
CN110517639A (zh) 像素补偿电路、像素电路、显示装置及像素补偿方法
CN104464639B (zh) 一种像素电路及其驱动方法和有机发光显示装置
CN107093405B (zh) Amoled像素驱动电路及像素驱动方法
CN108777131A (zh) Amoled像素驱动电路及驱动方法
CN104464607B (zh) 有机发光显示器的像素电路及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20181106