CN108762455A - 一种芯片上电复位电路 - Google Patents

一种芯片上电复位电路 Download PDF

Info

Publication number
CN108762455A
CN108762455A CN201810549221.2A CN201810549221A CN108762455A CN 108762455 A CN108762455 A CN 108762455A CN 201810549221 A CN201810549221 A CN 201810549221A CN 108762455 A CN108762455 A CN 108762455A
Authority
CN
China
Prior art keywords
chip
mosfet pipes
power
reset
mosfet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810549221.2A
Other languages
English (en)
Inventor
高超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201810549221.2A priority Critical patent/CN108762455A/zh
Priority to PCT/CN2018/112048 priority patent/WO2019227838A1/zh
Publication of CN108762455A publication Critical patent/CN108762455A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本申请实施例提供一种芯片上电复位电路,包括:芯片电源、三个MOSFET管和复位芯片,其中,所述复位芯片的复位脚与第一MOSFET管的栅极相连;所述第一MOSFET管的源极与直流电源的地相连,所述第一MOSFET管的漏极分别与直流电源电压、第二MOSFET管的栅极相连;所述第二MOSFET管的源极与直流电源的地相连,所述第二MOSFET管的漏极分别与直流电源电压、第三MOSFET管的栅极相连,所述第三MOSFET管的漏极与芯片的电源工作电压相连,所述第三MOSFET管的源极与芯片电源相连;通过修改硬件电路,以MOSFET管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题,通过对POWER的控制可以降低整板的功耗,更有效地保护芯片,提高服务器整体运行的可靠性。

Description

一种芯片上电复位电路
技术领域
本发明涉及通信技术领域,特别是涉及一种芯片上电复位电路。
背景技术
目前PCA9555IO expander芯片以其更小巧的规格尺寸和更高的传输性能越来越多的应用在服务器中,很好的解决了BMC IO pin不足的问题,实现了I2C信号到Sideband信号的拓展。
随着服务器的飞速发展,客户新的需求也开始增长,其中要求当硬盘被挂起hang住以后,需要主板进行热启动时能够对PCA9555进行复位,以此来恢复硬盘正常运行。因此,需要控制PCA9555上电信号,对PCA9555芯片进行复位。现有的PCA9555芯片的硬件电路中PCA9555芯片的电源信号无法控制,当后端硬盘发生故障以后,不能对PCA9555芯片进行上电复位,导致硬盘运行中断。
因此,亟需一种芯片上电复位电路,能够对PCA9555芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题。
发明内容
针对现有技术的不足,本发明提供了一种芯片上电复位电路,通过修改硬件电路,以MOS管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题。
第一方面,提供一种芯片上电复位电路,包括:
芯片电源、三个MOSFET管和复位芯片,其中,
所述复位芯片的复位脚与第一MOSFET管(Q1)的栅极相连;所述第一MOSFET管(Q1)的源极与直流电源的地相连,所述第一MOSFET管(Q1)的漏极分别与直流电源电压、第二MOSFET管(Q2)的栅极相连;所述第二MOSFET管(Q2)的源极与直流电源的地相连,所述第二MOSFET管(Q2)的漏极分别与直流电源电压、第三MOSFET管(Q3)的栅极相连,所述第三MOSFET管(Q3)的漏极与芯片的电源工作电压相连,所述第三MOSFET管(Q3)的源极与芯片电源相连。
结合第一方面,在第一方面的第一种可能的实现方式中,所述芯片为PCA9555芯片。
结合第一方面,在第一方面的第二种可能的实现方式中,所述PCA9555芯片电源的工作电压为3.3V。
结合第一方面,在第一方面的第三种可能的实现方式中,所述直流电源电压为12V。
因此,本申请通过修改硬件电路,以MOSFET管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题,通过对POWER的控制可以降低整板的功耗,更有效地保护芯片,提高服务器整体运行的可靠性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术中芯片硬件电路示意图。
图2是本实施例芯片硬件电路示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
应理解,下列实施例中第一、第二、第三只是为了区分所指的是不同的MOSFET管、或者MOSFET管不同的电压等,本申请不做限定。
下面对本申请中出现的关键术语进行解释。
MOSFET(MOS):表示金属-氧化物半导体场效应晶体管,MOSFET Q1的栅极端的高低电平控制栅极和漏极的电压导通。
图1即为现有技术中芯片硬件电路示意图,如图1所示,
电源信号发送给PCA9555芯片,PCA9555芯片对电源信号无法控制,后端硬盘发生故障以后,不能对PCA9555芯片进行复位。
图2为本实施例芯片硬件电路示意图,如图2所示,所述芯片上电复位电路包括:
芯片电源、三个MOSFET管和复位芯片,其中,
所述复位芯片的复位脚与第一MOSFET管(Q1)的栅极相连;所述第一MOSFET管(Q1)的源极与直流电源的地相连,所述第一MOSFET管(Q1)的漏极分别与直流电源电压、第二MOSFET管(Q2)的栅极相连;所述第二MOSFET管(Q2)的源极与直流电源的地相连,所述第二MOSFET管(Q2)的漏极分别与直流电源电压、第三MOSFET管(Q3)的栅极相连,所述第三MOSFET管(Q3)的漏极与芯片的电源工作电压相连,所述第三MOSFET管(Q3)的源极与芯片电源相连。
(1)将复位信号Reset作为电源的控制信号,当复位信号Reset为高电平时,MOSFET管Q1导通,Q2断开,Q3导通,此时PCA9555芯片的电源输出PCA9555_POWER为3.3V,芯片处于正常工作状态;
(2)当复位信号Reset为低电平时,MOSFET管Q1断开,Q2导通,Q3断开,此时PCA9555芯片的电源输出PCA9555_POWER为0V,芯片处于断电状态。
从以上描述可知,可以通过外部复位信号来控制PCA9555芯片电源的复位。
因此,本申请实施例有益效果为通过修改硬件电路,以MOSFET管作为开关器件对芯片的电源信号进行控制,解决硬盘挂起时的芯片上电复位问题,通过对POWER的控制可以降低整板的功耗,更有效地保护芯片,提高服务器整体运行的可靠性,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。
本领域的技术人员可以清楚地了解到本申请实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本申请实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中如U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者第二设备、网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。
本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (4)

1.一种芯片上电复位电路,其特征在于,包括:
芯片电源、三个MOSFET管和复位芯片,其中,
所述复位芯片的复位脚与第一MOSFET管的栅极相连;所述第一MOSFET管的源极与直流电源的地相连,所述第一MOSFET管的漏极分别与直流电源电压、第二MOSFET管的栅极相连;所述第二MOSFET管的源极与直流电源的地相连,所述第二MOSFET管的漏极分别与直流电源电压、第三MOSFET管的栅极相连,所述第三MOSFET管的漏极与芯片的电源工作电压相连,所述第三MOSFET管的源极与芯片电源相连。
2.根据权利要求1所述的电路,其特征在于,所述芯片为PCA9555芯片。
3.根据权利要求1或2所述的电路,其特征在于,所述PCA9555芯片电源的工作电压设置为3.3V。
4.根据权利要求3所述的电路,其特征在于,所述P所述直流电源电压设置为12V。
CN201810549221.2A 2018-05-31 2018-05-31 一种芯片上电复位电路 Pending CN108762455A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810549221.2A CN108762455A (zh) 2018-05-31 2018-05-31 一种芯片上电复位电路
PCT/CN2018/112048 WO2019227838A1 (zh) 2018-05-31 2018-10-26 一种芯片上电复位电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810549221.2A CN108762455A (zh) 2018-05-31 2018-05-31 一种芯片上电复位电路

Publications (1)

Publication Number Publication Date
CN108762455A true CN108762455A (zh) 2018-11-06

Family

ID=64001198

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810549221.2A Pending CN108762455A (zh) 2018-05-31 2018-05-31 一种芯片上电复位电路

Country Status (2)

Country Link
CN (1) CN108762455A (zh)
WO (1) WO2019227838A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110429930A (zh) * 2019-08-29 2019-11-08 广东华芯微特集成电路有限公司 下电复位电路及电源装置
WO2022057372A1 (zh) * 2020-09-18 2022-03-24 苏州浪潮智能科技有限公司 一种基于pca9511芯片的iic挂死的链路恢复电路及方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103513744A (zh) * 2012-06-15 2014-01-15 鸿富锦精密工业(深圳)有限公司 节能电路
CN107222192A (zh) * 2017-05-30 2017-09-29 长沙方星腾电子科技有限公司 一种上电复位电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN205229961U (zh) * 2015-11-30 2016-05-11 山东康威通信技术股份有限公司 一种cmos单片机抗闩锁断电复位电路
CN206498249U (zh) * 2017-02-15 2017-09-15 济南浪潮高新科技投资发展有限公司 一种基于充电管理芯片的电源输出控制切换电路
CN206878493U (zh) * 2017-05-03 2018-01-12 深圳奥迪仕科技有限公司 一种省电电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103513744A (zh) * 2012-06-15 2014-01-15 鸿富锦精密工业(深圳)有限公司 节能电路
CN107222192A (zh) * 2017-05-30 2017-09-29 长沙方星腾电子科技有限公司 一种上电复位电路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110429930A (zh) * 2019-08-29 2019-11-08 广东华芯微特集成电路有限公司 下电复位电路及电源装置
CN110429930B (zh) * 2019-08-29 2024-05-14 广东华芯微特集成电路有限公司 下电复位电路及电源装置
WO2022057372A1 (zh) * 2020-09-18 2022-03-24 苏州浪潮智能科技有限公司 一种基于pca9511芯片的iic挂死的链路恢复电路及方法
US11990895B2 (en) 2020-09-18 2024-05-21 Inspur Suzhou Intelligent Technology Co., Ltd. IIC hang link restoration circuit and method based on PCA9511 chip

Also Published As

Publication number Publication date
WO2019227838A1 (zh) 2019-12-05

Similar Documents

Publication Publication Date Title
CN104505890B (zh) 一种移动终端
CN108762455A (zh) 一种芯片上电复位电路
US10928879B2 (en) Architecture for improving reliability of mult-server system
CN109062392A (zh) 一种自动切换服务器板卡供电的设备、方法及系统
CN204669334U (zh) Mosfet器件的隔离驱动电路
US11128121B2 (en) Protection circuit for decoupling a low voltage circuitry from a high voltage circuitry
CN107731260B (zh) 一种ssd的供电方法、系统及ssd
CN103777554B (zh) 一种热插拔保护线路系统
US11341013B2 (en) Electronic device having a debugging device
CN210038710U (zh) 一种供电切换电路和服务器
CN205644429U (zh) 一种多盘位硬盘的供电电路
CN106301318B (zh) Mosfet器件的隔离驱动电路
CN108900087A (zh) 一种供电电路
CN107731257B (zh) 一种数据恢复电路及具备数据恢复功能的装置
CN106855848B (zh) Otg的供电控制系统及方法
CN105791732A (zh) 一种mhl驱动的处理方法和装置
TW201403296A (zh) 伺服器擴展電路及伺服器系統
CN201590075U (zh) 一种多串口电路系统、计算机板卡及计算机
CN102723705A (zh) 一种用于usb物理层接口芯片的全端口保护电路
US9825628B2 (en) Electronic device and operation method thereof
CN101441611A (zh) 隔离电路
CN202042897U (zh) 用于usb物理层接口芯片的全端口保护电路
WO2021023293A1 (zh) 充电电路、充电芯片、终端和充电系统
US10879898B2 (en) Power gating circuit for holding data in logic block
US10162398B2 (en) Method and associated apparatus for performing power management in an electronic system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181106

RJ01 Rejection of invention patent application after publication