CN108762373A - 时钟产生电路及移动终端 - Google Patents

时钟产生电路及移动终端 Download PDF

Info

Publication number
CN108762373A
CN108762373A CN201810551895.6A CN201810551895A CN108762373A CN 108762373 A CN108762373 A CN 108762373A CN 201810551895 A CN201810551895 A CN 201810551895A CN 108762373 A CN108762373 A CN 108762373A
Authority
CN
China
Prior art keywords
comparator
electronic switch
charge
discharge
generation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810551895.6A
Other languages
English (en)
Other versions
CN108762373B (zh
Inventor
范建功
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nubia Technology Co Ltd
Original Assignee
Nubia Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nubia Technology Co Ltd filed Critical Nubia Technology Co Ltd
Priority to CN201810551895.6A priority Critical patent/CN108762373B/zh
Publication of CN108762373A publication Critical patent/CN108762373A/zh
Application granted granted Critical
Publication of CN108762373B publication Critical patent/CN108762373B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明公开了一种时钟产生电路,时钟产生电路包括充放电控制单元及时钟产生电路,其中,充放电控制单元包括控制单元以及充放电单元,控制单元用于控制充放电单元充电或放电;时钟产生电路包括比较器及参考电压,比较器的正向输入端电连接于充放电单元,比较器的反向输入端电连接于参考电压;比较器的正向输入端的电压随着充放电单元的充放电过程而变化,比较器的输出端根据正向输入端的电压与参考电压的比较结果输出时钟信号。本发明还提供了一种移动终端,上述方案实现通过调节充放电单元的充放电速度调节比较器输出的时钟信号的频率。

Description

时钟产生电路及移动终端
技术领域
本发明涉及时钟信号领域,尤其涉及一种时钟产生电路及应用该时钟产生电路的移动终端。
背景技术
随着智能终端的普及,终端设备(如手机)成为大众生活中比不缺少的一部分。而时钟信号在终端设备的设计电路中扮演着十分重要的作用,因为几乎终端设备内部所包含的所有模块都需要时钟信号,如中央处理器电路、电源管理芯片、传感器电路等。时钟信号的存在才能使得终端设备内部的模块能够正常工作。在目前终端设备的设计电路中大多采用晶振来产生一定频率的时钟信号,然而采用晶振产生的时钟信号,晶振型号一旦确定,其产生的时钟信号的频率也就固定了,无法做到可调。
发明内容
有鉴于此,本发明提出一种时钟产生电路及移动终端,以解决上述技术问题。
首先,为实现上述目的,本发明提出一种时钟产生电路,应用于移动终端,所述时钟产生电路包括充放电控制单元及时钟产生电路,其中,
所述充放电控制单元包括控制单元以及充放电单元,所述控制单元用于控制所述充放电单元充电或放电;
所述时钟产生电路包括比较器及参考电压,所述比较器的正向输入端电连接于所述充放电单元,所述比较器的反向输入端电连接于所述参考电压,所述比较器的输出端电连接于所述控制单元;
所述比较器的正向输入端的电压随着所述充放电单元的充放电过程而变化,所述比较器的输出端根据正向输入端的电压与参考电压的比较结果输出时钟信号。
可选地,所述充放电控制单元还包括恒流源、第一电子开关以及第二电子开关,所述充放电单元为电容;其中,
所述恒流源电连接于所述比较器的正向输入端;
所述第一电子开关包括第一端、第二端及控制端,所述第一电子开关的控制端电连接于所述控制单元,所述第一电子开关的第一端电连接于所述恒流源;
所述第二电子开关包括第一端、第二端及控制端,所述第二电子开关的控制端电连接于所述控制单元,所述第二电子开关的第一端电连接于所述第一电子开关的第二端,所述第二电子开关的第二端接地;
所述电容的一端电连接于所述第一电子开关与所述第二电子开关的公共端,所述电容的另一端接地。
可选地,所述时钟产生电路还包括:延时电路,所述延时电路电连接于所述输出端与第一电子开关及第二电子开关的公共端之间,用于调节所述时钟信号的占空比。
可选地,当所述控制单元控制所述第一电子开关导通时,所述恒流源给所述电容充电,当所述正向输入端的电压小于参考电压时,所述输出端输出低电平信号;
电容的充电过程使得所述正向输入端的电压增加,当所述正向输入端的电压大于参考电压时,所述输出端输出高电平信号;
所述高电平信号经过所述延时单元传输至所述第二电子开关的第二端,所述控制单元控制第二电子开关导通,所述电容通过所述第二电子开关向地放电。
可选地,所述延时单元在延时期间,所述电容保持充电状态。
可选地,电容的放电过程使得所述正向输入端的电压减小,当所述正向输入端的电压小于参考电压时,所述输出端输出低电平信号;
所述低电平信号经过所述延时单元传输至所述第一电子开关的第二端,所述控制单元控制第一电子开关导通,所述恒流源给所述电容充电。
可选地,所述延时单元在延时期间,所述电容保持放电状态。
可选地,所述时钟产生电路还包括:
第一反向缓冲器,电连接于所述比较器的输出端;
第二反向缓冲器,电连接于所述第一反向缓冲器;
所述第一反向缓冲器及所述第二反向缓冲器都用于隔离内部电路对时钟信号的干扰。
可选地,所述时钟产生电路还包括分频单元,电连接于所述第二反向缓冲器,用于对所述时钟信号进行分频。
此外,为实现上述目的,本发明还提供一种移动终端,包含上述时钟产生电路。
相较于现有技术,本发明实施方式中所提出的时钟产生电路,包括充放电控制单元及时钟产生电路,其中,所述充放电控制单元包括控制单元以及充放电单元,所述控制单元用于控制所述充放电单元充电或放电;所述时钟产生电路包括比较器及参考电压,所述比较器的正向输入端电连接于所述充放电单元,所述比较器的反向输入端电连接于所述参考电压;所述比较器的正向输入端的电压随着所述充放电单元的充放电过程而变化,所述比较器的输出端根据正向输入端的电压与参考电压的比较结果输出时钟信号,从而通过调节充放电单元的充放电速度调节比较器输出的时钟信号的频率。
附图说明
图1是本发明移动终端一实施方式的总示意图;
图2是本发明移动终端各个实施方式一个可选的硬件结构示意图;
图3是本发明时钟产生电路10第一实施方式的连接示意图;
图4是本发明时钟产生电路10a第二实施方式的电路连接示意图;
图5是本发明时钟产生电路10b第三实施方式的电路连接示意图;
图6是本发明时钟产生电路10c第四实施方式的结构示意图;
图7是本发明时钟产生电路10d第五实施方式的电路连接示意图;
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
在后续的描述中,使用用于表示元件的诸如“模块”、“部件”或“单元”的后缀仅为了有利于本发明的说明,其本身没有特定的意义。因此,“模块”、“部件”或“单元”可以混合地使用。
移动终端可以以各种形式来实施。例如,本发明中描述的移动终端可以包括诸如手机、平板、笔记本电脑等内置有时钟产生电路的移动终端。
后续描述中将以移动终端为例进行说明,本领域技术人员将理解的是,除了特别用于移动目的的元件之外,根据本发明的实施方式的构造也能够应用于固定类型的装置。
请参阅图1,其为本移动终端1一实施方式的总示意图。所述移动终端10包括时钟产生电路10。本领域技术人员可以理解,图1中示出的移动终端结构并不构成对移动终端的限定,移动终端可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
时钟产生电路10用于产生频率可调节的时钟信号给移动终端1内部的模块(图未示)。由于时钟产生电路10产生的时钟信号频率时可调的,能够满足移动终端不同模块对时钟频率的要求。
请参阅图2,其为本发明移动终端各个实施方式一个可选的硬件结构示意图。
该移动终端1可以包括:RF(Radio Frequency,射频)单元101、WiFi模块102、音频输出单元103、A/V(音频/视频)输入单元104、传感器105、显示单元106、用户输入单元107、接口单元108、存储器109、处理器110、以及电源111及时钟产生电路10等部件。本领域技术人员可以理解,图2中示出的移动终端结构并不构成对移动终端的限定,移动终端可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
下面结合图2对移动终端的各个部件进行具体的介绍:
射频单元101可用于收发信息或通话过程中,信号的接收和发送,具体的,将基站的下行信息接收后,给处理器110处理;另外,将上行的数据发送给基站。通常,射频单元101包括但不限于天线、至少一个放大器、收发信机、耦合器、低噪声放大器、双工器等。此外,射频单元101还可以通过无线通信与网络和其他设备通信。上述无线通信可以使用任一通信标准或协议,包括但不限于GSM(Global System of Mobile communication,全球移动通讯系统)、GPRS(General Packet Radio Service,通用分组无线服务)、CDMA2000(CodeDivision Multiple Access 2000,码分多址2000)、WCDMA(Wideband Code DivisionMultiple Access,宽带码分多址)、TD-SCDMA(Time Division-Synchronous CodeDivision Multiple Access,时分同步码分多址)、FDD-LTE(Frequency DivisionDuplexing-Long Term Evolution,频分双工长期演进)和TDD-LTE(Time DivisionDuplexing-Long Term Evolution,分时双工长期演进)等。
WiFi属于短距离无线传输技术,移动终端通过WiFi模块102可以帮助用户收发电子邮件、浏览网页和访问流式媒体等,它为用户提供了无线的宽带互联网访问。虽然图2示出了WiFi模块102,但是可以理解的是,其并不属于移动终端的必须构成,完全可以根据需要在不改变发明的本质的范围内而省略。
音频输出单元103可以在移动终端1处于呼叫信号接收模式、通话模式、记录模式、语音识别模式、广播接收模式等等模式下时,将射频单元101或WiFi模块102接收的或者在存储器109中存储的音频数据转换成音频信号并且输出为声音。而且,音频输出单元103还可以提供与移动终端1执行的特定功能相关的音频输出(例如,呼叫信号接收声音、消息接收声音等等)。音频输出单元103可以包括扬声器、蜂鸣器等等。
A/V输入单元104用于接收音频或视频信号。A/V输入单元104可以包括图形处理器(Graphics Processing Unit,GPU)1041和麦克风1042,图形处理器1041对在视频捕获模式或图像捕获模式中由图像捕获装置(如摄像头)获得的静态图片或视频的图像数据进行处理。处理后的图像帧可以显示在显示单元106上。经图形处理器1041处理后的图像帧可以存储在存储器109(或其它存储介质)中或者经由射频单元101或WiFi模块102进行发送。麦克风1042可以在电话通话模式、记录模式、语音识别模式等等运行模式中经由麦克风1042接收声音(音频数据),并且能够将这样的声音处理为音频数据。处理后的音频(语音)数据可以在电话通话模式的情况下转换为可经由射频单元101发送到移动通信基站的格式输出。麦克风1042可以实施各种类型的噪声消除(或抑制)算法以消除(或抑制)在接收和发送音频信号的过程中产生的噪声或者干扰。
移动终端1还包括至少一种传感器105,比如光传感器、运动传感器以及其他传感器。具体地,光传感器包括环境光传感器及接近传感器,其中,环境光传感器可根据环境光线的明暗来调节显示面板1061的亮度,接近传感器可在移动终端1移动到耳边时,关闭显示面板1061和/或背光。作为运动传感器的一种,加速计传感器可检测各个方向上(一般为三轴)加速度的大小,静止时可检测出重力的大小及方向,可用于识别手机姿态的应用(比如横竖屏切换、相关游戏、磁力计姿态校准)、振动识别相关功能(比如计步器、敲击)等;至于手机还可配置的指纹传感器、压力传感器、虹膜传感器、分子传感器、陀螺仪、气压计、湿度计、温度计、红外线传感器等其他传感器,在此不再赘述。
在本实施例中,移动终端1包含有两个显示单元106,其中一个设置移动终端1的正面,另一个设置在移动终端1的背面。显示单元106用于显示由用户输入的信息或提供给用户的信息。显示单元106可包括显示面板1061,可以采用液晶显示器(Liquid CrystalDisplay,LCD)、有机发光二极管(Organic Light-Emitting Diode,OLED)等形式来配置显示面板1061。两个显示单元106具体可以采用相同的显示器,也可以采用不同的显示器。
用户输入单元107可用于接收输入的数字或字符信息,以及产生与移动终端的用户设置以及功能控制有关的键信号输入。具体地,用户输入单元107可包括触控面板1071以及其他输入设备1072。触控面板1071,也称为触摸屏,可收集用户在其上或附近的触摸操作(比如用户使用手指、触笔等任何适合的物体或附件在触控面板1071上或在触控面板1071附近的操作),并根据预先设定的程式驱动相应的连接装置。触控面板1071可包括触摸检测装置和触摸控制器两个部分。其中,触摸检测装置检测用户的触摸方位,并检测触摸操作带来的信号,将信号传送给触摸控制器;触摸控制器从触摸检测装置上接收触摸信息,并将它转换成触点坐标,再送给处理器110,并能接收处理器110发来的命令并加以执行。此外,可以采用电阻式、电容式、红外线以及表面声波等多种类型实现触控面板1071。除了触控面板1071,用户输入单元107还可以包括其他输入设备1072。具体地,其他输入设备1072可以包括但不限于物理键盘、功能键(比如音量控制按键、开关按键等)、轨迹球、鼠标、操作杆等中的一种或多种,具体此处不做限定。
进一步的,触控面板1071可覆盖显示面板1061,当触控面板1071检测到在其上或附近的触摸操作后,传送给处理器110以确定触摸事件的类型,随后处理器110根据触摸事件的类型在显示面板1061上提供相应的视觉输出。虽然在图2中,触控面板1071与显示面板1061是作为两个独立的部件来实现移动终端的输入和输出功能,但是在某些实施例中,可以将触控面板1071与显示面板1061集成而实现移动终端的输入和输出功能,具体此处不做限定。
接口单元108用作至少一个外部装置与移动终端1连接可以通过的接口。例如,外部装置可以包括有线或无线头戴式耳机端口、外部电源(或电池充电器)端口、有线或无线数据端口、存储卡端口、用于连接具有识别模块的装置的端口、音频输入/输出(I/O)端口、视频I/O端口、耳机端口等等。接口单元108可以用于接收来自外部装置的输入(例如,数据信息、电力等等)并且将接收到的输入传输到移动终端1内的一个或多个元件或者可以用于在移动终端1和外部装置之间传输数据。
存储器109可用于存储软件程序以及各种数据。存储器109可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、电话本等)等。此外,存储器109可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
处理器110是移动终端的控制中心,利用各种接口和线路连接整个移动终端的各个部分,通过运行或执行存储在存储器109内的软件程序和/或模块,以及调用存储在存储器109内的数据,执行移动终端的各种功能和处理数据,从而对移动终端进行整体监控。处理器110可包括一个或多个处理单元;优选的,处理器110可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作系统、用户界面和应用程序等,调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以不集成到处理器110中。
移动终端1还包括给各个部件供电的电源111,电源111可以通过电源管理系统与处理器110逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。
移动终端1还包括时钟信号产生电路10,时钟产生电路10用于产生频率可调节的时钟信号给移动终端1内部的模块,如处理器、传感器等模块。由于时钟产生电路10产生的时钟信号频率时可调的,能够满足移动终端不同模块对时钟频率的要求。
尽管图2未示出,移动终端1还可以包括蓝牙模块等,在此不再赘述。
基于上述移动终端及其硬件结构,提出本发明各个实施例。
请参阅图3,其为本发明时钟产生电路10第一实施方式的模块示意图。
在本实施例中,时钟产生电路10包括充放电控制单元100以及时钟产生电路101。充放电控制单元100包括控制单元110以及充放电单元120。时钟生产单元101包括比较器111以及参考电压121。本领域技术人员可以理解,图3中示出的时钟产生电路10的结构并不构成对时钟产生电路的限定,时钟产生电路可以包括比图示更多或更少部件,或者组合某些部件,或者不同的部件布置。
在本实施例中,控制单元110电连接于充放电单元120,用于控制充放电单元120充电或者放电。比较器111包括正向输入端、反向输入端以及输出端。比较器111的正向输入端电连接于充放电单元120,比较器111的反向输入端电连接于参考电压121,所述比较器的输出端电连接于所述控制单元。比较器111的正向输入端的电压随着充放电单元120的充放电过程而变化,比较器111的输出端根据正向输入端的电压与参考电压121的比较结果输出时钟信号。
在本发明的一具体实施例中,比较器111的正向输入端的电压随着充放电单元120的充电过程而增加,当比较器111的正向输入端的电压大于参考电压121时,比较器111的输出端输出高电平信号。比较器111的正向输入端的电压随着充放电单元120的放电过程而减小,当比较器111的正向输入端的电压小于参考电压121时,比较器111的输出端输出低电平信号,从而通过调节充放电单元120的充放电速度可以调节比较器111输出的时钟信号的频率。通过控制单元110控制充放电单元120的充放电过程,调节比较器111的输出进而控制比较器111输出的时钟信号的占空比。
请参阅图4,其为本发明时钟产生电路10a第二实施方式的电路连接示意图。
如图4所示,在本发明第二实施方式中,时钟产生电路10a包括充放电控制单元100a以及时钟产生电路101a。充放电控制单元100a包括控制单元110a以及充放电单元120a。时钟生产单元101a包括比较器111a以及参考电压121a。在本实施例中,充放电控制单元100a还包括恒流源130a、第一电子开关140a、第二电子开关150a。比较器111a的正向输入端的电压随着充放电单元120a的充电过程而增加,当比较器111a的正向输入端的电压大于参考电压121a时,比较器111a的输出端输出高电平信号。比较器111a的正向输入端的电压随着充放电单元120a的放电过程而减小,当比较器111a的正向输入端的电压小于参考电压121a时,比较器111a的输出端输出低电平信号。通过控制单元110a控制充放电单元120a的充放电过程,调节比较器111a的输出进而控制比较器111a输出的时钟信号的占空比。
在本实施例中,充放电单元120a为电容C1。第一电子开关140a包括第一端、第二端及控制端,第二电子开关150a包括第一端、第二端以及控制端。比较器111a包括正向输入端、反向输入端及输出端。恒流源130a电连接于比较器111a的正向输入端,比较器111a的反向输入端电连接于参考电压121a。第一电子开关140a的控制端电连接于控制单元110a,第一电子开关140a的第一端电连接于恒流源130a。第二电子开关150a的控制端电连接于控制单元110a,第二电子开关150a的第一端电连接于第一电子开关140a的第二端,第二电子开关150a的第二端接地。电容C1的一端电连接于第一电子开关140a与第二电子开关150a的公共端,电容C1的另一端接地。
在本实施例中,时钟产生电路10a还包括延时单元102a。延时单元102a电连接于比较器111a的输出端与第一电子开关140a及第二电子开关150a的公共端之间,用于调节比较器111a输出的时钟信号的占空比。
在本实施例中,初始状态下,当控制单元110a控制第一电子开关140a导通时,即第一电子开关140a的第一端与第二端导通连接,恒流源130a给电容C1充电。在本发明的一具体实施例中,控制单元110a输出高电平信号至第一电子开关140a的控制端以控制第一电子开关140a导通。当比较器111a的正向输入端的电压小于参考电压121a时,比较器111a的输出端输出低电平信号。电容C1的充电过程使得比较器111a的正向输入端的电压增加,当比较器111a的正向输入端的电压大于参考电压121a时,比较器111a的输出端输出高电平信号。该高电平信号经过延时单元102a传输至比较器第二电子开关150a的第二端,控制单元110a控制第二电子开关150a导通,电容C1通过第二电子开关150a向地放电,通过调节电容C1的电容值可以调节比较器111a输出的时钟信号的频率,使得输出的时钟信号频率可随着电容值调节。在本发明的一具体实施例中,控制单元110a输出高电平信号至第二电子开关150a的控制端以控制第二电子开关150a导通。延时单元150a在延时期间,电容C1保持充电状态,从而通过调节延时单元102a的延时时间,可以调节比较器输出的时钟信号的占空比。
在本实施例中,电容C1的放电过程使得比较器111a的正向输入端的电压减小,当比较器111a的正向输入端的电压小于参考电压120a时,比较器111a的输出端输出低电平信号。该低电平信号经过延时单元102a延时后传输至第一电子开关140a的第二端,控制单元110a控制第一电子开关导通,恒流源130a给电容C1充电,延时单元150a在延时期间,电容C1保持放电状态,从而通过调节延时单元102a的延时时间,可以调节比较器输出的时钟信号的占空比。至此,时钟产生电路10a完成一个振荡周期,如此反复便可产生具有一定频率的时钟信号。
在本发明的一具体实施例中,通过电容C1充放电的时间分析可以计算出比较器111a输出的时钟信号的频率。
在充电阶段:设电容C1的初始电压U=0,电容C1的电容值为C,恒流源130对电容C1的充电电流为Ir,电容C1两端的电压Uc随着时间成线性变化:
充电时间为:
在放电阶段:设电容电压为U,电容C1的放电电流为If,电容C1两端的电压Uc随着时间成线性变化:
放电时间为:
由此,可得时钟信号的频率为:
时钟信号的频率为:
T=Tr+Tf
请参阅图5,其为本发明时钟产生电路10b第三实施方式的电路连接示意图。
如图5所示,在本发明第三实施方式中,时钟产生电路10b包括充放电控制单元100b以及时钟产生电路101b。充放电控制单元100b包括控制单元110b以及充放电单元120b。时钟生产单元101b包括比较器111b以及参考电压121b。在本实施例中,充放电控制单元100b还包括恒流源130b、第一电子开关140b、第二电子开关150b。第一电子开关140b优选为第一NMOS管Q1,第二电子开关150b优选为第二NMOS管Q2,可以理解的是,在本发明的其他实施例中,第一电子开关140b及第二电子开关150b可以选用其他的电子开关。比较器111b的正向输入端的电压随着充放电单元120b的充电过程而增加,当比较器111b的正向输入端的电压大于参考电压121b时,比较器111b的输出端输出高电平信号。比较器111b的正向输入端的电压随着充放电单元120b的放电过程而减小,当比较器111b的正向输入端的电压小于参考电压121b时,比较器111b的输出端输出低电平信号。通过控制单元110b控制充放电单元120b的充放电过程,调节比较器111b的输出进而控制比较器111b输出的时钟信号的占空比。
在本实施例中,充放电单元120b为电容C1。第一NMOS管Q1优选为NMOS管Q1,括源极、漏极及栅极,第二NMOS管Q2包括源极、漏极以及栅极。比较器111b包括正向输入端、反向输入端及输出端。恒流源130b电连接于比较器111b的正向输入端,比较器111b的反向输入端电连接于参考电压121b。第一NMOS管Q1的栅极电连接于控制单元110b,第一NMOS管Q1的源极电连接于恒流源130b。第二NMOS管Q2的栅极电连接于控制单元110b,第二NMOS管Q2的源极电连接于第一NMOS管Q1的漏极,第二NMOS管Q2的漏极接地。电容C1的一端电连接于第一NMOS管Q1与第二NMOS管Q2的公共端,电容C1的另一端接地。
在本实施例中,时钟产生电路10b还包括延时单元102b。延时单元102b电连接于比较器111b的输出端与第一NMOS管Q1及第二NMOS管Q2的公共端之间,用于调节比较器111b输出的时钟信号的占空比。
在本实施例中,初始状态下,当控制单元110b控制第一NMOS管Q1导通时,即第一NMOS管Q1的源极与漏极导通连接,恒流源130b给电容C1充电。在本发明的一具体实施例中,控制单元110b输出高电平信号至第一NMOS管Q1的栅极以控制第一NMOS管Q1导通。当比较器111b的正向输入端的电压小于参考电压121b时,比较器111b的输出端输出低电平信号。电容C1的充电过程使得比较器111b的正向输入端的电压增加,当比较器111b的正向输入端的电压大于参考电压121b时,比较器111b的输出端输出高电平信号。该高电平信号经过延时单元102b传输至比较器第二NMOS管Q2的漏极,控制单元110b控制第二NMOS管Q2导通,电容C1通过第二NMOS管Q2向地放电,通过调节电容C1的电容值可以调节比较器111b输出的时钟信号的频率,使得输出的时钟信号频率可随着电容值调节。在本发明的一具体实施例中,控制单元110b输出高电平信号至第二NMOS管Q2的栅极以控制第二NMOS管Q2导通。延时单元150b在延时期间,电容C1保持充电状态,从而通过调节延时单元102b的延时时间,可以调节比较器输出的时钟信号的占空比。
在本实施例中,电容C1的放电过程使得比较器111b的正向输入端的电压减小,当比较器111b的正向输入端的电压小于参考电压120b时,比较器111b的输出端输出低电平信号。该低电平信号经过延时单元102b延时后传输至第一NMOS管Q1的漏极,控制单元110b控制第一电子开关导通,恒流源130b给电容C1充电,延时单元150b在延时期间,电容C1保持放电状态,从而通过调节延时单元102b的延时时间,可以调节比较器输出的时钟信号的占空比。至此,时钟产生电路10b完成一个振荡周期,如此反复便可产生具有一定频率的时钟信号。
请参阅图6,其为本发明时钟产生电路10d第四实施方式的结构示意图。
在本实施例中,时钟产生电路10c包括充放电控制单元100c以及时钟产生电路101c。充放电控制单元100c包括控制单元110c以及充放电单元120c。时钟生产单元101c包括比较器111c以及参考电压121c。在本实施例中,充放电控制单元100c还包括恒流源130c、第一电子开关140c、第二电子开关150c。第一电子开关140c优选为第一NMOS管Q1,第二电子开关150c优选为第二NMOS管Q2,可以理解的是,在本发明的其他实施例中,第一电子开关140c及第二电子开关150c可以选用其他的电子开关。比较器111c的正向输入端的电压随着充放电单元120c的充电过程而增加,当比较器111c的正向输入端的电压大于参考电压121c时,比较器111c的输出端输出高电平信号。比较器111c的正向输入端的电压随着充放电单元120c的放电过程而减小,当比较器111c的正向输入端的电压小于参考电压121c时,比较器111c的输出端输出低电平信号。通过控制单元110c控制充放电单元120c的充放电过程,调节比较器111c的输出进而控制比较器111c输出的时钟信号的占空比。
在本实施例中,充放电单元120c为电容C1。第一NMOS管Q1优选为NMOS管Q1,括源极、漏极及栅极,第二NMOS管Q2包括源极、漏极以及栅极。比较器111c包括正向输入端、反向输入端及输出端。恒流源130c电连接于比较器111c的正向输入端,比较器111c的反向输入端电连接于参考电压121c。第一NMOS管Q1的栅极电连接于控制单元110c,第一NMOS管Q1的源极电连接于恒流源130c。第二NMOS管Q2的栅极电连接于控制单元110c,第二NMOS管Q2的源极电连接于第一NMOS管Q1的漏极,第二NMOS管Q2的漏极接地。电容C1的一端电连接于第一NMOS管Q1与第二NMOS管Q2的公共端,电容C1的另一端接地。
在本实施例中,时钟产生电路10c还包括延时单元102c。延时单元102c电连接于比较器111c的输出端与第一NMOS管Q1及第二NMOS管Q2的公共端之间,用于调节比较器111c输出的时钟信号的占空比。
在本实施例中,初始状态下,当控制单元110c控制第一NMOS管Q1导通时,即第一NMOS管Q1的源极与漏极导通连接,恒流源130c给电容C1充电。在本发明的一具体实施例中,控制单元110c输出高电平信号至第一NMOS管Q1的栅极以控制第一NMOS管Q1导通。当比较器111c的正向输入端的电压小于参考电压121c时,比较器111c的输出端输出低电平信号。电容C1的充电过程使得比较器111c的正向输入端的电压增加,当比较器111c的正向输入端的电压大于参考电压121c时,比较器111c的输出端输出高电平信号。该高电平信号经过延时单元102c传输至比较器第二NMOS管Q2的漏极,控制单元110c控制第二NMOS管Q2导通,电容C1通过第二NMOS管Q2向地放电,通过调节电容C1的电容值可以调节比较器111c输出的时钟信号的频率,使得输出的时钟信号频率可随着电容值调节。在本发明的一具体实施例中,控制单元110c输出高电平信号至第二NMOS管Q2的栅极以控制第二NMOS管Q2导通。延时单元150c在延时期间,电容C1保持充电状态,从而通过调节延时单元102c的延时时间,可以调节比较器输出的时钟信号的占空比。
在本实施例中,电容C1的放电过程使得比较器111c的正向输入端的电压减小,当比较器111c的正向输入端的电压小于参考电压120c时,比较器111c的输出端输出低电平信号。该低电平信号经过延时单元102c延时后传输至第一NMOS管Q1的漏极,控制单元110c控制第一电子开关导通,恒流源130c给电容C1充电,延时单元150c在延时期间,电容C1保持放电状态,从而通过调节延时单元102c的延时时间,可以调节比较器输出的时钟信号的占空比。至此,时钟产生电路10c完成一个振荡周期,如此反复便可产生具有一定频率的时钟信号。
在本实施例中,时钟产生电路10还包括第一反向缓冲器103c及第二反向缓冲器104。第一反向缓冲器电连接于比较器111c的输出端,第二反向缓冲器104电连接于第一反向缓冲器103c。第一反向缓冲器103c及第二反向缓冲器104用于隔离内部电路,如控制单元110c或第一电子开关130c等电路对时钟信号的干扰,保证时钟信号的稳定性。
请参阅图7,其为本发明时钟产生电路10d第四实施方式的结构示意图。
在本实施例中,时钟产生电路10d包括充放电控制单元100d以及时钟产生电路101d。充放电控制单元100d包括控制单元110d以及充放电单元120d。时钟生产单元101d包括比较器111d以及参考电压121d。在本实施例中,充放电控制单元100d还包括恒流源130d、第一电子开关140d、第二电子开关150d。第一电子开关140d优选为第一NMOS管Q1,第二电子开关150d优选为第二NMOS管Q2,可以理解的是,在本发明的其他实施例中,第一电子开关140d及第二电子开关150d可以选用其他的电子开关。比较器111d的正向输入端的电压随着充放电单元120d的充电过程而增加,当比较器111d的正向输入端的电压大于参考电压121d时,比较器111d的输出端输出高电平信号。比较器111d的正向输入端的电压随着充放电单元120d的放电过程而减小,当比较器111d的正向输入端的电压小于参考电压121d时,比较器111d的输出端输出低电平信号。通过控制单元110d控制充放电单元120d的充放电过程,调节比较器111d的输出进而控制比较器111d输出的时钟信号的占空比。
在本实施例中,充放电单元120d为电容C1。第一NMOS管Q1优选为NMOS管Q1,括源极、漏极及栅极,第二NMOS管Q2包括源极、漏极以及栅极。比较器111d包括正向输入端、反向输入端及输出端。恒流源130d电连接于比较器111d的正向输入端,比较器111d的反向输入端电连接于参考电压121d。第一NMOS管Q1的栅极电连接于控制单元110d,第一NMOS管Q1的源极电连接于恒流源130d。第二NMOS管Q2的栅极电连接于控制单元110d,第二NMOS管Q2的源极电连接于第一NMOS管Q1的漏极,第二NMOS管Q2的漏极接地。电容C1的一端电连接于第一NMOS管Q1与第二NMOS管Q2的公共端,电容C1的另一端接地。
在本实施例中,时钟产生电路10d还包括延时单元102d。延时单元102d电连接于比较器111d的输出端与第一NMOS管Q1及第二NMOS管Q2的公共端之间,用于调节比较器111d输出的时钟信号的占空比。
在本实施例中,初始状态下,当控制单元110d控制第一NMOS管Q1导通时,即第一NMOS管Q1的源极与漏极导通连接,恒流源130d给电容C1充电。在本发明的一具体实施例中,控制单元110d输出高电平信号至第一NMOS管Q1的栅极以控制第一NMOS管Q1导通。当比较器111d的正向输入端的电压小于参考电压121d时,比较器111d的输出端输出低电平信号。电容C1的充电过程使得比较器111d的正向输入端的电压增加,当比较器111d的正向输入端的电压大于参考电压121d时,比较器111d的输出端输出高电平信号。该高电平信号经过延时单元102d传输至比较器第二NMOS管Q2的漏极,控制单元110d控制第二NMOS管Q2导通,电容C1通过第二NMOS管Q2向地放电,通过调节电容C1的电容值可以调节比较器111d输出的时钟信号的频率,使得输出的时钟信号频率可随着电容值调节。在本发明的一具体实施例中,控制单元110d输出高电平信号至第二NMOS管Q2的栅极以控制第二NMOS管Q2导通。延时单元150d在延时期间,电容C1保持充电状态,从而通过调节延时单元102d的延时时间,可以调节比较器输出的时钟信号的占空比。
在本实施例中,电容C1的放电过程使得比较器111d的正向输入端的电压减小,当比较器111d的正向输入端的电压小于参考电压120d时,比较器111d的输出端输出低电平信号。该低电平信号经过延时单元102d延时后传输至第一NMOS管Q1的漏极,控制单元110d控制第一电子开关导通,恒流源130d给电容C1充电,延时单元150d在延时期间,电容C1保持放电状态,从而通过调节延时单元102d的延时时间,可以调节比较器输出的时钟信号的占空比。至此,时钟产生电路10d完成一个振荡周期,如此反复便可产生具有一定频率的时钟信号。
在本实施例中,时钟产生电路10还包括第一反向缓冲器103d及第二反向缓冲器104d。第一反向缓冲器电连接于比较器111d的输出端,第二反向缓冲器104d电连接于第一反向缓冲器103d。第一反向缓冲器103d及第二反向缓冲器104d用于隔离内部电路,如控制单元110d或第一电子开关130d等电路对时钟信号的干扰,保证时钟信号的稳定性。
在本实施例中,时钟产生电路10d还包括分频单元105d。分频单元105d电连接于第二反向缓冲器104d,用于对时钟信号进行分频,以得到所需的其他频率值,增加应用场景。可以理解的是,进行几分频在此不做限定,使用者可以根据实际应用需求来定。
相较于现有技术,本发明实施方式中所提出的时钟产生电路,包括充放电控制单元及时钟产生电路,其中,所述充放电控制单元包括控制单元以及充放电单元,所述控制单元用于控制所述充放电单元充电或放电;所述时钟产生电路包括比较器及参考电压,所述比较器的正向输入端电连接于所述充放电单元,所述比较器的反向输入端电连接于所述参考电压;所述比较器的正向输入端的电压随着所述充放电单元的充放电过程而变化,所述比较器的输出端根据正向输入端的电压与参考电压的比较结果输出时钟信号,从而通过调节充放电单元的充放电速度调节比较器输出的时钟信号的频率。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的物品或者装置中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种时钟产生电路,其特征在于,包括充放电控制单元及时钟产生电路,其中,
所述充放电控制单元包括控制单元以及充放电单元,所述控制单元用于控制所述充放电单元充电或放电;
所述时钟产生电路包括比较器及参考电压,所述比较器的正向输入端电连接于所述充放电单元,所述比较器的反向输入端电连接于所述参考电压,所述比较器的输出端电连接于所述控制单元;
所述比较器的正向输入端的电压随着所述充放电单元的充放电过程而变化,所述比较器的输出端根据正向输入端的电压与参考电压的比较结果输出时钟信号。
2.如权利要求1所述的时钟产生电路,其特征在于,所述充放电控制单元还包括恒流源、第一电子开关以及第二电子开关,所述充放电单元为电容;其中,
所述恒流源电连接于所述比较器的正向输入端;
所述第一电子开关包括第一端、第二端及控制端,所述第一电子开关的控制端电连接于所述控制单元,所述第一电子开关的第一端电连接于所述恒流源;
所述第二电子开关包括第一端、第二端及控制端,所述第二电子开关的控制端电连接于所述控制单元,所述第二电子开关的第一端电连接于所述第一电子开关的第二端,所述第二电子开关的第二端接地;
所述电容的一端电连接于所述第一电子开关与所述第二电子开关的公共端,所述电容的另一端接地。
3.如权利要求2所述的时钟产生电路,其特征在于,还包括延时电路,所述延时电路电连接于所述输出端与第一电子开关及第二电子开关的公共端之间,用于调节所述时钟信号的占空比。
4.如权利要求3所述的时钟产生电路,其特征在于:
当所述控制单元控制所述第一电子开关导通时,所述恒流源给所述电容充电,当所述正向输入端的电压小于参考电压时,所述输出端输出低电平信号;
电容的充电过程使得所述正向输入端的电压增加,当所述正向输入端的电压大于参考电压时,所述输出端输出高电平信号;
所述高电平信号经过所述延时单元传输至所述第二电子开关的第二端,所述控制单元控制第二电子开关导通,所述电容通过所述第二电子开关向地放电。
5.如权利要求4所述的时钟产生电路,其特征在于:
所述延时单元在延时期间,所述电容保持充电状态。
6.如权利要求4所述的时钟产生电路,其特征在于:
电容的放电过程使得所述正向输入端的电压减小,当所述正向输入端的电压小于参考电压时,所述输出端输出低电平信号;
所述低电平信号经过所述延时单元传输至所述第一电子开关的第二端,所述控制单元控制第一电子开关导通,所述恒流源给所述电容充电。
7.如权利要求6所述的时钟产生电路,其特征在于:
所述延时单元在延时期间,所述电容保持放电状态。
8.如权利要求4所述的时钟产生电路,其特征在于,还包括:
第一反向缓冲器,电连接于所述比较器的输出端;
第二反向缓冲器,电连接于所述第一反向缓冲器;
所述第一反向缓冲器及所述第二反向缓冲器都用于隔离内部电路对时钟信号的干扰。
9.如权利要求8所述的时钟产生电路,其特征在于,还包括:
分频单元,电连接于所述第二反向缓冲器,用于对所述时钟信号进行分频。
10.一种移动终端,其特征在于:包含权利要求1-9所述的任意一项时钟产生电路。
CN201810551895.6A 2018-05-31 2018-05-31 时钟产生电路及移动终端 Active CN108762373B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810551895.6A CN108762373B (zh) 2018-05-31 2018-05-31 时钟产生电路及移动终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810551895.6A CN108762373B (zh) 2018-05-31 2018-05-31 时钟产生电路及移动终端

Publications (2)

Publication Number Publication Date
CN108762373A true CN108762373A (zh) 2018-11-06
CN108762373B CN108762373B (zh) 2021-06-15

Family

ID=64001422

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810551895.6A Active CN108762373B (zh) 2018-05-31 2018-05-31 时钟产生电路及移动终端

Country Status (1)

Country Link
CN (1) CN108762373B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114839405A (zh) * 2022-07-04 2022-08-02 苏州锴威特半导体股份有限公司 单引脚烧录装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10313233A (ja) * 1997-05-12 1998-11-24 Meidensha Corp パルス発振回路
CN101609349B (zh) * 2008-06-20 2011-05-11 瑞昱半导体股份有限公司 时钟产生器
CN103812445A (zh) * 2012-11-06 2014-05-21 比亚迪股份有限公司 一种振荡器
CN106685359A (zh) * 2016-11-11 2017-05-17 合肥兆芯电子有限公司 时钟信号产生电路、存储器储存装置及时钟信号产生方法
CN106961260A (zh) * 2017-02-21 2017-07-18 西安电子科技大学 低功耗可调频率、可调占空比的时钟产生电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10313233A (ja) * 1997-05-12 1998-11-24 Meidensha Corp パルス発振回路
CN101609349B (zh) * 2008-06-20 2011-05-11 瑞昱半导体股份有限公司 时钟产生器
CN103812445A (zh) * 2012-11-06 2014-05-21 比亚迪股份有限公司 一种振荡器
CN106685359A (zh) * 2016-11-11 2017-05-17 合肥兆芯电子有限公司 时钟信号产生电路、存储器储存装置及时钟信号产生方法
CN106961260A (zh) * 2017-02-21 2017-07-18 西安电子科技大学 低功耗可调频率、可调占空比的时钟产生电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114839405A (zh) * 2022-07-04 2022-08-02 苏州锴威特半导体股份有限公司 单引脚烧录装置

Also Published As

Publication number Publication date
CN108762373B (zh) 2021-06-15

Similar Documents

Publication Publication Date Title
CN108471234B (zh) 一种电压控制电路及其控制方法、移动终端
CN108270919A (zh) 一种终端亮度调节方法、终端和计算机可读存储介质
CN109768810A (zh) 一种信号处理电路、终端设备及信号处理方法
CN107135019A (zh) 天线切换装置和移动终端
CN108494030A (zh) 一种无线充电方法、终端及发射端设备
CN108712566A (zh) 一种语音助手唤醒方法及移动终端
CN108184057A (zh) 柔性屏终端拍摄方法、柔性屏终端及计算机可读存储介质
CN107767839A (zh) 亮度调节方法及相关产品
CN110035149A (zh) 一种多天线优化方法及移动终端
CN108196815A (zh) 一种通话声音的调节方法和移动终端
CN109710150A (zh) 按键控制方法及终端
CN107797643A (zh) 降低终端运行功耗的方法、终端及计算机可读存储介质
CN108055392A (zh) 显示区域调整方法、移动终端及计算机可读存储介质
CN109274441A (zh) 一种调谐方法及终端设备
CN110058837A (zh) 一种音频输出方法及终端
CN110109544A (zh) 马达震动幅度的调整方法、可穿戴设备及可读存储介质
CN109858447A (zh) 一种信息处理方法及终端
CN108879856A (zh) 一种充电方法及终端
CN108882084A (zh) 一种可穿戴设备电量均衡方法及相关产品
CN108599300A (zh) 一种智能充断电的装置、方法及电子设备
CN108155457A (zh) 一种无线通信的移动终端
CN108461801A (zh) 链式电池及电子装置
CN108762373A (zh) 时钟产生电路及移动终端
CN110018772A (zh) 一种壁纸设置方法、终端及计算机可读存储介质
CN109889942A (zh) 一种Type-C转接线、控制方法及终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant