CN108735177A - 一种goa电路及液晶显示装置 - Google Patents
一种goa电路及液晶显示装置 Download PDFInfo
- Publication number
- CN108735177A CN108735177A CN201810802546.7A CN201810802546A CN108735177A CN 108735177 A CN108735177 A CN 108735177A CN 201810802546 A CN201810802546 A CN 201810802546A CN 108735177 A CN108735177 A CN 108735177A
- Authority
- CN
- China
- Prior art keywords
- grade
- goa
- signal
- pull
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供的GOA电路及液晶显示装置,通过在现有GOA电路的基础上在上拉控制电路增加一颗连接成二极管形式的薄膜晶体管,接入与上拉电路接入的信号相位相反的反向信号,使得上拉控制电路的第一薄膜晶体管的漏极接高电位的直流信号,因而无需增加新的直流信号线。从而在不增加GOA电路扇出空间的前提下,借用现有的信号实现第一薄膜晶体管的漏极接高电位的直流信号,可以使第n级GOA单元节点Q(n)在电位维持阶段漏电风险大大减小,从而提升GOA电路的信赖性能,并不增加边框的尺寸,利于实现显示面板窄边框设计。
Description
技术领域
本发明涉及液晶显示技术领域,尤其是涉及一种可提高非晶硅(a_Si)GOA电路信赖性能(Releability)的GOA电路及液晶显示装置。
背景技术
随着光电与半导体技术的发展,液晶显示器(Liquid Crystal Display,LCD)也得到了蓬勃发展。在诸多液晶显示器中,薄膜晶体管液晶显示器(Thin Film TransistorLiquid Crystal Display,TFT-LCD)具有高空间利用效率、低消耗功率、无辐射以及低电磁干扰等优越特性。阵列基板行驱动(Gate Driver on Array,GOA)技术,是利用现有TFT-LCD阵列制程将栅极行驱动电路制作在阵列(Array)基板上,实现对栅极逐行扫描的驱动方式的一项技术。GOA技术可以节省栅极芯片(Gate IC),有利于显示屏栅极行驱动(GateDriver)侧窄边框(narrow border)的设计和成本的降低,得到广泛地应用和研究。
现有的GOA电路,通常包括级联的多个GOA单元,每一级GOA单元对应驱动一级水平扫描线。GOA单元的主要结构包括上拉电路(pull-high circuit),上拉控制电路,下拉电路(pull-down circuit)和下拉维持电路(pull-down holding circuit),以及负责电位抬高的自举(Boast)电容等,上拉控制电路也可以称为预充电路(pre-charge circuit)。上拉电路主要负责将时钟信号(Clock)输出为栅极信号;上拉控制电路负责控制上拉电路的打开时间,一般连接前面级GOA电路传递过来的级传信号或者栅极信号;下拉电路负责在第一时间将栅极信号拉低为低电位,即关闭栅极信号;下拉维持电路则负责将栅极输出信号和上拉电路的栅极信号(通常称为该GOA单元的节点Q(n))维持在关闭状态(即负电位);自举电容则负责节点Q(n)的二次抬升,这样有利于上拉电路的栅极信号输出端G(n)的输出。
参见图1,现有的GOA电路架构示意图。现有的GOA电路主要由上拉控制电路(包含薄膜晶体管T11),上拉电路(包含薄膜晶体管T21),下拉电路,下拉维持电路,和自举电容Cb等组成。其中,对于第n级GOA单元,其上拉控制电路连接第n-1级GOA单元的级传信号输出端ST(n-1)、栅极信号输出端G(n-1)和第n级GOA单元的节点Q(n),负责控制上拉电路的打开时间以及对节点Q(n)预充电;上拉电路连接交流信号CK/XCK和第n级的栅极信号输出端G(n),负责将交流信号CK/XCK通过第n级的栅极信号输出端G(n)输出至对应的水平扫描线;下拉电路连接第n级GOA单元的节点Q(n)、第n级的栅极信号输出端G(n)和第n+1级GOA单元的栅极信号输出端G(n+1),负责拉低第n级的栅极信号输出端G(n)的电位;下拉维持电路连接第n级GOA单元的节点Q(n)和第n级的栅极信号输出端G(n),用于维持拉低第n级的栅极信号输出端G(n)的电位和第n级GOA单元的节点Q(n)的电位,以使第n级的栅极信号输出端G(n)所输出栅极信号维持在关闭状态。
参见图2,图2为图1所示电路中输入信号的时序图,横轴为时间,纵轴为电压。所需信号是从系统端的电平转换器(Level Shifter)单元给入,其中,STV是启动信号,交流信号CK/XCK是相位完全相反的高频交流电。由于上拉控制电路需要输入第n-1级GOA单元的级传信号和栅极信号来启动,所以GOA电路的最初一级需要输入启动信号STV代替级传信号以及栅极信号,作为GOA开启信号以及第1级GOA单元的节点Q1的预充电信号。
在第n级GOA单元的节点Q(n)的电位维持阶段存在栅极信号下降(Gate Falling),造成漏电,影响非晶硅GOA电路的信赖性能。所以减少漏电风险对提升非晶硅GOA电路的信赖性能有很大意义。
发明内容
本发明的目的在于,提供一种GOA电路及液晶显示装置,与现有的GOA电路相比,可以减少漏电风险,提升GOA电路的信赖性能。
为实现上述目的,本发明提供了一种GOA电路,包括:级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制,所述第n级GOA单元包括上拉控制电路,上拉电路,下拉电路,下拉维持电路,以及自举电容;所述上拉控制电路连接第n-1级GOA单元的级传信号输出端、第二交流信号和第n级GOA单元的节点,所述上拉电路连接第一交流信号和第n级的栅极信号输出端,所述下拉电路连接第n级GOA单元的节点、第n级GOA单元的栅极信号输出端和第n+1级GOA单元的栅极信号输出端,所述下拉维持电路连接第n级GOA单元的节点和第n级的栅极信号输出端,所述自举电容分别与第n级GOA单元的节点和第n级GOA单元的栅极信号输出端连接,所述第二交流信号与第一交流信号相位相反;所述上拉控制电路包括:第一薄膜晶体管,其栅极连接第n-1级GOA单元的级传信号输出端,源极和漏极分别连接二极管的阴极和第n级GOA单元的节点,所述二极管的阳极连接第二交流信号。
为实现上述目的,本发明提供了一种液晶显示装置,包括本发明所述的GOA电路。
本发明的优点在于,本发明所述的GOA电路,仅在现有GOA电路的基础上增加一颗连接成二极管形式的薄膜晶体管,接入与上拉电路接入的信号相位相反的反向信号,使得上拉控制电路的第一薄膜晶体管和新增薄膜晶体管的连接处波形接近交流信号高电位对应的直流信号,因而无需增加新的直流信号线。从而在不增加GOA电路扇出空间的前提下,借用现有的信号实现第一薄膜晶体管的漏极接高电位的直流信号,可以使第n级GOA单元节点Q(n)在电位维持阶段漏电风险大大减小,从而提升GOA电路的信赖性能,并不增加边框的尺寸,利于实现显示面板窄边框设计。
附图说明
图1,现有的GOA电路架构示意图;
图2为图1所示电路中输入信号的时序图;
图3,本发明所述的GOA电路一实施例的示意图;
图4为图3所示电路的输入信号的时序图;
图5为图3所示电路的节点Q(n)的时序图;
图6为图3所示电路的Id-Vg曲线示意图。
具体实施方式
下面结合附图对本发明提供的GOA电路及液晶显示装置做详细说明。显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图3,本发明所述的GOA电路一实施例的示意图。所述的GOA电路包括:级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制。所述第n级GOA单元包括上拉控制电路,上拉电路,下拉电路,下拉维持电路,以及自举电容Cb;所述上拉控制电路连接第n-1级GOA单元的级传信号输出端ST(n-1)、第二交流信号XCK/CK和第n级GOA单元的节点Q(n),所述上拉电路连接第一交流信号CK/XCK和第n级的栅极信号输出端G(n),所述下拉电路连接第n级GOA单元的节点Q(n)、第n级GOA单元的栅极信号输出端G(n)和第n+1级GOA单元的栅极信号输出端G(n+1),所述下拉维持电路连接第n级GOA单元的节点Q(n)和第n级的栅极信号输出端G(n),所述自举电容Cb分别与第n级GOA单元的节点Q(n)和第n级GOA单元的栅极信号输出端G(n)连接;所述第二交流信号XCK/CK与所述第一交流信号CK/XCK相位相反。
具体的,所述上拉控制电路连接第n-1级GOA单元的级传信号输出端ST(n-1)、第二交流信号XCK/CK和第n级GOA单元的节点Q(n),负责控制上拉电路的打开时间以及对节点Q(n)预充电。所述上拉控制电路包括:第一薄膜晶体管T11和二极管;第一薄膜晶体管T11,其栅极连接第n-1级GOA单元的级传信号输出端ST(n-1),源极和漏极分别连接二极管的阴极和第n级GOA单元的节点Q(n),所述二极管的阳极连接第二交流信号XCK/CK。所述第二交流信号XCK/CK与第一交流信号CK/XCK相位相反,即当第一交流信号为CK时,第二交流信号为XCK;当第一交流信号为XCK时,第二交流信号为CK。本实施例中,CK、XCK是相位完全相反的高频交流电,其高低电位分别是28V、-8V。
本实施例中,所述二极管采用第五薄膜晶体管T1A,其栅极与源极相接后连接第二交流信号XCK/CK,漏极连接第一薄膜晶体管T11的源极。即,第五薄膜晶体管T1A连接成二极管形式,接入与上拉电路接入的信号(CK/XCK)相位相反的反向信号(XCK/CK)。第一薄膜晶体管T11和第五薄膜晶体管T1A的连接处M点的波形接近交流信号高电位CKH对应的直流信号,这样节点Q(n)在电位维持(Holding)阶段(即Q(n)的第二阶段及后面的时间点),Vgs<<0,Vds较之前设计减小,栅极信号下降(Gate Falling)程度降低,大大减少了漏电风险,GOA电路的信赖性能大力提升。且无需增加新的直流信号线,可以进一步利于实现显示面板窄边框设计(Narrow Border Design)。
由于上拉控制电路需要输入第n-1级GOA单元的级传信号ST(n-1)和第二交流信号XCK/CK来启动,所以GOA电路的最初一级需要输入启动信号STV代替级传信号,作为GOA开启信号以及第1级GOA单元的节点Q1的预充电信号。即,一启动信号STV输入第1级GOA单元的级传信号输出端ST1。
具体的,所述上拉电路连接第一交流信号CK/XCK和第n级GOA单元的栅极信号输出端G(n),负责将第一交流信号CK/XCK通过第n级GOA单元的栅极信号输出端G(n)输出至对应的水平扫描线。本实施例中,所述上拉电路包括:第二薄膜晶体管T21,其栅极连接第n级GOA单元的节点Q(n),源极和漏极分别连接所述第一交流信号CK/XCK和第n级GOA单元的栅极信号输出端G(n)。
具体的,所述下拉电路连接第n级GOA单元的节点Q(n)、第n级的栅极信号输出端G(n)和第n+1级GOA单元的栅极信号输出端G(n+1),负责拉低第n级GOA单元的栅极信号输出端G(n)的电位。本实施例中,所述下拉电路包括:第三薄膜晶体管T31和第四薄膜晶体管T41。第三薄膜晶体管T31,其栅极连接第n+1级GOA单元的栅极信号输出端G(n+1),源极和漏极分别连接第一直流信号VSSQ和第n级GOA单元的节点Q(n);第四薄膜晶体管T41,其栅极连接第n+1级GOA单元的栅极信号输出端G(n+1),源极和漏极分别连接第二直流信号VSSG和第n级GOA单元的栅极信号输出端G(n),所述第一直流信号VSSQ的电位小于与第二直流信号VSSG的电位。本实施例中,VSSQ、VSSG均为低压直流电,电位分别为-8V、-5V。利用两条VSS可以实现栅极信号下降程度降低,上拉电路的第二薄膜晶体管T21和上拉控制电路的第一薄膜晶体管T11锁的更紧,大大减少了漏电风险,GOA电路的信赖性能大力提升。
具体的,下拉维持电路连接第n级GOA单元的节点Q(n)和第n级GOA单元的栅极信号输出端G(n),用于维持拉低第n级GOA单元的栅极信号输出端G(n)的电位和第n级GOA单元的节点Q(n)的电位,以使第n级GOA单元的栅极信号输出端G(n)所输出栅极信号维持在关闭状态。
接下来结合附图对本发明提供的GOA电路对减少漏电风险、提升信赖性能的表现作进一步说明。其中,图4为图3所示电路的输入信号的时序图;图5为图3所示电路的节点Q(n)的时序图;图6为图3所示电路的Id-Vg曲线示意图。
其中,STV、CK、XCK均可采用现有GOA电路所使用的信号,T11和T1A的连接处M点的波形接近交流信号高电位CKH对应的直流信号。STV的高低电位分别是28V、-5V;CK、XCK是信号完全相反的高频交流电,其高低电位分别是28V,-8V;ST(n-1)的高低电位分别是28V、-8V;G(n)的高低电位分别是28V、-5V;M点是直流电,电位为27V;Q(n)对应ST(n-1)的高电位阶段的电位为28V,对应G(n)的高电位阶段的电位为52V,其低电位为-8V;VSSQ、VSSG是低压直流电,电位分别为-8V、-5V。利用两条VSS可以实现栅极信号下降程度降低,T21和T11锁的更紧,减少漏电。
M点的波形接近交流信号高电位CKH对应的直流信号,因而无需增加新的直流信号线。对应第n级GOA单元,T11的输出点Q(n)在电位维持阶段(即Q(n)的第二阶段No.2及后面的时间点)Vgs<<0,Vds较之前设计减小(如表1所示)。结合图6所示Id-Vg曲线示意图可以看出,本发明大大减少了漏电风险,GOA电路信赖性能大力提升,且由于无需增加新的直流信号线,利于实现显示面板窄边框设计。
表1,本发明与现有设计节点Q(n)对应的不同时间段相应的Vgs及Vds电位差异。
本发明所述的GOA电路,仅在现有GOA电路的基础上增加一颗连接成二极管形式的薄膜晶体管,接入与上拉电路接入的信号(CK/XCK)相位相反的反向信号(XCK/CK),使得上拉控制电路的第一薄膜晶体管T11和新增薄膜晶体管T1A的连接处M点的波形接近交流信号高电位CKH对应的直流信号,因而无需增加新的直流信号线。从而在不增加GOA电路扇出(Layout)空间的前提下,借用现有的信号实现第一薄膜晶体管T11的漏极接高电位的直流信号,可以使节点Q(n)在电位维持阶段漏电风险大大减小,从而提升GOA电路的信赖性能,并不增加边框的尺寸,利于实现显示面板窄边框设计。
所述GOA电路基于非晶硅薄膜晶体管制备。即,本发明适用于所有非晶硅(a-si)的GOA电路。本发明的GOA电路可以应用于相应的液晶显示装置中。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (7)
1.一种GOA电路,包括:级联的多个GOA单元,其中第n级GOA单元对第n级水平扫描线的充电进行控制,所述第n级GOA单元包括上拉控制电路,上拉电路,下拉电路,下拉维持电路,以及自举电容(Cb);其特征在于,
所述上拉控制电路连接第n-1级GOA单元的级传信号输出端(ST(n-1))、第二交流信号和第n级GOA单元的节点(Q(n)),所述上拉电路连接第一交流信号和第n级的栅极信号输出端(G(n)),所述下拉电路连接第n级GOA单元的节点(Q(n))、第n级GOA单元的栅极信号输出端(G(n))和第n+1级GOA单元的栅极信号输出端(G(n+1)),所述下拉维持电路连接第n级GOA单元的节点(Q(n))和第n级的栅极信号输出端(G(n)),所述自举电容(Cb)分别与第n级GOA单元的节点(Q(n))和第n级GOA单元的栅极信号输出端(G(n))连接,所述第二交流信号与第一交流信号相位相反;
所述上拉控制电路包括:第一薄膜晶体管(T11),其栅极连接第n-1级GOA单元的级传信号输出端(ST(n-1)),源极和漏极分别连接二极管的阴极和第n级GOA单元的节点(Q(n)),所述二极管的阳极连接第二交流信号。
2.如权利要求1所述的GOA电路,其特征在于,一启动信号(STV)输入第1级GOA单元的级传信号输出端。
3.如权利要求1所述的GOA电路,其特征在于,所述二极管采用第五薄膜晶体管(T1A),其栅极与源极相接后连接第二交流信号,漏极连接第一薄膜晶体管(T11)的源极。
4.如权利要求1所述的GOA电路,其特征在于,所述上拉电路包括:第二薄膜晶体管(T21),其栅极连接第n级GOA单元的节点(Q(n)),源极和漏极分别连接所述第一交流信号和第n级GOA单元的栅极信号输出端(G(n))。
5.如权利要求1所述的GOA电路,其特征在于,所述下拉电路包括:第三薄膜晶体管(T31),其栅极连接第n+1级GOA单元的栅极信号输出端(G(n+1)),源极和漏极分别连接第一直流信号(VSSQ)和第n级GOA单元的节点(Q(n));
第四薄膜晶体管(T41),其栅极连接第n+1级GOA单元的栅极信号输出端(G(n+1)),源极和漏极分别连接第二直流信号(VSSG)和第n级GOA单元的栅极信号输出端(G(n)),所述第一直流信号(VSSQ)的电位小于第二直流信号(VSSG)的电位。
6.如权利要求1所述的GOA电路,其特征在于,所述GOA电路基于非晶硅薄膜晶体管制备。
7.一种液晶显示装置,其特征在于,包括如权利要求1~6任一项所述的GOA电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810802546.7A CN108735177A (zh) | 2018-07-20 | 2018-07-20 | 一种goa电路及液晶显示装置 |
PCT/CN2018/105926 WO2020015138A1 (zh) | 2018-07-20 | 2018-09-17 | 一种goa电路及液晶显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810802546.7A CN108735177A (zh) | 2018-07-20 | 2018-07-20 | 一种goa电路及液晶显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108735177A true CN108735177A (zh) | 2018-11-02 |
Family
ID=63927216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810802546.7A Pending CN108735177A (zh) | 2018-07-20 | 2018-07-20 | 一种goa电路及液晶显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN108735177A (zh) |
WO (1) | WO2020015138A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109767717A (zh) * | 2019-03-19 | 2019-05-17 | 合肥京东方光电科技有限公司 | 电压自维持电路及其驱动方法、移位寄存器、栅极驱动电路、显示装置 |
CN110599979A (zh) * | 2019-09-29 | 2019-12-20 | 南京中电熊猫平板显示科技有限公司 | 栅极驱动电路及栅极驱动方法及显示装置 |
WO2021072948A1 (zh) * | 2019-10-16 | 2021-04-22 | Tcl华星光电技术有限公司 | Goa器件及栅极驱动电路 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1637549A (zh) * | 2003-12-30 | 2005-07-13 | Lg.菲利浦Lcd株式会社 | 有源矩阵显示器件 |
US20070047691A1 (en) * | 2005-08-30 | 2007-03-01 | Ming-Chun Tseng | Bidirectional shift register |
CN103839518A (zh) * | 2012-11-27 | 2014-06-04 | 乐金显示有限公司 | 移位寄存器及其驱动方法 |
CN105632446A (zh) * | 2016-03-30 | 2016-06-01 | 京东方科技集团股份有限公司 | Goa单元及其驱动方法、goa电路、显示装置 |
CN107068087A (zh) * | 2017-03-31 | 2017-08-18 | 深圳市华星光电技术有限公司 | 一种goa驱动电路 |
CN107331366A (zh) * | 2017-08-29 | 2017-11-07 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路及显示装置 |
-
2018
- 2018-07-20 CN CN201810802546.7A patent/CN108735177A/zh active Pending
- 2018-09-17 WO PCT/CN2018/105926 patent/WO2020015138A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1637549A (zh) * | 2003-12-30 | 2005-07-13 | Lg.菲利浦Lcd株式会社 | 有源矩阵显示器件 |
US20070047691A1 (en) * | 2005-08-30 | 2007-03-01 | Ming-Chun Tseng | Bidirectional shift register |
CN103839518A (zh) * | 2012-11-27 | 2014-06-04 | 乐金显示有限公司 | 移位寄存器及其驱动方法 |
CN105632446A (zh) * | 2016-03-30 | 2016-06-01 | 京东方科技集团股份有限公司 | Goa单元及其驱动方法、goa电路、显示装置 |
CN107068087A (zh) * | 2017-03-31 | 2017-08-18 | 深圳市华星光电技术有限公司 | 一种goa驱动电路 |
CN107331366A (zh) * | 2017-08-29 | 2017-11-07 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路及显示装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109767717A (zh) * | 2019-03-19 | 2019-05-17 | 合肥京东方光电科技有限公司 | 电压自维持电路及其驱动方法、移位寄存器、栅极驱动电路、显示装置 |
CN110599979A (zh) * | 2019-09-29 | 2019-12-20 | 南京中电熊猫平板显示科技有限公司 | 栅极驱动电路及栅极驱动方法及显示装置 |
WO2021072948A1 (zh) * | 2019-10-16 | 2021-04-22 | Tcl华星光电技术有限公司 | Goa器件及栅极驱动电路 |
US11295687B2 (en) | 2019-10-16 | 2022-04-05 | Tcl China Star Optoelectronics Technology Co., Ltd. | GOA device and gate driving circuit |
Also Published As
Publication number | Publication date |
---|---|
WO2020015138A1 (zh) | 2020-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106128379B (zh) | Goa电路 | |
CN104517575B (zh) | 移位寄存器及级传栅极驱动电路 | |
CN104966500B (zh) | 降低功耗的goa电路 | |
CN106205528B (zh) | 一种goa电路及液晶显示面板 | |
CN104795034B (zh) | 一种goa电路及液晶显示器 | |
CN105139816B (zh) | 栅极驱动电路 | |
CN105810165B (zh) | 一种cmos goa电路结构及液晶显示面板 | |
CN103500551B (zh) | 移位寄存器单元、goa电路、阵列基板以及显示装置 | |
CN104883181B (zh) | 或非门电路、移位寄存器、阵列基板及显示装置 | |
WO2019104823A1 (zh) | 一种goa电路及液晶面板、显示装置 | |
CN103985363B (zh) | 栅极驱动电路、tft阵列基板、显示面板及显示装置 | |
CN104464662B (zh) | 基于低温多晶硅半导体薄膜晶体管的goa电路 | |
WO2018107534A1 (zh) | 一种栅极驱动电路及其驱动方法、显示装置 | |
CN105469756B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN106098002B (zh) | 扫描驱动电路及具有该电路的平面显示装置 | |
CN108806584A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN108735177A (zh) | 一种goa电路及液晶显示装置 | |
CN109979370A (zh) | Goa电路及显示面板 | |
CN106486075B (zh) | Goa电路 | |
CN206249868U (zh) | 移位寄存器、栅极驱动电路及显示面板 | |
WO2018107533A1 (zh) | 一种栅极驱动电路及驱动方法、显示装置 | |
CN109509459A (zh) | Goa电路及显示装置 | |
CN107316619B (zh) | Goa电路及液晶显示装置 | |
CN110111715A (zh) | Goa电路及显示面板 | |
CN109935191A (zh) | Goa电路及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20181102 |