CN108646979B - 输入输出io底板、io底板的配置方法及装置 - Google Patents
输入输出io底板、io底板的配置方法及装置 Download PDFInfo
- Publication number
- CN108646979B CN108646979B CN201810223258.6A CN201810223258A CN108646979B CN 108646979 B CN108646979 B CN 108646979B CN 201810223258 A CN201810223258 A CN 201810223258A CN 108646979 B CN108646979 B CN 108646979B
- Authority
- CN
- China
- Prior art keywords
- expansion
- hard disk
- chips
- raid
- backplane
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 54
- 230000004913 activation Effects 0.000 claims description 24
- 238000010586 diagram Methods 0.000 description 26
- 238000004590 computer program Methods 0.000 description 8
- 230000009286 beneficial effect Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
- G06F3/0607—Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0689—Disk arrays, e.g. RAID, JBOD
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Abstract
本申请提供一种输入输出IO底板、IO底板的配置方法及装置,该输入输出IO底板包括:A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数;其中,每一个所述卡槽所容置的RAID卡均与所述B个扩展芯片中每一个扩展芯片连接,以通过所述B个扩展芯片访问M个硬盘;其中,每个所述扩展芯片均连接至M个硬盘,且每一个所述硬盘上对应所述B个扩展芯片中的多个所述连接中有至少一个连接为激活连接,M为大于或等于2的整数,使得在单张RAID卡与两张RAID卡之间切换时,从而提高了切换效率。
Description
技术领域
本申请涉及计算机存储技术领域,尤其涉及一种输入输出IO底板、IO底板的配置方法及装置。
背景技术
鉴于客户对服务器的需求不同,服务器的输入输出((Input Output,IO)底板上的配置也不同。例如,当客户对服务器硬盘的带宽性能要求较高时,则需要在IO底板上配置两种独立磁盘冗余阵列(Redundant Array of Independent Disk,RAID)卡以满足对带宽性能的需求。当客户对服务器硬盘的价格要求较高时,则需要在IO底板上配置一个RAID卡以满足对价格的需求。其中,RAID为多块独立的硬盘(物理硬盘)按不同的方式组合起来所形成的一个硬盘组(逻辑硬盘)。RAID可以利用条带(striping)技术将数据分布到各个硬盘上。
现有技术中,在实现单张RAID卡与两张RAID卡之间切换时,是通过分别配置具有单个RAID卡的IO底板和具有两张RAID卡的IO底板,这样在需要具有单张RAID卡的IO底板工作时,可以将具有单张RAID卡的IO底板安装到服务器中,当需要具有两张RAID卡的IO底板工作时,需要先将服务器中的单张RAID卡的IO底板拆卸掉,再将具有单张RAID卡的IO底板安装到服务器中,耗时费力,并且增加了拆装后的系统不稳定性。
因此,采用现有的切换方式,使得单张RAID卡与两张RAID卡之间的切换效率不高。
发明内容
本申请提供一种输入输出IO底板、IO底板的配置方法及装置,以解决现有技术中在单张RAID卡与两张RAID卡之间切换时,切换效率不高的问题。
第一方面,本申请实施例提供一种输入输出IO底板,该输入输出IO底板可以包括:
A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数;
其中,每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,M为大于或等于2的整数。
由此可见,在本申请实施例中,通过在IO底板上设置容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,且每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
在一种可能的实现方式中,每一个硬盘上对应B个扩展芯片中的多个连接中有一个连接为激活连接。
在一种可能的实现方式中,B个扩展芯片的数量和A个卡槽的数量相等。
在一种可能的实现方式中,每个硬盘上包括多个并列的数据端口,不同扩展芯片连接至每个硬盘上的不同数据端口上。
在一种可能的实现方式中,A个卡槽中的一个容置有RAID卡,B个扩展芯片中,不同扩展芯片所具有的激活连接所对应的硬盘不同,且每个硬盘均与一个扩展芯片具有激活连接。
在一种可能的实现方式中,每一个硬盘上对应B个扩展芯片中的所有连接均为激活连接。
在一种可能的实现方式中,每一个卡槽所容置的RAID卡通过SAS接口与B个扩展芯片中每一个扩展芯片连接。
在一种可能的实现方式中,A个卡槽的个数为2个,B个扩展芯片的个数为2个。
第二方面,本申请实施例还提供一种输入输出IO底板的配置方法,该输入输出IO底板的配置方法可以包括:
确定IO底板中B个扩展芯片的配置信息;
根据配置信息对B个扩展芯片进行配置,以使IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,A、B均为大于或等于2的整数,M为大于或等于2的整数。
由此可见,在本申请实施例中,通过确定B个扩展芯片的配置信息,并根据配置信息对B个扩展芯片进行配置,以使A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
在一种可能的实现方式中,确定IO底板中B个扩展芯片的配置信息,可以包括:
根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息。
在一种可能的实现方式中,根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息,可以包括:
若RAID卡的个数为1个,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在一种可能的实现方式中,根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息,可以包括:
若RAID卡的个数为2个,则确定每个硬盘均与所有扩展芯片具有激活连接,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在一种可能的实现方式中,根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息之前,还可以包括:
判断A个卡槽中容置的RAID卡和B个扩展芯片中是否有一个存在故障;
若存在故障,则根据RAID卡的个数确定B个扩展芯片的配置信息具体包括:
确定每个硬盘均与所有扩展芯片具有激活连接。
在一种可能的实现方式中,若存在故障,则根据RAID卡的个数确定B个扩展芯片的配置信息之后,还可以包括:
输出故障提示信息,故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
第三方面,本申请实施例还提供一种输入输出IO底板的配置装置,该输入输出IO底板的配置装置可以包括:
确定单元,用于确定IO底板中B个扩展芯片的配置信息;
配置单元,用于根据配置信息对B个扩展芯片进行配置,以使IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,A、B均为大于或等于2的整数,M为大于或等于2的整数。
在一种可能的实现方式中,确定单元,具体用于根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息。
在一种可能的实现方式中,确定单元,具体用于若RAID卡的个数为1个,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在一种可能的实现方式中,确定单元,具体用于若RAID卡的个数为2个,则确定每个硬盘均与所有扩展芯片具有激活连接,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在一种可能的实现方式中,该输入输出IO底板的配置装置还可以包括:
处理单元,用于判断A个卡槽中容置的RAID卡和B个扩展芯片中是否有一个存在故障;
若存在故障,则确定单元,具体用于确定每个硬盘均与所有扩展芯片具有激活连接。
在一种可能的实现方式中,若存在故障,该输入输出IO底板的配置装置还可以包括:
提示单元,用于输出故障提示信息,故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
第四方面,本申请实施例还提供一种输入输出IO底板的配置装置,该输入输出IO底板的配置装置可以包括处理器及存储器;
其中,所述存储器,用于存储程序指令;
所述处理器,用于调用并执行所述存储器中存储的程序指令,执行上述第二方面中任一项所示的输入输出IO底板的配置方法。
第五方面,本申请实施例还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,在计算机程序被处理器执行时,执行上述第二方面中任一项所示的输入输出IO底板的配置方法。
第六方面,本申请实施例还提供一种芯片,芯片上存储有计算机程序,在计算机程序被处理器执行时,执行上述第二方面中任一项所示的输入输出IO底板的配置方法。
本申请实施例提供的输入输出IO底板、IO底板的配置方法及装置,该输出IO底板包括:A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数;其中,每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,M为大于或等于2的整数。由此可见,本申请实施例提供的输入输出IO底板、IO底板的配置方法及装置,通过在IO底板上设置容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,且每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
附图说明
图1为本申请实施例提供的一种输入输出IO底板的示意图;
图2为本申请实施例提供的一种设置有一个RAID卡的输入输出IO底板的结构示意图;
图3为本申请实施例提供的另一种设置有一个RAID卡的输入输出IO底板的结构示意图;
图4为本申请实施例提供的一种设置有两个RAID卡的输入输出IO底板的结构示意图;
图5为本申请实施例提供的另一种设置有两个RAID卡的输入输出IO底板的结构示意图;
图6为本发明实施例提供的另一种输入输出IO底板的结构示意图;
图7为本发明实施例提供的又一种输入输出IO底板的结构示意图;
图8为本申请实施例提供的一种输入输出IO底板的配置方法的示意图;
图9为本申请实施例提供的另一种输入输出IO底板的配置方法的示意图;
图10为本申请实施例提供的又一种输入输出IO底板的配置方法的示意图;
图11为本申请实施例还提供一种输入输出IO底板的配置装置的结构示意图;
图12为本申请实施例提供的另一种输入输出IO底板的配置装置的结构示意图;
图13为本申请实施例提供的又一种输入输出IO底板的配置装置的结构示意图。
具体实施方式
为了解决现有技术中,在实现单张RAID卡与两张RAID卡之间切换时,使得单张RAID卡与两张RAID卡之间的切换效率不高的问题,本申请实施例提供了一种输入输出IO底板,其特征在于,包括:A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数;其中,每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
下面以具体的实施例对本发明的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程在某些实施例中不再赘述。下面将结合附图,对本发明的实施例进行描述。
图1为本申请实施例提供的一种输入输出IO底板的示意图,请参见图1所示,该输入输出IO底板可以包括:
A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数。
其中,每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,M为大于或等于2的整数。
可选的,B个扩展芯片的数量和A个卡槽的数量相等,在此,对于A和B的值,具体可以根据实际需要进行设置,在此,本申请实施例不做进一步地限制。示例的,在本申请实施例中,A个卡槽的个数为2个,B个扩展芯片的个数为2个,即输入输出IO底板上设置有两个卡槽和2个扩展芯片。
进一步地,该两个卡槽所容置的RAID卡均与两个扩展芯片中每一个扩展芯片连接,以通过两个扩展芯片访问M个硬盘。可选的,在本申请实施例中,每一个卡槽所容置的RAID卡可以通过SAS接口与B个扩展芯片中每一个扩展芯片连接。在通过两个扩展芯片访问M个硬盘时,每一个扩展芯片都连接有对应的硬盘,且每一个硬盘对应的扩展芯片中的多个连接中有至少一个连接为激活连接。需要说明的是,在本申请实施例中,激活连接用于指示该连接可以进行数据信息的传输。
由此可见,本申请实施例提供的输入输出IO底板,通过在IO底板上设置容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,且每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
需要说明的是,当对输入输出IO底板的需求不同时,需要配置的RAID卡的数量也不相同。示例的,在一种场景下,若需要低成本模式,即需要在IO底板上设置一个RAID卡,此时可以在A个卡槽中的一个卡槽中容置一个RAID卡,该一个RAID卡分别与两个扩展芯片连接,且两个不同扩展芯片所具有的激活连接对应的硬盘不同,每个硬盘均与一个扩展芯片具有激活连接,以通过这两个扩展芯片访问M个硬盘。在另一种场景下,若需要IO底板的性能较优,即IO底板的高性能模式,则需要在IO底板上设置两个RAID卡,此时可以在A个卡槽中的两个卡槽中各容置一个RAID卡,该两个RAID卡分别与两个扩展芯片连接,且两个不同扩展芯片所具有的激活连接对应的硬盘不同,每个硬盘均与一个扩展芯片具有激活连接,以通过这两个扩展芯片访问M个硬盘。
示例的,以两个扩展芯片分别为第一扩展芯片和第二扩展芯片,M等于12,12个硬盘分别为第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘为例,可选的,该12个硬盘上包括多个并列的数据端口(以硬盘包括A数据端口和B数据端口为例),不同扩展芯片可以连接至每个硬盘上的不同数据端口上,下面,将详细将对这两种场景进行详细的说明。
在一种场景下,即低成本模式下,当在IO底板上设置一个RAID卡,且将该一个RAID卡与两个扩展芯片中每一个扩展芯片连接时,请参见图2所示,图2为本申请实施例提供的一种设置有一个RAID卡的输入输出IO底板的结构示意图,该一个RAID卡通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,并在通过该第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,若以第一扩展芯片和第二扩展芯片均包括12个端口为例,则将第一扩展芯片和第二扩展芯片分别与12个硬盘中的不同数据端口时,可选的,第一扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的A数据端口、第二硬盘的A数据端口及第三硬盘的A数据端口设置为激活连接,第一扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的A数据端口、第八硬盘的A数据端口及第九硬盘的A数据端口设置为激活连接;第二扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第二扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接,即每一个硬盘上对应两个扩展芯片中的多个连接中有一个连接为激活连接,从而可以使得这两个扩展芯片通过该激活连接访问该12个硬盘。
此外,为了防止当第一扩展芯片和第二扩展芯片中某一个扩展芯片发生故障,使得无法通过第一扩展芯片和第二扩展芯片访问该12个硬盘,因此,在图2所示的实施例的基础上,进一步地,请参见图3所示,图3为本申请实施例提供的另一种设置有一个RAID卡的输入输出IO底板的结构示意图,也可以将第一扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第一扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接;第二扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的B数据端口、第二硬盘的B数据端口及第三硬盘的B数据端口设置为激活连接;第二扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的B数据端口、第八硬盘的B数据端口及第九硬盘的B数据端口设置为激活连接,这样使得第一扩展芯片和第二扩展芯片可以通过各自的端口均与12个硬盘激活连接,即每一个硬盘上对应两个扩展芯片中的所有连接均为激活连接,这样当第一扩展芯片或第二扩展芯片任一个扩展芯片发生故障时,依然可以使得未发生故障的扩展芯片通过激活连接访问12个硬盘,实现了输入输出IO底板的高可靠性。
在另一种场景下,即IO底板的高性能模式下,当在IO底板上设置两个RAID卡,且将这两个RAID卡与两个扩展芯片中每一个扩展芯片连接时,请参见图4所示,图4为本申请实施例提供的一种设置有两个RAID卡的输入输出IO底板的结构示意图,其中,第一RAID卡通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,第二RAID卡也通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,并在通过该第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,同样以第一扩展芯片和第二扩展芯片均包括12个端口为例,则将第一扩展芯片和第二扩展芯片分别与12个硬盘中的不同数据端口时,可选的,第一扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的A数据端口、第二硬盘的A数据端口及第三硬盘的A数据端口设置为激活连接,第一扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的A数据端口、第八硬盘的A数据端口及第九硬盘的A数据端口设置为激活连接;第二扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第二扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接,即每一个硬盘上对应两个扩展芯片中的多个连接中有一个连接为激活连接,从而可以使得这两个扩展芯片通过该激活连接访问该12个硬盘。
此外,为了防止当第一RAID卡、第二RAID卡、第一扩展芯片及第二扩展芯片中某一个RAID卡或扩展芯片发生故障,使得无法通过第一扩展芯片和第二扩展芯片访问该12个硬盘,因此,在图4所示的实施例的基础上,进一步地,请参见图5所示,图5为本申请实施例提供的另一种设置有两个RAID卡的输入输出IO底板的结构示意图,也可以将第一扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第一扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接;第二扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的B数据端口、第二硬盘的B数据端口及第三硬盘的B数据端口设置为激活连接;第二扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的B数据端口、第八硬盘的B数据端口及第九硬盘的B数据端口设置为激活连接,使得第一扩展芯片和第二扩展芯片可以通过各自的端口均与12个硬盘激活连接,即每一个硬盘上对应两个扩展芯片中的所有连接均为激活连接,这样使得当第一RAID卡、第二RAID卡、第一扩展芯片及第二扩展芯片中某一个RAID卡或扩展芯片发生故障时,使得未发生故障的RAID卡和扩展芯片依然可以通过激活连接访问12个硬盘,从而实现了IO底板的高可靠性。
在实际应用过程中,在通过与RAID卡连接的扩展芯片访问硬盘时,当需要在低成本模式下工作时,可以在输入输出IO底板上的卡槽中只放置一个RAID卡,且该RAID卡分别与第一扩展芯片和第二扩展芯片连接,以使得该2个不同扩展芯片通过各自的接口均与12个硬盘中的每一个硬盘具有激活连接,这样使得在一个RAID卡的低成本模式下,可以使得该第一扩展芯片和第二扩展芯片通过激活连接访问12个硬盘。当需要在高性能模式下工作时,可以在IO底板上的卡槽中放置两个RAID卡,且将这两个RAID卡与两个扩展芯片中每一个扩展芯片连接,以使得该2个不同扩展芯片通过各自的接口均与12个硬盘中的每一个硬盘具有激活连接,这样使得在两个RAID卡的高性能模式下,可以使得该第一扩展芯片和第二扩展芯片通过激活连接访问12个硬盘,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
需要说明的是,在上述两种场景下,在通过第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,若以第一扩展芯片和第二扩展芯片均包括12个端口为例,则将第一扩展芯片和第二扩展芯片分别与12个硬盘中的不同数据端口时,示例的,以IO底板上设置有两个RAID卡为例,请参见图6所示,图6为本发明实施例提供的另一种输入输出IO底板的结构示意图,第一扩展芯片的第一端口、第二端口分别与第一硬盘的A数据端口、第二硬盘的A数据端口设置为激活连接,第一扩展芯片的第五端口、第六端口分别与第五硬盘的A数据端口、第六硬盘的A数据端口设置为激活连接,第一扩展芯片的第九端口、第十端口分别与第九硬盘的A数据端口、第十硬盘的A数据端口设置为激活连接;第二扩展芯片的第三端口、第四端口分别与第三硬盘的A数据端口、第四硬盘的A数据端口设置为激活连接,第二扩展芯片的第七端口、第八端口分别与第七硬盘的A数据端口、第八硬盘的A数据端口设置为激活连接,第二扩展芯片的第十一端口、第十二端口分别与第十一硬盘的A数据端口、第十二硬盘的A数据端口设置为激活连接,即每一个硬盘上对应两个扩展芯片中的多个连接中有一个连接为激活连接,从而可以使得这两个扩展芯片通过该激活连接访问该12个硬盘。
同样的,为了防止某一个RAID卡或扩展芯片发生故障,使得无法通过第一扩展芯片和第二扩展芯片访问该12个硬盘,因此,在图6所示的实施例的基础上,进一步地,请参见图7所示,图7为本发明实施例提供的又一种输入输出IO底板的结构示意图,也可以将第一扩展芯片的第三端口、第四端口分别与第三硬盘的B数据端口、第四硬盘的B数据端口设置为激活连接,第一扩展芯片的第七端口、第八端口分别与第七硬盘的B数据端口、第八硬盘的B数据端口设置为激活连接,第一扩展芯片的第十一端口、第十二端口分别与第十一硬盘的B数据端口、第十二硬盘的B数据端口设置为激活连接;第二扩展芯片的第一端口、第二端口分别与第一硬盘的B数据端口、第二硬盘的B数据端口设置为激活连接,第二扩展芯片的第五端口、第六端口分别与第五硬盘的B数据端口、第六硬盘的B数据端口设置为激活连接,第二扩展芯片的第九端口、第十端口分别与第九硬盘的B数据端口、第十硬盘的B数据端口设置为激活连接,即每一个硬盘上对应两个扩展芯片中的所有连接均为激活连接,即每一个硬盘上对应两个扩展芯片中的所有连接均为激活连接,这样使得当第一RBID卡、第二RBID卡、第一扩展芯片及第二扩展芯片中某一个RBID卡或扩展芯片发生故障时,使得未发生故障的RBID卡和扩展芯片依然可以通过激活连接访问12个硬盘,从而实现了IO底板的高可靠性。
当然,在上述通过第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,本申请实施例只是以图3-图7中的连接方式为例进行说明,但并不代表本申请实施例仅局限于此,只要可以使得每一个硬盘上对应两个扩展芯片中的多个连接中有一个连接为激活连接,并使得这两个扩展芯片可以通过该激活连接访问该12个硬盘即可。
基于上述图1-图7所示的实施例,在详细描述输入输出IO底板的结构的基础上,进一步地,将描述输入输出IO底板的配置方法,输入输出IO底板的配置方法可以由输入输出IO底板的配置装置执行,该输入输出IO底板的配置装置可以为基板管理控制器BMC,该输入输出IO底板的配置方法可以用于配置上述任一实施例所示的输入输出IO底板,请参见图8所示,图8为本申请实施例提供的一种输入输出IO底板的配置方法的示意图,该输入输出IO底板的配置方法可以包括:
S801、根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息。
其中,A、B均为大于或等于2的整数。
可选的,B个扩展芯片的数量和A个卡槽的数量相等,在此,对于A和B的值,具体可以根据实际需要进行设置,在此,本申请实施例不做进一步地限制。示例的,在本申请实施例中,A个卡槽的个数为2个,B个扩展芯片的个数为2个,即输入输出IO底板上设置有两个卡槽和2个扩展芯片。
需要说明的是,当IO底板上的RAID卡的个数为一个或两个时,以该IO底板上均包括两个扩展芯片(第一扩展芯片和第二扩展芯片)为例,示例的,请参见图9所述,图9为本申请实施例提供的另一种输入输出IO底板的配置方法的示意图,在RAID卡的个数确定两个扩展芯片的配置信息之前,可以先通过复杂可编程逻辑器件(Complex Programmable LogicDevice,CPLD)获取A个卡槽中容置的RAID卡的在位状态,并根据A个卡槽中容置的RAID卡的在位状态确定A个卡槽中容置的RAID卡的个数,在确定A个卡槽中容置的RAID卡的个数之后,就可以执行S8011根据A个卡槽中容置的RAID卡的个数确定两个扩展芯片的配置信息。
可选的,在本申请实施例中,S8011在根据A个卡槽中容置的RAID卡的个数确定两个扩展芯片的配置信息时,可以包括至少两种可能的实现方式:
方式1、若RAID卡的个数为1个,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在该方式1中,当RAID卡的个数为1个时,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同,示例的,可以结合上述图2所示,该一个RAID卡通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,并在通过该第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,若以第一扩展芯片和第二扩展芯片均包括12个端口为例,则将第一扩展芯片和第二扩展芯片分别与12个硬盘中的不同数据端口时,可选的,第一扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的A数据端口、第二硬盘的A数据端口及第三硬盘的A数据端口设置为激活连接,第一扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的A数据端口、第八硬盘的A数据端口及第九硬盘的A数据端口设置为激活连接;第二扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第二扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接,即每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同,从而可以使得这两个扩展芯片通过该激活连接访问该12个硬盘。
需要说明的是,在该方式1中,本申请实施例只是以图2所示的连接方式为例进行说明,其连接方式也可以如图6所示,当然,还可以为其他连接方式,只要使得每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同即可。
方式2、若RAID卡的个数为2个(第一RAID卡和第二RAID卡),则确定每个硬盘均与所有扩展芯片具有激活连接,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
在该方式2中,若RAID卡的个数为2个,则确定每个硬盘均与所有扩展芯片具有激活连接,请结合上述图5所示,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同,请结合上述图4所示。下面,将结合图4和图5进行详细描述。
在该方式2中,若RAID卡的个数为2个,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。示例的,可以结合上述图4所示,第一RAID卡通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,第二RAID卡也通过SAS接口分别与第一扩展芯片和第二扩展芯片连接,并在通过该第一扩展芯片和第二扩展芯片访问第一硬盘、第二硬盘、第三硬盘、第四硬盘、第五硬盘、第六硬盘、第七硬盘、第八硬盘、第九硬盘、第十硬盘、第十一硬盘及第十二硬盘时,同样以第一扩展芯片和第二扩展芯片均包括12个端口为例,则将第一扩展芯片和第二扩展芯片分别与12个硬盘中的不同数据端口时,可选的,第一扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的A数据端口、第二硬盘的A数据端口及第三硬盘的A数据端口设置为激活连接,第一扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的A数据端口、第八硬盘的A数据端口及第九硬盘的A数据端口设置为激活连接;第二扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第二扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接,即每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同,从而可以使得这两个扩展芯片通过该激活连接访问该12个硬盘。
在该方式2中,若RAID卡的个数为2个,则确定每个硬盘均与所有扩展芯片具有激活连接。示例的,请结合图5所示,在图4所示的基础上,还可以将第一扩展芯片的第四端口、第五端口及第六端口分别与第四硬盘的B数据端口、第五硬盘的B数据端口及第六硬盘的B数据端口设置为激活连接;第一扩展芯片的第十端口、第十一端口及第十二端口分别与第十硬盘的B数据端口、第十一硬盘的B数据端口及第十二硬盘的B数据端口设置为激活连接;第二扩展芯片的第一端口、第二端口及第三端口分别与第一硬盘的B数据端口、第二硬盘的B数据端口及第三硬盘的B数据端口设置为激活连接;第二扩展芯片的第七端口、第八端口及第九端口分别与第七硬盘的B数据端口、第八硬盘的B数据端口及第九硬盘的B数据端口设置为激活连接,使得第一扩展芯片和第二扩展芯片可以通过各自的端口均与12个硬盘激活连接,即每个硬盘均与所有扩展芯片具有激活连接,这样使得当第一RAID卡、第二RAID卡、第一扩展芯片及第二扩展芯片中某一个RAID卡或扩展芯片发生故障时,使得未发生故障的RAID卡和扩展芯片依然可以通过激活连接访问12个硬盘,从而实现了IO底板的高可靠性。
需要说明的是,在该方式2中,本申请实施例只是以图4和图5所示的连接方式为例进行说明,当然,还可以为其他连接方式,只要使得每个硬盘均与所有扩展芯片具有激活连接,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同即可。
在通过S801根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息之后,就可以根据确定的配置信息对B个扩展芯片进行配置,即执行下述S802:
S802、根据配置信息对B个扩展芯片进行配置,以使IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘。
其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,M为大于或等于2的整数。
在确定的配置信息之后,示例的,可以直接根据该配置信息对两个扩展芯片进行配置,从而使得每一个卡槽所容置的RAID卡均与两个扩展芯片中每一个扩展芯片连接,以通过两个扩展芯片访问M个硬盘。此外,还可请参见图9所示,在根据配置信息对两个扩展芯片进行配置之前,也可以先执行S8012获取该两个扩展芯片中第一扩展芯片的当前配置信息,并执行S8013将第一扩展芯片的当前配置信息与S8011确定的配置信息进行比较,若第一扩展芯片的当前配置信息与S8011确定的配置信息不同,再根据该配置信息对第一扩展芯片进行配置,并执行S8014获取该两个扩展芯片中第二扩展芯片的当前配置信息,执行S8015将第二扩展芯片的当前配置信息与S8011确定的配置信息进行比较,若第二扩展芯片的当前配置信息与S8011确定的配置信息不同,再根据该配置信息对第二扩展芯片进行配置,从而使得RAID卡均与两个扩展芯片中每一个扩展芯片连接,以通过两个扩展芯片访问M个硬盘。
需要说明的是,上述S8012-S8013与S8014-S8015之间并无先后顺序,可以先执行S8012-S8013,再执行S8014-S8015,也可以先执行S8014-S8015,再执行S8012-S8013,当然,也可以同时执行S8012-S8013和S8014-S8015,当然,本申请实施例只是以先执行S8012-S8013,再执行S8014-S8015为例进行说明,但并不代表本申请仅局限于此。
由此可见,在本申请实施例中,通过确定B个扩展芯片的配置信息,并根据配置信息对B个扩展芯片进行配置,以使A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,从而使得可以根据需要在IO底板的A个卡槽中装入1张RAID卡或2张RAID卡,以实现单张RAID卡与两张RAID卡之间的切换,而无需像现有技术中在实现单张RAID卡与两张RAID卡之间切换时,需要更换IO底板,从而提高了切换效率。
需要说明的是,在图8所示的实施例的基础上,进一步地,为了防止某一个RAID卡或扩展芯片发生故障,使得无法通过第一扩展芯片和第二扩展芯片访问该12个硬盘,因此,在S801根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息之前,可以先判断A个卡槽中容置的RAID卡和B个扩展芯片中是否有一个RAID卡或B个扩展芯片存在故障,示例的,请参见图10所示,图10为本申请实施例提供的又一种输入输出IO底板的配置方法的示意图,该输入输出IO底板的配置方法还可以包括:
S800、判断两个卡槽中容置的RAID卡和两个扩展芯片中是否有一个存在故障。
示例的,在本申请实施例中,可以通过带内的方式或带外的方式判断两个卡槽中容置的RAID卡和两个扩展芯片中是否有一个存在故障,若存在故障,则S801根据RAID卡的个数确定B个扩展芯片的配置信息具体包括:确定每个硬盘均与所有扩展芯片具有激活连接,由于每一个硬盘均与所有扩展芯片具有激活连接,这样在检测到单点故障时,可以进行连接切换,并重新识别单点故障对应的硬盘,通过配置的扩展芯片的上行和下行通道重新切换硬盘的端口号,使得可以通过未发生故障的激活连接访问12个硬盘,从而实现了IO底板的高可靠性。
在确定两个卡槽中容置的RAID卡和两个扩展芯片中有一个RAID卡或扩展芯片存在故障时,为了避免RAID卡或扩展芯片存在故障时,使得无法通过第一扩展芯片和第二扩展芯片访问该12个硬盘,示例的,请结合上述图5所示,使得每个硬盘均与所有扩展芯片具有激活连接,由于每一个硬盘均与所有扩展芯片具有激活连接,这样在检测到单点故障时,可以进行连接切换,使得未发生故障的RBID卡和扩展芯片依然可以通过激活连接访问12个硬盘,从而实现了IO底板的高可靠性。
相应地,在根据RAID卡的个数确定两个扩展芯片的配置信息之后,还可以包括:
S803、输出故障提示信息,故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
示例的,在输出故障提示信息时,也可以通过指示灯的方式输出故障提示信息,当然,也可以通过文字或语音的方式输出故障提示信息,具体可以根据实际需要进行设置,在此,对于采用何种方式输出故障提示信息,本申请实施例不做进一步地限制。
在确定有RAID卡或扩展芯片发生故障时,可以输出故障提示信息,以使工作人员可以及时发现存在故障的RAID卡或扩展芯片,并根据该故障提示信息更换发生故障的RAID卡或扩展芯片,从而保证了输入输出IO底板的正常工作。
图11为本申请实施例还提供一种输入输出IO底板的配置装置110的结构示意图,请参见图11所示,该输入输出IO底板的配置装置110可以包括:
确定单元1101,用于确定IO底板中B个扩展芯片的配置信息。
配置单元1102,用于根据配置信息对B个扩展芯片进行配置,以使IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与B个扩展芯片中每一个扩展芯片连接,以通过B个扩展芯片访问M个硬盘;其中,每个扩展芯片均连接至M个硬盘,且每一个硬盘上对应B个扩展芯片中的多个连接中有至少一个连接为激活连接,A、B均为大于或等于2的整数,M为大于或等于2的整数。
可选的,确定单元1101,具体用于根据A个卡槽中容置的RAID卡的个数确定B个扩展芯片的配置信息。
可选的,确定单元1101,具体用于若RAID卡的个数为1个,则确定每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
可选的,确定单元1101,具体用于若RAID卡的个数为2个,则确定每个硬盘均与所有扩展芯片具有激活连接,或者,每个硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
可选的,该输入输出IO底板的配置装置110还可以包括处理单元1103,请参见图12所示,图12为本申请实施例提供的另一种输入输出IO底板的配置装置110的结构示意图。
处理单元1103,用于判断A个卡槽中容置的RAID卡和B个扩展芯片中是否有一个存在故障。
若存在故障,则确定单元1101,具体用于确定每个硬盘均与所有扩展芯片具有激活连接。
可选的,若存在故障,该输入输出IO底板的配置装置110还可以包括:
提示单元1104,用于输出故障提示信息,故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
本申请实施例所示的输入输出IO底板的配置装置110,可以执行上述任一项实施例所示的输入输出IO底板的配置方法的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
图13为本申请实施例提供的又一种输入输出IO底板的配置装置13的结构示意图,请参见图13所示,该输入输出IO底板的配置装置13可以包括处理器1301及存储器1302。
其中,所述存储器1302,用于存储程序指令。
所述处理器1301,用于调用并执行所述存储器1302中存储的程序指令,执行上述第二方面中任一项所示的输入输出IO底板的配置方法。
本申请实施例所示的输入输出IO底板的配置装置13,可以执行上述任一项实施例所示的输入输出IO底板的配置方法的技术方案,其实现原理以及有益效果类似,此处不再进行赘述。
本申请实施例还提供一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,在计算机程序被处理器执行时,执行上述第二方面中任一项所示的输入输出IO底板的配置方法,其实现原理以及有益效果类似,此处不再进行赘述。
本申请实施例还提供一种芯片,芯片上存储有计算机程序,在计算机程序被处理器执行时,执行上述第二方面中任一项所示的输入输出IO底板的配置方法,其实现原理以及有益效果类似,此处不再进行赘述。
上述各个实施例中处理器可以是通用处理器、数字信号处理器(digital signalprocessor,DSP)、专用集成电路(application specific integrated circuit,ASIC)、现成可编程门阵列(field programmable gate array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存取存储器(random access memory,RAM)、闪存、只读存储器(read-only memory,ROM)、可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器1302,处理器1301读取存储器1302中的指令,结合其硬件完成上述方法的步骤。
本申请所述的总线可以是工业标准体系结构(industry standardarchitecture,ISA)总线、外部设备互连(peripheral component,PCI)总线或扩展工业标准体系结构(extended industry standard architecture,EISA)总线等。总线可以分为地址总线、数据总线、控制总线等。为便于表示,本申请附图中的总线并不限定仅有一根总线或一种类型的总线。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
Claims (19)
1.一种输入输出IO底板,其特征在于,包括:
A个用于容置独立磁盘冗余阵列RAID卡的卡槽和B个扩展芯片,A、B均为大于或等于2的整数;
其中,每一个所述卡槽所容置的RAID卡均与所述B个扩展芯片中每一个扩展芯片连接,以通过所述B个扩展芯片访问M个硬盘;其中,每个所述扩展芯片均连接至M个硬盘,且每一个所述硬盘上对应所述B个扩展芯片中的多个所述连接中有至少一个连接为激活连接,M为大于或等于2的整数。
2.根据权利要求1所述的底板,其特征在于,
所述B个扩展芯片的数量和所述A个卡槽的数量相等。
3.根据权利要求2所述的底板,其特征在于,
每个所述硬盘上包括多个并列的数据端口,不同所述扩展芯片连接至每个所述硬盘上的不同数据端口上。
4.根据权利要求3所述的底板,其特征在于,
所述A个卡槽中的一个容置有RAID卡,所述B个扩展芯片中,不同扩展芯片所具有的激活连接所对应的硬盘不同,且每个所述硬盘均与一个扩展芯片具有激活连接。
5.根据权利要求1所述的底板,其特征在于,
每一个所述硬盘上对应所述B个扩展芯片中的所有所述连接均为激活连接。
6.根据权利要求1-5任一项所述的底板,其特征在于,
所述每一个卡槽所容置的RAID卡通过SAS接口与所述B个扩展芯片中每一个扩展芯片连接。
7.根据权利要求6所述的底板,其特征在于,
所述A个卡槽的个数为2个,所述B个扩展芯片的个数为2个。
8.一种输入输出IO底板的配置方法,其特征在于,所述方法包括:
确定IO底板中B个扩展芯片的配置信息;
根据所述配置信息对所述B个扩展芯片进行配置,以使所述IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与所述B个扩展芯片中每一个扩展芯片连接,以通过所述B个扩展芯片访问M个硬盘;其中,每个所述扩展芯片均连接至M个硬盘,且每一个所述硬盘上对应所述B个扩展芯片中的多个所述连接中有至少一个连接为激活连接,A、B均为大于或等于2的整数,M为大于或等于2的整数。
9.根据权利要求8所述的方法,其特征在于,所述确定IO底板中B个扩展芯片的配置信息,包括:
根据所述A个卡槽中容置的RAID卡的个数确定所述B个扩展芯片的配置信息。
10.根据权利要求9所述的方法,其特征在于,所述根据所述A个卡槽中容置的RAID卡的个数确定所述B个扩展芯片的配置信息,包括:
若所述RAID卡的个数为1个,则确定每个所述硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
11.根据权利要求9所述的方法,其特征在于,所述根据所述A个卡槽中容置的RAID卡的个数确定所述B个扩展芯片的配置信息,包括:
若所述RAID卡的个数为2个,则确定每个所述硬盘均与所有所述扩展芯片具有激活连接,或者,每个所述硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
12.根据权利要求11所述的方法,其特征在于,所述根据所述A个卡槽中容置的RAID卡的个数确定所述B个扩展芯片的配置信息之前,还包括:
判断所述A个卡槽中容置的RAID卡和所述B个扩展芯片中是否有一个存在故障;
若存在故障,则所述根据所述RAID卡的个数确定所述B个扩展芯片的配置信息具体包括:
确定每个所述硬盘均与所有所述扩展芯片具有激活连接。
13.根据权利要求12所述的方法,其特征在于,若存在故障,则所述根据所述RAID卡的个数确定所述B个扩展芯片的配置信息之后,还包括:
输出故障提示信息,所述故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
14.一种输入输出IO底板的配置装置,其特征在于,所述装置包括:
确定单元,用于确定IO底板中B个扩展芯片的配置信息;
配置单元,用于根据所述配置信息对所述B个扩展芯片进行配置,以使所述IO底板中的A个卡槽中每一个卡槽所容置的RAID卡均与所述B个扩展芯片中每一个扩展芯片连接,以通过所述B个扩展芯片访问M个硬盘;其中,每个所述扩展芯片均连接至M个硬盘,且每一个所述硬盘上对应所述B个扩展芯片中的多个所述连接中有至少一个连接为激活连接,A、B均为大于或等于2的整数,M为大于或等于2的整数。
15.根据权利要求14所述的装置,其特征在于,
所述确定单元,具体用于根据所述A个卡槽中容置的RAID卡的个数确定所述B个扩展芯片的配置信息。
16.根据权利要求15所述的装置,其特征在于,
所述确定单元,具体用于若所述RAID卡的个数为1个,则确定每个所述硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
17.根据权利要求15所述的装置,其特征在于,
所述确定单元,具体用于若所述RAID卡的个数为2个,则确定每个所述硬盘均与所有所述扩展芯片具有激活连接,或者,每个所述硬盘均与一个扩展芯片具有激活连接,且不同扩展芯片所具有的激活连接所对应的硬盘不同。
18.根据权利要求17所述的装置,其特征在于,所述装置还包括:
处理单元,用于判断所述A个卡槽中容置的RAID卡和所述B个扩展芯片中是否有一个存在故障;
若存在故障,则所述确定单元,具体用于确定每个所述硬盘均与所有所述扩展芯片具有激活连接。
19.根据权利要求18所述的装置,其特征在于,若存在故障,所述装置还包括:
提示单元,用于输出故障提示信息,所述故障提示信息用于指示更换发生故障的RAID卡或扩展芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810223258.6A CN108646979B (zh) | 2018-03-19 | 2018-03-19 | 输入输出io底板、io底板的配置方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810223258.6A CN108646979B (zh) | 2018-03-19 | 2018-03-19 | 输入输出io底板、io底板的配置方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108646979A CN108646979A (zh) | 2018-10-12 |
CN108646979B true CN108646979B (zh) | 2021-10-19 |
Family
ID=63744365
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810223258.6A Active CN108646979B (zh) | 2018-03-19 | 2018-03-19 | 输入输出io底板、io底板的配置方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108646979B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109408442B (zh) * | 2018-12-28 | 2024-04-09 | 郑州云海信息技术有限公司 | 一种多芯片扩展装置及扩展方法 |
CN113614914B (zh) * | 2019-03-28 | 2024-04-09 | 华为技术有限公司 | 一种半导体器件、芯片封装结构以及电子设备 |
CN111694300B (zh) * | 2020-05-18 | 2023-04-14 | 武汉西瓦科技有限公司 | 一种控制板输入输出口自动配置方法及装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101488077A (zh) * | 2009-02-24 | 2009-07-22 | 浪潮电子信息产业股份有限公司 | 冗余磁盘控制服务器系统 |
CN105487609A (zh) * | 2015-11-25 | 2016-04-13 | 浪潮电子信息产业股份有限公司 | 一种服务器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102073356B (zh) * | 2010-12-10 | 2013-05-08 | 曙光信息产业(北京)有限公司 | 刀片服务器的io扩展模块、设有该模块的刀片及服务器 |
TW201312854A (zh) * | 2011-09-02 | 2013-03-16 | Innodisk Corp | PCIe介面之磁碟陣列卡 |
CN203982354U (zh) * | 2014-06-19 | 2014-12-03 | 天津书生投资有限公司 | 一种冗余存储系统 |
CN103870367A (zh) * | 2012-12-07 | 2014-06-18 | 鸿富锦精密工业(深圳)有限公司 | Sas扩展卡自动切换系统及方法 |
CN104571376A (zh) * | 2013-10-25 | 2015-04-29 | 鸿富锦精密电子(天津)有限公司 | 硬盘扩展系统 |
-
2018
- 2018-03-19 CN CN201810223258.6A patent/CN108646979B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101488077A (zh) * | 2009-02-24 | 2009-07-22 | 浪潮电子信息产业股份有限公司 | 冗余磁盘控制服务器系统 |
CN105487609A (zh) * | 2015-11-25 | 2016-04-13 | 浪潮电子信息产业股份有限公司 | 一种服务器 |
Also Published As
Publication number | Publication date |
---|---|
CN108646979A (zh) | 2018-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108646979B (zh) | 输入输出io底板、io底板的配置方法及装置 | |
CN103181133B (zh) | 基于pcie交换的服务器系统及其倒换方法和设备 | |
US11416051B2 (en) | System and method for dynamic remote power management of information handling systems | |
CN112286857A (zh) | 一种支持多背板级联的服务器i2c总线分配方法与系统 | |
JP6662987B2 (ja) | ケーブルのエラーをチェックする方法及びシステム | |
US10853213B2 (en) | Validation of installation of removeable computer hardware components | |
CN112015689A (zh) | 串口输出路径切换方法、系统及装置和交换机 | |
CN109240847A (zh) | 一种post过程中内存错误上报方法、装置、终端及存储介质 | |
US8819484B2 (en) | Dynamically reconfiguring a primary processor identity within a multi-processor socket server | |
US8391162B2 (en) | Apparatus and method for testing SMNP cards | |
CN112925525A (zh) | 编译方法、映射方法、服务器、芯片、装置、介质 | |
US20210208899A1 (en) | Data processing system and method for configuring and operating a data processing system | |
US11341013B2 (en) | Electronic device having a debugging device | |
CN108762672B (zh) | 分布式存储设备、方法及级联模块 | |
CN109614354B (zh) | 接口分配方法、板卡、设备及存储介质 | |
US10539992B2 (en) | Redundant power extender | |
CN112231170B (zh) | 一种数据交互卡监管方法、系统、终端及存储介质 | |
CN115358331A (zh) | 设备类型识别方法及装置、计算机可读存储介质、终端 | |
CN114880266A (zh) | 故障处理的方法、装置、计算机设备和存储介质 | |
US11029882B2 (en) | Secure multiple server access to a non-volatile storage device | |
CN112882722A (zh) | 编译方法、芯片、计算机可读介质 | |
EP3384393B1 (en) | Method and memory availability managing module for managing availability of memory pages | |
JP6930153B2 (ja) | パス切替装置、パス切替方法及びパス切替プログラム、並びに、コンピュータシステム | |
CN114218030B (zh) | 一种中央处理器测试方法及装置 | |
CN110442094B (zh) | 一种分布式系统仲裁方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20211229 Address after: 450046 Floor 9, building 1, Zhengshang Boya Plaza, Longzihu wisdom Island, Zhengdong New Area, Zhengzhou City, Henan Province Patentee after: xFusion Digital Technologies Co., Ltd. Address before: 518129 Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen Patentee before: HUAWEI TECHNOLOGIES Co.,Ltd. |