CN108631783B - 一种用于多通道adc的基准电压失配校准电路 - Google Patents

一种用于多通道adc的基准电压失配校准电路 Download PDF

Info

Publication number
CN108631783B
CN108631783B CN201810585151.6A CN201810585151A CN108631783B CN 108631783 B CN108631783 B CN 108631783B CN 201810585151 A CN201810585151 A CN 201810585151A CN 108631783 B CN108631783 B CN 108631783B
Authority
CN
China
Prior art keywords
reference voltage
circuit
bit
calibration
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810585151.6A
Other languages
English (en)
Other versions
CN108631783A (zh
Inventor
于宗光
陈珍海
刘崎
魏敬和
薛颜
钱黎明
张�荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 58 Research Institute
Original Assignee
CETC 58 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 58 Research Institute filed Critical CETC 58 Research Institute
Priority to CN201810585151.6A priority Critical patent/CN108631783B/zh
Publication of CN108631783A publication Critical patent/CN108631783A/zh
Application granted granted Critical
Publication of CN108631783B publication Critical patent/CN108631783B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明提供了一种用于多通道ADC的基准电压失配校准电路,属于集成电路技术领域。所述用于多通道ADC的基准电压失配校准电路包括带隙基准电路、基准电压预驱动电路、基准电压远程驱动电路、M个基准电压调整电路、M个差分基准电压产生电路、M通道的N位模数转换器、校准基准电压产生电路、误差采样器、误差放大器、K位模数转换器以及控制电路。可根据系统精度和硬件开销自动折衷选择校准精度,并且具有低功耗特点。

Description

一种用于多通道ADC的基准电压失配校准电路
技术领域
本发明涉及集成电路技术领域,特别涉及一种用于多通道ADC的基准电压失配校准电路。
背景技术
是各类中频采样系统的主要选择,因而被大规模运用于多载波宽带无线通信和雷达接收等电子应用系统中。为降低成本和提高可靠性,各类电子系统对于低功耗和小型化的需求日益突出,其对所使用ADC电路的功耗和面积要求日益严格。为提高流水线ADC的集成度,通常采用单芯片集成多通道ADC电路的方式来降低板级系统设计时所占用的空间。为实现流水线ADC电路的多通道集成,其所使用的单通道流水线ADC内核电路必须具备一些特别要求:首先,该ADC内核必须具备低功耗和小面积特性,否则,多通道集成带来的功耗和可靠性问题将极大限制板级系统应用;其次,该ADC内核必须使用尽可能少的输出端口数,否则,集成后带来的封装问题和板级系统的高速信号线的布线问题均会带来极大限制。
除此之外,当多通道ADC在同一颗芯片集成时,由于不同芯片区域之间的器件参数存在不匹配,导致多通道ADC之间的量化参考电压出现匹配误差。特别对于高速高精度ADC,不同通道ADC之间的量化参考基准电压的不匹配影响会非常明显,这种失配对于雷达和多通道无线通信等系统性能有着更大影响。因此需要一定的校正方法将该类参考基准电压的不匹配误差加以去除。因此设计可对多通道ADC之间的参考基准电压的不匹配误差进行自校准的电路很有现实意义。
发明内容
本发明的目的在于提供一种用于多通道ADC的基准电压失配校准电路,以解决现有的多通道ADC之间的参考基准电压的不匹配的问题。
为解决上述技术问题,本发明提供一种用于多通道ADC的基准电压失配校准电路,包括带隙基准电路、基准电压预驱动电路、基准电压远程驱动电路、M个基准电压调整电路、M个差分基准电压产生电路、M通道的N位模数转换器、校准基准电压产生电路、误差采样器、误差放大器、K位模数转换器以及控制电路;每个基准电压调整电路、每个差分基准电压产生电路和各通道的N位模数转换器一一相对应;
其中,所述带隙基准电路、所述基准电压预驱动电路和所述基准电压远程驱动电路依次相连;所述基准电压远程驱动电路的M个基准电压输出端分别连接到M个基准电压调整电路的基准电压输入端,所述基准电压远程驱动电路的第M+1个基准电压输出端Vrinref连接到所述校准基准电压产生电路的基准电压输入端;所述控制电路的M个控制信号输出端产生的M个控制信号Ctrl 1~M分别输送至M个基准电压调整电路的控制信号输入端,所述控制电路的M个K位补偿码输出端分别连接M个基准电压调整电路的补偿码输入端,每个基准电压调整电路的基准电压输出端连接到相对应的差分基准电压产生电路的基准电压输入端;每个差分基准电压产生电路输出的两个差分基准电压均进入相对应的N位模数转换器,同时还进入所述误差采样器的组差分信号输入端;所述误差采样器的的差分信号输入端还连接到所述校准基准电压产生电路的差分基准电压输出端;所述校准基准电压产生电路的控制输入端连接到所述控制电路的K位选择码输出端口;所述误差采样器的差分误差信号输出端Vip和Vin均连接到所述误差放大器的输入端;所述误差放大器的输出电压Ve被输入到所述K位模数转换器的电压输入端;所述K位模数转换器产生的K位量化码输出到所述控制电路的误差输入端口;所述控制电路的校准控制信号Ctrl_mode输出端口同时连接所述误差采样器、所述误差放大器和所述K位模数转换器的校准控制信号输入端口;所述控制电路输出的K位全局调整码连接到所述基准电压远程驱动电路的输入端口;所述校准基准电压产生电路产生的校准基准电压Vr_cal输送到M通道的N位模数转换器的输入端;
其中,N、M和K均为任意正整数。
可选的,所述用于多通道ADC的基准电压失配校准电路包括校准模式和补偿模式;
在进入校准模式时,所述用于多通道ADC的基准电压失配校准电路依次对M通道的N位模数转换器进行基准电压失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的基准电压失配校准电路同时对M通道的N位数模转换器进行基准电压失配误差补偿,所述校准基准电压产生电路、所述误差采样器、所述误差放大器和所述K位模数转换器均被关闭以降低功耗。
可选的,所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路;带隙基准电压经过所述基准电压编程调整电路后同时输出到M+1个电压远程驱动电路;所述基准电压编程调整电路的输出电压受K位全局调整码控制。
可选的,所述校准基准电压产生电路包括:一个可编程校准电压产生电路和差分基准电压产生电路;所述可编程校准电压产生电路和差分基准电压产生电路的参考电压输入端均连接到所述基准电压远程驱动电路的基准电压输出端Vrinref;所述可编程校准电压产生电路在K位选择码的控制下输出校准基准电压Vr_cal;所述差分基准电压产生电路产生差分基准电压。
可选的,所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路;
其中,所述核心控制电路的输入端连接校准启动信号,所述核心控制电路的第一输出端连接到所述通道选择电路的控制输入端,第二输出端连接到所述运算电路的控制输入端,第三输出端连接到所述选择码产生电路的控制输入端,第四输出端连接到所述调整码产生电路的控制输入端,第五输出端连接到所述K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~CtrlM分别输送到补偿码输出寄存器1~补偿码输出寄存器M;所述运算电路的数据输入端接收所述K位寄存器组输出端发送的数据,并根据所述核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到所述运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接所述通道选择电路的第1~第M数据输入端;所述通道选择电路根据所述核心控制电路的控制指令输出K位补偿码到所述基准电压调整电路1~基准电压调整电路M;所述选择码产生电路根据所述核心控制电路的控制指令产生K位选择码;所述调整码产生电路根据所述核心控制电路的控制指令产生K位全局调整码;所述K位寄存器组的数据输入端接收所述K位模数转换器的输出端发送的K位量化码,并根据所述核心控制电路的控制指令将存储在其内部寄存器内的数据发送给所述运算电路。
可选的,M个校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;并且在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出关闭。
可选的,所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位。
在本发明中提供了一种用于多通道ADC的基准电压失配校准电路,包括带隙基准电路、基准电压预驱动电路、基准电压远程驱动电路、M个基准电压调整电路、M个差分基准电压产生电路、M通道的N位模数转换器、校准基准电压产生电路、误差采样器、误差放大器、K位模数转换器以及控制电路。本发明提供的用于多通道ADC的基准电压失配校准电路可根据系统精度和硬件开销自动折衷选择校准精度,并且具有低功耗特点。
附图说明
图1为用于多通道ADC的基准电压失配校准电路的结构示意图;
图2为基准电压远程驱动电路的结构示意图;
图3为基准电压编程调整电路的结构示意图;
图4为差分基准电压产生电路的结构示意图;
图5为误差采样器的结构示意图;
图6为校准基准电压产生电路的结构示意图;
图7为控制电路的结构示意图。
具体实施方式
以下结合附图和具体实施例对本发明提出的一种用于多通道ADC的基准电压失配校准电路作进一步详细说明。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
实施例一
本发明提供了一种用于多通道ADC的基准电压失配校准电路,其结构示意图如图1所示。所述用于多通道ADC的基准电压失配校准电路包括带隙基准电路、基准电压预驱动电路、基准电压远程驱动电路、M个基准电压调整电路、M个差分基准电压产生电路、M通道的N位模数转换器、校准基准电压产生电路、误差采样器、误差放大器、K位模数转换器以及控制电路。并且每个基准电压调整电路、每个差分基准电压产生电路和各通道的N位模数转换器一一相对应:基准电压调整电路1、差分基准电压产生电路1和N位模数转换器1相对应,基准电压调整电路2、差分基准电压产生电路2和N位模数转换器2相对应,...,基准电压调整电路M、差分基准电压产生电路M和N位模数转换器M相对应。其中,所述带隙基准电路、所述基准电压预驱动电路和所述基准电压远程驱动电路依次相连;所述基准电压远程驱动电路的M个基准电压输出端输出的基准电压Vrin1、Vrin2、...、Vrin M分别输送至M个基准电压调整电路的基准电压输入端:基准电压Vrin1输送至基准电压调整电路1,基准电压Vrin2输送至基准电压调整电路2,...,基准电压Vrin M输送至基准电压调整电路M。所述基准电压远程驱动电路的第M+1个基准电压输出端Vrinref连接到所述校准基准电压产生电路的基准电压输入端;所述控制电路的M个控制信号输出端产生的M个控制信号Ctrl 1~M分别输送至M个基准电压调整电路的控制信号输入端:控制信号Ctrl 1输送至基准电压调整电路1,控制信号Ctrl 2输送至基准电压调整电路2,...,控制信号Ctrl M输送至基准电压调整电路M。所述控制电路的M个K位补偿码输出端输出的K位补偿码1~M分别输送至M个基准电压调整电路的补偿码输入端:K位补偿码1输送至基准电压调整电路1,K位补偿码2输送至基准电压调整电路2,...,K位补偿码M输送至基准电压调整电路M。每个基准电压调整电路的基准电压输出端Vr1,Vr2,...VrM分别连接到相对应的差分基准电压产生电路的基准电压输入端:基准电压输出端Vr1连接差分基准电压产生电路1,基准电压输出端Vr2连接差分基准电压产生电路2,...基准电压输出端Vr M连接差分基准电压产生电路M。每个差分基准电压产生电路输出的两个差分基准电压均进入相对应的N位模数转换器:差分基准电压产生电路1输出的两个差分基准电压Vrpout1和Vrnout1进入N为模数转换器1,差分基准电压产生电路2输出的两个差分基准电压Vrpout2和Vrnout2进入N为模数转换器2,...差分基准电压产生电路M输出的两个差分基准电压Vrpout M和Vrnout M进入N为模数转换器1。同时这些差分基准电压Vrpout1,Vrnout1,Vrpout2,Vrnout2,...,Vrpout M,Vrnout M还进入所述误差采样器的组差分信号输入端。所述误差采样器的的差分信号输入端还连接到所述校准基准电压产生电路的差分基准电压输出端Vrpref和Vrnref。所述校准基准电压产生电路的控制输入端连接到所述控制电路的K位选择码输出端口;所述误差采样器的差分误差信号输出端Vip和Vin均连接到所述误差放大器的输入端;所述误差放大器的输出电压Ve被输入到所述K位模数转换器的电压输入端;所述K位模数转换器产生的K位量化码输出到所述控制电路的误差输入端口;所述控制电路的校准控制信号Ctrl_mode输出端口同时连接所述误差采样器、所述误差放大器和所述K位模数转换器的校准控制信号输入端口;所述控制电路输出的K位全局调整码连接到所述基准电压远程驱动电路的输入端口;所述校准基准电压产生电路产生的校准基准电压Vr_cal输送到M通道的N位模数转换器的输入端;其中,N、M和K均为任意正整数。
所述用于多通道ADC的基准电压失配校准电路包括校准模式和补偿模式。在进入校准模式时,所述用于多通道ADC的基准电压失配校准电路依次对M通道的N位模数转换器进行基准电压失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的基准电压失配校准电路同时对M通道的N位数模转换器进行基准电压失配误差补偿,所述校准基准电压产生电路、所述误差采样器、所述误差放大器和所述K位模数转换器均被关闭以降低功耗。
上述电路的工作原理为:当校准模式开启时,所述控制电路通过Ctrl_mode信号首先控制所述误差采样器、所述误差放大器和所述K位模数转换器进入校准模式,同时输出K位选择码给所述校准基准电压产生电路使其也进入校准模式;另外,所述控制电路输出第一校准控制信号Ctrl1到基准电压调整电路1控制所述基准电压调整电路1进入校准模式,开始对N位模数转换器电路1进行基准电压失配误差校准。
接着,所述控制电路产生第一组K位选择码;第一组K位选择码进入所述校准基准电压产生电路并产生差分基准电压Vrpref和Vrnref,以及第一校准基准电压Vr_cal(1);第一校准基准电压Vr_cal(1)作为N位模数转换器1的模拟输入信号,使N位模数转换器1进行正常的模数转换工作,从而在第一通道输出差分基准电压Vrpout1和Vrnout1上产生第1种校准负载,首先进行第1种校准负载下的基准电压失配误差校准。
控制电路继续产生第一组K位补偿码1 cali(1),进入基准电压调整电路1并得到第一通道基准电压Vr1,Vr1进入差分基准电压产生电路1并得到第一通道输出差分基准电压Vrpout1和Vrnout1进入N位模数转换器1,同时还连接到所述误差采样器的第1组差分信号输入端;误差采样器将第一通道输出差分基准电压Vrpout1和Vrnout1与基准电压Vrpref和Vrnref进行比较得到基准电压失配误差信号Vip和Vin;Vip和Vin信号经过误差放大器进行放大可以得到误差电压Ve;K位模数转换器将误差电压Ve进行模数转换,可以得到第一组K位量化码并输出到控制电路;控制电路将接收得到第一组K位量化码存储在其内部的K位寄存器组中;控制电路会根据第一组K位量化码,采用二分查找法产生第二组K位补偿码1cali(2)。
紧接着,第二组K位补偿码1cali(2)进入基准电压调整电路1并得到电压更新的Vr1、Vrpout1和Vrnout1,误差采样器将更新的Vrpout1和Vrnout1与基准电压Vrpref和Vrnref比较得到新基准电压失配误差信号Vip和Vin,再次经过误差放大器和K位模数转换器处理得到第二组K位量化码;控制电路会根据第二组K位量化码,采用二分查找法产生第三组K位补偿码1 cali(3)。
依次循环,K位模数转换器会继续产生第L组K位量化码,控制电路会采用二分查找法产生第L+1组K位补偿码1 cali(L+1)。当控制电路产生第K组K位补偿码1 cali(K)后,控制电路会将第K组K位补偿码1 cali(K)存入新寄存器并取名为K位补偿码1 cali(K)_L1,结束第1种校准负载下的基准电压失配误差校准。
控制电路然后产生第Y组K位选择码;第Y组K位选择码进入校准基准电压产生电路并产生差分基准电压Vrpref和Vrnref,以及第Y校准基准电压Vr_cal(Y);第Y校准基准电压Vr_cal(Y)作为N位模数转换器1的模拟输入信号,在第一通道输出差分基准电压Vrpout1和Vrnout1上产生第Y种校准负载,进行第Y种校准负载下的基准电压失配误差校准;所述用于多通道ADC的基准电压失配校准电路将会采用和第1种校准负载下的基准电压失配误差校准相同的方式得到K位补偿码1 cali(K)_LY,结束第Y种校准负载下的基准电压失配误差校准。依次循环,当得到最后一组K位补偿码1 cali(K)_LZ,结束第Z种校准负载下的基准电压失配误差校准后,控制电路中的算法电路将会对得到的Z组K位补偿码1 cali(K)_L1~cali(K)_LZ进行运算,得到最终的K位补偿码1 cali_fin并保持不变,所述用于多通道ADC的基准电压失配校准电路结束N位模数转换器电路1的基准电压失配误差校准。
紧接着,控制电路输出第X校准控制信号Ctrl X到基准电压调整电路X控制基准电压调整电路X进入校准模式,开始进行N位模数转换器电路X的基准电压失配误差校准。所述用于多通道ADC的基准电压失配校准电路采用和N位模数转换器电路1相同的校准过程得到K位补偿码X cali_fin并保持不变,结束N位模数转换器电路X的基准电压失配误差校准。依照同样的校准方式,当控制电路输出第M校准控制信号Ctrl M到基准电压调整电路M,得到K位补偿码M cali_fin并保持不变,结束N位模数转换器电路M的基准电压失配误差校准后,所述用于多通道ADC的基准电压失配校准电路的校准模式结束。
所述用于多通道ADC的基准电压失配校准电路开始进入补偿模式,控制电路会将M个基准电压调整电路同时设置成补偿模式,开始对M通道的N位数模转换器的时钟基准电压失配误差进行补偿。最后,控制电路关闭校准基准电压产生电路、误差采样器、误差放大器和K位模数转换器,以降低功耗。
其中,N、M和K均为任意正整数,X为不大于M的正整数,L为不大于K的正整数,Z为不大于2K-1的正整数,Y为不大于Z的正整数。
具体的,所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路,如图2所示。M+1个电压远程驱动电路分别为电压远程驱动电路1,电压远程驱动电路2,...,电压远程驱动电路ref。带隙基准电压经过所述基准电压编程调整电路后同时输出到M+1个电压远程驱动电路;电压远程驱动电路1产生基准电压Vrin1,电压远程驱动电路2产生基准电压Vrin2,...,电压远程驱动电路ref产生基准电压Vrinref。并且所述基准电压编程调整电路的输出电压受K位全局调整码控制。图3为所述基准电压编程调整电路的一种具体实现,其结构为数字控制型LDO电路。控制信号置0时,PMOS管M31导通,由于运算放大器的负反馈作用,基准电压VREF在调整NMOS管M30的控制下经电阻分压得到一个初始电压输出VR(0),同时电流型K-bit DAC还会产生一个到地的调整电流Ic,调整电流Ic流经最末端电阻R32到地,这样就会在该电阻R32上叠加一个⊿V=Ic×R32的电压量,输出到基准信号输出电路的电压VRout=VR(0)+⊿V。根据电阻分压关系,输出基准电压信号VRout会相应地产生变化。因此,只要控制K位全局调整码便可以实现改变输出基准电压的目的。本发明实施例中所有基准电压调整电路均采用图3所示电路结构。对于M+1个电压远程驱动电路的实现,可以采用电压跟随器实现。
具体的,图4为差分基准电压产生电路的一种实现方式。该电路首先由外部输入一个固定基准电压Vref到差分参考电压产生电路,通过电阻串R1,R2,R3分压来产生差分参考电压VTP和VTN;然后通过差分参考电压缓冲器驱动电路输出差分参考电压。为使参考电压产生电路在驱动ADC其他功能模块时,能够快速建立并且稳定下来,必须要足够大的摆率和带宽,这就需要有很大的驱动电流,电阻串的阻值通常小于1K欧姆。图5为本发明的误差采样器的一种实现方式,采用典型的开关电容结构,Φ1和Φ2为两相非交叠时钟信号,Vset为共模基准电压。Φ1相为采样相,Φ2相Vrpout和Vrnout与基准电压Vrpref和Vrnref的差值反应在Vi+和Vi-上,经差分放大器Ad放大,得到差分误差信号Vip和Vin
所述校准基准电压产生电路包括:一个可编程校准电压产生电路和差分基准电压产生电路,如图6所示。所述可编程校准电压产生电路和差分基准电压产生电路的参考电压输入端均连接到所述基准电压远程驱动电路的输出基准电压Vrinref;所述可编程校准电压产生电路在K位选择码的控制下输出校准基准电压Vr_cal;所述差分基准电压产生电路产生差分基准电压Vrpref和Vrnref。所述可编程校准电压产生电路采用图3所示电路结构即可实现。
图7为所述控制电路的结构示意图。所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路。其中,所述核心控制电路的输入端连接校准启动信号,所述核心控制电路的第一输出端连接到所述通道选择电路的控制输入端,第二输出端连接到所述运算电路的控制输入端,第三输出端连接到所述选择码产生电路的控制输入端,第四输出端连接到所述调整码产生电路的控制输入端,第五输出端连接到所述K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~CtrlM分别输送到补偿码输出寄存器1~补偿码输出寄存器M:第六输出端产生的校准控制信号Ctrl1输送至补偿码输出寄存器1,第七输出端产生的校准控制信号Ctrl2输送至补偿码输出寄存器2,...,第M+5输出端产生的校准控制信号Ctrl M输送至补偿码输出寄存器M;所述运算电路的数据输入端接收所述K位寄存器组输出端发送的数据,并根据所述核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到所述运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接所述通道选择电路的第1~第M数据输入端:补偿码输出寄存器1的输出端连接所述通道选择电路的第1数据输入端,补偿码输出寄存器2的输出端连接所述通道选择电路的第2数据输入端,...补偿码输出寄存器M的输出端连接所述通道选择电路的第M数据输入端。所述通道选择电路根据所述核心控制电路的控制指令输出K位补偿码1~M到所述基准电压调整电路1~基准电压调整电路M:K位补偿码1输送到基准电压调整电路1,K位补偿码2输送到基准电压调整电路2,...K位补偿码M输送到基准电压调整电路M;所述选择码产生电路根据所述核心控制电路的控制指令产生K位选择码;所述调整码产生电路根据所述核心控制电路的控制指令产生K位全局调整码;所述K位寄存器组的数据输入端接收所述K位模数转换器的输出端发送的K位量化码,并根据所述核心控制电路的控制指令将存储在其内部寄存器内的数据发送给所述运算电路。
M个校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;并且在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出关闭。所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位。对所述第Y种校准负载下的基准电压失配误差校准过程中,K位误差码需要循环运算K次才能产生一次K位补偿码X cali(K)_LY;对N位模数转换器电路X的基准电压失配误差校准过程中,K位误差码需要循环运算K*Z次才能得到K位补偿码X cali_fin并保持不变;对所有M通道的N位模数转换器电路的基准电压失配误差校准过程中,K位误差码需要循环运算K*Z*M次才能得到M组K位补偿码X cali_fin并保持不变,从而结束所述用于多通道ADC的基准电压失配校准电路的校准模式。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。

Claims (7)

1.一种用于多通道ADC的基准电压失配校准电路,其特征在于,包括带隙基准电路、基准电压预驱动电路、基准电压远程驱动电路、M个基准电压调整电路、M个差分基准电压产生电路、M通道的N位模数转换器、校准基准电压产生电路、误差采样器、误差放大器、K位模数转换器以及控制电路;每个基准电压调整电路、每个差分基准电压产生电路和各通道的N位模数转换器一一相对应;
其中,所述带隙基准电路、所述基准电压预驱动电路和所述基准电压远程驱动电路依次相连;所述基准电压远程驱动电路的M个基准电压输出端分别连接到M个基准电压调整电路的基准电压输入端,所述基准电压远程驱动电路的第M+1个基准电压输出端Vrinref连接到所述校准基准电压产生电路的基准电压输入端;所述控制电路的M个控制信号输出端产生的M个控制信号Ctrl 1~M分别输送至M个基准电压调整电路的控制信号输入端,所述控制电路的M个K位补偿码输出端分别连接M个基准电压调整电路的补偿码输入端,每个基准电压调整电路的基准电压输出端连接到相对应的差分基准电压产生电路的基准电压输入端;每个差分基准电压产生电路输出的两个差分基准电压均进入相对应的N位模数转换器,同时还进入所述误差采样器的组差分信号输入端;所述误差采样器的差分信号输入端还连接到所述校准基准电压产生电路的差分基准电压输出端;所述校准基准电压产生电路的控制输入端连接到所述控制电路的K位选择码输出端口;所述误差采样器的差分误差信号输出端Vip和Vin均连接到所述误差放大器的输入端;所述误差放大器的输出电压Ve被输入到所述K位模数转换器的电压输入端;所述K位模数转换器产生的K位量化码输出到所述控制电路的误差输入端口;所述控制电路的校准控制信号Ctrl_mode输出端口同时连接所述误差采样器、所述误差放大器和所述K位模数转换器的校准控制信号输入端口;所述控制电路输出的K位全局调整码连接到所述基准电压远程驱动电路的输入端口;所述校准基准电压产生电路产生的校准基准电压Vr_cal输送到M通道的N位模数转换器的输入端;
其中,N、M和K均为任意正整数。
2.如权利要求1所述的用于多通道ADC的基准电压失配校准电路,其特征在于,所述用于多通道ADC的基准电压失配校准电路包括校准模式和补偿模式;
在进入校准模式时,所述用于多通道ADC的基准电压失配校准电路依次对M通道的N位模数转换器进行基准电压失配误差校准,依次产生M组K位补偿码;在进入补偿模式时,M组K位补偿码保持不变,所述用于多通道ADC的基准电压失配校准电路同时对M通道的N位数模转换器进行基准电压失配误差补偿,所述校准基准电压产生电路、所述误差采样器、所述误差放大器和所述K位模数转换器均被关闭以降低功耗。
3.如权利要求1所述的用于多通道ADC的基准电压失配校准电路,其特征在于,所述基准电压远程驱动电路包括:一个基准电压编程调整电路和M+1个电压远程驱动电路;带隙基准电压经过所述基准电压编程调整电路后同时输出到M+1个电压远程驱动电路;所述基准电压编程调整电路的输出电压受K位全局调整码控制。
4.如权利要求1所述的用于多通道ADC的基准电压失配校准电路,其特征在于,所述校准基准电压产生电路包括:一个可编程校准电压产生电路和差分基准电压产生电路;所述可编程校准电压产生电路和差分基准电压产生电路的参考电压输入端均连接到所述基准电压远程驱动电路的基准电压输出端Vrinref;所述可编程校准电压产生电路在K位选择码的控制下输出校准基准电压Vr_cal;所述差分基准电压产生电路产生差分基准电压。
5.如权利要求1所述的用于多通道ADC的基准电压失配校准电路,其特征在于,所述控制电路包括:核心控制电路、选择码产生电路、调整码产生电路、运算电路、K位寄存器组、补偿码输出寄存器1~补偿码输出寄存器M和通道选择电路;
其中,所述核心控制电路的输入端连接校准启动信号,所述核心控制电路的第一输出端连接到所述通道选择电路的控制输入端,第二输出端连接到所述运算电路的控制输入端,第三输出端连接到所述选择码产生电路的控制输入端,第四输出端连接到所述调整码产生电路的控制输入端,第五输出端连接到所述K位寄存器组的控制输入端,第六~第M+5输出端产生的M个校准控制信号Ctrl1~CtrlM分别输送到补偿码输出寄存器1~补偿码输出寄存器M;所述运算电路的数据输入端接收所述K位寄存器组输出端发送的数据,并根据所述核心控制电路的控制指令产生K位误差码;补偿码输出寄存器1~补偿码输出寄存器M的数据输入端全部连接到所述运算电路的K位误差码输出端,补偿码输出寄存器1~补偿码输出寄存器M的输出端分别连接所述通道选择电路的第1~第M数据输入端;所述通道选择电路根据所述核心控制电路的控制指令输出K位补偿码到所述基准电压调整电路1~基准电压调整电路M;所述选择码产生电路根据所述核心控制电路的控制指令产生K位选择码;所述调整码产生电路根据所述核心控制电路的控制指令产生K位全局调整码;所述K位寄存器组的数据输入端接收所述K位模数转换器的输出端发送的K位量化码,并根据所述核心控制电路的控制指令将存储在其内部寄存器内的数据发送给所述运算电路。
6.如权利要求5所述的用于多通道ADC的基准电压失配校准电路,其特征在于,M个校准控制信号Ctrl1~Ctrl M在校准模式下,任意时刻仅有其中一个信号有效;并且在对M通道的N位模数转换器进行校准的过程中,所述通道选择电路将进行校准的N位模数转换器对应的补偿码输出寄存器的输出打开,其余补偿码输出寄存器的输出关闭。
7.如权利要求5所述的用于多通道ADC的基准电压失配校准电路,其特征在于,所述运算电路采用二分逐次逼近算法产生K位误差码,每次运算只改变K位误差码中的1位。
CN201810585151.6A 2018-06-08 2018-06-08 一种用于多通道adc的基准电压失配校准电路 Active CN108631783B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810585151.6A CN108631783B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的基准电压失配校准电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810585151.6A CN108631783B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的基准电压失配校准电路

Publications (2)

Publication Number Publication Date
CN108631783A CN108631783A (zh) 2018-10-09
CN108631783B true CN108631783B (zh) 2021-07-06

Family

ID=63691436

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810585151.6A Active CN108631783B (zh) 2018-06-08 2018-06-08 一种用于多通道adc的基准电压失配校准电路

Country Status (1)

Country Link
CN (1) CN108631783B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106936433B (zh) * 2017-03-09 2020-01-10 黄山学院 电荷域相位误差校准电路及采用该校准电路的dds电路
CN110661527B (zh) * 2019-09-24 2021-06-29 深圳市航顺芯片技术研发有限公司 一种信号的测量方法及装置、计算机设备、可读存储介质
CN113342121A (zh) * 2020-11-10 2021-09-03 明峰医疗系统股份有限公司 一种多通道pet电源自动校准电路及校准方法
CN113098513A (zh) * 2021-03-31 2021-07-09 中国科学院半导体研究所 多通道adc修调校准系统及方法
CN114614819A (zh) * 2022-03-17 2022-06-10 北京安酷智芯科技有限公司 一种具有失调电压自校正功能的源跟随基准缓冲器

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297049A (zh) * 2013-05-13 2013-09-11 西安电子科技大学 数模转换器动态校正装置
CN106788429A (zh) * 2016-11-30 2017-05-31 黄山学院 基于电荷域信号处理的dac失调误差校准电路
US9722820B1 (en) * 2016-03-17 2017-08-01 Samsung Display Co., Ltd. Calibration technique for a tap value in decision feedback equalizers
CN107070450A (zh) * 2016-11-30 2017-08-18 黄山学院 基于电荷域信号处理的多通道dac相位误差校准电路
CN107733432A (zh) * 2017-11-10 2018-02-23 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc共模电荷误差校准系统
CN107863962A (zh) * 2017-11-10 2018-03-30 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc的电容适配误差校准系统
CN107872226A (zh) * 2017-11-10 2018-04-03 中国电子科技集团公司第五十八研究所 采用高精度数模混合校准的电荷域流水线adc

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103297049A (zh) * 2013-05-13 2013-09-11 西安电子科技大学 数模转换器动态校正装置
US9722820B1 (en) * 2016-03-17 2017-08-01 Samsung Display Co., Ltd. Calibration technique for a tap value in decision feedback equalizers
CN106788429A (zh) * 2016-11-30 2017-05-31 黄山学院 基于电荷域信号处理的dac失调误差校准电路
CN107070450A (zh) * 2016-11-30 2017-08-18 黄山学院 基于电荷域信号处理的多通道dac相位误差校准电路
CN107733432A (zh) * 2017-11-10 2018-02-23 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc共模电荷误差校准系统
CN107863962A (zh) * 2017-11-10 2018-03-30 中国电子科技集团公司第五十八研究所 高精度电荷域流水线adc的电容适配误差校准系统
CN107872226A (zh) * 2017-11-10 2018-04-03 中国电子科技集团公司第五十八研究所 采用高精度数模混合校准的电荷域流水线adc

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A 27-mW 10-bit 125-MSPS charge domain pipelined ADC with a PVT insensitive boosted charge transfer circuit;Chen Zhenhai,et al;《Journal of Semiconductors》;20130331;第035009-1页至第035009-9页 *
用于16bit 100MS/s ADC的高精度参考电压产生电路;陈珍海,等;《西安电子科技大学学报(自然科学版)》;20170630;第127-132以及第180页 *

Also Published As

Publication number Publication date
CN108631783A (zh) 2018-10-09

Similar Documents

Publication Publication Date Title
CN108631783B (zh) 一种用于多通道adc的基准电压失配校准电路
CN108768395B (zh) 一种用于多通道adc的增益失配误差校准电路
US6888482B1 (en) Folding analog to digital converter capable of calibration and method thereof
US10742226B1 (en) Multi-channel high-precision ADC circuit with self-calibration of mismatch error
KR0179466B1 (ko) 디지탈-아날로그 변환기 및 이를 구비한 집적회로와 디지탈-아날로그 신호 변환 방법
US7307572B2 (en) Programmable dual input switched-capacitor gain stage
US9362931B2 (en) Semiconductor device
US7002402B2 (en) Method of producing a desired current
US8284093B2 (en) Successive approximation A/D converter
US7830295B2 (en) A/D converter
US20210266004A1 (en) Residue transfer loop, successive approximation register analog-to-digital converter, and gain calibration method
CN110874113B (zh) 电流生成电路
CN108809306B (zh) 一种具有失配误差自校准功能的多通道高精度adc电路
JPH0566774B2 (zh)
JP4741680B2 (ja) フレキシブル性を有するアナログ/デジタルコンバータ
JP3857450B2 (ja) 逐次比較型アナログ・ディジタル変換回路
CN106788429B (zh) 基于电荷域信号处理的dac失调误差校准电路
WO2021113417A1 (en) Low power operational amplifier trim offset circuitry
CN108768396B (zh) 一种用于多通道adc的时钟相位失配校准电路
EP1398880A2 (en) Analog-digital conversion circuit
CN112737583A (zh) 一种高精度的流水线adc及前端校准方法
JPH1065542A (ja) アナログ/ディジタル変換回路
US7088281B1 (en) Coarse channel calibration for folding ADC architectures
US11431348B2 (en) Two-capacitor digital-to-analog converter
CN113300712A (zh) 双电容器数模转换器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant