CN108449088B - 多通道高速采样同步方法及装置 - Google Patents
多通道高速采样同步方法及装置 Download PDFInfo
- Publication number
- CN108449088B CN108449088B CN201810250852.4A CN201810250852A CN108449088B CN 108449088 B CN108449088 B CN 108449088B CN 201810250852 A CN201810250852 A CN 201810250852A CN 108449088 B CN108449088 B CN 108449088B
- Authority
- CN
- China
- Prior art keywords
- sampling
- delay
- chips
- chip
- channel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
- H03M1/1285—Synchronous circular sampling, i.e. using undersampling of periodic input signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明提供了一种多通道高速采样同步方法及装置,该方法利用序列码模式下A/D芯片输出周期性离散序列数据的特性,来计算各A/D芯片所对应的采样通道的延时参数,进而对各A/D芯片在缺省模式下所发送的量化数据进行延时补偿。基于此,多通道高速采样系统加电后一次循环即可将多路数据同步,不需要上位机配合即可解决多通道信号不同步的问题,从而降低系统的不稳定性。
Description
技术领域
本发明涉及数字信号处理技术领域,更具体地说,涉及一种多通道高速采样同步方法及装置。
背景技术
随着电子信息技术的发展,大规模信号处理,尤其是多通道的阵列采集相关技术蓬勃发展。然而,多路模拟信号通过多通道高速采样系统的模数转换A/D芯片转化为离散信号后,存在不严格同步的现象。
针对上述问题,在多通道高速采样系统工作前,A/D芯片预先在多通道中采样同一参考模拟信号,上位机计算各通道所输出的参考离散信号之间的相位差,从而使多通道高速采样系统利用该相位差进行补偿,以实现各通道同步。
但是,由于这严重依赖于上位机,这就会增加系统的不稳定性。
发明内容
有鉴于此,本发明提供一种多通道高速采样同步方法及装置,以解决现有同步方式严重依赖于上位机的问题。技术方案如下:
一种多通道高速采样同步方法,应用于多通道高速采样系统中的现场可编程逻辑门阵列FPGA,包括:
将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,所述A/D芯片与所述多通道高速采样系统中的采样通道一一对应;
根据所有所述A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数;
将所有所述A/D芯片的工作模式切换为缺省模式;
根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各所述A/D芯片所发送的量化数据。
可选的,在将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式之前,还包括:
同步复位所有所述A/D芯片。
可选的,还包括:
获取各采样通道的预设外部固有延时;
所述根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,包括:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿。
可选的,所述根据所有所述A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数,包括:
对各所述A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理;
获取各所述A/D芯片并行处理后同一时钟周期下的并行数据;
从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值;
根据所述延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数。
可选的,所述根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,包括:
对各所述A/D芯片在缺省模式下发送的量化数据分别进行并行处理;
根据各采样通道的延时参数对所对应的所述A/D芯片并行处理后的量化数据进行删除滑动操作。
一种多通道高速采样同步装置,包括:第一模式切换模块、计算模块、第二模式切换模块和延时补偿模块;
所述第一模式切换模块,用于将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,所述A/D芯片与所述多通道高速采样系统中的采样通道一一对应;
所述计算模块,用于根据所有所述A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数;
所述第二模式切换模块,用于将所有所述A/D芯片的工作模式切换为缺省模式;
所述延时补偿模块,用于根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各所述A/D芯片所发送的量化数据。
可选的,还包括:同步复位模块;
所述同步复位模块,用于同步复位所有所述A/D芯片。
可选的,还包括:获取模块;
所述获取模块,用于获取各采样通道的预设外部固有延时;
所述延时补偿模块,具体用于:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿。
可选的,所述计算模块,具体用于:
对各所述A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理;获取各所述A/D芯片并行处理后同一时钟周期下的并行数据;从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值;根据所述延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数。
可选的,所述延时补偿模块,具体用于:
对各所述A/D芯片在缺省模式下发送的量化数据分别进行并行处理;
根据各采样通道的延时参数对所对应的所述A/D芯片并行处理后的量化数据进行删除滑动操作
相较于现有技术,本发明实现的有益效果为:
以上本发明提供的一种多通道高速采样同步方法及装置,该方法利用序列码模式下A/D芯片输出周期性离散序列数据的特性,来计算各A/D芯片所对应的采样通道的延时参数,进而对各A/D芯片在缺省模式下所发送的量化数据进行延时补偿。基于此,多通道高速采样系统加电后一次循环即可将多路数据同步,不需要上位机配合即可解决多通道信号不同步的问题,从而降低系统的不稳定性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的两通道高速采样同步效果图;
图2为本发明实施例提供的多通道高速采样同步方法的方法流程图;
图3示出一四通道高速采样系统;
图4为本发明实施例提供的多通道高速采样同步方法的部分方法流程图;
图5为FPGA高速串行接收器模型图;
图6为本发明实施例提供的多通道高速采样同步方法的另一部分方法流程图;
图7为本发明实施例提供的多通道高速采样同步装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
为方便理解,首先对多通道高速采样系统为什么需要进行同步进行说明。在多通道高速采样系统中,每一通道离散信号是由模数转换A/D芯片以一定采样率采样模拟信号并量化得到的。现取任意两通道采样数据进行分析,多通道同理。图1示出两通道高速采样同步效果图,A通道连续模拟信号Sa采样后的离散信号为Sa(n),B通道连续模拟信号Sb采样后的离散信号为Sb(n)。理论上在同一时刻x,A、B两通道采样的数据应该为Sa(x)和Sb(x),但由于数字电路本身的不一致,会导致A、B两通道采样出来的数据分别为Sa(x)和Sb(y)(y代表另一时刻),而此时A、B通道是不同步的。因此,同步就是确定Sa(n)和Sb(n)提前了多少个时钟周期,并通过延时调整将提前的离散序列丢掉,从而实现两通道离散信号不失真。
为解决多通道离散信号失真的问题,本发明实施例提供一种多通道高速采样同步方法,该方法应用于多通道高速采样系统中的现场可编程逻辑门阵列FPGA(Field-Programmable Gate Array),方法流程图如图2所示,包括如下步骤:
S10,将多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,A/D芯片与多通道高速采样系统中的采样通道一一对应。
图3示出一四通道高速采样系统,图3中S1、S2、S3和S4分别代表一个采样通道,与四个A/D芯片一一对应,四个A/D芯片分别与FPGA连接。每路模拟信号通过A/D芯片转换为离散信号后进入FPGA。FPGA可通过串行外设接口SPI(英文全称为Serial PeripheralInterface)串行配置时序的方式将A/D芯片由正常工作的缺省模式,也就是采集数据模式切换为序列码模式。A/D芯片处于序列码模式时,不再对模拟信号进行采样,而是直接输出从8'b00000000到8'b11111111、每个时钟周期递增1'b1的周期性离散序列。
而为了解决各A/D芯片跨周期信号无法补偿的问题,在其他一些实施例中,执行步骤S10之前,还包括如下步骤:同步复位所有A/D芯片。其中,在本发明实施例的一种具体实施方式中,同步复位的方式如下:
A/D芯片一般都设置有同步复位控制线,并可在工作中随意切换工作模式。在同一时刻,针对每个A/D芯片,FPGA通过同步复位控制线向A/D芯片发送同步复位信号(同步复位信号是一个高脉冲信号,并在几个时钟周期后拉低)。A/D芯片则在高脉冲信号上升沿过后(也就是下降沿),重建内部的采集保持电路,A/D芯片复位完成。此时,所有A/D芯片所采样的信号大致为同步的,但是前后会误差几个或者十几个时钟周期。
需要说明的是,如果所有A/D芯片所采样的信号本身就是大致同步的,本发明实施例直接执行步骤S10即可,无需同步复位所有A/D芯片。
S20,根据所有A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数。
本实施例中,通过获取所有A/D芯片在同一时刻发送的高速离散序列数据,即可计算出每个采样通道提前了多少个时钟周期,其中,这里的高速离散序列数据即为周期性离散数据某一时刻下的离散序列值。
在具体实现过程中,步骤S20“根据所有A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数”的方法流程图如图4所示,可以具体采用以下步骤:
S201,对各A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理。
FPGA在接收到一路高速离散信号之后,可通过内部的高速串行接收器将高速离散信号转换为多路低速并行数据,其中,在步骤S201中该高速离散信号即为周期性离散序列。为方便理解,结合图5对并行处理过程做具体说明:
如图5所示出的FPGA高速串行接收器模型图,其中CLK_IN表示由A/D芯片输出至FPGA时钟的带宽,CLK_OUT则表示FPGA并行处理后输出时钟的带宽。某个A/D芯片在序列码模式下发送的时钟1GHz、8bit数据Sa(n),经过高速串行接收器,输出10路并行数据,每路并行数据为8bit,分别为Sa(10n),Sa(10n+1),Sa(10n+2),……,Sa(10n+9);数据时钟降为1/10,为100MHz。这80bit并行数据代表采样后连续10个时钟周期的离散序列值。并行处理可以降低硬件系统的处理时钟,从而保证延时调整的稳定可靠。
S202,获取各A/D芯片并行处理后同一时钟周期下的并行数据。
在执行步骤S202的过程中,假设一共有a、b、c、d四个采样通道,每通道都选时钟周期相同的一路分析,分别为Sa(10n)、Sb(10n)、Sc(10n)、Sd(10n),其具体的离散序列值如表1所示:
并行数据 | 离散序列值 |
Sa(10n) | j |
Sb(10n) | k |
Sc(10n) | l |
Sd(10n) | m |
表1
S203,从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值。
基于步骤S202中提及的四个采样通道,将并行数据最大值max{Sa(10n),Sb(10n),Sc(10n),Sd(10n)}=x作为延时基准值,若x=m,则将d这一采样通道作为基准通道,对a、b、c三个采样通道进行延时调整。
S204,根据延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数。
若选取d作为基准通道,则a、b、c、d四个采用通道各自的延时参数如表2所示,表2中的延时参数正好反应了同一时刻每个采样通道的延时关系,也就是各A/D芯片所发送量化数据的延时关系。
并行数据 | 离散序列值 | 延时参数 |
Sa(10n) | j | m-j |
Sb(10n) | k | m-k |
Sc(10n) | l | m-l |
Sd(10n) | m | 0 |
表2
S30,将所有A/D芯片的工作模式切换为缺省模式。
具体地,得出各采样通道的延时参数后,FPGA可通过SPI串行配置时序的方式将所有A/D芯片由序列码模式切换为正常工作的缺省模式。A/D芯片处于缺省模式时,对模拟信号进行采样并量化。
S40,根据各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各A/D芯片所发送的量化数据;
在执行步骤S40的过程中,确定各采样通道的延时参数之后,即可确定各采样通道所对应的量化数据提前了多少个时钟周期,在对各采样通道所对应的量化数据并行处理后,通过对处理后的量化数据删除和滑动来实现延时补偿,以同步各A/D芯片所发送的量化数据。其中,在进行延时补偿时,延时参数和各A/D芯片在缺省模式下发送的量化数据是一一对应的,且对应关系和各采样通道与各A/D芯片之间的对应关系相同。例如,第一A/D芯片对应第一采样通道,则会利用第一采样通道的延时参数对第一A/D芯片在缺省模式下发送的量化数据进行延时补偿;第二A/D芯片对应第二采样通道,则会利用第二采样通道的延时参数对第二A/D芯片在缺省模式下发送的量化数据进行延时补偿。
在具体实现过程中,步骤S40中“根据各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿”,方法流程图如图6所示,可以具体采用以下步骤:
S401,对各A/D芯片在缺省模式下发送的量化数据分别进行并行处理。
FPGA在接收到一路高速离散信号之后,可通过内部的高速串行接收器将高速离散信号转换为多路低速并行数据,其中,在步骤S401中该高速离散信号可为量化数据。同样,为方便理解,结合图5对并行处理过程做具体说明:如图5所示出的FPGA高速串行接收器模型图,某个A/D芯片在缺省模式下发送的时钟1GHz、8bit数据Sa(n),经过高速串行接收器,输出10路并行数据,每路并行数据为8bit,分别为Sa(10n),Sa(10n+1),Sa(10n+2),……,Sa(10n+9);数据时钟降为1/10,为100MHz。这80bit并行数据代表采样后连续10个时钟周期的量化数据。并行处理可以降低硬件系统的处理时钟,从而保证延时调整的稳定可靠。
S402,根据各采样通道的延时参数对所对应的A/D芯片并行处理后的量化数据进行删除滑动操作。
假设一共有a、b、c、d四个采样通道,各自的延时参数如表2所示,假设对于a采样通道,其延时参数为m-j,则删除Sa(10n),Sa(10n+1),Sa(10n+2),……,Sa(10n+9)中前m-j个数据。
进一步,通过滑动进行时序调整,比如,若删除了Sa(10n),Sa(10n+1),则将Sa(10n+2)调整为Sa(10n)、将Sa(10n+3)调整为Sa(10n+1)……。通过删除和滑动操作后,使得a采样通道与d采样通道的数据同步,即同步a采样通道对应A/D芯片所发送的量化数据和d采样通道对应A/D芯片所发送的量化数据。b采样通道和c采样通道的处理过程与a采样通道类似,这里不再赘述。
此外,为校正多通道高速采样系统所在数字接收系统的模拟分机与天线系统造成的延时,在其他一些实施例中,多通道高速采样同步方法还包括如下步骤:
获取各采样通道的预设外部固有延时;
相应的,步骤S40“根据各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿”则包括:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿。
本实施例中,各采样通道的预设外部固有延时是通过标准检测仪器对多通道高速采样系统外的接收天线、馈电连接以及传输电缆进行测量得到的,为固定值。FPGA可基于预设外部固有延时和各采样通道的延时参数计算各采样通道的实际延时参数,比如,将各采样通道的延时参数与预设外部固有延时之和确定为各采样通道的实际延时参数,以此对各A/D芯片发送的量化数据进行延时补偿。
以上步骤S201~步骤S204仅仅是本发明实施例公开的步骤S20“根据所有A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数”过程的一种可选地实现方式,有关此过程的具体实现方式可根据自己的需求任意设置,在此不做限定。
以上步骤S401~步骤S402仅仅是本申请实施例公开的步骤S40中“根据各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿”过程的一种可选地实现方式,有关此过程的具体实现方式可根据自己的需求任意设置,在此不做限定。
本发明实施例提供的多通道高速采样同步方法,该方法利用序列码模式下A/D芯片输出周期性离散序列数据的特性,来计算各A/D芯片所对应的采样通道的延时参数,进而对各A/D芯片在缺省模式下所发送的量化数据进行延时补偿。基于此,多通道高速采样系统加电后一次循环即可将多路数据同步,不需要上位机配合即可解决多通道信号不同步的问题,从而降低系统的不稳定性。
基于上述实施例提供的多通道高速采样同步方法,本发明实施例则提供一种执行上述多通道高速采样同步方法的装置,该装置的结构示意图如图7所示,包括:第一模式切换模块10、计算模块20、第二模式切换模块30和延时补偿模块40;
第一模式切换模块10,用于将多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,A/D芯片与多通道高速采样系统中的采样通道一一对应;
计算模块20,用于根据所有A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数;
第二模式切换模块30,用于将所有A/D芯片的工作模式切换为缺省模式;
延时补偿模块40,用于根据各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各A/D芯片所发送的量化数据。
在其他一些实施例中,多通道高速采样同步装置还包括如下模块:
同步复位模块,用于同步复位所有A/D芯片。
在其他一些实施例中,多通道高速采样同步装置还包括如下模块:
获取模块,用于获取各采样通道的预设外部固有延时;
延时补偿模块,具体用于:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的A/D芯片在缺省模式下发送的量化数据进行延时补偿。
在其他一些实施例中,计算模块20,具体用于:
对各A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理;获取各A/D芯片并行处理后同一时钟周期下的并行数据;从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值;根据延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数。
在其他一些实施例中,延时补偿模块40,具体用于:
对各A/D芯片在缺省模式下发送的量化数据分别进行并行处理;根据各采样通道的延时参数对所对应的A/D芯片并行处理后的量化数据进行删除滑动操作。
本发明实施例提供的多通道高速采样同步装置,多通道高速采样系统加电后一次循环即可将多路数据同步,不需要上位机配合即可解决多通道信号不同步的问题,从而降低系统的不稳定性。
以上对本发明所提供的一种多通道高速采样同步方法及装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备所固有的要素,或者是还包括为这些过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (6)
1.一种多通道高速采样同步方法,其特征在于,应用于多通道高速采样系统中的现场可编程逻辑门阵列FPGA,包括:
将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,所述A/D芯片与所述多通道高速采样系统中的采样通道一一对应;
根据所有所述A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数,具体的,对各所述A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理,获取各所述A/D芯片并行处理后同一时钟周期下的并行数据,从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值,根据所述延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数;
根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各所述A/D芯片所发送的量化数据;
所述根据各采样通道的延时补偿参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,包括:对各所述A/D芯片在缺省模式下发送的量化数据转换为多路低速并行数据分别进行并行处理,根据各采样通道的延时参数对所对应的A/D芯片并行处理后的量化数据进行删除滑动操作,并通过滑动操作对并行处理后的数据进行时序调整。
2.根据权利要求1所述的方法,其特征在于,在将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式之前,还包括:
同步复位所有所述A/D芯片。
3.根据权利要求1所述的方法,其特征在于,还包括:
获取各采样通道的预设外部固有延时;
所述根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,包括:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿。
4.一种多通道高速采样同步装置,其特征在于,包括:第一模式切换模块、计算模块、第二模式切换模块和延时补偿模块;
所述第一模式切换模块,用于将所述多通道高速采样系统中用于采样模拟信号的所有模数转换A/D芯片的工作模式切换为序列码模式,所述A/D芯片与所述多通道高速采样系统中的采样通道一一对应;
所述计算模块,用于根据所有所述A/D芯片在序列码模式下发送的周期性离散序列,计算各采样通道的延时参数,具体的,对各所述A/D芯片在序列码模式下发送的周期性离散序列分别进行并行处理,获取各所述A/D芯片并行处理后同一时钟周期下的并行数据,从同一时钟周期下的并行数据中,选取最大的并行数据作为延时基准值,根据所述延时基准值和同一时钟周期下的并行数据,计算各采样通道的延时参数;
所述第二模式切换模块,用于将所有所述A/D芯片的工作模式切换为缺省模式;
所述延时补偿模块,用于根据各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿,以同步各所述A/D芯片所发送的量化数据;
所述延时补偿模块用于:对各所述A/D芯片在缺省模式下发送的量化数据转换为多路低速并行数据分别进行并行处理,根据各采样通道的延时参数对所对应的A/D芯片并行处理后的量化数据进行删除滑动操作,并通过滑动操作对并行处理后的数据进行时序调整。
5.根据权利要求4所述的装置,其特征在于,还包括:同步复位模块;
所述同步复位模块,用于同步复位所有所述A/D芯片。
6.根据权利要求4所述的装置,其特征在于,还包括:获取模块;
所述获取模块,用于获取各采样通道的预设外部固有延时;
所述延时补偿模块,具体用于:
根据各采样通道的预设外部固有延时和各采样通道的延时参数,对所对应的所述A/D芯片在缺省模式下发送的量化数据进行延时补偿。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810250852.4A CN108449088B (zh) | 2018-03-26 | 2018-03-26 | 多通道高速采样同步方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810250852.4A CN108449088B (zh) | 2018-03-26 | 2018-03-26 | 多通道高速采样同步方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108449088A CN108449088A (zh) | 2018-08-24 |
CN108449088B true CN108449088B (zh) | 2022-03-01 |
Family
ID=63196564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810250852.4A Active CN108449088B (zh) | 2018-03-26 | 2018-03-26 | 多通道高速采样同步方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108449088B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110806558B (zh) * | 2020-01-07 | 2020-04-21 | 成都华日通讯技术有限公司 | 一种基于时间片轮换的三通道测向系统的测向方法 |
CN111707852A (zh) * | 2020-06-29 | 2020-09-25 | 济南浪潮高新科技投资发展有限公司 | 多通道波形发生器信号同步方法、装置、设备及存储介质 |
CN112821885A (zh) * | 2020-12-30 | 2021-05-18 | 杭州加速科技有限公司 | 一种ate设备各通道芯片相对延时测量校准方法及装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102820964A (zh) * | 2012-07-12 | 2012-12-12 | 武汉滨湖电子有限责任公司 | 一种基于系统同步与参考通道的多通道数据对齐的方法 |
CN104378114A (zh) * | 2014-10-23 | 2015-02-25 | 西安电子科技大学 | 一种实现多通道模数转换器同步的方法 |
CN106918730A (zh) * | 2017-02-09 | 2017-07-04 | 深圳市鼎阳科技有限公司 | 一种数字示波器及其多通道信号同步方法 |
CN206711081U (zh) * | 2017-04-07 | 2017-12-05 | 华中师范大学 | 一种基于同步技术的多通道高速串行数据采集系统 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IL217699A0 (en) * | 2012-01-24 | 2012-03-29 | Eci Telecom Ltd | Method for reducing data alignment delays |
-
2018
- 2018-03-26 CN CN201810250852.4A patent/CN108449088B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102820964A (zh) * | 2012-07-12 | 2012-12-12 | 武汉滨湖电子有限责任公司 | 一种基于系统同步与参考通道的多通道数据对齐的方法 |
CN104378114A (zh) * | 2014-10-23 | 2015-02-25 | 西安电子科技大学 | 一种实现多通道模数转换器同步的方法 |
CN106918730A (zh) * | 2017-02-09 | 2017-07-04 | 深圳市鼎阳科技有限公司 | 一种数字示波器及其多通道信号同步方法 |
CN206711081U (zh) * | 2017-04-07 | 2017-12-05 | 华中师范大学 | 一种基于同步技术的多通道高速串行数据采集系统 |
Also Published As
Publication number | Publication date |
---|---|
CN108449088A (zh) | 2018-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108449088B (zh) | 多通道高速采样同步方法及装置 | |
CN106253902B (zh) | 具有多器件同步复位识别校正功能的多通道并行采集系统 | |
JP6461089B2 (ja) | データシンボル遷移ベースのクロック同期を行うマルチワイヤオープンドレインリンク | |
CN109032498B (zh) | 一种多fpga的多通道采集系统的波形量化同步方法 | |
CN113533815B (zh) | 一种基于时间戳的多通道采样同步方法 | |
CN103809659A (zh) | 用于高速接口的时钟校准的设备和方法 | |
WO2023130734A1 (zh) | 一种时域交织模数转换器同步装置及方法 | |
US10218373B1 (en) | Analog-to-digital converter calibration system | |
CN109240981B (zh) | 多通道数据的同步采集方法、设备和计算机可读存储介质 | |
CN110749763A (zh) | 一种基于i2s信号的触发方法及示波器 | |
CN106918730A (zh) | 一种数字示波器及其多通道信号同步方法 | |
WO2017113305A1 (zh) | 一种校正装置和方法 | |
CN115932351A (zh) | 一种示波器级联的延时校正方法、示波器、终端及介质 | |
CN115097497B (zh) | 一种多通道接收机的幅相校正方法及系统 | |
CN112994817B (zh) | 基于同步机实现多台信号源同步的系统、方法及校准方法 | |
CN110175095B (zh) | 一种人机交互式多功能fpga符合测量系统及其测量方法 | |
CN115656776A (zh) | 数字通道的延迟偏差测量方法、装置、电子装置 | |
CN115765743B (zh) | 基于zynq的多通道adc同步采集的装置及方法 | |
CN104076178A (zh) | 一种具有改进触发功能的示波器 | |
CN106209090A (zh) | 一种基于fpga的合并单元秒脉冲同步输出系统及方法 | |
CN109547024B (zh) | 多信号的检测方法和检测控制装置 | |
CN110046125B (zh) | 一种同频连续串行数据同步方法及装置 | |
CN109696481B (zh) | 一种用于声学相机的声学传感器阵列控制电路及其控制方法 | |
CN118868940B (zh) | 时间交织模数转换器子通道失配校准方法、时间交织模数转换器和serdes系统 | |
JP2009296056A (ja) | 遅延補正システム、無線基地局装置、遅延補正回路、及び、遅延補正方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |