CN108320701B - 一种像素电路、有机电致发光显示面板及显示装置 - Google Patents
一种像素电路、有机电致发光显示面板及显示装置 Download PDFInfo
- Publication number
- CN108320701B CN108320701B CN201810185822.XA CN201810185822A CN108320701B CN 108320701 B CN108320701 B CN 108320701B CN 201810185822 A CN201810185822 A CN 201810185822A CN 108320701 B CN108320701 B CN 108320701B
- Authority
- CN
- China
- Prior art keywords
- transistor
- module
- capacitor
- signal end
- control module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Abstract
本申请涉及显示技术领域,尤其涉及一种像素电路、有机电致发光显示面板及显示装置。该像素电路包括:发光器件、初始化模块、驱动控制模块、充电补偿模块、发光控制模块、第一电容和第二电容;在第一扫描信号端和第二扫描信号端控制下,充电补偿模块控制初始化模块通过复位信号端对第二电容进行初始化;在第二电容的第一端电压复位之后,直流信号端通过充电补偿模块对驱动控制模块的第二输入端充电;在第一数据信号端的控制下,充电补偿模块对第二电容充电;在发光信号端、第一数据信号端和直流信号端控制下,发光控制模块控制驱动控制模块驱动发光器件发光。从而在不增加晶体管的情况下,使得阈值电压与发光器件的驱动电流不相关,实现补偿功能。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种像素电路、有机电致发光显示面板及显示装置。
背景技术
有机发光显示器(Organic Light Emitting Diode,OLED)是当今平板显示器研究领域的热点之一,OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。OLED属于电流驱动,需要稳定的电流来控制发光。由于工艺制程和器件老化等原因,会使像素电路的驱动晶体管的阈值电压Vth存在不均匀性,这样就导致了流过每个像素点OLED的电流发生变化使得显示亮度不均,从而影响整个图像的显示效果。目前,可通过增加驱动晶体管的个数来形成新的像素电路来进行补偿,例如采用7T1C或是6T1C。
然而,OLED显示屏对PPI的要求较高,若采用增加驱动晶体管的数目的方式来实现补偿,就会限制高PPI的发展,因此,亟需提出一种新的像素电路来克服现有的缺陷。
发明内容
本申请实施例提供一种像素电路、有机电致发光显示面板及显示装置,用以解决现有技术中的缺陷。
为了解决上述技术问题,本申请实施例采用下述技术方案:
一种像素电路,包括:发光器件、初始化模块、驱动控制模块、充电补偿模块、发光控制模块、第一电容和第二电容;其中,
所述初始化模块的第一输入端与复位信号端连接,所述初始化模块的第二输入端与第一扫描信号端连接,所述初始化模块的输出端分别与所述充电补偿模块的第一输入端、所述驱动控制模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接;
所述驱动控制模块的第一输入端与直流信号端连接,所述驱动控制模块的第二输入端分别与所述第二电容的第一端、所述充电补偿模块的输出端连接;
所述充电补偿模块的第二输入端与第二扫描信号端连接;
所述发光控制模块的第二输入端与发光信号端连接,所述发光控制模块的输出端与所述发光器件的阳极连接;
所述第一电容的第二端与第一数据信号端连接,所述第二电容的第二端与第二数据信号端连接,所述发光器件的阴极与第三数据信号端连接;
在所述第一扫描信号端和所述第二扫描信号端的控制下,所述充电补偿模块控制所述初始化模块通过所述复位信号端对所述第二电容进行初始化;在所述第二电容的第一端的电压复位之后,所述直流信号端通过所述充电补偿模块对所述驱动控制模块的第二输入端充电;在所述第一数据信号端的控制下,所述充电补偿模块对所述第二电容充电;在所述发光信号端、第一数据信号端和所述直流信号端的控制下,所述发光控制模块控制所述驱动控制模块驱动所述发光器件发光。
可选地,所述驱动控制模块包括:驱动晶体管;其中,
所述驱动晶体管的输入端与直流信号端连接,所述驱动晶体管的控制端分别与所述第二电容的第一端、所述充电补偿模块的输出端连接,所述驱动晶体管的输出端分别与所述初始化模块的输出端、所述充电补偿模块的第一输入端、所述发光控制模块的第一输入端、所述第一电容的第一端连接。
可选地,所述驱动晶体管为P型晶体管或N型晶体管。
可选地,所述初始化模块包括:第一开关晶体管;其中,
所述第一开关晶体管的输入端与复位信号端连接,所述第一开关晶体管的控制端与第二扫描信号端连接,所述第一开关晶体管的输出端分别与所述驱动晶体管的输出端、所述充电补偿模块的第一输入端、所述发光控制模块的第一输入端、所述第一电容的第一端连接。
可选地,所述第一开关晶体管为P型晶体管或N型晶体管。
可选地,所述充电补偿模块包括:第二开关晶体管;其中,
当所述第二开关晶体管为单栅型晶体管时,所述第二开关晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接,所述第二开关晶体管的控制端与所述第一扫描信号端连接,所述第二开关晶体管的输出端分别与所述驱动晶体管的控制端、所述第二电容的第一端连接;
当所述第二开关晶体管为双栅型晶体管时,所述第二开关晶体管的其中一个晶体管的输入端与另一个晶体管的输出端连接,所述另一个晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接,所述一个晶体管的控制端和所述另一个晶体管的控制端同时与所述第一扫描信号端连接,所述一个晶体管的输出端分别与所述驱动晶体管的控制端、所述第二电容的第一端连接。
可选地,所述第二开关晶体管为P型晶体管或N型晶体管。
可选地,所述发光控制模块包括:第三开关晶体管;其中,
所述第三开关晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述充电补偿模块的第一输入端、所述第一电容的第一端连接,所述第三开关晶体管的控制端与所述发光信号端连接,所述第三开关晶体管的输出端与所述发光器件的阳极连接。
可选地,所述第三开关晶体管为P型晶体管或N型晶体管。
一种有机电致发光面板,包括所述的像素电路。
一种显示装置,包括所述的有机电致发光面板。
本申请实施例采用的上述至少一个技术方案能够达到以下有益效果:
通过上述技术方案,该像素电路中驱动发光器件发光的驱动电流仅与第一数据信号端的电压相关,而与驱动控制模块中的阈值电压无关,从而,避免阈值电压对发光器件的影响,即在使用相同的数据信号加载到不同的像素单元时,能够得到相同亮度的图像,提高显示均匀性。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1为本申请提供的一种像素电路的结构示意图之一;
图2为本申请提供的另一种像素电路的结构示意图;
图3为本申请提供的一种像素电路的结构示意图之二;
图4为本申请提供的以图3像素电路为依据的时序控制图;
图5(a)为本申请提供的像素电路在初始化阶段的工作示意图;
图5(b)为本申请提供的像素电路在充电阶段的工作示意图;
图5(c)为本申请提供的像素电路在补偿阶段的工作示意图;
图5(d)为本申请提供的像素电路在发光阶段的工作示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请具体实施例及相应的附图对本申请技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
以下结合附图,详细说明本申请各实施例提供的技术方案。
参照图1所示,为本申请提供的一种像素电路的结构示意图,该像素电路主要包括以下功能模块:
发光器件D1、初始化模块1、驱动控制模块2、充电补偿模块3、发光控制模块4、第一电容C1和第二电容C2;其中,
所述初始化模块1的第一输入端1a与复位信号端Reset连接,所述初始化模块1的第二输入端1b与第一扫描信号端S1连接,所述初始化模块1的输出端1c分别与所述充电补偿模块3的第一输入端3a、所述驱动控制模块2的输出端2c、所述发光控制模块4的第一输入端4a、所述第一电容C1的第一端连接;
所述驱动控制模块2的第一输入端2a与直流信号端DD连接,所述驱动控制模块2的第二输入端2b分别与所述第二电容C2的第一端、所述充电补偿模块3的输出端3c连接;
所述充电补偿模块3的第二输入端3b与第二扫描信号端S2连接;
所述发光控制模块4的第二输入端4b与发光信号端EMS连接,所述发光控制模块4的输出端4c与所述发光器件D1的阳极连接;
所述第一电容C1的第二端与第一数据信号端O-D(该第一数据信号端可以从电压Voffset调整为电压Vdata)连接,所述第二电容C2的第二端与第二数据信号端VP连接,所述发光器件D1的阴极与第三数据信号端连接SS;
在所述第一扫描信号端S1和所述第二扫描信号端S2的控制下,所述充电补偿模块3控制所述初始化模块1通过所述复位信号端Reset对所述第二电容C2进行初始化;在所述第二电容C2的第一端的电压复位之后,所述直流信号端DD通过所述充电补偿模块3对所述驱动控制模块2的第二输入端2b充电;在所述第一数据信号端O-D的控制下,所述充电补偿模块3对所述第二电容C2充电;在所述发光信号端EMS、第一数据信号端O-D和所述直流信号端DD的控制下,所述发光控制模块4控制所述驱动控制模块2驱动所述发光器件D1发光。
需要说明的是,上述第一电容C1可以视为该像素电路中的补偿电容,第二电容C2可以视为该像素电路工作时所需的存储电容。
其实,上述图1所示的本申请中的像素电路的工作原理可以简述如下,主要可以包括以下工作阶段:
第一阶段:初始化阶段。
考虑到在每个工作周期开始时,第二电容C2可能会保留有一些残留电量,因此,且在第二数据信号端CP施加有VCP,因此,为了保证下一工作周期的充电效率,在该阶段中像素电路通过充电补偿模块3控制所述初始化模块1对所述第二电容C2进行初始化。发光信号端EMS控制发光控制模块4处于关断状态,第一扫描信号端S1控制充电补偿模块3处于导通状态,第二扫描信号端S2控制初始化模块1处于导通状态。这样,复位信号端Reset处施加的复位信号VReset可以依次经由初始化模块1-充电补偿模块3对第二电容C2的第一端的电压进行复位。其中的复位信号VReset一般是负值,也可以是零值。本申请并不对此进行限定,只要能够消除第二电容C2的电压即可实现存储电容的初始化。
第二阶段:充电阶段。
该阶段是实质是对驱动控制模块2的第二输入端的充电过程,具体地,发光信号端EMS仍然控制发光控制模块4处于关断状态,第一扫描信号端S1控制充电补偿模块3处于导通状态,第二扫描信号端S2控制初始化模块1处于关断状态,而且,由于第一阶段对第二电容C2进行了初始化,第二电容C2的第一端的电压为零或是负值,相应地,驱动控制模块2的第二输入端2b的低压可以控制驱动控制模块2导通,进而,直流信号端DD的直流信号VDD可以依次经由驱动控制模块2-充电补偿模块3对驱动控制模块2的第二输入端2b进行充电,以待驱动控制模块2稳定后关断,结束充电过程。
第三阶段:补偿阶段。
考虑到第二阶段中的充电过程在对第二电容C2充电一定时长后,就会由于驱动控制模块2的截止而无法继续对第二电容C2进行充电,因此,可通过该阶段对第二电容C2继续充电进行补偿。具体地,发光信号端EMS仍然控制发光控制模块4处于关断状态,第一扫描信号端S1控制充电补偿模块3处于导通状态,第二扫描信号端S2控制初始化模块1处于关断状态,同时,将第一数据信号端O-D的数据信号由VOffset跳变为VData,这样,使得第一电容C1的第一端的电压变为VData-VOffset。并开始为第二电容C2进行充电。
第四阶段:发光阶段。
在该阶段,发光信号端EMS控制发光控制模块4处于导通状态,第一扫描信号端S1控制充电补偿模块3处于关断状态,第二扫描信号端S2控制初始化模块1处于关断状态,在第二电容C2的电压的作用下,直流信号端DD的直流信号VDD可以使得驱动控制模块2的电流通过,并通过处于导通状态的发光控制模块4驱动发光器件D1发光。
通过上述技术方案,该像素电路中驱动发光器件发光的驱动电流仅与第一数据信号端的电压相关,而与驱动控制模块中的阈值电压无关,从而,避免阈值电压对发光器件的影响,即在使用相同的数据信号加载到不同的像素单元时,能够得到相同亮度的图像,提高显示均匀性。
一种可实现的方案,参照图1所示,本申请的像素电路中的驱动控制模块可以具体包括:驱动晶体管DT;其中,该驱动晶体管DT一般为P型晶体管。由于P型晶体管的阈值电压Vth为负值,为了保证驱动晶体管DT能正常工作,对应的复位信号端的VReset一般为负电压或零电压,第一数据信号端O-D的电压VOffset为零或是负值,或是比VData小的正值。而VData必定为大于0的正值。以下方案均以VReset为零电压,VOffset为负电压,VData为大于VOffset的正电压为例进行说明。
所述驱动晶体管DT的输入端为所述驱动控制模块2的第一输入端2a,与直流信号端DD连接;所述驱动晶体管DT的控制端为所述驱动控制模块2的第二输入端2b,且分别与所述第二电容C2的第一端、所述充电补偿模块3的输出端3c连接;所述驱动晶体管DT的输出端为所述驱动控制模块2的输出端2c,且分别与所述初始化模块1的输出端1c、所述充电补偿模块3的第一输入端3a、所述发光控制模块4的第一输入端4a、所述第一电容C1的第一端连接。
本申请中像素电路的驱动控制模块2具体包含上述驱动晶体管DT时,其工作原理为:在初始化阶段,驱动晶体管DT关断;在充电阶段,驱动晶体管DT导通,直流信号端DD的信号VDD通过导通的充电补偿模块3对驱动晶体管的控制端(即第二电容C2的第一端)进行充电,直至驱动晶体管DT的控制端的电压与输入端的电压相同,即此时驱动晶体管DT的控制端的电压为VDD+Vth;该驱动晶体管DT关断,之后进入补偿阶段,当驱动晶体管DT的控制端的电压补偿为:VDD+Vth+VData-VOffset,则驱动晶体管DT处于饱和状态,可以允许直流信号端DD输出的电流通过,该电流用于驱动发光器件发光。
需要说明的是,本申请所涉及的晶体管的输入端、控制端、输出端分别可以对应:源极、栅极、漏极,或者,对应:漏极、栅极、源极。以下均以输入端、输出端、控制端为例进行说明。
在具体实现时,参照图1所示,该像素电路中的初始化模块1可以具体包括:第一开关晶体管T1;其中,
所述第一开关晶体管T1的输入端为所述初始化模块1的第一输入端1a,与复位信号端Reset连接;所述第一开关晶体管T1的控制端为初始化模块1的第二输入端1b,与第二扫描信号端S2连接;所述第一开关晶体管T1的输出端为初始化模块1的输出端1c,分别与所述驱动晶体管DT的输出端、所述充电补偿模块3的第一输入端3a、所述发光控制模块4的第一输入端4a、所述第一电容C1的第一端连接。
当第一开关晶体管T1为P型晶体管时,第二扫描信号端S2的信号为低电平,使得第一开关晶体管T1处于导通状态,第二扫描信号端S2的信号为高电平,使得第一开关晶体管T1处于关断状态;当第一开关晶体管T1为N型晶体管时,第二扫描信号端S2的信号为高电平,使得第一开关晶体管T1处于导通状态,第二扫描信号端S2的信号为低电平,使得第一开关晶体管T1处于关断状态。
本申请中像素电路的初始化模块1具体包含上述第一开关晶体管T1时,其工作原理为:在初始化阶段,第一开关晶体管T1导通,并将复位信号VReset通过导通的充电补偿模块3输入至第二电容C2的第一端,从而,实现对存储电容的电容初始化。在对第二电容C2进行初始化之后,该第一开关晶体管T1就没有作用了,因此,在下一个工作周期来临之前,即在该工作周期内的充电阶段、补偿阶段以及发光阶段,该第一开关晶体管T1均可以处于关断状态。
在具体实现时,所述充电补偿模块3包括:第二开关晶体管T2;其中,该第二开关晶体管T2可以为单栅型晶体管或是双栅型晶体管。
--当第二开关晶体管T2为单栅型晶体管时,参照图1所示,所述第二开关晶体管T2的输入端分别与所述驱动晶体管DT的输出端、所述初始化模块1的输出端1c、所述发光控制模块4的第一输入端4a、所述第一电容C1的第一端连接,所述第二开关晶体管T2的控制端与所述第一扫描信号端S1连接,所述第二开关晶体管T2的输出端分别与所述驱动晶体管DT的控制端、所述第二电容C2的第一端连接。
--当第二开关晶体管T2为双栅型晶体管时,参照图2所示,所述第二开关晶体管T2的其中一个晶体管T2a的输入端与另一个晶体管T2b的输出端连接,所述另一个晶体管T2b的输入端分别与所述驱动晶体管DT的输出端、所述初始化模块1的输出端1c、所述发光控制模块4的第一输入端4a、所述第一电容C1的第一端连接,所述一个晶体管T2a的控制端和所述另一个晶体管T2b的控制端同时与所述第一扫描信号端S1连接,所述一个晶体管T2a的输出端分别与所述驱动晶体管DT的控制端、所述第二电容C2的第一端连接。
其中,该第二开关晶体管T2可以为P型晶体管或N型晶体管。当第二开关晶体管T2为P型晶体管时,第一扫描信号端S1的信号为低电平,使得第二开关晶体管T2处于导通状态,反之,第一扫描信号端S1的信号为高电平,使得第二开关晶体管T2处于关断状态。当第二开关晶体管T2为N型晶体管时,第一扫描信号端S1的信号为低电平,使得第二开关晶体管T2处于关断状态,反之,第一扫描信号端S1的信号为高电平,使得第二开关晶体管T2处于导通状态。
本申请中像素电路的充电补偿模块3具体包含上述第二开关晶体管T2时,其工作原理为:在初始化阶段,该第二开关晶体管T2导通,以便于复位信号VReset能够输入至第二电容C2的第一端,将第二电容C2的电压拉低为负值或是清零。在充电阶段,该第二开关晶体管T2仍导通,以便于直流信号VDD可以输入至第二电容C2的第一端,对其进行充电,或可以理解为对驱动晶体管DT的控制端进行充电。在补偿阶段,该第二开关晶体管T2仍导通,以便于第一数据信号(VData-VOffset)输入至第二电容C2的第一端,继续对其进行充电。在发光阶段,该第二开关晶体管T2关断。
在具体实现时,参照图1所示,所述发光控制模块4可以具体包括:第三开关晶体管T3;其中,
所述第三开关晶体管T3的输入端为发光控制模块4的第一输入端4a,分别与所述驱动晶体管DT的输出端、所述初始化模块1的输出端1c、所述充电补偿模块3的第一输入端3a、所述第一电容C1的第一端连接;所述第三开关晶体管T3的控制端为发光控制模块4的第二输入端4b,与所述发光信号端EMS连接,所述第三开关晶体管T3的输出端为发光控制模块4的输出端,与所述发光器件D1的阳极连接。
其中,第三开关晶体管T3可以为P型晶体管或N型晶体管。当第三开关晶体管T3为P型晶体管时,发光信号端EMS的信号为低电平,使得第三开关晶体管T3处于导通状态,发光信号端EMS的信号为高电平,使得第三开关晶体管T3处于关断状态;当第三开关晶体管T3为N型晶体管时,发光信号端EMS的信号为低电平,使得第三开关晶体管T3处于关断状态,发光信号端EMS的信号为高电平,使得第三开关晶体管T3处于导通状态。
本申请中像素电路的发光控制模块4具体包含上述第三开关晶体管T3时,其工作原理为:在初始化阶段-充电阶段-补偿阶段,该第三开关晶体管T3关断;在发光阶段,第三开关晶体管T3导通,以便于驱动晶体管DT输出的驱动电流可以驱动发光器件D1发光。
在以上介绍的各个模块的具体结构的实例中,各个模块的具体结构可以任意组合,本申请并不对此进行限定。以下通过该像素电路包含:驱动晶体管DT、第一开关晶体管T1、第二开关晶体管T2、第三开关晶体管T3、第一电容C1和第二电容C2为例,且各个晶体管的类型均为P型薄膜晶体管;其中,第二数据信号端CP的电压VCP可以方波信号;第三数据信号端SS的电压VSS可以为接地或是零电压。结合图3所示的像素电路结构示意图、图4所示的时序控制图进行详细说明。
初始化阶段:参照图5(a)所示,在该阶段中像素电路实现了对存储电容即第二电容C2的初始化操作。
发光信号端EMS输入低电平,第三开关晶体管T3关断,当t1时间后,第三开关晶体管T3关断完毕;第一扫描信号端S1输入低电平,第二开关晶体管T2导通;第二扫描信号端S2输入低电平,第一开关晶体管T1导通;这样,复位信号端Reset处施加的复位信号VReset可以依次经由第一开关晶体管T1-第二开关晶体管T2对第二电容C2的第一端的电压进行复位。其中的复位信号VReset一般是负值,也可以是零值。本申请并不对此进行限定,只要能够消除第二电容C2的电压即可实现存储电容的初始化。
充电阶段:参照图5(b)所示,在该阶段中像素电路实现了对驱动晶体管DT的栅极的充电操作。
发光信号端EMS输入高电平,第三开关晶体管T3关断;第一扫描信号端S1输入低电平,第二开关晶体管T2导通;第二扫描信号端S2输入高电平,第一开关晶体管T1关断;而且,由于初始化阶段对第二电容C2进行了初始化,第二电容C2的第一端的电压为零或是负值,相应地,驱动晶体管DT的栅极的低压可以控制驱动晶体管DT导通,进而,直流信号端DD的直流信号VDD可以依次经由驱动晶体管DT-第二开关晶体管T2对驱动晶体管DT的栅极进行充电,以待驱动晶体管DT稳定后(即驱动晶体管DT的栅极电压为VDD+Vth)关断,结束充电过程。
补偿阶段:参照图5(c)所示,在该阶段中像素电路实现了对第二电容C2的补偿充电操作。
发光信号端EMS输入高电平,第三开关晶体管T3关断;第一扫描信号端S1输入低电平,第二开关晶体管T2导通;第二扫描信号端S2输入高电平,第一开关晶体管T1关断;同时,将第一数据信号端O-D的数据信号由VOffset跳变为VData,这样,使得第一电容C1的第一端的电压变为VData-VOffset,并开始为第二电容C2进行充电。直至第二电容C2的第一端(即驱动晶体管DT的栅极)电压为:VDD+Vth+VData-VOffset,则驱动晶体管DT处于饱和状态,进而可以进入发光阶段。
发光阶段:参照图5(d)所示,在该阶段中像素电路通过驱动晶体管DT的饱和电流实现驱动发光器件D1发光的操作。
发光信号端EMS输入低电平,第三开关晶体管T3导通;第一扫描信号端S1输入高电平,第二开关晶体管T2关断,经过t2时间后,第二开关晶体管T2关断完毕;第二扫描信号端S2输入高电平,第一开关晶体管T1关断;在第二电容C2的电压的作用下,直流信号端DD的直流信号VDD可以使得驱动晶体管DT的电流通过,并通过处于导通状态的第三开关晶体管T3驱动发光器件D1发光。其中,通过对驱动晶体管DT的饱和公式计算可以得到流入发光器件D1的工作电流IOLED为:
IOLED=K(VDD+Vth+VData-VOffset-VDD-Vth)2=K(VData-VOffset)2
可以看出发光器件D1的工作电流IOLED已经不受驱动晶体管DT的阈值电压Vth的影响,仅与数据信号端O-D的数据信号由VOffset和VData相关,进而,解决了由于驱动晶体管DT由于工艺制程以及长时间的操作造成的阈值电压漂移而影响发光器件D1的工作电流,保证发光器件D1的正常工作。
在上述图3所示的像素电路的结构中,仅涉及到4个晶体管,2个电容,不需要采用7T1C或是6T1C的方式即可实现对阈值电压的补偿,从而,保证了高PPI的实现。
同时,本申请还提供了一种有机电致发光面板,该有机电致发光面板包括上述任一实施例所涉及的像素电路。由于该有机电致发光显示面板解决问题的原理与前述一种像素电路相似,因此该有机电致发光显示面板的实施可以参见像素电路的实施,重复之处不再赘述
本申请还提供了一种显示装置,该显示装置主要包括上述任一实施例所涉及的有机电致发光面板。该显示装置可以是显示器、手机、电视、笔记本、一体机、VR设备或AR设备等可穿戴设备,对于显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
以上所述仅为本申请的实施例而已,并不用于限制本申请。对于本领域技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本申请的权利要求范围之内。
Claims (11)
1.一种像素电路,其特征在于,包括:发光器件、初始化模块、驱动控制模块、充电补偿模块、发光控制模块、第一电容和第二电容;其中,
所述初始化模块的第一输入端与复位信号端连接,所述初始化模块的第二输入端与第一扫描信号端连接,所述初始化模块的输出端分别与所述充电补偿模块的第一输入端、所述驱动控制模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接;
所述驱动控制模块的第一输入端与直流信号端连接,所述驱动控制模块的第二输入端分别与所述第二电容的第一端、所述充电补偿模块的输出端连接;
所述充电补偿模块的第二输入端与第二扫描信号端连接;
所述发光控制模块的第二输入端与发光信号端连接,所述发光控制模块的输出端与所述发光器件的阳极连接;
所述第一电容的第二端与第一数据信号端连接,所述第二电容的第二端与第二数据信号端连接,所述发光器件的阴极与第三数据信号端连接;
在所述第一扫描信号端和所述第二扫描信号端的控制下,所述充电补偿模块控制所述初始化模块通过所述复位信号端对所述第二电容进行初始化;在所述第二电容的第一端的电压复位之后,所述直流信号端通过所述充电补偿模块对所述驱动控制模块的第二输入端充电;在所述第一数据信号端的控制下,所述充电补偿模块对所述第二电容充电;在所述发光信号端、第一数据信号端和所述直流信号端的控制下,所述发光控制模块控制所述驱动控制模块驱动所述发光器件发光。
2.如权利要求1所述的像素电路,其特征在于,所述驱动控制模块包括:驱动晶体管;其中,
所述驱动晶体管的输入端与直流信号端连接,所述驱动晶体管的控制端分别与所述第二电容的第一端、所述充电补偿模块的输出端连接,所述驱动晶体管的输出端分别与所述初始化模块的输出端、所述充电补偿模块的第一输入端、所述发光控制模块的第一输入端、所述第一电容的第一端连接。
3.如权利要求2所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管或N型晶体管。
4.如权利要求2或3所述的像素电路,其特征在于,所述初始化模块包括:第一开关晶体管;其中,
所述第一开关晶体管的输入端与复位信号端连接,所述第一开关晶体管的控制端与第二扫描信号端连接,所述第一开关晶体管的输出端分别与所述驱动晶体管的输出端、所述充电补偿模块的第一输入端、所述发光控制模块的第一输入端、所述第一电容的第一端连接。
5.如权利要求4所述的像素电路,其特征在于,所述第一开关晶体管为P型晶体管或N型晶体管。
6.如权利要求2或3所述的像素电路,其特征在于,所述充电补偿模块包括:第二开关晶体管;其中,
当所述第二开关晶体管为单栅型晶体管时,所述第二开关晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接,所述第二开关晶体管的控制端与所述第一扫描信号端连接,所述第二开关晶体管的输出端分别与所述驱动晶体管的控制端、所述第二电容的第一端连接;
当所述第二开关晶体管为双栅型晶体管时,所述第二开关晶体管的其中一个晶体管的输入端与另一个晶体管的输出端连接,所述另一个晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述发光控制模块的第一输入端、所述第一电容的第一端连接,所述一个晶体管的控制端和所述另一个晶体管的控制端同时与所述第一扫描信号端连接,所述一个晶体管的输出端分别与所述驱动晶体管的控制端、所述第二电容的第一端连接。
7.如权利要求6所述的像素电路,其特征在于,所述第二开关晶体管为P型晶体管或N型晶体管。
8.如权利要求2或3所述的像素电路,其特征在于,所述发光控制模块包括:第三开关晶体管;其中,
所述第三开关晶体管的输入端分别与所述驱动晶体管的输出端、所述初始化模块的输出端、所述充电补偿模块的第一输入端、所述第一电容的第一端连接,所述第三开关晶体管的控制端与所述发光信号端连接,所述第三开关晶体管的输出端与所述发光器件的阳极连接。
9.如权利要求8所述的像素电路,其特征在于,所述第三开关晶体管为P型晶体管或N型晶体管。
10.一种有机电致发光面板,其特征在于,包括权利要求1-9任一项所述的像素电路。
11.一种显示装置,其特征在于,包括权利要求10所述的有机电致发光面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810185822.XA CN108320701B (zh) | 2018-03-07 | 2018-03-07 | 一种像素电路、有机电致发光显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810185822.XA CN108320701B (zh) | 2018-03-07 | 2018-03-07 | 一种像素电路、有机电致发光显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108320701A CN108320701A (zh) | 2018-07-24 |
CN108320701B true CN108320701B (zh) | 2019-08-30 |
Family
ID=62901313
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810185822.XA Active CN108320701B (zh) | 2018-03-07 | 2018-03-07 | 一种像素电路、有机电致发光显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108320701B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108470541B (zh) * | 2018-06-22 | 2020-04-10 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN110969986B (zh) * | 2019-12-18 | 2021-01-22 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置及其驱动方法 |
TWI757766B (zh) * | 2020-06-16 | 2022-03-11 | 友達光電股份有限公司 | 顯示裝置以及其畫素電路 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100637458B1 (ko) * | 2004-05-25 | 2006-10-20 | 삼성에스디아이 주식회사 | 유기전계 발광 표시 패널 |
KR101411619B1 (ko) * | 2012-09-27 | 2014-06-25 | 엘지디스플레이 주식회사 | 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치 |
US10186187B2 (en) * | 2015-03-16 | 2019-01-22 | Apple Inc. | Organic light-emitting diode display with pulse-width-modulated brightness control |
CN107516488A (zh) * | 2017-09-20 | 2017-12-26 | 上海天马有机发光显示技术有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
-
2018
- 2018-03-07 CN CN201810185822.XA patent/CN108320701B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN108320701A (zh) | 2018-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106910468B (zh) | 显示面板、显示装置及像素电路的驱动方法 | |
CN107316613B (zh) | 像素电路、其驱动方法、有机发光显示面板及显示装置 | |
CN104021754B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN105427800B (zh) | 像素电路、驱动方法、有机电致发光显示面板及显示装置 | |
CN104050917B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN103971640B (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN107610651A (zh) | 像素电路、像素电路的驱动方法和显示面板 | |
CN106205491B (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN110473496B (zh) | 像素电路及其驱动方法、显示基板、显示装置 | |
CN105448234B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN107424570A (zh) | 像素单元电路、像素电路、驱动方法和显示装置 | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN104700782B (zh) | Oeld像素电路、显示装置及控制方法 | |
CN109801596A (zh) | 一种像素电路、显示面板及其驱动方法 | |
CN108877680A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN108538249A (zh) | 像素驱动电路及方法、显示装置 | |
CN107516488A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN104835452A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN104751804A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN104167177A (zh) | 像素电路、有机电致发光显示面板及显示装置 | |
CN107945741A (zh) | Oled像素驱动电路、阵列基板及显示装置 | |
CN108320701B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN105096818B (zh) | 显示装置及其像素电路、驱动方法 | |
CN106803417A (zh) | 像素补偿电路及驱动方法、显示装置 | |
CN107464526A (zh) | 一种像素补偿电路、其驱动方法及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |